KR101597235B1 - 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치 - Google Patents

수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치 Download PDF

Info

Publication number
KR101597235B1
KR101597235B1 KR1020140166173A KR20140166173A KR101597235B1 KR 101597235 B1 KR101597235 B1 KR 101597235B1 KR 1020140166173 A KR1020140166173 A KR 1020140166173A KR 20140166173 A KR20140166173 A KR 20140166173A KR 101597235 B1 KR101597235 B1 KR 101597235B1
Authority
KR
South Korea
Prior art keywords
circuit
delay circuit
clock
transmission terminal
comparing
Prior art date
Application number
KR1020140166173A
Other languages
English (en)
Inventor
서인식
배병훈
Original Assignee
라이트웍스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 라이트웍스 주식회사 filed Critical 라이트웍스 주식회사
Priority to KR1020140166173A priority Critical patent/KR101597235B1/ko
Application granted granted Critical
Publication of KR101597235B1 publication Critical patent/KR101597235B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/07Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop using several loops, e.g. for redundant clock signal generation

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 전송단 클럭을 O°만큼 지연시키는 제 1 지연 회로와, 상기 전송단 클럭을 90°만큼 지연시키는 제 2 지연 회로와, 상기 전송단 클럭을 180°만큼 지연시키는 제 3 지연 회로와, 상기 전송단 클럭을 270°만큼 지연시키는 제 4 지연 회로로 구성되는 지연부, 상기 제 1 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 1 비교 회로와, 상기 제 2 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 2 비교 회로와, 상기 제 3 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 3 비교 회로와, 상기 제 4 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 4 비교 회로로 구성되는 비교부 및 상기 제 1 비교 회로 내지 제 4 비교 회로 중에서 비교값이 가장 큰 비교 회로를 선택하고, 그 비교 회로로 전달된 지연 전송단 클럭을 클럭 데이터 회복의 레퍼런스 클럭으로 출력하는 출력부를 포함하는 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치를 제공한다.

Description

수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치{APPARATUS FOR PROVIDING CLOCK FOR CLOCK DATA RECOVERY OF PASSIVE OPTICAL NETWORK}
본 발명은 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치에 관한 것으로서, 보다 상세하게는 수동형 광 네트워크(Passive Optical Network; GPON)의 수신단으로 수신되는 신호의 클럭 데이터 회복(Clock Data Recovery; CDR)을 수행하기 위한 레퍼런스 클럭으로서, 전송단 클럭을 다양하게 지연시킨 것 중에서 가장 유사한 것을 제공함으로써, 수동형 광 네트워크의 트랜시버를 용이하게 설계할 수 있는 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치에 관한 것이다.
인터넷을 비롯한 광대역 멀티미디어 수요의 비약적인 증가로 인하여 수동형 광 네트워크가 제안되었다. 수동형 광 네트워크는 다수의 ONU(Optical Network Unit)가 하나의 광 섬유를 통해서 OLT(Optical Line Termination)를 공유하는 점 대 다점 구조이다.
이러한 수동형 광 네트워크의 트랜시버는 수신단으로 수신되는 신호의 클럭 데이터 회복(Clock Data Recovery; CDR)을 수행하기 위해서 레퍼런스 클럭이 필요하다.
그런데 공개 특허 10-2012-0018086에는 버스트 모드 클럭 및 데이터 복원 장치가 개시되어 있으나, 상기 버스트 모드 클럭 및 데이터 복원 장치는 상술한 레퍼런스 클럭을 생성하기 위해서 별도의 복잡한 회로를 구성해야 하는 문제점이 있었다.
따라서 본 발명이 이루고자 하는 기술적 과제는 수동형 광 네트워크(Passive Optical Network; GPON)의 수신단으로 수신되는 신호의 클럭 데이터 회복(Clock Data Recovery; CDR)을 수행하기 위한 레퍼런스 클럭으로서, 전송단 클럭을 다양하게 지연시킨 것 중에서 가장 유사한 것을 제공함으로써, 수동형 광 네트워크의 트랜시버를 용이하게 설계할 수 있는 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치를 제공하는 것이다.
본 발명이 이루고자 하는 기술적 과제들은 이상에서 언급한 기술적 과제들로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
상기와 같은 목적을 달성하기 위하여 본 발명의 일 실시예에 따른 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치는 전송단 클럭을 O°만큼 지연시키는 제 1 지연 회로와, 상기 전송단 클럭을 90°만큼 지연시키는 제 2 지연 회로와, 상기 전송단 클럭을 180°만큼 지연시키는 제 3 지연 회로와, 상기 전송단 클럭을 270°만큼 지연시키는 제 4 지연 회로로 구성되는 지연부, 상기 제 1 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 1 비교 회로와, 상기 제 2 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 2 비교 회로와, 상기 제 3 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 3 비교 회로와, 상기 제 4 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 4 비교 회로로 구성되는 비교부 및 상기 제 1 비교 회로 내지 제 4 비교 회로 중에서 비교값이 가장 큰 비교 회로를 선택하고, 그 비교 회로로 전달된 지연 전송단 클럭을 클럭 데이터 회복의 레퍼런스 클럭으로 출력하는 출력부를 포함한다.
본 발명의 일 실시예에 따른 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치는, 상기 제 1 비교 회로가 상기 제 1 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 2 비교 회로가 상기 제 2 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 3 비교 회로가 상기 제 3 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 4 비교 회로가 상기 제 4 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하는 것이 바람직하다.
본 발명의 다른 실시예에 따른 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치는 전송단 클럭을 O°만큼 지연시키는 제 1 지연 회로와, 상기 전송단 클럭을 1/16*360°만큼 지연시키는 제 2 지연 회로와, 상기 전송단 클럭을 2/16*360°만큼 지연시키는 제 3 지연 회로와, 상기 전송단 클럭을 3/16*360°만큼 지연시키는 제 4 지연 회로와, 상기 전송단 클럭을 4/16*360°만큼 지연시키는 제 5 지연 회로와, 상기 전송단 클럭을 5/16*360°만큼 지연시키는 제 6 지연 회로와, 상기 전송단 클럭을 6/16*360°만큼 지연시키는 제 7 지연 회로와, 상기 전송단 클럭을 7/16*360°만큼 지연시키는 제 8 지연 회로와, 상기 전송단 클럭을 8/16*360°만큼 지연시키는 제 9 지연 회로와, 상기 전송단 클럭을 9/16*360°만큼 지연시키는 제 10 지연 회로와, 상기 전송단 클럭을 10/16*360°만큼 지연시키는 제 11 지연 회로와, 상기 전송단 클럭을 11/16*360°만큼 지연시키는 제 12 지연 회로와, 상기 전송단 클럭을 12/16*360°만큼 지연시키는 제 13 지연 회로와, 상기 전송단 클럭을 13/16*360°만큼 지연시키는 제 14 지연 회로와, 상기 전송단 클럭을 14/16*360°만큼 지연시키는 제 15 지연 회로와, 상기 전송단 클럭을 15/16*360°만큼 지연시키는 제 16 지연 회로로 구성되는 지연부, 상기 제 1 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 1 비교 회로와, 상기 제 2 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 2 비교 회로와, 상기 제 3 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 3 비교 회로와, 상기 제 4 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 4 비교 회로와, 상기 제 5 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 5 비교 회로와, 상기 제 6 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 6 비교 회로와, 상기 제 7 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 7 비교 회로와, 상기 제 8 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 8 비교 회로와, 상기 제 9 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 9 비교 회로와, 상기 제 10 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 10 비교 회로와, 상기 제 11 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 11 비교 회로와, 상기 제 12 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 12 비교 회로와, 상기 제 13 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 13 비교 회로와, 상기 제 14 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 14 비교 회로와, 상기 제 15 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 15 비교 회로와, 상기 제 16 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 16 비교 회로로 구성되는 비교부 및 상기 제 1 비교 회로 내지 제 16 비교 회로 중에서 비교값이 가장 큰 비교 회로를 선택하고, 그 비교 회로로 전달된 지연 전송단 클럭을 클럭 데이터 회복의 레퍼런스 클럭으로 출력하는 출력부를 포함한다.
본 발명의 다른 실시예에 따른 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치는, 상기 제 1 비교 회로가 상기 제 1 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 2 비교 회로가 상기 제 2 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 3 비교 회로가 상기 제 3 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 4 비교 회로가 상기 제 4 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 5 비교 회로가 상기 제 5 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 6 비교 회로가 상기 제 6 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 7 비교 회로가 상기 제 7 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 8 비교 회로가 상기 제 8 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 9 비교 회로가 상기 제 9 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 10 비교 회로가 상기 제 10 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 11 비교 회로가 상기 제 11 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 12 비교 회로가 상기 제 12 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 13 비교 회로가 상기 제 13 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 14 비교 회로가 상기 제 14 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 15 비교 회로가 상기 제 15 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 16 비교 회로가 상기 제 16 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하는 것이 바람직하다.
본 발명의 실시예들에 따른 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치는 수동형 광 네트워크(Passive Optical Network; GPON)의 수신단으로 수신되는 신호의 클럭 데이터 회복(Clock Data Recovery; CDR)을 수행하기 위한 레퍼런스 클럭으로서, 전송단 클럭을 다양하게 지연시킨 것 중에서 가장 유사한 것을 제공함으로써, 수동형 광 네트워크의 트랜시버를 용이하게 설계할 수 있다.
도 1은 본 발명의 일 실시예에 따른 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치의 구성도.
도 2는 본 발명의 다른 실시예에 따른 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치의 구성도.
이하 첨부된 도면을 참조로 본 발명의 바람직한 실시 예를 상세히 설명하기로 한다. 기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다. 본 고안의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
본 발명의 일 실시예에 따른 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치는 도 1에 도시된 것처럼, 지연부(1200), 비교부(1300) 및 출력부(1400)를 포함하여 구성된다.
여기에서, 지연부(1200)는 전송단 클럭(Tx_clk)을 O°만큼 지연시키는 제 1 지연 회로(1201)와, 상기 전송단 클럭(Tx_clk)을 90°만큼 지연시키는 제 2 지연 회로(1202)와, 상기 전송단 클럭(Tx_clk)을 180°만큼 지연시키는 제 3 지연 회로(1203)와, 상기 전송단 클럭(Tx_clk)을 270°만큼 지연시키는 제 4 지연 회로(1204)로 구성된다.
또한, 비교부(1300)는 상기 제 1 지연 회로(1201)에 의해서 지연되는 전송단 클럭(Tx_clk)과 수신단으로 수신되는 신호(Rx)를 비교하는 제 1 비교 회로(1301)와, 상기 제 2 지연 회로(1202)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 2 비교 회로(1302)와, 상기 제 3 지연 회로(1203)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 3 비교 회로(1303)와, 상기 제 4 지연 회로(1204)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 4 비교 회로(1304)로 구성된다.
구체적으로, 상기 제 1 비교 회로(1301)는 상기 제 1 지연 회로(1201)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하고, 상기 제 2 비교 회로(1302)는 상기 제 2 지연 회로(1202)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하며, 상기 제 3 비교 회로(1303)는 상기 제 3 지연 회로(1203)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하고, 상기 제 4 비교 회로(1304)는 상기 제 4 지연 회로(1204)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력한다.
한편, 출력부(1400)는 상기 제 1 비교 회로 내지 제 4 비교 회로(1301, 1302, 1303, 1304) 중에서 비교값이 가장 큰 비교 회로를 선택하고, 그 비교 회로로 전달된 지연 전송단 클럭(Tx_clk)을 클럭 데이터 회복의 레퍼런스 클럭으로 출력한다.
예를 들면, 제 1 비교 회로(1301)의 차지 커플량이 가장 높은값으로 출력된 경우에, 출력부(1400)는 제 1 비교 회로(1301)에 의해서 지연되는 전송단 클럭(Tx_clk)을 출력한다.
본 발명의 다른 실시예에 따른 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치는 도 2에 도시된 것처럼, 지연부(2200), 비교부(2300) 및 출력부(2400)를 포함하여 구성된다.
여기에서, 지연부(2200)는 전송단 클럭(Tx_clk)을 O°만큼 지연시키는 제 1 지연 회로(2201)와, 상기 전송단 클럭(Tx_clk)을 1/16*360°만큼 지연시키는 제 2 지연 회로(2202)와, 상기 전송단 클럭(Tx_clk)을 2/16*360°만큼 지연시키는 제 3 지연 회로(2203)와, 상기 전송단 클럭(Tx_clk)을 3/16*360°만큼 지연시키는 제 4 지연 회로(2204)와, 상기 전송단 클럭(Tx_clk)을 4/16*360°만큼 지연시키는 제 5 지연 회로(2205)와, 상기 전송단 클럭(Tx_clk)을 5/16*360°만큼 지연시키는 제 6 지연 회로(2206)와, 상기 전송단 클럭(Tx_clk)을 6/16*360°만큼 지연시키는 제 7 지연 회로(2207)와, 상기 전송단 클럭(Tx_clk)을 7/16*360°만큼 지연시키는 제 8 지연 회로(2208)와, 상기 전송단 클럭(Tx_clk)을 8/16*360°만큼 지연시키는 제 9 지연 회로(2209)와, 상기 전송단 클럭(Tx_clk)을 9/16*360°만큼 지연시키는 제 10 지연 회로(2210)와, 상기 전송단 클럭(Tx_clk)을 10/16*360°만큼 지연시키는 제 11 지연 회로(2211)와, 상기 전송단 클럭(Tx_clk)을 11/16*360°만큼 지연시키는 제 12 지연 회로(2212)와, 상기 전송단 클럭(Tx_clk)을 12/16*360°만큼 지연시키는 제 13 지연 회로(2213)와, 상기 전송단 클럭(Tx_clk)을 13/16*360°만큼 지연시키는 제 14 지연 회로(2214)와, 상기 전송단 클럭(Tx_clk)을 14/16*360°만큼 지연시키는 제 15 지연 회로(2215)와, 상기 전송단 클럭(Tx_clk)을 15/16*360°만큼 지연시키는 제 16 지연 회로(2216)로 구성된다.
또한, 비교부(2300)는 상기 제 1 지연 회로(2201)에 의해서 지연되는 전송단 클럭(Tx_clk)과 수신단으로 수신되는 신호(Rx)를 비교하는 제 1 비교 회로(2301)와, 상기 제 2 지연 회로(2202)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 2 비교 회로(2302)와, 상기 제 3 지연 회로(2203)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 3 비교 회로(2303)와, 상기 제 4 지연 회로(2204)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 4 비교 회로(2304)와, 상기 제 5 지연 회로(2205)에 의해서 지연되는 전송단 클럭(Tx_clk)과 수신단으로 수신되는 신호(Rx)를 비교하는 제 5 비교 회로(2305)와, 상기 제 6 지연 회로(2206)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 6 비교 회로(2306)와, 상기 제 7 지연 회로(2207)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 7 비교 회로(2307)와, 상기 제 8 지연 회로(2208)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 8 비교 회로(2308)와, 상기 제 9 지연 회로(2209)에 의해서 지연되는 전송단 클럭(Tx_clk)과 수신단으로 수신되는 신호(Rx)를 비교하는 제 9 비교 회로(2309)와, 상기 제 10 지연 회로(2210)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 10 비교 회로(2310)와, 상기 제 11 지연 회로(2211)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 11 비교 회로(2311)와, 상기 제 12 지연 회로(2212)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 12 비교 회로(2312)와, 상기 제 13 지연 회로(2213)에 의해서 지연되는 전송단 클럭(Tx_clk)과 수신단으로 수신되는 신호(Rx)를 비교하는 제 13 비교 회로(2313)와, 상기 제 14 지연 회로(2214)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 14 비교 회로(2314)와, 상기 제 15 지연 회로(2215)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 15 비교 회로(2315)와, 상기 제 16 지연 회로(2216)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)를 비교하는 제 16 비교 회로(2316)로 구성된다.
구체적으로, 상기 제 1 비교 회로(2301)는 상기 제 1 지연 회로(2201)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하고, 상기 제 2 비교 회로(2302)는 상기 제 2 지연 회로(2202)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하며, 상기 제 3 비교 회로(2303)는 상기 제 3 지연 회로(2203)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하고, 상기 제 4 비교 회로(2304)는 상기 제 4 지연 회로(2204)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하며, 상기 제 5 비교 회로(2305)는 상기 제 5 지연 회로(2205)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하고, 상기 제 6 비교 회로(2306)는 상기 제 6 지연 회로(2206)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하며, 상기 제 7 비교 회로(2307)는 상기 제 7 지연 회로(2207)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하고, 상기 제 8 비교 회로(2308)는 상기 제 8 지연 회로(2208)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하며, 상기 제 9 비교 회로(2309)는 상기 제 9 지연 회로(2209)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하고, 상기 제 10 비교 회로(2310)는 상기 제 10 지연 회로(2210)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하며, 상기 제 11 비교 회로(2311)는 상기 제 11 지연 회로(2211)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하고, 상기 제 12 비교 회로(2312)는 상기 제 12 지연 회로(2212)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하며, 상기 제 13 비교 회로(2313)는 상기 제 13 지연 회로(2213)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하고, 상기 제 14 비교 회로(2314)는 상기 제 14 지연 회로(2214)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하며, 상기 제 15 비교 회로(2315)는 상기 제 15 지연 회로(2215)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력하고, 상기 제 16 비교 회로(2316)는 상기 제 16 지연 회로(2216)에 의해서 지연되는 전송단 클럭(Tx_clk)과 상기 수신단으로 수신되는 신호(Rx)의 차지 커플량을 비교값으로 출력한다.
한편, 상기 제 1 비교 회로 내지 제 16 비교 회로(2001 내지 2316) 중에서 비교값이 가장 큰 비교 회로를 선택하고, 그 비교 회로로 전달된 지연 전송단 클럭(Tx_clk)을 클럭 데이터 회복의 레퍼런스 클럭으로 출력한다.
예를 들면, 제 11 비교 회로(2311)의 차지 커플량이 가장 높은값으로 출력된 경우에, 출력부(2400)는 제 11 비교 회로(2311)에 의해서 지연되는 전송단 클럭(Tx_clk)을 출력한다.
본 발명의 실시예들에 따른 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치의 지연 회로는 반드시 4 개 또는 16 개로 구성될 필요는 없으며, 필요한 경우에는 5 개, 10 개, 15 개 또는 20 개 등 얼마든지 변경할 수 있고, 지연 회로의 개수가 변경되는 경우에는 비교 회로도 지연 회로와 동일한 개수로 변경된다.
이상, 본 발명을 본 발명의 원리를 예시하기 위한 바람직한 실시예와 관련하여 설명하고 도시하였지만, 본 발명은 그와 같이 도시되고 설명된 그대로의 구성 및 작용으로 한정되는 것이 아니다.
오히려, 첨부된 청구범위의 사상 및 범주를 일탈함이 없이 본 발명에 대한 다수의 변경 및 수정이 가능함을 당업자들은 잘 이해할 수 있을 것이다.
따라서, 그러한 모든 적절한 변경 및 수정과 균등물들도 본 발명의 범위에 속하는 것으로 간주되어야 할 것이다.

Claims (4)

  1. 전송단 클럭을 O°만큼 지연시키는 제 1 지연 회로와, 상기 전송단 클럭을 90°만큼 지연시키는 제 2 지연 회로와, 상기 전송단 클럭을 180°만큼 지연시키는 제 3 지연 회로와, 상기 전송단 클럭을 270°만큼 지연시키는 제 4 지연 회로로 구성되는 지연부;
    상기 제 1 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 1 비교 회로와, 상기 제 2 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 2 비교 회로와, 상기 제 3 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 3 비교 회로와, 상기 제 4 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 4 비교 회로로 구성되는 비교부; 및
    상기 제 1 비교 회로 내지 제 4 비교 회로 중에서 비교값이 가장 큰 비교 회로를 선택하고, 그 비교 회로로 전달된 지연 전송단 클럭을 클럭 데이터 회복의 레퍼런스 클럭으로 출력하는 출력부;를 포함하며,
    상기 제 1 비교 회로는 상기 제 1 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 2 비교 회로는 상기 제 2 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 3 비교 회로는 상기 제 3 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 4 비교 회로는 상기 제 4 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하는 것을 특징으로 하는 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치.
  2. 삭제
  3. 전송단 클럭을 O°만큼 지연시키는 제 1 지연 회로와, 상기 전송단 클럭을 1/16*360°만큼 지연시키는 제 2 지연 회로와, 상기 전송단 클럭을 2/16*360°만큼 지연시키는 제 3 지연 회로와, 상기 전송단 클럭을 3/16*360°만큼 지연시키는 제 4 지연 회로와, 상기 전송단 클럭을 4/16*360°만큼 지연시키는 제 5 지연 회로와, 상기 전송단 클럭을 5/16*360°만큼 지연시키는 제 6 지연 회로와, 상기 전송단 클럭을 6/16*360°만큼 지연시키는 제 7 지연 회로와, 상기 전송단 클럭을 7/16*360°만큼 지연시키는 제 8 지연 회로와, 상기 전송단 클럭을 8/16*360°만큼 지연시키는 제 9 지연 회로와, 상기 전송단 클럭을 9/16*360°만큼 지연시키는 제 10 지연 회로와, 상기 전송단 클럭을 10/16*360°만큼 지연시키는 제 11 지연 회로와, 상기 전송단 클럭을 11/16*360°만큼 지연시키는 제 12 지연 회로와, 상기 전송단 클럭을 12/16*360°만큼 지연시키는 제 13 지연 회로와, 상기 전송단 클럭을 13/16*360°만큼 지연시키는 제 14 지연 회로와, 상기 전송단 클럭을 14/16*360°만큼 지연시키는 제 15 지연 회로와, 상기 전송단 클럭을 15/16*360°만큼 지연시키는 제 16 지연 회로로 구성되는 지연부;
    상기 제 1 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 1 비교 회로와, 상기 제 2 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 2 비교 회로와, 상기 제 3 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 3 비교 회로와, 상기 제 4 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 4 비교 회로와, 상기 제 5 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 5 비교 회로와, 상기 제 6 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 6 비교 회로와, 상기 제 7 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 7 비교 회로와, 상기 제 8 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 8 비교 회로와, 상기 제 9 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 9 비교 회로와, 상기 제 10 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 10 비교 회로와, 상기 제 11 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 11 비교 회로와, 상기 제 12 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 12 비교 회로와, 상기 제 13 지연 회로에 의해서 지연되는 전송단 클럭과 수신단으로 수신되는 신호를 비교하는 제 13 비교 회로와, 상기 제 14 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 14 비교 회로와, 상기 제 15 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 15 비교 회로와, 상기 제 16 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호를 비교하는 제 16 비교 회로로 구성되는 비교부; 및
    상기 제 1 비교 회로 내지 제 16 비교 회로 중에서 비교값이 가장 큰 비교 회로를 선택하고, 그 비교 회로로 전달된 지연 전송단 클럭을 클럭 데이터 회복의 레퍼런스 클럭으로 출력하는 출력부;를 포함하며,
    상기 제 1 비교 회로는 상기 제 1 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 2 비교 회로는 상기 제 2 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 3 비교 회로는 상기 제 3 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 4 비교 회로는 상기 제 4 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 5 비교 회로는 상기 제 5 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 6 비교 회로는 상기 제 6 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 7 비교 회로는 상기 제 7 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 8 비교 회로는 상기 제 8 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 9 비교 회로는 상기 제 9 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 10 비교 회로는 상기 제 10 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 11 비교 회로는 상기 제 11 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 12 비교 회로는 상기 제 12 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 13 비교 회로는 상기 제 13 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 14 비교 회로는 상기 제 14 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하며, 상기 제 15 비교 회로는 상기 제 15 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하고, 상기 제 16 비교 회로는 상기 제 16 지연 회로에 의해서 지연되는 전송단 클럭과 상기 수신단으로 수신되는 신호의 차지 커플량을 비교값으로 출력하는 것을 특징으로 하는 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치.
  4. 삭제
KR1020140166173A 2014-11-26 2014-11-26 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치 KR101597235B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140166173A KR101597235B1 (ko) 2014-11-26 2014-11-26 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140166173A KR101597235B1 (ko) 2014-11-26 2014-11-26 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치

Publications (1)

Publication Number Publication Date
KR101597235B1 true KR101597235B1 (ko) 2016-02-24

Family

ID=55449899

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140166173A KR101597235B1 (ko) 2014-11-26 2014-11-26 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치

Country Status (1)

Country Link
KR (1) KR101597235B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007019630A (ja) * 2005-07-05 2007-01-25 Renesas Technology Corp クロックデータリカバリ回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007019630A (ja) * 2005-07-05 2007-01-25 Renesas Technology Corp クロックデータリカバリ回路

Similar Documents

Publication Publication Date Title
US7441139B2 (en) Skew adjusting circuit and method for parallel signals
US8879612B2 (en) Transmission characteristic adjustment device, transmission device and method for adjusting transmission characteristic
WO2008014599A1 (en) Skew-correcting apparatus using dual loopback
EP2684324B1 (en) Apparatus and method for deskewing serial data transmissions
US9628058B2 (en) Skew correction circuit, electronic device, and skew correction method
US9100128B2 (en) Optical burst receiver with a configurable AC and DC coupling interface
EP2949129A1 (en) Transmission prioritization based on polling time
US9197531B1 (en) Methods and apparatus of time stamping for multi-lane protocols
EP3072249B1 (en) Data serializer
KR101597235B1 (ko) 수동형 광 네트워크의 클럭 데이터 회복용 클럭 제공 장치
KR101597233B1 (ko) 버스트 모드 클럭 데이터 회복 회로
EP3975451A4 (en) OPTICAL RECEIVER ASSEMBLY, OPTICAL TRANSCEIVER ASSEMBLY, OPTICAL MODULE AND OPTICAL NETWORK DEVICE
US8892793B1 (en) Techniques for oversampling a data stream in an integrated circuit
US8032026B2 (en) Optical transmission apparatus, optical interface device, and optical transmission method
US8477382B2 (en) Apparatus and method for transmitting data in a multi-channel system
TW202203588A (zh) 跨時鐘域信號傳輸方法、電路以及電子裝置
JP7059536B2 (ja) 信号伝送回路
US10346331B2 (en) Method and apparatus for data detection and event capture
Guibord JESD204B multi-device synchronization: Breaking down the requirements
JP5926237B2 (ja) 電子装置およびデータ制御方法
WO2023115315A1 (zh) 接收机、接收方法和光通信系统
Alexandratos et al. Synchronization and Calibration FPGA design for the XG-PON Optical Network Unit & Terminals (ONU/ONT)
Sarmah et al. A circuit to eliminate serial skew in high-speed serial communication channels
US8615063B2 (en) Level transition determination circuit and method for using the same
KR101014419B1 (ko) 광망 종단장치와 광회선 단말장치 및 이들을 포함하는 기가비트 수동형 광 네트워크 시스템

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190207

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20200205

Year of fee payment: 5