KR101066640B1 - Two-stage power amplifier mixing bias - Google Patents
Two-stage power amplifier mixing bias Download PDFInfo
- Publication number
- KR101066640B1 KR101066640B1 KR1020090094272A KR20090094272A KR101066640B1 KR 101066640 B1 KR101066640 B1 KR 101066640B1 KR 1020090094272 A KR1020090094272 A KR 1020090094272A KR 20090094272 A KR20090094272 A KR 20090094272A KR 101066640 B1 KR101066640 B1 KR 101066640B1
- Authority
- KR
- South Korea
- Prior art keywords
- amplifier
- power
- stage
- doherty
- transformer
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
- H03F1/0288—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers using a main and one or several auxiliary peaking amplifiers whereby the load is connected to the main amplifier using an impedance inverter, e.g. Doherty amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/56—Modifications of input or output impedances, not otherwise provided for
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/60—Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
- H03F3/602—Combinations of several amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/192—A hybrid coupler being used at the input of an amplifier circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/543—A transmission line being used as coupling element between two amplifying stages
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
본 발명은 구동부와, 구동부에 연결된 선단부에 전력분배기가 구비된 도허티(Doherty) 구조의 전력증폭부를 포함하여 이루어진 2단 연결 바이어스 혼합 전력 증폭 장치에 있어서, 상기 구동부는 기본 신호를 증폭하는 주 증폭기, 상기 주 증폭기와 병렬로 연결되어 피크 신호를 증폭하는 피킹 증폭기, 상기 주 증폭기와 피킹 증폭기의 각 입력단에 입력 신호의 전력을 분배하는 전력 분배기, 상기 주 증폭기와 피킹 증폭기의 각 출력단에 연결되어 구동단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행하는 제1 λ/4 트랜스포머 및, 상기 피킹 증폭기와 제1 λ/4 트랜스포머에 일끝단이 연결되고, 상기 전력증폭부의 전력분배기에 타끝단이 연결되어 구동단 도허티 증폭기의 부하(Load)를 50Ω으로 변환하는 제2 λ/4 트랜스포머를 포함하여 이루어진 2단 연결 바이어스 혼합 전력 증폭 장치에 관한 것으로, 구동단을 도허티 구조로 설계하여 전체 전력증폭기의 효율 성능 열화를 최소화시키고, 구동단이 전력증폭단의 아날로그 전치왜곡 역할을 담당하게 하여 선형성을 최적화한 것이다.The present invention provides a two-stage connected bias mixed power amplifying apparatus including a driver and a power amplifier having a Doherty structure having a power divider at a distal end connected to the driver, wherein the driver comprises: a main amplifier for amplifying a basic signal; A peaking amplifier connected in parallel with the main amplifier to amplify a peak signal, a power divider for distributing power of an input signal to each input terminal of the main amplifier and the peaking amplifier, and a driving stage connected to each output terminal of the main amplifier and the peaking amplifier A first λ / 4 transformer for performing a load modulation function of a Doherty amplifier, one end of which is connected to the peaking amplifier and the first λ / 4 transformer, and the other end of which is connected to a power divider of the power amplifier 2-stage connection including a second λ / 4 transformer that converts the load of the drive stage Doherty amplifier to 50Ω Relates to a mixture bias power amplifier, one that is designed to drive the stage to the Doherty architecture minimizes the performance degradation efficiency of the entire power amplifier and, to optimize the linearity driven only plays a role of analog predistortion the power amplification stage.
2단, 전력, 증폭, 도허티, 전치, 왜곡 2-stage, power, amplification, doherty, transpose, distortion
Description
본 발명은 전력 증폭단이 도허티 구조로 되고, 구동단이 기존의 클래스 AB구조 대신 도허티 구조로 대체된 2단 도허티 구조로 된 것으로, 본 발명의 구동단을 도허티 구조로 설계하여 전체 전력증폭기의 효율 성능 열화를 최소화시키고, 구동단이 전력증폭단의 아날로그 전치왜곡 역할을 담당하게 하여 선형성을 최적화한, 2단 연결 바이어스 혼합 전력 증폭 장치에 관한 것이다.According to the present invention, the power amplification stage is a Doherty structure, and the driving stage is a two-stage Doherty structure in which the Doherty structure is replaced with the existing Class AB structure. The present invention relates to a two-stage connected bias mixed power amplification device that minimizes deterioration and optimizes linearity by allowing a driving stage to act as an analog predistortion of a power amplifier stage.
현재, 이동 통신 시스템에서 전력 증폭기는 기지국(BS: Base Station) 및 이동 단말(MS: Mobile Station)들의 최종 출력단에 구비되어 낮은 레벨의 입력 신호, 예컨대 베이스 밴드(Base Band) 신호를 높은 레벨의 출력 신호, 예컨대 RF 밴드 신Currently, in a mobile communication system, a power amplifier is provided at the final output terminal of a base station (BS) and mobile stations (MS) to output a low level input signal, for example, a base band signal, at a high level. Signals, such as RF band scene
호로 증폭한다. 이때, RF 밴드 신호는 전력 증폭기가 비선형성이면 신호의 왜곡 성분이 발생하며, 이러한 전력 증폭기의 비선형 특성은 입력 신호에 대한 이득 저하와 입력 주파수 이외의 상호 변조(Inter-Modulation)로 인한 주파수 성분을 생성한다. 그에 따라, 상기 생성된 주파수 성분은 인접 채널에 영향을 주어 시스템 전체 성능을 저하시키므로 상기 선형성은 전력 증폭기에서 중요한 특성이다.Amplify with arc. At this time, the RF band signal is a distortion component of the signal when the power amplifier is non-linear, the non-linear characteristics of the power amplifier is a frequency component due to the gain degradation of the input signal and inter-modulation other than the input frequency Create Accordingly, the linearity is an important characteristic in a power amplifier because the generated frequency component affects adjacent channels and degrades the overall system performance.
한편, 상기 전력 증폭기는 입력 신호의 대역폭에 따라 단일 반송파를 사용하는 단일 반송파 전력 증폭기(SCPA: SingleCarrier Power Amplifier, 이하 'SCPA'라 칭하기로 한다)와 다중 반송파를 사용하는 다중 반송파 전력 증폭기(MCPA: Multi Carrier Power Amplifier, 이하 'MCPA'라 칭하기로 한다)로 나눌 수 있다. 상기 SCPA는 단일 반송파, 즉 1FA 신호를 증폭하므로 선형성 확보를 위한 복잡하고 정교한 선형화가 불필요하며, 단지 최대 출력 전력에서 PAR(Peak to Average Power Ratio)만큼 백오프(Back-Off)하여 사용하면 된다. 상기 MCPA는 다중 반송파, 예컨대 와이브로 시스템일 경우는 3FA 신호를, CDMA 시스템일 경우는 8∼15FA 신호를 증폭하므로 광대역의 상호 변조 성분을 제거하기 위해 선형화가 필요하다.Meanwhile, the power amplifier includes a single carrier power amplifier (SCPA) using a single carrier according to the bandwidth of an input signal, and a multicarrier power amplifier using a multicarrier (MCPA). Multi Carrier Power Amplifier, hereinafter referred to as 'MCPA'). Since SCPA amplifies a single carrier, i.e., 1FA signal, complicated and sophisticated linearization for ensuring linearity is unnecessary, and only needs to be back-off by Peak to Average Power Ratio (PAR) at maximum output power. Since the MCPA amplifies a 3FA signal in a multi-carrier, for example, a WiBro system, and an 8-15FA signal in a CDMA system, linearization is required to remove wideband intermodulation components.
또한, 최근에는 이동 통신 시스템에 다중 안테나 기술을 적용하여 빔 포밍(Beam Forming), 다이버시티(Diversity) 등으로 전송 속도와 용량을 증대시키는 기술들이 적용되고 있다. 이러한 다중 안테나 기술은, 여러 개의 안테나를 사용하므로 전력 증폭기 측면에서 전체의 출력 전력은 같지만 개별 안테나를 구동시키는 전력 증폭기의 출력 전력이 낮아지는 이점이 있다. 상기 다중 안테나 기술을 이동 통신 시스템에 적용할 경우, 상기 이동 통신 시스템의 활용성을 향상시키기 위해 MCPA로 동작하는 멀티 모드용 전력 증폭기가 제안되었다.In recent years, techniques for increasing transmission speed and capacity through beam forming, diversity, and the like by applying multiple antenna technologies to mobile communication systems have been applied. This multi-antenna technology has the advantage of lowering the output power of the power amplifier driving the individual antennas, although the total output power is the same in terms of the power amplifier because of the use of multiple antennas. When the multi-antenna technology is applied to a mobile communication system, a multi-mode power amplifier operating with MCPA has been proposed to improve the usability of the mobile communication system.
아울러, 전력 증폭기에 있어서, 전술한 전력 증폭기의 선형성 뿐만 아니라 전력 증폭기의 효율성 또한 중요한 파라미터이다. 이러한 전력 증폭기의 효율성을 향상시키기 위해 도허티 증폭기(Doherty Amplifier)가 제안되었으며, 일반적인 평형증폭기(Balanced Amplifier)와는 달리 상기 도허티 증폭기는 캐리어 증폭 기(Carrier Amplifier)와 피킹 증폭기(Peaking Amplifier)가 비대칭 병렬로 결합된 구조이다. 보다 자세히 설명하면, 도허티 증폭기는, 이동 통신 시스템에서 고효율 변조방식에 사용되는 전력 증폭기의 일예로서, 1936년에 W. H. Doherty에 의해 처음 제안되었으며, 그 구조는 쿼터 웨이브 트랜스포머(Quarter Wave Transformer)(λ/4 트랜스포머)가 메인 증폭기와 피킹 증폭기를 병렬로 연결하는 구조이다.In addition, in the power amplifier, not only the linearity of the power amplifier described above but also the efficiency of the power amplifier is an important parameter. In order to improve the efficiency of such a power amplifier, a Doherty Amplifier has been proposed, and unlike a conventional balanced amplifier, the Doherty amplifier has asymmetrical parallelism between a carrier amplifier and a peaking amplifier. It is a combined structure. More specifically, the Doherty amplifier was first proposed by WH Doherty in 1936 as an example of a power amplifier used for high-efficiency modulation in a mobile communication system, and its structure is a quarter wave transformer (λ /). 4 transformer) connects the main amplifier and the peaking amplifier in parallel.
그리고, 상기 피킹 증폭기는 전력 레벨(Power Level)에 따라 부하(load)에 공급하는 전류의 양을 달리하는 방식을 통해 상기 메인 증폭기의 부하 임피던스(impedance)를 조절함으로써, 도허티 증폭기의 효율을 증가시킬 수 있다.In addition, the peaking amplifier may increase the efficiency of the Doherty amplifier by adjusting the load impedance of the main amplifier by varying the amount of current supplied to the load according to the power level. Can be.
이러한 종래의 전력 증폭 장치는 도 1에 도시된 바와 같이, 전력증폭단이 도허티 구조로 되어 있고, 구동단이 클래스 AB구조로 되어 있어 구동단의 전력소비가 전체 전력증폭기의 효율 성능 열화의 원인이 된다.In the conventional power amplifier, as shown in FIG. 1, the power amplifier stage has a Doherty structure, and the drive stage has a class AB structure, so that power consumption of the drive stage causes deterioration of the efficiency performance of the entire power amplifier. .
그리고, 선형성을 개선하기 위한 아날로그 전치왜곡(APD ; Analog Pre-Distortion)회로가 필요하여 회로가 복잡해지며, 아울러 간단한 전력증폭기 라인업(Lineup)으로 선형성과 효율을 최적화할 수 있는 전력증폭기 구조가 필요하다.In addition, an analog pre-distortion (APD) circuit is required to improve linearity, which complicates the circuit and requires a power amplifier structure that can optimize linearity and efficiency with a simple power amplifier lineup. .
본 발명은 상기한 문제점을 해결하기 위해 개발된 것으로, 전체 전력증폭기의 효율 성능 열화를 최소화시키고, 간단한 전력증폭기 라인업(Lineup)으로 선형성과 효율을 최적화할 수 있는 2단 연결 바이어스 혼합 전력 증폭 장치를 제공하는데 그 목적이 있다.The present invention has been developed to solve the above problems, and to minimize the deterioration of the efficiency performance of the entire power amplifier, a simple two-stage connected bias mixed power amplification device that can optimize the linearity and efficiency with a simple power amplifier lineup (Lineup) The purpose is to provide.
이러한 목적을 달성하기 위한 본 발명에 따른 2단 연결 바이어스 혼합 전력 증폭 장치는The two-stage connected bias mixed power amplification apparatus according to the present invention for achieving this object is
구동부와, 구동부에 연결된 선단부에 전력분배기가 구비된 도허티(Doherty) 구조의 전력증폭부를 포함하여 이루어진 2단 연결 바이어스 혼합 전력 증폭 장치에 있어서, 상기 구동부는 기본 신호를 증폭하는 주 증폭기, 상기 주 증폭기와 병렬로 연결되어 피크 신호를 증폭하는 피킹 증폭기, 상기 주 증폭기와 피킹 증폭기의 각 입력단에 입력 신호의 전력을 분배하는 전력 분배기, 상기 주 증폭기와 피킹 증폭기의 각 출력단에 연결되어 구동단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행하는 제1 λ/4 트랜스포머 및, 상기 피킹 증폭기와 제1 λ/4 트랜스포머에 일끝단이 연결되고, 상기 전력증폭부의 전력분배기에 타끝단이 연결되어 구동단 도허티 증폭기의 부하(Load)를 50Ω으로 변환하는 제2 λ/4 트랜스포머를 포함하여 이루어진 것을 특징으로 한다.In the two-stage connected bias mixed power amplification device comprising a driving unit and a power amplifier having a Doherty structure having a power divider at the front end connected to the driving unit, the driving unit main amplifier, the main amplifier for amplifying a basic signal A peaking amplifier connected in parallel with the amplifier to amplify the peak signal, a power divider for distributing power of an input signal to each input terminal of the main amplifier and the peaking amplifier, and connected to each output terminal of the main amplifier and the peaking amplifier of the driving stage Doherty amplifier. One end is connected to a first λ / 4 transformer that performs a load modulation function, the picking amplifier and the first λ / 4 transformer, and the other end is connected to a power divider of the power amplifier. And a second λ / 4 transformer for converting the load of the amplifier to 50 Ω.
바람직하게, 상기 구동부의 전력 분배기에 연결되어 게인 부스팅(Gain boosting) 기능을 수행하는 프리앰프(Pre-amp)를 더 포함하여 이루어진 것을 특징으로 한다. The apparatus may further include a pre-amp connected to the power divider of the driving unit to perform a gain boosting function.
본 발명은 전력 증폭단이 도허티 구조로 되고, 구동단이 기존의 클래스 AB구조 대신 도허티 구조로 대체된 2단 도허티 구조인 것으로, 본 발명의 구동단을 도 허티 구조로 설계하여 전체 전력증폭기의 효율 성능 열화를 최소화시키고, 구동단이 전력증폭단의 아날로그 전치왜곡 역할을 담당하게 하여 선형성을 최적화할 수 있다.The present invention is a two-stage Doherty structure in which the power amplifier stage is a Doherty structure and the driving stage is replaced by the Doherty structure instead of the existing class AB structure. Minimize degradation and allow the drive stage to act as analog predistortion for the power amplifier stage to optimize linearity.
즉, 구동단의 주 증폭기와 피킹 증폭기 각각의 게이트 바이어스(Gate Bias)를 조정하여 전력증폭단의 전치왜곡 역할을 담당하게 할 수 있으며, 구동단의 게이트 바이어스를 조정하여 다양한 AM-to-AM과 AM-to-PM 특성을 얻을 수 있으며, 구동단과 전력증폭단의 주 증폭기와 피킹 증폭기의 게이트 바이어스들을 조정하여 전치왜곡된 전력증폭기를 구현할 수 있다.That is, the gate bias of each of the main amplifier and the picking amplifier of the driving stage can be adjusted to play the predistortion role of the power amplifier stage, and the various AM-to-AM and AM can be adjusted by adjusting the gate bias of the driving stage. The -to-PM characteristic can be obtained, and the predistorted power amplifier can be realized by adjusting the gate biases of the main amplifier and the peak amplifier of the driving stage and the power amplifier stage.
이하, 첨부된 도면을 참조하여 본 발명을 설명한다. 다만, 이하에서 설명되는 실시예는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 발명을 쉽게 실시할 수 있을 정도로 상세하게 설명하기 위한 것에 불과하며, 이로 인해 본 발명의 보호범위가 한정되는 것을 의미하지는 않는다.Hereinafter, with reference to the accompanying drawings will be described the present invention. However, the embodiments described below are merely to describe in detail enough to be able to easily carry out the invention by those skilled in the art to which the present invention pertains, thereby limiting the protection scope of the present invention It does not mean.
도 2의 장치는 본 발명의 바람직한 실시예에 따른 2단 연결 바이어스 혼합 전력 증폭 장치를 도시한 것이다.2 shows a two stage coupled bias mixed power amplification device in accordance with a preferred embodiment of the present invention.
도시된 본 발명의 바람직한 실시예에 따른 2단 연결 바이어스 혼합 전력 증폭 장치는 구동단이 도허티 구조로 된 2단 도허티 구조인 것이다.The two-stage connected bias mixed power amplifier according to the preferred embodiment of the present invention is a two-stage Doherty structure in which the driving stage is a Doherty structure.
즉, 전력 증폭단이 도허티 구조로 되고, 구동단이 기존의 클래스 AB구조 대신 도허티 구조로 대체된 2단 도허티 구조인 것이다.That is, the power amplification stage is a Doherty structure, and the driving stage is a two-stage Doherty structure in which the Doherty structure is replaced with the existing class AB structure.
좀 더 상세하게는, 본 발명의 구동단을 도허티 구조로 설계하여 전체 전력증폭기의 효율 성능 열화를 최소화시키고, 구동단이 전력증폭단의 아날로그 전치왜곡 역할을 담당하게 하여 선형성을 최적화한 것이다.More specifically, the drive stage of the present invention is designed in a Doherty structure to minimize the deterioration in efficiency and performance of the entire power amplifier, and the drive stage plays the role of analog predistortion of the power amplifier stage to optimize linearity.
구체적으로는, 구동단의 주 증폭기와 피킹 증폭기 각각의 게이트 바이어스(Gate Bias)를 조정하여 전력증폭단의 전치왜곡 역할을 담당하게 한 것이다.Specifically, the gate bias of each of the main amplifier and the picking amplifier of the driving stage is adjusted to play a predistortion role of the power amplifier stage.
그리고, 구동단의 게이트 바이어스를 조정하여 다양한 AM-to-AM과 AM-to-PM 특성을 얻을 수 있는 구조로 된 것이다.The gate bias of the driving stage is adjusted to obtain various AM-to-AM and AM-to-PM characteristics.
아울러, 구동단과 전력증폭단의 주 증폭기와 피킹 증폭기의 게이트 바이어스들을 조정하여 전치왜곡된 전력증폭기를 구현한 것이다.In addition, the predistorted power amplifier is implemented by adjusting the gate biases of the main amplifier and the peak amplifier of the driving stage and the power amplifier stage.
첨부된 도면을 살펴보면, 도 2에 도시된 본 발명의 바람직한 실시예에 따른 2단 연결 바이어스 혼합 전력 증폭 장치는 크게, 프리앰프(Pre-amp)(201), 구동단 도허티 증폭기의 주 증폭기(202), 구동단 도허티 증폭기의 피킹 증폭기(203), 구동단 전력 분배기(204), 구동단 도허티 증폭기의 제1 λ/4 트랜스포머(205), 구동단 도허티 증폭기의 제2 λ/4 트랜스포머(206), 전력증폭단 도허티 증폭기의 주 증폭기(207), 전력증폭단 도허티 증폭기의 피킹 증폭기(208), 전력증폭단 전력 분배기(209), 전력증폭단 도허티 증폭기의 제1 λ/4 트랜스포머(210), 전력증폭단 도허티 증폭기의 제2 λ/4 트랜스포머(211)를 포함하여 이루어진다. Referring to the accompanying drawings, the two-stage connected bias mixed power amplifying apparatus according to the preferred embodiment of the present invention shown in Figure 2 is largely a pre-amp (201), the
즉, 게인 부스팅(Gain boosting) 기능을 수행하는 프리앰프(Pre-amp)(201), 기본 신호를 증폭하는 구동단 도허티 증폭기의 주 증폭기(202), 피크 신호를 증폭하는 구동단 도허티 증폭기의 피킹 증폭기(203), 구동단의 주 증폭기(202)와 피킹 증폭기(203) 각각에 입력 신호의 전력을 분배하는 구동단 전력 분배기(204), 구동단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행하는 구동단 도허티 증폭기의 제1 λ/4 트랜스포머(205), 구동단 도허티 증폭기의 부하(Load)를 50Ω으로 변환하는 구동단 도허티 증폭기의 제2 λ/4 트랜스포머(206), 기본 신호를 증폭하는 전력증폭단 도허티 증폭기의 주 증폭기(207), 피크 신호를 증폭하는 전력증폭단 도허티 증폭기의 피킹 증폭기(208), 전력증폭단의 주 증폭기(207)와 피킹 증폭기(208) 각각에 입력 신호의 전력을 분배하는 전력증폭단 전력 분배기(209), 전력증폭단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행하는 전력증폭단 도허티 증폭기의 제1 λ/4 트랜스포머(210), 전력증폭단 도허티 증폭기의 부하(Load)를 50Ω으로 변환하는 전력증폭단 도허티 증폭기의 제2 λ/4 트랜스포머(211)를 포함하여 이루어진다.That is, peaking of a pre-amp 201 performing a gain boosting function, a
프리앰프(Pre-amp)(201)는 입력단이 신호 입력 포트(Pin)와 연결되고, 출력단이 구동단 전력 분배기(204)에 직렬로 연결된 것 즉, 구동단의 주 증폭기(202)와 피킹 증폭기(203) 각각에 입력 신호의 전력을 분배하는 구동단 전력 분배기(204)에 직렬로 연결된 것으로, 게인 부스팅(Gain boosting) 기능을 수행한다.The pre-amp 201 has an input terminal connected to the signal input port Pin and an output terminal connected in series to the driving
구동단 주 증폭기(202)는 입력단이 구동단 전력 분배기(204)에 연결되고, 출력단이 구동단 도허티 증폭기의 제1 λ/4 트랜스포머(205)에 직렬로 연결되며 즉, 구동단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행하는 구동단 도허티 증폭기의 제1 λ/4 트랜스포머(205)에 직렬로 연결되며, 구동단 도허티 증폭기의 피킹 증폭기(203)와는 병렬로 연결된 구조로 된 것으로, 기본 신호를 증폭한다.Drive stage
구동단 피킹증폭기(203)는 입력단이 구동단 전력 분배기(204)에 연결되고, 출력단이 구동단 도허티 증폭기의 제1 λ/4 트랜스포머(205)와 제2 λ/4 트랜스포머(206) 각각에 연결되며 즉, 구동단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행하는 구동단 도허티 증폭기의 제1 λ/4 트랜스포머(205)와, 구동단 도허티 증폭기의 부하(Load)를 50Ω으로 변환하는 구동단 도허티 증폭기의 제2 λ/4 트랜스포머(206) 각각에 연결되며, 구동단 도허티 증폭기의 주 증폭기(202)와는 병렬로 연결된 구조로 된 것으로, 피크 신호를 증폭한다.Drive
구동단 전력 분배기(204)는 입력단이 프리앰프(Pre-amp)(201)에 연결되고, 출력단이 구동단 도허티 증폭기의 주 증폭기(202)와 피킹 증폭기(203)에 연결된 것 즉, 구동단 도허티 증폭기의 기본 신호를 증폭하는 구동단 도허티 증폭기의 주 증폭기(202)와, 구동단 도허티 증폭기의 피크 신호를 증폭하는 구동단 도허티 증폭기의 피킹 증폭기(203)에 연결된 것으로, 구동단의 주 증폭기(202)와 피킹 증폭기(203) 각각에 입력 신호의 전력을 분배한다.The drive
구동단 제1 λ/4 트랜스포머(205)는 일끝단이 구동단 도허티 증폭기의 주 증폭기(202)에 연결되고, 타끝단이 구동단 도허티 증폭기의 피킹 증폭기(203)와, 구동단 도허티 증폭기의 부하(Load)를 50Ω으로 변환하는 구동단 도허티 증폭기의 제2 λ/4 트랜스포머(206)에 연결된 것으로, 구동단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행한다.The driving stage first λ / 4
구동단 제2 λ/4 트랜스포머(206)는 일끝단이 구동단 도허티 증폭기의 피킹 증폭기(203)와, 구동단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행 하는 제1 λ/4 트랜스포머(205)에 연결되고, 타끝단이 전력증폭단의 주 증폭기(207)와 피킹 증폭기(208) 각각에 입력 신호의 전력을 분배하는 전력증폭단 전력 분배기(209)에 직렬로 연결된 것으로, 구동단 도허티 증폭기의 부하(Load)를 50Ω으로 변환한다.The driving stage second λ / 4
전력증폭단 주 증폭기(207)는 입력단이 전력증폭단 전력 분배기(209)에 연결되고, 출력단이 전력증폭단 도허티 증폭기의 제1 λ/4 트랜스포머(210)에 직렬로 연결되며 즉, 전력증폭단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행하는 전력증폭단 도허티 증폭기의 제1 λ/4 트랜스포머(210)에 직렬로 연결되며, 전력증폭단 도허티 증폭기의 피킹 증폭기(208)와는 병렬로 연결된 구조로 된 것으로, 기본 신호를 증폭한다.The power amplifier
전력증폭단 피킹증폭기(208)는 입력단이 전력증폭단 전력 분배기(209)에 직렬로 연결되고, 출력단이 전력증폭단 도허티 증폭기의 제1 λ/4 트랜스포머(210)와, 제2 λ/4 트랜스포머(211) 각각에 연결되며 즉, 전력증폭단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행하는 전력증폭단 도허티 증폭기의 제1 λ/4 트랜스포머(210)와, 전력증폭단 도허티 증폭기의 부하(Load)를 50Ω으로 변환하는 전력증폭단 도허티 증폭기의 제2 λ/4 트랜스포머(211) 각각에 연결되며, 전력증폭단 도허티 증폭기의 주 증폭기(207)와는 병렬로 연결된 구조로 된 것으로, 피크 신호를 증폭한다.The power
전력증폭단 전력 분배기(209)는 입력단이 구동단 도허티 증폭기의 부하(Load)를 50Ω으로 변환하는 구동단 도허티 증폭기의 제2 λ/4 트랜스포머(206) 에 직렬로 연결되고, 출력단이 전력증폭단 도허티 증폭기의 주 증폭기(207)와 피킹 증폭기(208)에 연결된 것 즉, 전력증폭단 도허티 증폭기의 기본 신호를 증폭하는 전력증폭단 도허티 증폭기의 주 증폭기(207)와, 전력증폭단 도허티 증폭기의 피크 신호를 증폭하는 전력증폭단 도허티 증폭기의 피킹 증폭기(208)에 연결된 것으로, 전력증폭단의 주 증폭기(207)와 피킹 증폭기(208) 각각에 입력 신호의 전력을 분배한다.The power amplifier
전력증폭단 제1 λ/4 트랜스포머(210)는 일끝단이 전력증폭단 도허티 증폭기의 주 증폭기(207)에 연결되고, 타끝단이 전력증폭단 도허티 증폭기의 피킹 증폭기(208)와, 전력증폭단 도허티 증폭기의 부하(Load)를 50Ω으로 변환하는 전력증폭단 도허티 증폭기의 제2 λ/4 트랜스포머(211) 각각에 연결된 것으로, 전력증폭단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행한다.One end of the power amplifier stage λ / 4
전력증폭단 제2 λ/4 트랜스포머(211)는 일끝단이 전력증폭단 도허티 증폭기의 피킹 증폭기(208)와, 전력증폭단 도허티 증폭기의 부하 변조(Load modulation) 기능을 수행하는 제1 λ/4 트랜스포머(210)에 연결되고, 타끝단이 출력포트(Pout)에 연결된 것으로, 전력증폭단 도허티 증폭기의 부하(Load)를 50Ω으로 변환한다.The power amplifier stage 2 λ / 4
도 1은 종래 전력 증폭 장치를 도시한 도면1 is a view showing a conventional power amplification device
도 2는 본 발명에 따른 2단 연결 바이어스 혼합 전력 증폭 장치를 도시한 도면2 is a diagram illustrating a two-stage connected bias mixed power amplifying apparatus according to the present invention.
* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings
201 : 프리앰프(Pre-amp) 202 : 구동단 주 증폭기 201: pre-amp 202: drive stage main amplifier
203 : 구동단 피킹 증폭기 204 : 구동단 전력 분배기203: drive stage peaking amplifier 204: drive stage power divider
205 : 구동단 제1 λ/4 트랜스포머 206 : 구동단 제2 λ/4 트랜스포머205: drive stage first λ / 4 transformer 206: drive stage second λ / 4 transformer
207 : 전력증폭단 주 증폭기 208 : 전력증폭단 피킹 증폭기 207: power amplifier main amplifier 208: power amplifier peak amplifier
209 : 전력증폭단 전력 분배기 210 : 전력증폭단 제1 λ/4 트랜스포머209: power amplifier stage power divider 210: power amplifier stage first λ / 4 transformer
211 : 전력증폭단 제2 λ/4 트랜스포머211: power amplifier stage 2 λ / 4 transformer
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090094272A KR101066640B1 (en) | 2009-10-05 | 2009-10-05 | Two-stage power amplifier mixing bias |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090094272A KR101066640B1 (en) | 2009-10-05 | 2009-10-05 | Two-stage power amplifier mixing bias |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110037033A KR20110037033A (en) | 2011-04-13 |
KR101066640B1 true KR101066640B1 (en) | 2011-09-22 |
Family
ID=44044570
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090094272A KR101066640B1 (en) | 2009-10-05 | 2009-10-05 | Two-stage power amplifier mixing bias |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101066640B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024080490A1 (en) * | 2022-10-11 | 2024-04-18 | 삼성전자주식회사 | Doherty power amplifier and electronic device comprising same |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102170269A (en) * | 2011-04-29 | 2011-08-31 | 中兴通讯股份有限公司 | Power amplification device and power amplification circuit |
WO2014088223A1 (en) * | 2012-12-07 | 2014-06-12 | Samsung Electronics Co., Ltd. | Amplifier circuit and operation method thereof |
JP2014116757A (en) | 2012-12-07 | 2014-06-26 | Samsung Electronics Co Ltd | Amplification circuit and communication device |
CN109274339A (en) * | 2018-10-18 | 2019-01-25 | 成都嘉纳海威科技有限责任公司 | A kind of Doherty driving Doherty power amplifier |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050038711A (en) * | 2003-10-22 | 2005-04-29 | 삼성전자주식회사 | Doherty amplifier |
US20060044060A1 (en) | 2004-08-26 | 2006-03-02 | Nec Corporation | Circuit for parallel operation of Doherty amplifiers |
US20090045878A1 (en) | 2003-09-17 | 2009-02-19 | Nec Corporation | Amplifier |
US20090115512A1 (en) | 2007-11-05 | 2009-05-07 | Grondahl Christopher D | Distributed doherty amplifiers |
-
2009
- 2009-10-05 KR KR1020090094272A patent/KR101066640B1/en active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090045878A1 (en) | 2003-09-17 | 2009-02-19 | Nec Corporation | Amplifier |
KR20050038711A (en) * | 2003-10-22 | 2005-04-29 | 삼성전자주식회사 | Doherty amplifier |
US20060044060A1 (en) | 2004-08-26 | 2006-03-02 | Nec Corporation | Circuit for parallel operation of Doherty amplifiers |
US20090115512A1 (en) | 2007-11-05 | 2009-05-07 | Grondahl Christopher D | Distributed doherty amplifiers |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024080490A1 (en) * | 2022-10-11 | 2024-04-18 | 삼성전자주식회사 | Doherty power amplifier and electronic device comprising same |
Also Published As
Publication number | Publication date |
---|---|
KR20110037033A (en) | 2011-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10298177B2 (en) | N-way doherty distributed power amplifier with power tracking | |
EP2297847B1 (en) | Rf power amplifiers with linearization | |
US9614480B2 (en) | Wide-band multi stage doherty power amplifier | |
US7279971B2 (en) | Composite power amplifier | |
US8988147B2 (en) | Multi-way Doherty amplifier | |
CA2765107C (en) | Power amplifier and transmitter | |
Qunaj et al. | 26.2 A Doherty-Like Load-Modulated Balanced Power Amplifier Achieving 15.5 dBm Average P out and 20% Average PAE at a Data Rate of 18Gb/s in 28nm CMOS | |
US20070164818A1 (en) | High efficiency amplifier | |
JP4282655B2 (en) | Radio transmitter and amplifier | |
KR20050094856A (en) | Doherty amplifier and its distortion characteristic compensation method | |
KR101066640B1 (en) | Two-stage power amplifier mixing bias | |
KR101122383B1 (en) | Power amplifier for multi mode to improve the linearity | |
KR101066639B1 (en) | Power amplifier mixing bias | |
KR101170634B1 (en) | Multiband switching doherty amplifier | |
Liu et al. | A 26-40 GHz 4-Way Hybrid Parallel-Series Role-Exchange Doherty PA with Broadband Deep Power Back-Off Efficiency Enhancement | |
Kimball et al. | Envelope modulator & X-band MMICs on highly integrated 3D tunable microcoax substrate | |
KR101686351B1 (en) | 3-way doherty power amplifier | |
Wood et al. | A high power, high efficiency UMTS amplifier using a novel Doherty configuration | |
Koca et al. | A wideband high-efficiency doherty power amplifier for lte | |
KR101255821B1 (en) | Doherty power amplifier being insert type | |
KR101500570B1 (en) | Asymmetric Doherty Amplifier | |
WO2023203738A1 (en) | Doherty amplifier | |
KR101150498B1 (en) | Apparatus for improving efficiency of doherty power amplifier | |
Wang | Doherty Architecture for mm-wave/RF Digital and Analog Power Amplifiers | |
Boumaiza | Advanced techniques for enhancing wireless RF transmitters' power efficiency |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20140825 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20150908 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20160826 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20190625 Year of fee payment: 9 |