KR100907347B1 - 박막트랜지스터 액정표시장치의 소스 드라이브 구동회로 - Google Patents

박막트랜지스터 액정표시장치의 소스 드라이브 구동회로 Download PDF

Info

Publication number
KR100907347B1
KR100907347B1 KR1020080100720A KR20080100720A KR100907347B1 KR 100907347 B1 KR100907347 B1 KR 100907347B1 KR 1020080100720 A KR1020080100720 A KR 1020080100720A KR 20080100720 A KR20080100720 A KR 20080100720A KR 100907347 B1 KR100907347 B1 KR 100907347B1
Authority
KR
South Korea
Prior art keywords
signal
lcd
tft
source drive
pol
Prior art date
Application number
KR1020080100720A
Other languages
English (en)
Other versions
KR20080095228A (ko
Inventor
신광석
장대용
Original Assignee
하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 하이디스 테크놀로지 주식회사 filed Critical 하이디스 테크놀로지 주식회사
Priority to KR1020080100720A priority Critical patent/KR100907347B1/ko
Publication of KR20080095228A publication Critical patent/KR20080095228A/ko
Application granted granted Critical
Publication of KR100907347B1 publication Critical patent/KR100907347B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 TFT-LCD의 소스 드라이브 구동회로에 관한 것으로, 반전구동에 관계되는 타이밍 컨트롤러에서의 폴(POL) 신호의 기능을 소스 드라이브 IC에 로드(Load) 신호와 겸하여 사용하도록 하므로써, 타이밍 컨트롤러의 면적을 감소시킬 수 있다. 이를 위한 본 발명에 의한 TFT-LCD의 소스 드라이브 구동회로는 로드(Load) 신호의 라이징 에지마다 토글되는 제 1 신호를 발생하는 토글신호 발생부와, 상기 로드(Load) 신호를 수신하여 소정의 시간동안 지연된 제 2 신호를 발생하는 딜레이부와, 상기 제 1 및 제 2 신호, 디지탈 데이타 신호 및 제어 신호를 수신하여, 반전구동에 필요한 폴(POL) 신호를 발생하는 D/A 변환부를 구비한 것을 특징으로 한다.
LCD, 구동회로

Description

박막트랜지스터 액정표시장치의 소스 드라이브 구동회로{SOURCE DRIVE DRIVING CIRCUIT FOR TFT-LCD}
본 발명은 박막트랜지스터 액정표시장치(TFT-LCD)의 소스 드라이브 구동회로에 관한 것으로서, 특히 반전구동에 관계되는 타이밍 컨트롤러(Timing Controler)에서의 폴(POL) 신호의 기능을 소스 드라이브(Source Drive) IC에 로드(Load) 신호와 겸하여 사용하도록 하므로써, 타이밍 컨트롤러의 면적을 감소시킨 TFT-LCD의 소스 드라이브 구동회로에 관한 것이다.
일반적으로, 액정표시소자는 차세대 표시장치로서 막대한 시장이 형성될 것으로 전망되고 있다. 이러한 액정표시소자의 기술동향도 TN-LCD에서 STN-LCD, MIM-LCD, TFT-LCD 로 발전하였으며, 그의 표시성능도 현저하게 향상되었다.
액정표시소자중 TFT-LCD는 화소전극이 TFT(Thin Film Transistor)에 의해 구동되는 표시소자로서, 도 1에 도시된 바와같은 TFT 화소배열구조를 갖는다. 즉, 도 1에서 보는 바와같이 종래의 TFT-LCD(100)는 데이터 라인(D1-Dn)과 게이트 라인(G1-Gm)이 오버랩되는 부분에 TFT(TP)가 배열되어 있는데, 이들 TFT(TP)는 모두 한쪽방향으로만 배열된 구조를 갖는다.
이러한 TFT 배열구조를 갖는 액정표시소자(100)의 구동하는 방식으로는, 직류전압에 의한 액정의 열화를 방지하기 위하여 데이터 인버젼 구동방식이 채택되고 있다. 액정의 열화를 방지하기 위한 데이터 인버젼 방식은 한 화소를 기준으로 필드에 따라 (+) 신호와 (-)신호를 번갈아 인가하여 LCD를 교류 구동하는 방식으로서, 필드(field) 인버젼 구동방식, 라인 인버젼 구동방식과 칼럼(column) 인버젼 구동방식 그리고 도트(dot) 인버젼 구동방식이 있다.
이 중 도트인버젼(dot inversion) 구동방식은 도 2에 도시된 바와같이, 라인인버젼 구동방식과 컬럼인버젼 구동방식을 조합한 구동방식으로, 수평 및 수직으로 인접한 화소에 서로 반대극성을 갖는 전압을 인가하여 줌으로써, 수직 및 수평방향의 서로 인접한 화소에서 발생되는 플리커가 서로 상쇄되어 감소한다.
TFT-LCD에서 액정의 경화를 방지하고, 또 경화로 인한 잔상을 방지하기 위해 반전구동방식을 사용한다. 이를 위해 타이밍 컨트롤러(Timing Control)에서는 POL 신호를 발생하여 도트인버젼의 경우 한 주기(1H) 마다 '하이'/'로우'의 신호를 반전시키고, 그 값에 따라 드라이브 IC내에서 구동 전압의 알고리즘을 구현한다.
도 3a는 타이밍 컨트롤러에서의 POL 신호와 도트인버젼의 구동전압의 극성을 나타낸 것이고, 도 3b는 타이밍 컨트롤러에서의 POL 신호와 드라이브 IC에서의 로드(Load) 신호의 전압 파형도를 나타낸 것이다.
그러나, 상기 구성을 갖는 종래 기술에 따른 TFT-LCD는, 타이밍 컨트롤러내에서 POL 신호를 발생시키기 때문에 타이밍 컨트롤러의 구조가 복잡하여 구동방식이 복잡할 뿐만 아니라 타이밍 컨트롤러내에서 면적이 증가되는 문제점이 있었다.
따라서, 본 발명은 상기 문제점을 해결하기 위하여 이루어진 것으로, 본 발명의 목적은 반전구동에 관계되는 타이밍 컨트롤러에서의 폴(POL) 신호의 기능을 소스 드라이브 IC에 로드(Load) 신호와 겸하여 사용하도록 하므로써, 타이밍 컨트롤러의 면적을 감소시킨 TFT-LCD의 소스 드라이브 구동회로를 제공하는데 있다.
상기 목적을 달성하기 위하여, 본 발명에 의한 박막트랜지스터 액정표시장치(TFT-LCD)의 소스 드라이브 구동회로는,
로드(Load) 신호의 라이징 에지마다 토글되는 제 1 신호를 발생하는 토글신호 발생부와,
상기 로드(Load) 신호를 수신하여 소정의 시간동안 지연된 제 2 신호를 발생하는 딜레이부와,
상기 제 1 및 제 2 신호, 디지탈 데이타 신호 및 제어 신호를 수신하여, 반전구동에 필요한 폴(POL) 신호를 발생하는 D/A 변환부를 구비한 것을 특징으로 한다.
상기 토글신호 발생부는 상기 로드(Load) 신호를 클럭 신호로 수신하고 자신 의 출력 신호를 반전시켜 입력하는 D-플립플롭으로 구성된 것을 특징으로 한다.
이상에서 자세히 설명된 바와 같이, 본 발명의 TFT-LCD의 소스 드라이브 구동회로는 반전구동에 관계되는 타이밍 컨트롤러에서의 폴(POL) 신호의 기능을 소스 드라이브 IC에 로드(Load) 신호와 겸하여 사용하도록 하므로써, 타이밍 컨트롤러 내의 신호를 단순화 시킬 수 있고 또한 면적을 감소시킬 수 있다.
아울러 본 발명의 바람직한 실시예들은 예시의 목적을 위해 개시된 것이며, 당업자라면 본 발명의 사상과 범위 안에서 다양한 수정, 변경, 부가등이 가능할 것이며, 이러한 수정 변경등은 이하의 특허청구범위에 속하는 것으로 보아야 할 것이다.
이하, 본 발명의 실시예에 관하여 첨부도면을 참조하면서 상세히 설명한다.
또, 실시예를 설명하기 위한 모든 도면에서 동일한 기능을 갖는 것은 동일한 부호를 사용하고 그 반복적인 설명은 생략한다.
도 4는 본 발명에 의한 TFT-LCD의 소스 드라이브 구동회로를 나타낸 블록구성도이다.
상기 TFT-LCD의 구동 회로는 토글 블록부(10), 딜레이 블록부(20), D/A 변환부(30)를 구비한다.
상기 토글 블록부(10)는 소스 드라이브 IC에서의 로드(Load) 신호를 클럭(CLK) 신호로 수신하고 자신의 출력 신호(POL)를 반전시켜 입력하는 D-플립플롭 부(12)로 구성된다. 상기 D-플립플롭부(12)는 상기 로드(Load) 신호의 라이징(Rising) 에지마다 토글(toggle)되는 신호(POL)를 발생한다.
상기 딜레이 블록부(20)는 상기 로드(Load) 신호를 수신하여 소정의 시간동안 지연된 신호를 발생한다.
상기 D/A 변환부(30)는 상기 D-플립플롭부(12)에서 출력된 신호(POL)와 상기 딜레이 블록부(20)에서 출력된 신호(LOAD_del), 디지탈 데이타신호(Data_dig) 및 제어 신호(ETC)를 수신하여 기존의 타이밍 컨트롤러에서 사용되었던 폴(POL) 신호와 동일한 펄스 신호를 발생한다.
그러면, 상기 구성을 갖는 TFT-LCD의 소스 드라이브 구동회로의 동작을 도 3b 및 도 5a 및 도 5b를 참조하여 설명하기로 한다.
먼저, 도 3b에 도시된 바와 같이, 타이밍 컨트롤러의 POL 신호와 소스 드라이브 IC의 로드(LOAD) 신호는 그 주기가 동일하다. 다만, 로드(LOAD) 신호는 POL 신호가 라이징된 후 소정의 시간후에 액티브되는 것을 알수 있다.
그러므로, 본 발명에서는 타이밍 컨트롤러에서 POL 신호는 제거시키고, 반전구동에 필요한 POL 신호의 역할을 할 신호를 소오스 드라이브 IC에서 로드(LOAD) 신호를 이용하여 발생시키도록 하였다.
즉, 로드(LOAD) 신호와 POL 신호는 그 주기가 동일하기 때문에, 도 5a에 도시된 로드(LOAD) 신호의 라이징 에지를 사용하여 도 5b에 도시된 바와 같이, 로드(LOAD) 신호의 라이징 에지마다 레벨이 토글되는 신호를 발생시켰다. 이를 위해, 본 발명에서는 토글 블록부(10)를 구현하였다.
상기 토글 블록부(10)는 D-플립플롭부(12)로 구성되며, 상기 로드(Load) 신호의 라이징(Rising) 에지마다 토글(toggle)되는 신호(POL)를 발생한다.
이런 방법으로 소스 드라이브 IC 내에서 POL 신호를 발생한다.
하지만, 실제 IC에서 구현시 타이밍 상 로드(LOAD) 신호가 POL 신호보다 나중에 입력 되므로, 타이밍 마진(timing margin)을 주기 위해 로드(LOAD) 신호를 딜레이 시키는 딜레이 블록부(20)를 구현하였다.
상기 딜레이 블록부(20)는 상기 로드(Load) 신호를 수신하여 소정의 시간동안 지연된 신호를 발생한다.
마지막으로, 상기 D/A 변환부(30)는 상기 D-플립플롭부(12)에서 출력된 신호(POL)와 상기 딜레이 블록부(20)에서 출력된 신호(LOAD_del)를 수신하여 기존의 타이밍 컨트롤러에서 사용되었던 폴(POL) 신호와 동일한 펄스 신호를 발생한다.
도 1은 종래의 TFT-LCD 의 TFT 화소배열을 도시한 도면,
도 2는 통상적인 TFT-LCD에 있어서, 도트인버젼 구동방식을 설명하기 위한 도면
도 3a는 종래의 타이밍 컨트롤러에서의 POL 신호와 도트인버젼의 구동전압의 극성을 나타낸 도면
도 3b는 종래의 타이밍 컨트롤러에서의 POL 신호와 드라이브 IC에서의 로드(Load) 신호의 전압 파형도
도 4는 본 발명에 의한 TFT-LCD의 소스 드라이브 구동회로를 나타낸 블록구성도
도 5a 및 도 5b는 본 발명에 의한 TFT-LCD의 소스 드라이브 구동회로의 동작을 설명하기 위한 파형도
(도면의 주요 부분에 대한 부호의 설명)
10 : 토글 블록부 20 : 딜레이 블록부
30 : D/A 변환부
D1 - Dn : 데이터 라인 G1 - Gm : 게이트 라인
T11 - Tmn : TFT P11 - Pmn : 화소전극

Claims (2)

  1. 박막트랜지스터 액정표시장치(TFT-LCD)의 소스 드라이브 구동회로에 있어서,
    로드(Load) 신호의 라이징 에지마다 토글되는 제 1 신호를 발생하기 위하여, 상기 로드(Load) 신호를 클럭 신호로 수신하고 자신의 출력 신호를 반전시켜 입력하는 D-플립플롭으로 구성되는 토글블록부와,
    상기 로드(Load) 신호를 수신하여 소정의 시간동안 지연된 제 2 신호를 발생하는 딜레이블록부와,
    상기 제 1 및 제 2 신호, 디지탈 데이타 신호 및 제어 신호를 수신하여, 반전구동에 필요한 폴(POL) 신호를 발생하는 D/A 변환부를 구비한 것을 특징으로 하는 박막트랜지스터 액정표시장치(TFT-LCD)의 소스 드라이브 구동회로.
  2. 삭제
KR1020080100720A 2008-10-14 2008-10-14 박막트랜지스터 액정표시장치의 소스 드라이브 구동회로 KR100907347B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080100720A KR100907347B1 (ko) 2008-10-14 2008-10-14 박막트랜지스터 액정표시장치의 소스 드라이브 구동회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080100720A KR100907347B1 (ko) 2008-10-14 2008-10-14 박막트랜지스터 액정표시장치의 소스 드라이브 구동회로

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020010088976A Division KR20030058520A (ko) 2001-12-31 2001-12-31 박막트랜지스터 액정표시장치의 소스 드라이브 구동회로

Publications (2)

Publication Number Publication Date
KR20080095228A KR20080095228A (ko) 2008-10-28
KR100907347B1 true KR100907347B1 (ko) 2009-07-10

Family

ID=40154978

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080100720A KR100907347B1 (ko) 2008-10-14 2008-10-14 박막트랜지스터 액정표시장치의 소스 드라이브 구동회로

Country Status (1)

Country Link
KR (1) KR100907347B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08179270A (ja) * 1994-12-20 1996-07-12 Sharp Corp 液晶表示装置の駆動回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08179270A (ja) * 1994-12-20 1996-07-12 Sharp Corp 液晶表示装置の駆動回路

Also Published As

Publication number Publication date
KR20080095228A (ko) 2008-10-28

Similar Documents

Publication Publication Date Title
US9666140B2 (en) Display device and method for driving same
KR20200075004A (ko) 액정 디스플레이 패널 및 게이트 구동 회로
KR101258900B1 (ko) 액정표시장치 및 데이터 구동회로
US9030456B2 (en) Driving device and driving method for liquid crystal display
US20150138176A1 (en) Scanning signal line drive circuit and display device provided with same
WO2016155157A1 (zh) 显示面板及其驱动方法、液晶显示装置
KR20070115422A (ko) 액정표시장치 및 그 구동방법
US9030397B2 (en) Gate driver, driving circuit, and LCD
US8786542B2 (en) Display device including first and second scanning signal line groups
US10699659B2 (en) Gate driver on array circuit and liquid crystal display with the same
CN103050077B (zh) 一种栅极驱动电路、驱动方法及液晶显示装置
US20130050171A1 (en) Liquid crystal display which can compensate gate voltages and method thereof
JP2008089851A (ja) 表示装置
CN104094346A (zh) 驱动装置和显示装置
JP2005134864A (ja) 液晶表示パネルおよびその駆動回路
JP2019109371A (ja) アクティブマトリクス型表示装置およびその駆動方法
KR20070099295A (ko) 액정표시장치 및 그 구동방법
WO2012161000A1 (ja) 液晶表示装置の駆動装置
JP2006195430A (ja) 液晶表示装置のソースドライバ駆動方法
US20160178973A1 (en) Liquid Crystal Display Panel and Liquid Crystal Display Device
CN102479497B (zh) 液晶显示面板的驱动装置
KR101264703B1 (ko) 액정표시장치 및 그의 구동 방법
JP2008129289A (ja) 液晶表示装置および液晶駆動方法
KR101205413B1 (ko) 액정표시장치의 절전 회로
KR100907347B1 (ko) 박막트랜지스터 액정표시장치의 소스 드라이브 구동회로

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130612

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140624

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150617

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160616

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170621

Year of fee payment: 9