KR100887003B1 - 데이터의 무결성을 보호하는 장치 및 방법과 컴퓨터 판독가능한 기록 매체 - Google Patents
데이터의 무결성을 보호하는 장치 및 방법과 컴퓨터 판독가능한 기록 매체 Download PDFInfo
- Publication number
- KR100887003B1 KR100887003B1 KR1020060054913A KR20060054913A KR100887003B1 KR 100887003 B1 KR100887003 B1 KR 100887003B1 KR 1020060054913 A KR1020060054913 A KR 1020060054913A KR 20060054913 A KR20060054913 A KR 20060054913A KR 100887003 B1 KR100887003 B1 KR 100887003B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- bit vector
- vector
- encrypted
- data words
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2906—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
- H03M13/2909—Product codes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/71—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
- G06F21/72—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information in cryptographic circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
- H03M13/15—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
- H03M13/151—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
- H03M13/152—Bose-Chaudhuri-Hocquenghem [BCH] codes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Probability & Statistics with Applications (AREA)
- Computer Hardware Design (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Storage Device Security (AREA)
- Detection And Correction Of Errors (AREA)
Abstract
Description
Claims (15)
- 데이터 무결성을 보호하는 장치로서,데이터 블록(36)의 복수의 데이터 워드로부터 데이터 비트 벡터(38)를 형성하고, 상기 데이터 비트 벡터(38)에 이진 생성기 행렬을 승산함으로써 제어 비트 벡터(40)를 생성하는 리던던시 수단(12)과,상기 데이터 워드들 각각을 암호화하여 암호화된 데이터 워드들을 얻고, 상기 제어 비트 벡터를 암호화하여 암호화된 제어 비트 벡터를 얻으며, 상기 암호화된 데이터 워드들 각각을 해독하여 해독된 데이터 워드들(60a 내지 60d)을 얻고, 상기 암호화된 제어 비트 벡터를 해독하여 해독된 제어 비트 벡터(60e)를 얻는 암호화/해독 수단(20)과,상기 해독된 데이터 워드들(60a 내지 60d)로부터 또는 상기 해독된 데이터 워드들(60a 내지 60d)과 상기 해독된 제어 비트 벡터(60e)로부터 전체 비트 벡터(56)를 형성하며, 이진 제어 행렬에 상기 전체 비트 벡터(56)를 승산함으로써 신드롬 비트 벡터(58)를 생성하여, 상기 신드롬 비트 벡터(58)를 이용하여 상기 전체 비트 벡터(56)의 무결성을 검증할 수 있는 제어 수단(14)을 포함하는데이터 무결성을 보호하는 장치.
- 제 1 항에 있어서,상기 리던던시 수단(12)은 정사각 순환성 서브 행렬들을 포함하는 생성기 행렬을 사용하도록 구성되며,상기 제어 수단(14)은 정사각 순환성 서브 행렬들을 포함하는 제어 행렬을 사용하도록 구성되는데이터 무결성을 보호하는 장치.
- 제 1 항에 있어서,상기 리던던시 수단(12)은 멱등 서브 행렬들을 구비하는 생성기 행렬을 사용하도록 구성되는데이터 무결성을 보호하는 장치.
- 제 1 항에 있어서,상기 리던던시 수단(12)은 4 개의 정사각 32 x 32 행렬들을 서브 행렬들로서 포함하는 생성기 행렬 및 32 비트 길이의 데이터 워드들을 사용하도록 구성되고,상기 제어 수단(14)은 4 개의 정사각 32 x 32 행렬들을 서브 행렬들로서 포함하는 제어 행렬 및 32 비트 길이의 데이터 워드들을 사용하도록 구성되는데이터 무결성을 보호하는 장치.
- 제 4 항에 있어서,상기 리던던시 수단(12)은 4 개의 서브 행렬들 중 2 개의 제 1 및 제 2 쌍 각각이 쌍의 방식으로 서로 역행렬인 서브 행렬들을 포함하는 생성기 행렬을 사용하도록 구성되고,상기 제어 수단(14)은 짝수 개의 서브 행렬들 중 2 개로 이루어진 쌍들 각각이 쌍의 방식으로 서로 역행렬인 서브 행렬들을 포함하는 제어 행렬을 사용하도록 구성되는데이터 무결성을 보호하는 장치.
- 삭제
- 제 1 항 또는 제 2 항에 있어서,상기 신드롬 비트 벡터(58)의 제로들을 카운팅하여 제로들의 수가 소정의 임계값보다 클 때 알람 액션을 트리거하는 신드롬 비트 벡터 감시 수단을 더 포함하는데이터 무결성을 보호하는 장치.
- 제 7 항에 있어서,상기 신드롬 비트 벡터 감시 수단은,상기 해독된 데이터 워드들로부터 새로운 데이터 워드들을 생성하는 단계와,상기 새로운 데이터 워드들을 암호화하여 암호화된 새로운 데이터 워드들을 얻는 단계와,상기 암호화된 새로운 데이터 워드들을 상기 암호화된 데이터 워드들과 비교하는 단계와,상기 비교 단계 결과 암호화된 데이터 워드와 암호화된 새로운 데이터 워드의 각 쌍에 대하여 1 비트 초과의 편차가 발생하는 경우 공격 알람을 트리거하거나, 상기 비교 단계 결과 한 쌍의 암호화된 데이터 워드와 암호화된 새로운 데이터 워드에 대하여 1 비트만큼의 편차가 발생하는 경우 상기 새로운 데이터 워드들을 활성화하는 단계를상기 알람 액션에서 수행하도록 구성되는데이터 무결성을 보호하는 장치.
- 데이터의 무결성을 보호하는 장치로서,암호화된 데이터 워드들을 해독하여 해독된 데이터 워드들(60a 내지 60d)을 얻고, 암호화된 제어 비트 벡터를 해독하여 해독된 제어 비트 벡터(60e)를 얻는 해독 수단(20)과,상기 해독된 데이터 워드들(60a 내지 60d)로부터 또는 상기 해독된 데이터 워드들(60a 내지 60d)과 상기 해독된 제어 비트 벡터(60e)로부터 전체 비트 벡터(56)를 형성하며, 이진 제어 행렬에 상기 전체 비트 벡터(56)를 승산함으로써 신드롬 비트 벡터(58)를 생성하여, 상기 신드롬 비트 벡터(58)를 이용하여 상기 전체 비트 벡터(56)의 무결성을 검증할 수 있는 제어 수단(14)을 포함하는데이터 무결성을 보호하는 장치.
- 제 1 항 또는 제 2 항에 있어서,상기 제어 수단(14)은, 계수들로서 상기 해독된 데이터 워드들(60a 내지 60d)의 비트들을 갖는 열 벡터들에 상기 해독된 제어 비트 벡터(60e)를 더한 선형 조합에 대응하는 방식으로 상기 이진 제어 행렬이 형성되도록 구성되며,열 벡터 각각은 홀수의 해밍 가중값을 나타내고, 모든 열 벡터들은 동일한 해밍 가중값을 나타내는데이터 무결성을 보호하는 장치.
- 데이터의 무결성을 보호하는 장치로서,데이터 블록(36)의 복수의 데이터 워드로부터 데이터 비트 벡터(38)를 형성하고, 상기 데이터 비트 벡터(38)에 이진 생성기 행렬을 승산함으로써 제어 비트 벡터(40)를 생성하는 리던던시 수단(12)과,상기 데이터 워드들 각각을 암호화하여 암호화된 데이터 워드들을 얻고, 상기 제어 비트 벡터를 암호화하여 암호화된 제어 비트 벡터를 얻는 암호화 수단(20)을 포함하는데이터 무결성을 보호하는 장치.
- 제 1 항, 제 2 항, 제 11 항 중 어느 한 항에 있어서,상기 리던던시 수단(12)은, 상기 데이터 비트 벡터(38)와 하나의 차이 벡터만큼 다른 후속하는 데이터 비트 벡터에서, 상기 차이 벡터에 상기 생성기 행렬을 승산함으로써 차이 제어 비트 워드를 생성하고, 상기 제어 비트 벡터(40)와 상기 차이 제어 비트 워드의 합으로부터 후속하는 제어 비트 워드를 형성하도록 구성되는데이터 무결성을 보호하는 장치.
- 데이터의 무결성을 보호하는 방법으로서,암호화된 데이터 워드들을 해독하여 해독된 데이터 워드들(60a 내지 60d)을 얻고, 암호화된 제어 비트 벡터를 해독하여 해독된 제어 비트 벡터(60e)를 얻는 단계와,상기 해독된 데이터 워드들(60a 내지 60d) 및 상기 해독된 제어 비트 벡터(60e)로부터 전체 비트 벡터(56)를 형성하는 단계와,이진 제어 행렬에 상기 전체 비트 벡터(56)를 승산함으로써 신드롬 비트 벡터(58)를 생성하여, 상기 신드롬 비트 벡터(58)를 이용하여 상기 해독된 데이터 워드들(60a 내지 60d)의 무결성을 검증할 수 있는 단계를 포함하는데이터 무결성을 보호하는 방법.
- 데이터의 무결성을 보호하는 방법으로서,데이터 블록(36)의 복수의 데이터 워드로부터 데이터 비트 벡터(38)를 형성하는 단계와,상기 데이터 비트 벡터(38)에 이진 생성기 행렬을 승산함으로써 제어 비트 벡터(40)를 생성하는 단계와,상기 복수의 데이터 워드 각각을 암호화하여 암호화된 데이터 워드들을 얻고, 상기 제어 비트 벡터(40)를 암호화하여 암호화된 제어 비트 벡터를 얻는 단계를 포함하는데이터 무결성을 보호하는 방법.
- 컴퓨터에 의해 실행되는 경우에 제 13 항 또는 제 14 항의 방법을 수행하기 위한 프로그램 코드로 이루어진 컴퓨터 프로그램을 구비한 컴퓨터 판독가능한 기록 매체.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102005028221A DE102005028221B4 (de) | 2005-06-17 | 2005-06-17 | Vorrichtung und Verfahren zum Schutz der Integrität von Daten |
DE102005028221.0 | 2005-06-17 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060132514A KR20060132514A (ko) | 2006-12-21 |
KR100887003B1 true KR100887003B1 (ko) | 2009-03-04 |
Family
ID=37497997
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060054913A KR100887003B1 (ko) | 2005-06-17 | 2006-06-19 | 데이터의 무결성을 보호하는 장치 및 방법과 컴퓨터 판독가능한 기록 매체 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8250659B2 (ko) |
KR (1) | KR100887003B1 (ko) |
DE (1) | DE102005028221B4 (ko) |
FR (1) | FR2887352B1 (ko) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100836758B1 (ko) * | 2006-09-11 | 2008-06-10 | 삼성전자주식회사 | 메모리 카드의 암호화 장치 및 그것에 따른 데이터 기입 및독출 방법 |
WO2008134804A1 (en) * | 2007-05-03 | 2008-11-13 | Kevin Loughrey | Large number id tagging system |
FR2916594A1 (fr) * | 2007-05-23 | 2008-11-28 | France Telecom | Procede d'authentification d'une entite par une entite verificatrice |
EP2091256A1 (en) * | 2008-02-18 | 2009-08-19 | Nagravision S.A. | Method for the removal of artefacts from a transmitted digital audio/video signal |
US8612777B2 (en) * | 2009-01-09 | 2013-12-17 | Infineon Technologies Ag | Apparatus and method for writing data to be stored to a predetermined memory area |
US8438344B2 (en) * | 2010-03-12 | 2013-05-07 | Texas Instruments Incorporated | Low overhead and timing improved architecture for performing error checking and correction for memories and buses in system-on-chips, and other circuits, systems and processes |
FR2983597B1 (fr) | 2011-12-01 | 2014-01-24 | Viaccess Sa | Procede de detection d'une erreur de lecture d'une donnee |
DE102013108073B4 (de) * | 2013-07-29 | 2019-12-19 | Infineon Technologies Ag | Datenverarbeitungsanordnung und verfahren zur datenverarbeitung |
US10594491B2 (en) * | 2015-12-24 | 2020-03-17 | Intel Corporation | Cryptographic system memory management |
CN106130712B (zh) * | 2016-06-14 | 2019-09-06 | 刘雷波 | 一种基于ins网络的随机感染抗故障攻击方法 |
US11093588B2 (en) * | 2017-06-26 | 2021-08-17 | Micron Technology, Inc. | Memory system including data obfuscation |
EP3506548A1 (en) * | 2017-12-27 | 2019-07-03 | Secure-IC SAS | Quantitative digital sensor |
IT201800009905A1 (it) * | 2018-10-30 | 2020-04-30 | St Microelectronics Srl | Procedimento per la generazione di dati personalizzati di profile package in carte a circuito integrato, corrispondente sistema e prodotto informatico |
KR102364047B1 (ko) | 2019-11-19 | 2022-02-16 | 기초과학연구원 | 구조화된 행렬들에 기초한 공개키 암호를 위한 방법과 장치 |
US11829376B2 (en) * | 2020-05-06 | 2023-11-28 | Intel Corporation | Technologies for refining stochastic similarity search candidates |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0520219A (ja) * | 1991-07-17 | 1993-01-29 | Nec Corp | 入出力制御装置 |
JPH05100879A (ja) * | 1991-05-15 | 1993-04-23 | Internatl Business Mach Corp <Ibm> | 制御情報のインテグリテイを維持するための装置及び方法 |
KR970007623A (ko) * | 1995-07-12 | 1997-02-21 | 데이비드 비. 해리슨 | 리던던시 정보 발생을 위한 데이타 블록 엔코딩 방법 및 워드 단위 엔코더 |
KR20040029002A (ko) * | 2001-08-24 | 2004-04-03 | 인텔 코오퍼레이션 | 데이터 무결성을 관리하는 범용 입출력 아키텍쳐 프로토콜및 관련 방법 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4569050A (en) * | 1983-01-14 | 1986-02-04 | Honeywell Inc. | Data communication system with fixed weight error correction and detection code |
CN1139879C (zh) * | 1995-06-30 | 2004-02-25 | 索尼公司 | 数据纪录方法及装置、数据重现方法及装置 |
US5862225A (en) * | 1996-12-16 | 1999-01-19 | Ut Automotive Dearborn, Inc. | Automatic resynchronization for remote keyless entry systems |
US6445797B1 (en) * | 1998-12-16 | 2002-09-03 | Secure Choice Llc | Method and system for performing secure electronic digital streaming |
US6717406B2 (en) * | 2000-03-14 | 2004-04-06 | Beth Israel Deaconess Medical Center, Inc. | Parallel magnetic resonance imaging techniques using radiofrequency coil arrays |
US6757122B1 (en) * | 2002-01-29 | 2004-06-29 | Seagate Technology Llc | Method and decoding apparatus using linear code with parity check matrices composed from circulants |
JP2003316652A (ja) * | 2002-04-25 | 2003-11-07 | Nec Engineering Ltd | データファイルストレージサービスシステム及びその動作制御方法 |
US7370264B2 (en) * | 2003-12-19 | 2008-05-06 | Stmicroelectronics, Inc. | H-matrix for error correcting circuitry |
US6970808B2 (en) * | 2004-04-29 | 2005-11-29 | Kingsley E. Abhulimen | Realtime computer assisted leak detection/location reporting and inventory loss monitoring system of pipeline network systems |
DE102005001953A1 (de) * | 2005-01-14 | 2006-07-27 | Infineon Technologies Ag | Verfahren und Schaltungsanordnung zur Überprüfung eines Datensatzes mit mehreren Datenworten |
TWI341095B (en) * | 2007-12-12 | 2011-04-21 | Nat Univ Tsing Hua | Light-overhead and flexible wireless sensor message authentication method |
-
2005
- 2005-06-17 DE DE102005028221A patent/DE102005028221B4/de not_active Expired - Fee Related
-
2006
- 2006-05-30 FR FR0604787A patent/FR2887352B1/fr not_active Expired - Fee Related
- 2006-06-19 KR KR1020060054913A patent/KR100887003B1/ko active IP Right Grant
- 2006-06-19 US US11/425,103 patent/US8250659B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05100879A (ja) * | 1991-05-15 | 1993-04-23 | Internatl Business Mach Corp <Ibm> | 制御情報のインテグリテイを維持するための装置及び方法 |
JPH0520219A (ja) * | 1991-07-17 | 1993-01-29 | Nec Corp | 入出力制御装置 |
KR970007623A (ko) * | 1995-07-12 | 1997-02-21 | 데이비드 비. 해리슨 | 리던던시 정보 발생을 위한 데이타 블록 엔코딩 방법 및 워드 단위 엔코더 |
KR20040029002A (ko) * | 2001-08-24 | 2004-04-03 | 인텔 코오퍼레이션 | 데이터 무결성을 관리하는 범용 입출력 아키텍쳐 프로토콜및 관련 방법 |
Also Published As
Publication number | Publication date |
---|---|
FR2887352A1 (fr) | 2006-12-22 |
US8250659B2 (en) | 2012-08-21 |
FR2887352B1 (fr) | 2012-12-07 |
KR20060132514A (ko) | 2006-12-21 |
DE102005028221B4 (de) | 2007-10-11 |
DE102005028221A1 (de) | 2006-12-28 |
US20070033417A1 (en) | 2007-02-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100887003B1 (ko) | 데이터의 무결성을 보호하는 장치 및 방법과 컴퓨터 판독가능한 기록 매체 | |
Aghaie et al. | Impeccable circuits | |
Subramanian et al. | Reliable hardware architectures for cryptographic block ciphers LED and HIGHT | |
KR102412616B1 (ko) | 대수적 조작으로부터 데이터를 보호하는 방법 | |
Aghaie et al. | Fault diagnosis schemes for low-energy block cipher Midori benchmarked on FPGA | |
Cintas-Canto et al. | Reliable architectures for finite field multipliers using cyclic codes on FPGA utilized in classic and post-quantum cryptography | |
EP2773061B1 (en) | A method and an apparatus for deriving secret information from a series of response values and a method and an apparatus for providing helper data allowing to derive a secret information | |
US8769373B2 (en) | Method of identifying and protecting the integrity of a set of source data | |
Kermani et al. | Error detection reliable architectures of Camellia block cipher applicable to different variants of its substitution boxes | |
US20070019805A1 (en) | System employing systematic robust error detection coding to protect system element against errors with unknown probability distributions | |
US20110040817A1 (en) | Circuit and method for generating a true, circuit-specific and time-invariant random number | |
Ge et al. | Reliable and secure memories based on algebraic manipulation detection codes and robust error correction | |
Wang et al. | Reliable and secure memories based on algebraic manipulation correction codes | |
Wang et al. | Design of reliable and secure devices realizing Shamir's secret sharing | |
Luo et al. | Concurrent error detection for reliable SHA-3 design | |
US11341217B1 (en) | Enhancing obfuscation of digital content through use of linear error correction codes | |
Pircher et al. | Key-Recovery Fault Injection Attack on the Classic McEliece KEM | |
CN111756540A (zh) | 一种传送密文的方法、终端、服务器及系统 | |
Ge et al. | Secure memories resistant to both random errors and fault injection attacks using nonlinear error correction codes | |
Bousselam et al. | Evaluation of concurrent error detection techniques on the advanced encryption standard | |
Rashidi | Error‐correcting cryptographic S‐boxes with multiple error detection and correction | |
Bousselam et al. | On countermeasures against fault attacks on the advanced encryption standard | |
Luo et al. | Secure NAND flash architecture resilient to strong fault-injection attacks using algebraic manipulation detection code | |
Kaur | Secure lightweight cryptographic hardware constructions for deeply embedded systems | |
Yumbul et al. | On selection of modulus of quadratic codes for the protection of cryptographic operations against fault attacks |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130215 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20140214 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20150217 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20160222 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20170217 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20180219 Year of fee payment: 10 |