KR100876841B1 - 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법 - Google Patents
캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법 Download PDFInfo
- Publication number
- KR100876841B1 KR100876841B1 KR1020060079356A KR20060079356A KR100876841B1 KR 100876841 B1 KR100876841 B1 KR 100876841B1 KR 1020060079356 A KR1020060079356 A KR 1020060079356A KR 20060079356 A KR20060079356 A KR 20060079356A KR 100876841 B1 KR100876841 B1 KR 100876841B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- cache memory
- memory
- working memory
- cache
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F8/00—Arrangements for software engineering
- G06F8/60—Software deployment
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Abstract
성능을 향상시키기에 적합한 캐쉬 메모리 탑재형 컴퓨터가 개시된다.
캐쉬 메모리 탑재형 컴퓨터는 데이터를 취급하는 칩-셋; 칩-셋에 의하여 취급되는 데이터를 일시적으로 저장하는 작업용 메모리; 작업용 메모리로부터 다운-로드되는 데이터 및 작업용 메모리로 업-로드될 데이터를 억세스하는 하드디스크 드라이브; 작업용 메모리로부터 하드디스크 드라이브 쪽으로의 다운-로드될 데이터 및 하드디스크 드라이브로부터 작업용 메모리 쪽으로 업-로드될 데이터를 일시적으로 저장하는 캐쉬 메모리; 작업용 메모리의 저장된 데이터의 량에 응답하여 작업용 메모리로부터 캐쉬 메모리 쪽으로의 데이터의 다운-로딩이 진행되게 하는 마스터 관리 모듈; 및 캐쉬 메모리의 저장 상태에 따라 캐쉬 메모리로부터 하드디스크 드라이브 쪽으로의 다운-로드가 진행되게 하는 슬레이브 관리 모듈을 구비한다.
캐쉬, 플래쉬 메모리, 다운-로드, HDD, 억세스 속도, 작업용 메모리
Description
본 발명의 상세한 설명에서 사용되는 도면에 대한 보다 충분한 이해를 돕기 위하여, 각 도면의 간단한 설명이 제공된다.
도 1 은 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터를 개략적으로 설명하는 블럭도이다.
도 2 는 도 1에 도시된 캐쉬 메모리의 메모리 맵의 일 예를 설명하는 도면이다.
도 3 는 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터의 제어 방법을 단계별로 설명하는 흐름도이다.
《도면의 주요부분에 대한 부호의 설명》
10 : 칩-셋 12 : CPU
14 : 노스 브리지 16 : 사우스 브리지
20 : 비디오 제어기 30 : 작업용 메모리
40 : 키 입력부 50 : HDD
60 : 캐쉬 메모리부 62 : 캐쉬 메모리
64 : 캐쉬 제어기 70 : 마스터 관리 모듈
72 : 슬레이브 관리 모듈
본 발명은 작업용 메모리 및 기록 매체 드라이브를 가지는 컴퓨터에 관한 것으로, 특히 작업용 메모리 및 기록매체 드라이브 간의 데이터를 중계하는 캐쉬 메모리가 탑재된 컴퓨터 및 그 제어 방법에 관한 것이다.
통상, 컴퓨터는 데이터 베이스, 통신 단말기 및 정보 처리 단말기 등과 같이 다양한 용도로 사용되고 있다. 이러한 컴퓨터에는 작업용 메모리와 상기 기록매체 드라이브의 일종인 하드 디스크 드라이브(Hard Disk Drive; 이하 "HDD"라 함)가 포함되어 있다.
작업용 메모리는 컴퓨터에 포함된 칩-셋(Chip-Set)(상세하게는, 칩-셋에 포함된 중앙 처리 장치(Central Process Unit; 이하 "CPU"라 함))에 의하여 처리되거나 또는 처리될 데이터(프로그램 포함)를 일시적으로 보관한다. 작업용 메모리는 칩-셋(상세하게는 CPU)의 요구에 신속하게 응답할 수 있도록 집적회로로 구성된다. 이에 따라, 작업용 메모리의 기록 및 판독 동작은 빠른 속도로 진행되는 반면, 제한된 저장 용량을 가질 수밖에 없다.
HDD는 컴퓨터에 의하여 처리되거나 처리될 데이터(프로그램 포함)의 영구적 보관을 가능하게 한다. 이를 위하여, HDD는 데이터를 기록매체의 하나인 하드 디 스크에 기록한다. 이에 따라, HDD는 작업용 메모리와 비교할 수 없을 정도로 큰 저장 용량을 가지는 반면에 작업용 메모리와는 현저하게 느린 속도를 데이터의 기록 및 판독 동작을 수행한다.
제한된 저장 용량의 작업용 메모리는 칩-셋(상세하게는 CPU)에 의한 데이터의 처리가 종료될 때까지 처리될 데이터 또는 처리된 데이터를 모두 저장하기 곤란할 수밖에 없다. 이로 인하여, 작업용 메모리 상의 데이터가 HDD의 하드 디스크에 기록되는 다운-로딩(Down-loading) 동작과 HDD의 하드 디스크 상의 데이터가 작업용 메모리에 기록되는 업-로딩 동작이 빈번하게 수행될 수밖에 없다. 이렇게 빈번한 데이터의 다운-로딩 및 업-로딩이 칩-셋(상세하게는 CPU)에 의하여 제어되기 때문에 CPU를 포함하는 칩-셋의 프로그램 부하가 커진다.
또한, 작업용 메모리에 비하여 현저하게 긴 억세스 타임을 가지는 HDD는 데이터의 다운-로딩 동작과 업-로딩 동작이 긴 시간 진행되게 한다. 이로 인하여, CPU를 포함하는 칩-셋의 데이터의 처리 동작을 중단하는 대기 상태가 길어질 수밖에 없다.
이와 같이, 빈번한 데이터의 다운-로딩 및 업-로딩은 CPU를 포함하는 칩-셋의 프로그램 부하를 증가시킴과 아울러 칩-셋의 대기 시간이 길어지게 한다. 이로 인하여, 컴퓨터의 성능이 떨어지게 된다. 이에 더하여, HDD의 빈번한 접근 동작은 전력의 소모를 증가시킨다.
따라서, 본 발명의 목적은 성능을 향상시키기에 적합한 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법을 제공함에 있다.
본 발명의 다른 목적은 전력의 소모를 줄이기에 적합한 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법을 제공함에 있다.
상술한 목적을 달성하기 위한 본 발명의 일면의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터는 데이터를 취급하는 칩-셋; 상기 칩-셋에 의하여 취급되는 데이터를 일시적으로 저장하는 작업용 메모리; 상기 작업용 메모리로부터 다운-로드되는 데이터 및 상기 작업용 메모리로 업-로드될 데이터를 억세스하는 하드디스크 드라이브; 상기 작업용 메모리로부터 상기 하드디스크 드라이브 쪽으로의 다운-로드될 데이터 및 상기 하드디스크 드라이브로부터 상기 작업용 메모리 쪽으로 업-로드될 데이터를 일시적으로 저장하는 캐쉬 메모리; 상기 작업용 메모리의 저장된 데이터의 량에 응답하여 상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터의 다운-로딩이 진행되게 하는 마스터 관리 모듈; 및 상기 캐쉬 메모리의 저장 상태에 따라 상기 캐쉬 메모리로부터 하드디스크 드라이브 쪽으로의 다운-로드가 진행되게 하는 슬레이브 관리 모듈을 구비한다.
상기의 마스터 관리 모듈은 상기 작업용 메모리에 임계 량의 데이터가 저장될 때마다 상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터 다운-로딩이 수행되게 할 수도 있다.
또한, 상기의 마스터 관리 모듈은 데이터를 저장하기 위한 캐쉬 메모리의 저장 영역을 적어도 두개 이상의 블록으로 나누고 상기 각 블록의 저장용량을 데이터의 임계량으로 이용할 수 도 있다.
나아가, 상기의 마스터 관리 모듈은 미리 설정된 마스터 다운-로드 주기 마다에도 상기 작업용 메모리로부터 상기 캐시 메모리로의 데이터 다운-로드가 추가로 수행되게 할 수도 있다.
상기의 슬레이브 관리 모듈은, 상기 캐쉬 메모리에 데이터가 만충되게 저장될 때마다 상기 캐쉬 메모리로부터 부터 상기 하드디스크 드라이브 쪽으로의 데이터의 다운-로딩이 수행되게 할 수도 있다.
상기의 캐쉬 메모리가 억세스 속도에 있어서 상기 작업용 메모리와 같거나 상기 작업용 메모리보다 빠른 것이 바람직하다.
본 발명의 다른 일면의 실시 예에 따른 제어 방법은 탑재형 컴퓨터는 데이터를 취급하는 칩-셋; 상기 칩-셋에 의하여 취급되는 데이터를 일시적으로 저장하는 작업용 메모리; 상기 작업용 메모리로부터 다운-로드되는 데이터 및 상기 작업용 메모리로 업-로드될 데이터를 억세스하는 하드디스크 드라이브; 상기 작업용 메모리로부터 상기 하드디스크 드라이브 쪽으로의 다운-로드될 데이터 및 상기 하드디스크 드라이브로부터 상기 작업용 메모리 쪽으로 업-로드될 데이터를 일시적으로 저장하는 캐쉬 메모리; 마스터 다운-로드 주기 마다 상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터의 다운-로딩이 진행되게 하는 마스터 관리 모듈; 및 상기 캐쉬 메모리의 저장 상태에 따라 상기 캐쉬 메모리로부터 하드디스크 드라이브 쪽으로의 다운-로드가 진행되게 하는 슬레이브 관리 모듈을 구비한다.
본 발명의 또 다른 일면의 실시 예에 다른 제어 방법은, 칩-셋에 의하여 취급되는 데이터를 일시적으로 저장하는 작업용 메모리, 상기 작업용 메모리로부터 다운-로드되는 데이터 및 상기 작업용 메모리로 업-로드될 데이터를 억세스하는 하드디스크 드라이브, 상기 작업용 메모리로부터 상기 하드디스크 드라이브 쪽으로의 다운-로드될 데이터 및 상기 하드디스크 드라이브로부터 상기 작업용 메모리 쪽으로 업-로드될 데이터를 일시적으로 저장하는 캐쉬 메모리를 구비한 캐쉬 메모리 탑재형 컴퓨터의 제어 방법에 있어서, 마스터 다운-로드 주기가 되었는가를 체크하는 단계; 상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터의 다운-로딩이 진행되게 하는 단계; 상기 캐쉬 메모리에 다운-로드된 데이터의 량이 일정한 량에 도달하였는가를 검사하는 단계; 및 상기 캐쉬 메모리 상의 데이터가 상기 하드디스크 드라이브 쪽으로 다운-로드되게 하는 단계를 포함한다.
상기 캐쉬 메모리의 저장 영역은 적어도 두개 이상의 블록으로 나누고 상기 캐쉬 메모리로의 다운-로딩 단계는 상기 마스터 다운-로드 주기 마다 상기 작업용 메모리로부터 데이터가 저장될 상기 캐쉬 메모리의 블록이 순차적으로 변경되게 하는 단계를 포함할 수 있다.
상기의 캐쉬 메모리로의 데이터의 다운-로딩 단계는 상기 캐쉬 메모리로의 다운-로드된 데이터가 저장되어 있는 상기 작업용 메모리 상의 저장 영역을 초기화하는 단계를 추가로 포함할 수도 있다.
상기의 캐쉬 메모리 상의 데이터 량 검사 단계는 상기 캐쉬 메모리에 데이터 가 만충되었는가를 판단하는 단계를 포함할 수 있다.
상기의 캐쉬 메모리 탑재형 컴퓨터의 제어 방법은 마스터 다운-로드 주기를 사용자 및 제작자에 지정에 응답하여 상기 마스터 다운-로드 주기를 갱신하는 단계를 추가로 포함할 수 있다.
본 발명의 또 다른 일면의 캐쉬 메모리 탑재형 컴퓨터의 제어 방법은, 상기 작업용 메모리에 저장된 데이터의 량이 임계 량에 도달하였는가를 검사하는 단계; 상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터의 다운-로딩이 진행되게 하는 단계; 상기 캐쉬 메모리에 다운-로드된 데이터의 량이 일정한 량에 도달하였는가를 검사하는 단계; 및 상기 캐쉬 메모리 상의 데이터가 상기 하드디스크 드라이브 쪽으로 다운-로드되게 하는 단계를 포함할 수 있다.
본 발명의 또 다른 일면의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터의 제어 방법은, 상기 작업용 메모리에 저장된 데이터의 량이 임계 량에 도달하였는가를 검사하는 단계; 마스터 다운-로드 주기가 되었는가를 검사하는 단계; 상기 작업용 메모리에 임계 량의 데이터가 저장된 때 및 상기 마스터 다운-로드 주기가 된 때 중 어느 한 때에 상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터의 다운-로딩이 진행되게 하는 단계; 상기 캐쉬 메모리에 다운-로드된 데이터의 량이 일정한 량에 도달하였는가를 검사하는 단계; 및 상기 캐쉬 메모리 상의 데이터가 상기 하드디스크 드라이브 쪽으로 다운-로드되게 하는 단계를 포함할 수 있다.
이상과 같은 구성에 의하여, 본 발명에 따른 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법에서는, 작업용 메모리와 HDD 간의 데이터의 업-로딩 및 다운-로딩이 작업용 메모리의 억세스 시간보다 같거나 짧은 캐쉬 메모리에 의하여 중계된다. 이에 따라, CPU를 포함하는 칩-셋의 대기시간이 짧아지게 된다. 또한, 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법은 데이터의 다운-로딩이 작업용 메모리 상의 데이터의 저장량 및 로딩 주기에 따라 자동적으로 수행된다. 이에 따라, CPU를 포함한 칩-셋의 프로그램 부하가 줄어들게 된다. 이 결과, 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터의 성능이 향상된다. 이에 더하여, 캐쉬 메모리가 작업용 메모리보다 큰 저장 용량을 가짐에 의하여 HDD의 억세스 횟수가 줄어들 수 있다. 이에 따라, 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터에서는 전력의 소모가 줄어들 수 있다.
상기한 바와 같은 본 발명의 목적들 외에, 본 발명의 다른 목적들, 다른 이점들 및 다른 특징들은 첨부한 도면을 참조한 바람직한 실시 예의 상세한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 첨부한 도면과 결부되어 본 발명에 바람직한 실시 예들이 상세히 설명될 것이다.
도 1은 본 발명의 실시 예에 따른 광 디스크 드라이브 탑재형 컴퓨터를 개략적으로 설명하는 블록도이다. 도 1의 컴퓨터는 칩-셋(10)에 접속된 비디오 제어기(20), 작업용 메모리(30), 키 입력부(40), HDD(50) 및 캐쉬 메모리부(60)를 구비한다.
칩-셋(10)은 비디오 제어기(20), 작업용 메모리(30), 키 입력부(40), HDD(50) 및 캐쉬 메모리부(60) 등의 제어, 논리의 조작 및 자료의 연산을 수행한 다. 비디오 제어기(20), 작업용 메모리(30), 키 입력부(40), HDD(50) 및 캐쉬 메모리부(60) 등의 제어 및 논리의 조작을 위하여, 칩-셋(10)은 전원-온 시에 우선적으로 운영 시스템 프로그램을 작업용 메모리(30)에 로딩하는 작업을 수행한다. 로딩된 운영 시스템 프로그램에 따라서, 칩-셋(10)은 비디오 제어기(20), 작업용 메모리(30), 키 입력부(40), HDD(50) 및 캐쉬 메모리부(60) 등의 제어 및 논리의 조작을 주기적으로 수행함과 아울러 작업용 메모리(30)에의 응용 프로그램의 로딩 및 로딩된 응용 프로그램의 구동을 통한 자료의 연산 등을 수행한다. 이를 위하여, 칩-셋(10)은 CPU(12)에 직렬 접속된 노스 브리지(North Bridge)(14) 및 사우스 브리지(South Bridge)(16)를 포함한다.
CPU(12)는 노스 브리지(14)를 경유하여 사우스 브리지(16), 비디오 제어기(20) 및 작업용 메모리(30)를 제어함과 노스 브리지(14) 및 사우스 브리지(16)를 경유하여 키 입력부(40), HDD(50) 및 캐쉬 메모리부(60)를 제어한다. 이에 더하여, CPU(12)는 논리의 조작 및 자료 연산들 수행한다. 이를 위하여, CPU(12)는 산술 논리 연산 장치(ALU), 제어 유니트(Control Unit), 레지스터(Register) 및 기억장치 인터페이스 등을 포함한다.
노스 브리지(14)는 사우스 브리지(16)를 포함하여 비교적 빠르게 동작하는 주변기기인 비디오 제어기(20) 및 작업용 메모리(30) 각각과 CPU(12)와의 양방향 데이터 통신을 중계한다. 또한, CPU(12)의 제어하에 노스 브리지(14)는 비디오 제어기(20), 작업용 메모리(30) 및 사우스 브리지(16)를 제어한다. 이러한 노스 브리지(16)에는 산술 논리 연산 장치(ALU), 제어 유니트(Control Unit), 레지스 터(Register), 기억장치 인터페이스 및 PCI 버스 인터페이스가 포함된다.
사우스 브리지(16)는 비교적 속도가 느린 주변장치들 각각의 입력 및 출력을 관리하는 일종의 레지스터 집합체이다. 사우스 브리지(16)는 키 입력부(40), HDD(50) 및 캐쉬 메모리부(60) 각각과 노스 브리지(14)를 경유하여 접속된 CPU(12)간의 양방향 데이터 전송을 중계한다. 이에 더하여, 사우스 브리지(16)는, 노스 브리지(14)를 경유하는 접속된 CPU(12)의 제어하에, 키 입력부(40), HDD(50) 및 캐쉬 메모리부(60)를 제어한다. 이를 위하여, 사우스 브리지(16)는 PCI 버스(도시하지 않음)에 의하여 노스 브리지(14)와 연결된다. 또한, 사우스 브리지(16)는 키 입력부(40), HDD(50) 및 캐쉬 메모리부(60)를 제어하기 위한 산술 논리 연산 장치 및 제어 유니트를 포함한다.
비디오 컨트롤러(20)는 칩-셋(10)(즉, CPU(12))에 의하여 처리된 데이터가 음극선관(Cathod Ray Tube) 또는 LCD(Liquid Crystal Display) 패널과 같은 디스플레이 장치에 표시되게 한다. 이를 위하여, 비디오 컨트롤러(20)는 AGP (Accelerated Graphic Port)에 의해 노스 브리지(14)와 연결될 수 있다.
작업용 메모리(30)는 칩-셋(10), 상세하게는 CPU(12)의 작업공간을 마련한다. 다시 말하여, 작업용 메모리(30)는 칩-셋(10) 내의 CPU(12)에 의해 수행될 운용 시스템 프로그램 및 응용 프로그램을 저장함과 아울러 CPU(12)에 의하여 처리되었거나 또는 처리될 데이터를 일시적으로 저장한다. 이를 위하여, 작업용 메모리(30)는 노스 브리지(14)에 접속된다.
키 입력부(50)는 사용자로부터의 명령 또는 데이터를 키 데이터의 형태로 변환하여 그 변환된 키 데이터를 사우스 브리지(16) 및 노스 브리지(14)를 경유하여 CPU(12)에 전달한다. 이를 위하여, 키 입력부(50)는 입력 장치의 일종인 키보드(도시하지 않음) 및 키보드를 제어하는 입력 제어기(도시하지 않음)를 구비한다. 키보드는 사용자가 지정하는 명령 및 데이터를 입력하기 위한 다수의 키들을 구비한다. 입력 제어기는 키보드 상의 다수의 키들의 조작 상태를 감시한다. 또한, 입력 제어기는 조작된 키보드상의 키에 대한 키 데이터를 발생하여 그 발생된 키 데이터를 사우스 브리지(16) 쪽으로 전송한다. 사우스 브리지(16)에 공급된 키 데이터는 노스 브리지(14)를 경유하여 CPU(12)에 공급되거나 또는 사우스 브리지(16)에 의하여 처리될 수 있다. 사우스 브리지(16)에 의하여 키데이터가 처리되는 경우는 키 데이터가 HDD(50) 및 캐쉬 메모리부(60)를 포함한 주변 장치(예를 들면, 광 디스크 드라이브 및 통신 모듈 등)의 제어에 관련된 것일 때에 해당한다.
HDD(50)는 칩-셋(10)에 포함된 사우스 브리지(16)의 제어하에 운영 시스템(OS: Operating System)를 포함하는 여러 가지 응용 프로그램들 및 자료가 저장된 하드 디스크를 억세스(Access) 한다. 운영 시스템 프로그램, 각종 응용프로그램들 및 자료는 도시하지 않은 광 디스크 드라이버에 의하여 구동되는 광 디스크에 기록될 수도 있다. HDD(50)의 하드 디스크에 저장된 운영체제는 시스템 부팅 동작에 의해 작업용 메모리(30)에 업-로드(Up-Load)되어 칩-셋(10)(즉, CPU(12))에 의하여 실행된다. HDD(50)의 하드 디스크에 저장된 각종의 응용 프로그램들도 사용자의 선택에 의해 작업용 메모리(30)에 선택적으로 업-로드되어 칩-셋(10)(즉, CPU(12))에 의하여 실행된다. 이러한 HDD(50)는 PCI 버스 또는 유니버셜 시리얼 버스(Universal Serial Bus, USB)에 의하여 칩-셋(10)의 사우스 브리지(16)에 접속된다.
캐쉬 메모리부(60)는 작업용 메모리(30)에 저장된 데이터의 HDD(50)로의 다운-로딩과 HDD(50)로부터 작업용 메모리(30)로의 데이터의 업-로딩을 중계한다. 이를 위하여, 캐쉬 메모리부(60)는 캐쉬 메모리(62)의 기록 및 판독 동작을 제어하는 캐쉬 제어기(64)를 구비한다. 캐쉬 메모리(62)는 HDD(50)로부터 작업용 메모리(30) 쪽으로 업-로드될 데이터 또는 작업용 메모리(30)로부터 HDD(50) 쪽으로 다운-로드될 데이터를 일시적으로 저장한다. 캐쉬 메모리(62)는 작업용 메모리(30)와의 데이터 로딩에 소요되는 시간이 단축될 수 있도록 작업용 메모리(30)보다 빠르거나 같은 억세스 속도를 가진다. 이를 위하여, 캐쉬 메모리(62)는 랜덤 억세스 메모리(Random Access Memory) 또는 낸드 메모리(NAND Memory) 및 동기식 메모리(Synchronous Memory)와 같은 플래쉬 메모리(Flash Memory)가 사용될 수 있으나, 작업용 메모리(30)보다 억세스 속도가 빠른 플래쉬 메모리의 사용이 바람직하다. 캐쉬 메모리(62) 및 칩-셋(10)에 포함된 사우스 브리지(16) 사이에 접속된 캐쉬 제어기(64)는 캐쉬 메모리(62)의 기록 및 판독 동작을 제어한다.
도 1의 캐쉬 메모리 탑재형 컴퓨터는, 칩-셋(10)에 포함된 CPU(12), 작업용 메모리(30) 및 캐쉬 제어기(64) 사이에 접속된 마스터 관리 모듈(70)과, 칩-셋(10)에 포함된 CPU(12), HDD(50) 및 캐쉬 제어기(64) 사이에 접속된 슬레이브 관리 모듈(72)을 구비한다. 마스터 관리 모듈(70)은 작업용 메모리(30)와 캐쉬 메모리(62)간의 데이터 로딩 동작을 관장한다. 이를 위하여, 마스터 관리 모듈(70)은 CPU(12)로부터의 데이터 로딩 명령(즉, 데이터의 다운-로딩 또는 업-로딩 명령)에 응답하거나 또는 작업용-메모리(30)에 저장된 데이터의 량을 감시한다. 데이터의 업-로딩 명령이 있는 경우, 마스터 관리 모듈(70)은 캐쉬 제어기(64)로 하여금 캐쉬 메모리(62) 상의 데이터를 판독하여 칩-셋(10)에 포함된 사우스 브리지(16) 쪽으로 전송하게끔 제어한다. 캐쉬 제어기(64)에 의해 판독된 데이터는 칩-셋(10)에 포함된 사우스 브리지(16) 및 노스 브리지(14)를 경유하여 작업용 메모리(30)에 저장된다. 데이터의 다운-로딩 명령에 있는 경우, 마스터 관리 모듈(70)은 캐쉬 제어기(64)로 하여금 칩-셋(10) 내의 노스 브리지(14) 및 사우스 브리지(16)를 경유하는 작업용 메모리(30)로부터의 데이터를 캐쉬 메모리(62)에 기록하게 한다. 또한, 마스터 관리 모듈(70)은 작업용 메모리(30)에 저장된 데이터가 임계 량에 도달하였는가를 감시한다. 작업용 메모리(30) 상의 저장 데이터의 량이 임계 량에 도달한 경우, 마스터 관리 모듈(70)은 캐쉬 제어기(64)로 하여금 상기한 작업용 메모리(30)로부터 캐쉬 메모리(62)로의 데이터의 다운-로딩을 수행하게 한다. 작업용 메모리(30)로부터 캐쉬 메모리(62)로부터 데이터의 로딩이 종료된 후, 마스터 관리 모듈(70)은 작업용 메모리(30)의 데이터 영역을 초기화시킨다. 데이터의 임계 량은 키 입력부(40)를 이용한 사용자 또는 제작자의 캐쉬 메모리(62) 맵핑에 의하여 결정된다. 데이터의 임계 량에 관련된 설명은 도 2의 캐쉬 메모리(62)의 메모리 맵과 결부되어 상세하게 설명될 것이다. 나아가, 마스터 관리 모듈(70)은 데이터의 다운-로딩 주기를 체크 할 수도 있다. 다시 말하여, 마스터 관리 모듈(70)은 데이터의 다운-로딩이 수행된 때로부터 임계 시간(예를 들면, 10분)이 되었는가 를 검사한다. 데이터의 다운-로딩 후 10이 경과되면, 마스터 관리 모듈(70)은 캐쉬 제어기(64)로 하여금 상기한 작업용 메모리(30)로부터 캐쉬 메모리(62)로의 데이터의 다운-로딩을 수행하게 한다. 이 경우에도, 마스터 관리 모듈(70)은 데이터의 다운-로딩 종료 후 작업용 메모리(30)의 데이터 영역을 초기화시킨다. 아울러, 마스터 관리 모듈(70)은 작업용 메모리(30)의 데이터 영역이 초기화될 때마다 로딩 경과 시간도 초기화시킨다. 로딩 경과 시간은 사용자가 키 입력부(40)를 이용하여 원하는 시간을 입력함에 의하여 변경될 수 있다. 이렇게 작업용 메모리(30)와 캐쉬 메모리(62) 간의 데이터 로딩 동작을 관장하는 마스터 관리 모듈(70)은 캐쉬 제어기(64)에 의하여 운용되는 프로그램(즉, 소프트 웨어)에 의하여 구현될 수 있다.
슬레이브 관리 모듈(72)는 HDD(50) 및 캐쉬 메모리(62) 간의 데이터 로딩 동작을 관장한다. 이를 위하여, 슬레이브 관리 모듈(72)은 CPU(12)로부터의 데이터 로딩 명령(즉, 데이터의 다운-로딩 또는 업-로딩 명령)에 응답하거나 또는 캐쉬 제어기(64)를 경유하여 캐쉬 메모리(62)에 저장된 데이터의 량을 감시한다. 데이터의 업-로딩 명령이 있는 경우, 슬레이브 관리 모듈(72)은 HDD(50)로 하여금 하드 디스크로부터 데이터를 판독하여 캐쉬 제어기(64) 쪽으로 전송하게 함과 아울러 캐쉬 제어기(64)로 하여금 HDD(50)로부터의 데이터를 캐쉬 메모리(62)에 저장하게 한다. 데이터의 다운-명령이 있는 경우에는, 슬레이브 관리 모듈(72)는 캐쉬 제어기(64)로 하여금 캐쉬 메모리(62) 상의 데이터를 판독하여 HDD(50) 쪽으로 전송하게 함과 아울러 HDD(50)로 하여금 캐쉬 제어기(64)로부터의 데이터를 하드 디스크에 기록하게 한다. 또한, 슬레이브 관리 모듈(72)은 캐쉬 제어기(64)를 경유하여 캐쉬 메모리(62)에 데이터가 만충되었는가를 감시한다. 캐쉬 메모리(62)의 저장 영역 모두에 데이터가 저장되면, 슬레이브 관리 모듈(72)은 캐쉬 제어기(64)로 하여금 상기한 캐쉬 메모리(62)로부터 HDD(62)로의 데이터의 다운-로딩을 수행하게 한다. 캐쉬 메모리(62)로부터 HDD(62)로의 데이터의 로딩이 종료된 후, 마스터 관리 모듈(70)은 캐쉬 메모리(62)의 데이터 영역을 초기화시킨다. 이렇게 HDD(50)와 캐쉬 메모리(62) 간의 데이터 로딩 동작을 관장하는 슬레이브 관리 모듈(72)은 캐쉬 제어기(64)에 의하여 운용되는 프로그램(즉, 소프트 웨어)에 의하여 구현될 수 있다.
캐쉬 메모리(62)와 HDD(50) 간의 데이터의 로딩 동작은 작업용 메모리(30)와 캐쉬 메모리(62) 간의 데이터 로딩 동작이 적어도 2회 이상 수행될 때마다 1회 수행된다. 이는 캐쉬 메모리(62)가 작업용 메모리(30)보다 2배 이상 큰 저장 용량을 가지게 구성함에 의하여 달성될 수 있다.
이와 같이, 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터에서는, 작업용 메모리(30)와 HDD(50) 간의 데이터의 업-로딩 및 다운-로딩이 작업용 메모리(30)의 억세스 시간보다 같거나 짧은 캐쉬 메모리(62)에 의하여 중계된다. 이에 따라, CPU(12)를 포함하는 칩-셋(10)의 대기시간이 짧아지게 된다. 또한, 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터는 데이터의 다운-로딩이 마스터 관리 모듈 및 슬레이브 관리 모듈에 의하여 자동적으로 수행된다. 이에 따라, CPU를 포함한 칩-셋의 프로그램 부하가 줄어들게 된다. 이 결과, 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터의 성능이 향상된다. 이에 더하여, 캐쉬 메모리가 작업용 메모리보다 큰 저장 용량을 가짐에 의하여 HDD의 억세스 횟수가 줄어들 수 있다. 이에 따라, 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터에서는 전력의 소모가 줄어들 수 있다.
도 2는 도 1에서의 캐쉬 메모리(62)의 메모리 맵을 상세하게 설명한다. 도 2를 참조하면, 캐쉬 메모리(62)는 데이터 영역(DR) 및 해더 영역(HR)으로 구분된다. 데이터 영역(DR)에는 작업용 메모리(30)로부터 HDD(50) 쪽으로 다운-로드될 데이터 또는 HDD(50)로부터 작업용 메모리(30) 쪽으로 업-로드될 데이터가 실질적으로 저장된다.
해더 영역(HR)은 데이터가 기록될 저장 셀들을 일정한 크기의 블록 및 페이지 단위로 구분하는 식별 정보가 기록된다. 이에 따라, 해더 영역(HR)은 페이지 구별 섹터(PIS) 및 블록 구별 섹터(BIS)를 포함한다.
페이지 구별 섹터(PIS)에는 다수의 페이지 인덱스 테크들이 배치된다. 페이지 인덱스 테크들은 데이터 영역(DR)에 포함된 데이터 저장 페이지의 수만큼 마련된다. 각 페이지 인덱스 테크에는 해당 저장 페이지의 첫 번째 저장 셀 및 마지막 저장 셀의 위치들을 지정하는 어드레스가 기록되어 있다. 이들 페이지의 크기 및 개수는 변동되지 않는다.
블록 구별 섹터(BIS)에는 적어도 2 이상의 블록 인덱스 테크들이 기록된다. 블록 인덱스 테그들은 데이터 영역(DR)에 포함된 블록의 수만큼 마련된다. 이들 블록 인덱스 테그의 수 및 블록의 크기는 도 1에서의 키 입력부(40)를 이용한 사용자 또는 제작자의 지정에 의하여 결정된다. 예를 들어, 사용자 또는 제작자가 3개의 블록을 지정하였다면, 도 1에서의 마스터 관리 모듈(70)은 칩-셋(10)(상세하게는, CPU(12))의 제어하에 캐쉬 메모리(62)의 데이터 영역(DR)을 3개의 블럭으로 구분하는 3개의 블럭 인덱스 테그를 블럭 구별 섹터(BIS)에 기록한다. 각 블록 인덱스 테그에는 해당 블록에 포함된 첫 번째 페이지의 번호와 마지막 페이지의 번호가 포함된다.
다른 방법으로, 사용자 또는 제작자가 4개의 블록을 지정하였다면, 도 1에서의 마스터 관리 모듈(70)은 칩-셋(10)(상세하게는, CPU(12))의 제어하에 캐쉬 메모리(62)의 데이터 영역(DR)을 3개의 블럭으로 구분하는 4개의 블럭 인덱스 테그를 블럭 구별 섹터(BIS)에 기록한다. 4개로 구분된 블록들 각각은 3개로 구분된 블록들 각각에 비하여 적은 수의 페이지들을 포함하게 된다.
도 3은 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터의 제어 방법을 단계별로 설명하는 흐름도이다. 도 3의 흐름도는, 도 1의 컴퓨터에 포함된 캐쉬 제어기(64)에 의해 운용되는 프로그램이다. 도 3의 흐름도가 캐쉬 제어기(64)에 의하여 수행됨으로써, 도 1에서의 마스터 관리 모듈(70) 및 슬레이브 관리 모듈(72)이 소프트 웨어에 의해서도 구현될 수 있다는 것을 통상의 지식을 가진 자라면 누구나 충분하게 알 수 있을 것이다.
도 3을 참조하면, 캐시 제어기(64)는 키 입력부(40)로부터 입력되는 키 데이터가 있는가를 검사한다(제S10 단계). 키 데이터의 입력이 있는 경우, 캐시 제어기(64)는 입력된 키 데이터가 데이터의 임계 량 설정을 요구하는 명령인지 또는 기준 경과 시간의 설정을 요구하는 명령인지를 검사한다(제S12 및 제S14 단계). 제S12 단계에서 입력된 키데이터가 데이터의 임계 량 설정 명령으로 판단된 경우, 캐쉬 제어기(64)는 키 입력부(40)로부터 블록의 수에 대한 키 데이터가 입력될 때까지 대기한다(제S16 단계). 블록의 수에 대한 키 데이터가 입력되면, 캐쉬 제어기(64)는 도 2에서와 같이 캐쉬 메모리(62)의 저장 영역이 입력된 블록의 수로 분할되게끔 블록의 수에 해당하는 블록 인덱스 테그들을 캐쉬 메모리(62)에 기록한다(제S18 단계). 이를 구체적으로 설명하면, 캐쉬 제어기(64)는 저장 페이지의 수를 블록의 수로 나누어 동일한 수의 저장 페이지들이 각 블록에 할당되게 한다. 또한, 각 블록에 포함되는 페이지들중 첫 번째 저장 페이지와 마지막 저장 페이지의 어드레스들(또는 번호들)이 그 블록 인덱스 태그에 기록되게 한다. 제S14 단계에서 입력된 키 데이터가 기준 경과 시간의 설정 명령으로 판단되면, 캐쉬 제어기(64)는 시간에 대한 키 데이터가 입력될 때까지 대기한다(제S20 단계). 제S20 단계에서 시간에 대한 키 데이터가 입력되면, 캐쉬 제어기(64)는 입력된 시간을 자체내의 레지스터들 어느 하나에 할당한 기준 경과 시간용 레지스터에 세트하여 기준 경과 시간을 갱신시킨다(제S22 단계). 제S12 및 제S14 단계에서 입력된 키 데이터가 데이터 임계 량 설정 명령 및 기준 경과 시간 설정 명령에 해당되지 않거나 제S18 또는 제S22 단계의 수행 후, 캐쉬 제어기(64)는 제S10 단계로 되돌아 간다. 상기의 제S10 내지 제S16 단계 및 제S20 단계는 칩-셋(10)(구체적으로는 CPU(12) 또는 사우스 브리지(16))에 의하여 수행될 수 있다. 이 경우, 캐쉬 메모리(64)는 칩-셋(10)에 포함된 CPU(12) 또는 사우스 브리지(16)으로부터 갱신될 블록의 수 또는 갱신될 기준 경과 시간을 입력하게 된다.
한편, 제S10 단계에서 키 데이터의 입력이 없으면, 캐시 제어기(64)는 캐쉬 메모리(62) 상에 데이터가 저장되지 않은 저장 영역(즉, 잔여 저장 블록)이 있는가를 검사하여 캐쉬 메모리(62)에 만충되게 데이터가 저장되었는가를 판단한다(제S24 단계). 캐쉬 메모리(62)에의 데이터 만충 여부는 캐쉬 제어기(64) 내의 레지스터들 중 어느 하나에 할당한 캐쉬 잔여 영역 카운터(또는 어드레스 카운터) 상의 값에 의하여 판단된다. 예를 들면, 캐쉬 제어기(64) 내의 캐쉬 잔여 영역 카운터(또는 어드레스 카운터)의 값이 마지막 블록의 첫 번째 저장 셀의 어드레스보다 높으면, 캐쉬 제어기(64)는 캐쉬 메모리(62)에 데이터가 만충되게 저장된 것으로 판단할 수 있다. 제S24 단계에서 캐쉬 메모리(62)에 데이터가 만충되게 저장되지 않은 것으로 판단되면, 캐쉬 제어기(64)는 칩-셋(10)으로부터(상세하게는 CPU(12)로부터 노스 브리지(14) 및 사우스 브리지(16)을 경유하여) 입력된 슬레이브 다운-로딩 명령이 있는가를 검사한다(제S26 단계). 제S24 단계에서 캐쉬 메모리(62)에 데이터가 만충되게 저장되었거나 또는 제S26 단계에서 슬레이브 다운-로딩 명령의 입력이 있으면, 캐쉬 메모리(64)는 캐쉬 메모리(62)의 전 저장 영역 상의 데이터를 순차적으로 판독하여 판독된 데이터가 HDD(50)에 공급되게 한다(제S28 단계). 제S28 단계의 수행 후, 캐쉬 메모리(64)는 자체 내의 레지스터들 중 어느 하나에 할당한 상기의 캐쉬 잔여 영역 카운터(또는 어드레스 카운터)의 값을 초기화하여 캐쉬 메모리(62)의 저장 영역에 포함된 모든 저장 셀들이 초기화되게 한다(제S30 단계). 이들 제S26 내지 제30 단계를 통하여 캐쉬 메모리(62)가 만충 저장될 때마다 캐쉬 제어기(64)에 의하여 슬레이브 다운-로딩(즉, 캐쉬 메모리(62)로부터 HDD(50)로의 데 이터 저장)이 자동적으로 수행되게 된다. 이러한 슬레이브 다운-로딩이 자동적으로 수행됨에 의하여 CPU(12) 또는 그를 포함한 칩-셋(10)의 프로그램 부하가 줄어들 수 있다.
제S26 단계에서 슬레이브 다운-로딩 명령의 입력이 없으면, 캐쉬 제어기(64)는 칩-셋(10)으로부터(상세하게는, CPU(12)로부터 노스 브리지(14) 및 사우스 브리지(16)을 경유하여) 입력된 마스터 다운-로딩 명령이 있는가를 검사한다(제S32 단계). 제32 단계에서 마스터 다운-로딩 명령이 없으면, 캐쉬 제어기(64)는 사우스 브리지(16) 및 노스 브리지(14)를 경유하여 작업용 메모리(30) 내의 저장 영역에 저장된 데이터가 임계 량에 도달하였는가를 검사한다(제S34 단계). 작업용 메모리(30)에 임계 량(즉, 캐쉬 메모리(62) 상의 한 블록의 저장 셀들에 저장될 수 있는 량)의 저장 여부를 판단하기 위하여, 캐쉬 제어기(64)는 노스 브리지(14) 내의 레지스터들 중 어느 하나에 할당한 작업 잔여 영역 카운터(또는 어드레스 카운터)의 값을 이용한다. 작업용 메모리(30)에서의 임계 량의 데이터 저장 여부의 확인을 위해서는 노스 브리지(14)로부터의 작업 잔여 영역 카운터(또는 어드레스 카운터)의 값과 비교될 수 있는 기준 작업 영역 값이 캐시 제어기(64)에 데이터의 임계 량 설정 시에 세트된다. 제S34 단계에서 작업용 메모리(30)에 임계 량의 데이터가 저장되지 않았으면, 캐쉬 제어기(64)는 자체 내의 레지스터들 어느 하나에 할당한 로딩 경과 시간 카운터의 값이 기준 경과 시간과 같은가를 검사하여 이전의 마스터 다운-로딩의 주기가 되었는가를 판단한다(제S36 단계). 제S34 단계에서 마스터 다운-로딩 명령의 입력이 있거나 또는 제S34 단계에서 작업용 메모리(30)에 임계 량 의 데이터가 저장되었거나 혹은 제S36 단계에서 마스터 다운-로딩 주기가 되었으면, 캐쉬 제어기(64)는 이전에 데이터가 저장된 블록의 다음 블록에 작업용 메모리(30)으로부터 판독된 임계 량의 데이터를 순차적으로 저장한다(제S38 단계). 임계 량의 데이터를 작업용 메모리(30)로부터 입력하기 위하여, 캐쉬 제어기(64)는 칩-셋(10)(상세하게는 노스 브리지(14))에 작업용 메모리(30)에 저장된 임계 량의 데이터의 판독을 요청한다. 제38 단계의 수행 후, 캐쉬 제어기(64)는 칩-셋(10)(상세하게는 사우스 브리지(16) 및 노스 브리지(14))를 경유하여 작업용 메모리(30) 상의 저장영역 중 임계 량의 저장 영역을 초기화시킴과 아울러 자체 내의 로딩 경과 시간 카운터의 값을 초기화시킨다(제S40 단계). 작업용 메모리(30)의 저장 영역의 초기화는 노스 브리지(14)가 캐쉬 제어기(64)로부터의 임계 량의 저장 영역의 초기화 요청에 응답하여 자체 내의 작업 잔여 영역 카운터(또는 어드레스 카운터)의 값을 초기값으로 리세트함에 의하여 구현된다. 제S36 단계에서 마스터 다운-로딩 주기가 아니거나 또는 제S40 단계의 수행 후, 캐쉬 제어기(64)는 제S10 단계로 되돌아 간다. 상기의 제S34 내지 제S40 단계를 통하여 나타난 바와 같이, 마스터 다운-로딩(즉, 작업용 메모리(30)로부터 캐쉬 메모리(62)로의 데이터의 저장)이 캐쉬 제어기(64)에 의하여 자동적으로 수행된다. 이에 따라, CPU(12) 또는 그를 포함한 칩-셋(10)의 프로그램 부하가 줄어들 수 있다. 또한, 마스터 다운-로딩이 작업용 메모리(30)와 같거나 짧은 억세스 타임을 가지는 캐쉬 메모리(62)로 진행되기 때문에 처리된 데이터의 다운-로딩으로 인한 CPU(12) 또는 그를 포함한 칩-셋(10)의 대기 시간이 짧아질 수 있다. 이 결과, 캐쉬 메모리 탑재형 컴퓨터의 성능이 향상될 수 있다. 이에 더하여, 제S26 내지 제S30 단계에 의한 슬레이브 다운-로딩이 한 번 수행될 때마다 제S34 내지 제S40 단계에 의한 마스터 다운-로딩이 적어도 2회 이상 수행되어 HDD(50)의 구동 횟수가 줄어들게 된다. 이 결과, 캐쉬 메모리 탑재형 컴퓨터는 전력의 소모를 줄일 수 있다.
도 3의 흐름도에는 도시되지 않았으나, 캐쉬 제어기(64)는 칩-셋(10)(상세하게는 CPU(12) 또는 사우스 브리지(16))으로부터의 업-로딩 명령에 응답할 수 있다. 업-로딩 명령에 응답하여, 캐쉬 제어기(64)는 HDD(50)로부터 캐쉬 메모리(62) 쪽으로의 데이터 저장(즉, 슬레이브 업-로딩) 동작과 캐쉬 메모리(62)로부터 작업용 메모리(30) 쪽으로의 데이터 저장(즉, 마스터 업-로딩) 동작을 순차적으로 또는 순차적이고 반복적으로 수행할 수 있다. 이러한 슬레이브 업-로딩과 제S24 내지 제S30 단계에 의한 슬레이브 다운-로딩이 캐쉬 제어기(64)에 의해 수행됨으로써, 도 1에서의 슬레이브 관리 모듈(72)가 구현될 수 있다. 또한, 상기한 마스터 업-로딩 및 제S32 내지 제S40 단계에 의한 마스터 다운-로딩이 캐쉬 제어기(64)에 의하여 수행됨으로써, 도 1에서의 마스터 관리 모듈(70)도 구현될 수 있다.
상술한 바와 같이, 본 발명에 따른 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법에서는, 작업용 메모리와 HDD 간의 데이터의 업-로딩 및 다운-로딩이 작업용 메모리의 억세스 시간보다 같거나 짧은 캐쉬 메모리에 의하여 중계된다. 이에 따라, CPU를 포함하는 칩-셋의 대기시간이 짧아지게 된다. 또한, 본 발명의 실시 예 에 따른 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법은 데이터의 다운-로딩이 작업용 메모리 상의 데이터의 저장량 및 로딩 주기에 따라 자동적으로 수행된다. 이에 따라, CPU를 포함한 칩-셋의 프로그램 부하가 줄어들게 된다. 이 결과, 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터의 성능이 향상된다.
이에 더하여, 캐쉬 메모리가 작업용 메모리보다 큰 저장 용량을 가짐에 의하여 HDD의 억세스 횟수가 줄어들 수 있다. 이에 따라, 본 발명의 실시 예에 따른 캐쉬 메모리 탑재형 컴퓨터에서는 전력의 소모가 줄어들 수 있다.
이상과 같이, 본 발명이 도면에 도시된 실시 예를 참고하여 설명되었으나, 이는 예시적인 것들에 불과하며, 본 발명이 속하는 기술 분야의 통상의 지식을 가진 자라면 본 발명의 요지 및 범위를 벗어나지 않으면서도 다양한 변형, 변경 및 균등한 타 실시 예들이 가능하다는 것을 명백하게 알 수 있을 것이다. 따라서, 본 발명이 보호되어야 할 권리 범위는 첨부된 특허청구의 범위에 의하여 정해져야만 할 것이다.
Claims (20)
- 데이터를 취급하는 칩-셋;상기 칩-셋에 의하여 취급되는 데이터를 일시적으로 저장하는 작업용 메모리;상기 작업용 메모리로부터 다운-로드되는 데이터 및 상기 작업용 메모리로 업-로드될 데이터를 억세스하는 하드디스크 드라이브;상기 작업용 메모리로부터 상기 하드디스크 드라이브 쪽으로의 다운-로드될 데이터 및 상기 하드디스크 드라이브로부터 상기 작업용 메모리 쪽으로 업-로드될 데이터를 일시적으로 저장하는 캐쉬 메모리;상기 작업용 메모리의 저장된 데이터의 량에 응답하여 상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터의 다운-로딩이 진행되게 하며, 상기 작업용 메모리에 임계 량의 데이터가 저장될 때마다 상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터 다운-로딩이 수행되게 하는 마스터 관리 모듈; 및상기 캐쉬 메모리의 저장 상태에 따라 상기 캐쉬 메모리로부터 하드디스크 드라이브 쪽으로의 다운-로드가 진행되게 하는 슬레이브 관리 모듈을 구비하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터.
- 삭제
- 제 2 항에 있어서,상기 마스터 관리 모듈은, 데이터를 저장하기 위한 캐쉬 메모리의 저장 영역을 적어도 두개 이상의 블록으로 나누고, 상기 각 블록의 저장용량을 데이터의 임계량으로 이용하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터.
- 제 3 항에 있어서,상기 슬레이브 관리 모듈은, 상기 캐쉬 메모리에 데이터가 만충되게 저장될 때마다 상기 캐쉬 메모리로부터 부터 상기 하드디스크 드라이브 쪽으로의 데이터의 다운-로딩이 수행되게 하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터.
- 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,상기 마스터 관리 모듈은 미리 설정된 마스터 다운-로드 주기 마다에도 상기 작업용 메모리로부터 상기 캐시 메모리로의 데이터 다운-로드가 추가로 수행되게 하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터.
- 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,상기 캐쉬 메모리가 억세스 속도에 있어서 상기 작업용 메모리보다 빠른 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터.
- 데이터를 취급하는 칩-셋;상기 칩-셋에 의하여 취급되는 데이터를 일시적으로 저장하는 작업용 메모리;상기 작업용 메모리로부터 다운-로드되는 데이터 및 상기 작업용 메모리로 업-로드될 데이터를 억세스하는 하드디스크 드라이브;상기 작업용 메모리로부터 상기 하드디스크 드라이브 쪽으로의 다운-로드될 데이터 및 상기 하드디스크 드라이브로부터 상기 작업용 메모리 쪽으로 업-로드될 데이터를 일시적으로 저장하는 캐쉬 메모리;마스터 다운-로드 주기 마다 상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터의 다운-로딩이 진행되게 하며, 데이터를 저장하기 위한 캐쉬 메모리의 저장 영역을 적어도 두개 이상의 블록으로 나누고, 상기 작업용 메모리로부터 데이터가 다운-로드될 상기 캐쉬 메모리 상의 블록이 마스터 다운-로드 주기마다 순차적으로 쉬프트되게 하는 마스터 관리 모듈; 및상기 캐쉬 메모리의 저장 상태에 따라 상기 캐쉬 메모리로부터 하드디스크 드라이브 쪽으로의 다운-로드가 진행되게 하는 슬레이브 관리 모듈을 구비하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터.
- 삭제
- 제 7 항에 있어서,상기 슬레이브 관리 모듈은, 상기 캐쉬 메모리 상의 모든 블럭에 데이터가 저장될 때마다 상기 캐쉬 메모리로부터 부터 상기 하드디스크 드라이브 쪽으로의 데이터의 다운-로딩이 수행되게 하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터.
- 제 7 항 또는 제 9 항에 있어서,상기 캐쉬 메모리가 억세스 속도에 있어서 상기 작업용 메모리보다 빠른 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터.
- 칩-셋에 의하여 취급되는 데이터를 일시적으로 저장하는 작업용 메모리, 상기 작업용 메모리로부터 다운-로드되는 데이터 및 상기 작업용 메모리로 업-로드될 데이터를 억세스하는 하드디스크 드라이브, 상기 작업용 메모리로부터 상기 하드디스크 드라이브 쪽으로의 다운-로드될 데이터 및 상기 하드디스크 드라이브로부터 상기 작업용 메모리 쪽으로 업-로드될 데이터를 일시적으로 저장하는 캐쉬 메모리를 구비한 캐쉬 메모리 탑재형 컴퓨터의 제어 방법에 있어서,마스터 다운-로드 주기가 되었는가를 체크하는 단계;상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터의 다운-로딩이 진행되게 하는 단계;상기 캐쉬 메모리에 다운-로드된 데이터의 량이 일정한 량에 도달하였는가를 검사하는 단계; 및상기 캐쉬 메모리 상의 데이터가 상기 하드디스크 드라이브 쪽으로 다운-로드되게 하는 단계를 포함하며, 상기 캐쉬 메모리의 저장 영역은 적어도 두개 이상의 블록으로 나누고, 상기 캐쉬 메모리로의 다운-로딩 단계는 상기 마스터 다운-로드 주기 마다 상기 작업용 메모리로부터 데이터가 저장될 상기 캐쉬 메모리의 블록이 순차적으로 변경되게 하는 단계를 포함하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터의 제어 방법.
- 삭제
- 제 12 항에 있어서,상기 캐쉬 메모리 상의 데이터 량 검사 단계는 상기 캐쉬 메모리에 데이터가 만충되었는가를 판단하는 단계를 포함하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터의 제어 방법.
- 제 11 항 내지 제 13 항 중 어느 한 항에 있어서,상기 캐쉬 메모리로의 데이터의 다운-로딩 단계는 상기 캐쉬 메모리로의 다운-로드된 데이터가 저장되어 있는 상기 작업용 메모리 상의 저장 영역을 초기화하는 단계를 추가로 포함하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터의 제어 방법.
- 제 14 항에 있어서,상기 마스터 다운-로드 주기를 사용자 및 제작자에 지정에 응답하여 상기 마스터 다운-로드 주기를 갱신하는 단계를 추가로 포함하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터의 제어 방법.
- 칩-셋에 의하여 취급되는 데이터를 일시적으로 저장하는 작업용 메모리, 상기 작업용 메모리로부터 다운-로드되는 데이터 및 상기 작업용 메모리로 업-로드될 데이터를 억세스하는 하드디스크 드라이브, 상기 작업용 메모리로부터 상기 하드디스크 드라이브 쪽으로의 다운-로드될 데이터 및 상기 하드디스크 드라이브로부터 상기 작업용 메모리 쪽으로 업-로드될 데이터를 일시적으로 저장하는 캐쉬 메모리를 구비한 캐쉬 메모리 탑재형 컴퓨터의 제어 방법에 있어서,상기 작업용 메모리에 저장된 데이터의 량이 임계 량에 도달하였는가를 검사하는 단계;상기 작업용 메모리로부터 상기 캐쉬 메모리 쪽으로의 데이터의 다운-로딩이 진행되게 하는 단계;상기 캐쉬 메모리에 다운-로드된 데이터의 량이 일정한 량에 도달하였는가를 검사하는 단계; 및상기 캐쉬 메모리 상의 데이터가 상기 하드디스크 드라이브 쪽으로 다운-로드되게 하는 단계를 포함하며, 상기 캐쉬 메모리의 저장 영역은 상기 임계량에 해당하는 크기를 가지는 적어도 두개 이상의 블록으로 나누어져 있고, 상기 캐쉬 메모리로의 데이터의 다운-로딩 단계는 상기 작업용 메모리로부터 다운-로드될 상기 캐쉬 메모리의 블록이 변경되게 하는 단계를 포함하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터의 제어 방법.
- 삭제
- 제 17 항에 있어서,상기 캐쉬 메모리 상의 데이터의 량의 검사 단계는 상기 캐쉬 메모리에 데이터가 만충되게 저장되었는가를 판단하는 단계를 포함하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터의 제어 방법.
- 제 16 항 내지 제 17 항 중 어느 한 항에 있어서,상기 캐쉬 메모리로의 데이터의 다운-로딩 단계는 상기 캐쉬 메모리로의 다운-로드된 데이터가 저장되어 있는 상기 작업용 메모리 상의 저장 영역을 초기화하는 단계를 추가로 포함하는 것을 특징으로 하는 캐쉬 메모리 탑재형 컴퓨터의 제어 방법.
- 삭제
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060079356A KR100876841B1 (ko) | 2006-08-22 | 2006-08-22 | 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060079356A KR100876841B1 (ko) | 2006-08-22 | 2006-08-22 | 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080017760A KR20080017760A (ko) | 2008-02-27 |
KR100876841B1 true KR100876841B1 (ko) | 2009-01-07 |
Family
ID=39385029
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060079356A KR100876841B1 (ko) | 2006-08-22 | 2006-08-22 | 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100876841B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011022657A (ja) | 2009-07-13 | 2011-02-03 | Fujitsu Ltd | メモリシステムおよび情報処理装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001117817A (ja) | 1999-10-15 | 2001-04-27 | Internatl Business Mach Corp <Ibm> | キャッシュメモリの制御方法、コンピュータシステム、ハードディスクドライブ装置およびハードディスク制御装置 |
KR20010039936A (ko) * | 1999-10-01 | 2001-05-15 | 포만 제프리 엘 | 캐시 메모리를 관리하는 방법 및 시스템 |
WO2003104996A1 (en) | 2002-06-07 | 2003-12-18 | Micron Technology, Inc. | Memory hub with internal cache and/or memory access prediction |
KR20060047704A (ko) * | 2004-05-03 | 2006-05-18 | 마이크로소프트 코포레이션 | 비휘발성 메모리 캐시 성능 향상 |
-
2006
- 2006-08-22 KR KR1020060079356A patent/KR100876841B1/ko not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010039936A (ko) * | 1999-10-01 | 2001-05-15 | 포만 제프리 엘 | 캐시 메모리를 관리하는 방법 및 시스템 |
JP2001117817A (ja) | 1999-10-15 | 2001-04-27 | Internatl Business Mach Corp <Ibm> | キャッシュメモリの制御方法、コンピュータシステム、ハードディスクドライブ装置およびハードディスク制御装置 |
WO2003104996A1 (en) | 2002-06-07 | 2003-12-18 | Micron Technology, Inc. | Memory hub with internal cache and/or memory access prediction |
KR20060047704A (ko) * | 2004-05-03 | 2006-05-18 | 마이크로소프트 코포레이션 | 비휘발성 메모리 캐시 성능 향상 |
Also Published As
Publication number | Publication date |
---|---|
KR20080017760A (ko) | 2008-02-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4422652B2 (ja) | 漸進的マージ方法及びそれを利用したメモリシステム | |
JP2582487B2 (ja) | 半導体メモリを用いた外部記憶システム及びその制御方法 | |
US9164887B2 (en) | Power-failure recovery device and method for flash memory | |
KR102446733B1 (ko) | 스토리지 장치 및 스토리지 장치를 포함하는 전자 장치 | |
KR101562973B1 (ko) | 메모리 장치 및 메모리 장치의 동작 방법 | |
US6003112A (en) | Memory controller and method for clearing or copying memory utilizing register files to store address information | |
US8677051B2 (en) | Memory system, control method thereof, and information processing apparatus | |
KR100755583B1 (ko) | 축적 볼륨 정보 분석 기능을 구비하는 축적 제어 장치 및그 제어 방법 | |
CN112115067B (zh) | 闪存物理资源集合管理装置及方法及计算机可读取存储介质 | |
KR20110084403A (ko) | 적어도 부분적으로 부팅 동안에 어플리케이션들을 메모리에 프리로딩하는 방법 | |
US6336153B1 (en) | High-speed hybernation | |
KR20200049051A (ko) | 스토리지 장치의 구동 방법, 이를 수행하는 스토리지 장치 및 이를 이용한 스토리지 시스템의 구동 방법 | |
US20070150661A1 (en) | Information processing apparatus, information processing apparatus, and access control method | |
CN111897743A (zh) | 数据储存装置及逻辑至物理地址映射表的载入方法 | |
KR20170127948A (ko) | 메모리 모듈 및 이를 포함하는 시스템 | |
CN110597742A (zh) | 用于具有持久系统存储器的计算机系统的改进存储模型 | |
CN111610931A (zh) | 数据储存装置以及非挥发式存储器控制方法 | |
KR100322573B1 (ko) | 주기억장치와 보조기억장치사이의 스와핑 장치및 방법, 그 장치를 채용한 웹비디오 폰 | |
US20080065814A1 (en) | Storing a Driver for Controlling a Memory | |
KR100876841B1 (ko) | 캐쉬 메모리 탑재형 컴퓨터 및 그 제어 방법 | |
KR100534613B1 (ko) | 플래쉬 메모리를 이용한 시스템 부팅 장치 및 그 방법 | |
KR20070032573A (ko) | 하드 디스크 드라이브의 플래쉬 메모리를 메인 &비디오메모리로 사용 할 수 있는 컴퓨터 | |
US7333106B1 (en) | Method and apparatus for Z-buffer operations | |
EP1804166A2 (en) | Memory device and information processing apparatus | |
KR101039397B1 (ko) | Mla의 독출 동작 속도를 증가시키기 위한 멀티 포트 메모리 장치의 공유 영역 관리 방법 및 그를 위한 프로그램을 기록한 컴퓨터로 독출 가능한 기록매체 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
E902 | Notification of reason for refusal | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |