KR100858066B1 - 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법 - Google Patents

자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법 Download PDF

Info

Publication number
KR100858066B1
KR100858066B1 KR1020070020488A KR20070020488A KR100858066B1 KR 100858066 B1 KR100858066 B1 KR 100858066B1 KR 1020070020488 A KR1020070020488 A KR 1020070020488A KR 20070020488 A KR20070020488 A KR 20070020488A KR 100858066 B1 KR100858066 B1 KR 100858066B1
Authority
KR
South Korea
Prior art keywords
transaction
data
applet
flag
memory unit
Prior art date
Application number
KR1020070020488A
Other languages
English (en)
Other versions
KR20080079892A (ko
Inventor
강영호
박진성
Original Assignee
주식회사 하이스마텍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이스마텍 filed Critical 주식회사 하이스마텍
Priority to KR1020070020488A priority Critical patent/KR100858066B1/ko
Publication of KR20080079892A publication Critical patent/KR20080079892A/ko
Application granted granted Critical
Publication of KR100858066B1 publication Critical patent/KR100858066B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/466Transaction processing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0054Split transaction bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

본 발명은 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법에 관한 것으로서, 응용 프로그램 데이터인 애플릿을 애플릿 데이터 및 애플릿 데이터를 관리하기 위한 관리 데이터로 분할하는 메모리부와, 메모리부로부터 애플릿 데이터 또는 관리 데이터를 백업받는 트랜잭션 버퍼부, 그리고 메모리부 및 트랜잭션 버퍼부를 제어하여 트랜잭션 처리하며, 처리 도중 전원의 차단 또는 비정상적인 처리가 발생하였을 때, 플래그를 이용하여 애플릿의 원자성을 확보하는 트랜잭션 제어부를 포함한다.
상기와 같은 본 발명에 따르면, 트랜잭션을 분할하여 처리함으로써, 메모리 사용 효율을 높일 수 있는 특유의 효과가 있다.
자바 카드, 트랜잭션, 메모리, 분할

Description

자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법{Apparatus for processing segmentation of transaction on Javacard and method therefor}
도 1은 본 발명의 일실시예에 따른 트랜잭션 분할 처리 장치에 관한 개략적인 구조를 나타내는 블록도.
도 2는 본 발명의 일실시예에 따른 트랜잭션 분할 처리방법에 관한 전체적인 흐름도.
도 3은 본 발명의 일실시예에 따른 제1 트랜잭션 처리에 관한 상세 흐름도.
도 4는 본 발명의 일실시예에 따른 제2 트랜잭션 처리에 관한 상세 흐름도.
** 도면의 주요 부분에 대한 부호의 설명 **
100 : 메모리부 110 : 분할모듈
200 : 트랜잭션 버퍼부 210 : 데이터모듈
300 : 트랜잭션 제어부 310 : 플래그모듈
본 발명은 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법에 관한 것으로서, 특히, 자바 카드의 데이터 처리에 있어서, 트랜잭션을 분할 처리하여 메모 리 사용 효율을 높이고, 비휘발성 메모리 데이터의 원자성(atomicity)을 보장하는 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법에 관한 것이다.
종래, 스마트 카드의 트랜잭션에 대한 기술은 대한민국 등록특허 제 10-0484485 호 '비휘발성 메모리에의 데이터 저장 방법 및 장치' 이외에 다수 출원 및 등록된 상태이다.
상기 비휘발성 메모리에의 데이터 저장 방법 및 장치는 트랜잭션 버퍼를 포함하는 비휘발성 메모리; 트랜잭션 수행 중의 데이터 쓰기 요청들에 대해, 저장할 데이터의 값과 상기 비휘발성 메모리의 주소를 포함하는 로그들을 생성하여 상기 트랜잭션 버퍼에 저장하는 로그 생성부; 및 트랜잭션 완료 이후에 상기 로그들이 지정하는 주소를 비교하여 같은 페이지에 해당하는 데이터들을 상기 비휘발성 메모리의 해당 영역에 페이지 단위로 저장하는 데이터 저장부를 포함한다.
그러나, 상기 비휘발성 메모리에의 데이터 저장 방법 및 장치는 하나의 단위작업에 대해 단일 트랜잭션을 사용하므로 충분한 크기의 트랜잭션 버퍼를 확보해야하는 문제점이 있었다.
여기서, 트랜잭션 버퍼의 용량보다 비휘발성 메모리의 삭제할 데이터가 클 경우, 트랜잭션 버퍼의 용량이 비휘발성 메모리의 삭제할 데이터보다 큰 것을 사용해야 하는 문제점이 있었다. 그리고, 트랜잭션 버퍼의 용량이 비휘발성 메모리의 삭제할 데이터보다 작을 경우, 비휘발성 메모리의 삭제할 데이터를 지울 수 없는 문제점이 있었다.
본 발명의 목적은, 트랜잭션을 분할하여 처리함으로써, 메모리 사용 효율을 높일 수 있는 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법을 제공함에 있다.
본 발명의 다른 목적은, 적은 용량의 트랜잭션 버퍼로도 비휘발성 메모리 데이터의 원자성 확보할 수 있는 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법을 제공함에도 있다.
이와 같은 특징적인 기술적 사상을 구현하기 위한 본 발명에 따른 구성은, 비휘발성 메모리로서, 응용 프로그램 데이터인 애플릿을 애플릿 데이터 및 상기 애플릿 데이터를 관리하기 위한 관리 데이터로 분할하는 메모리부; 상기 메모리부로부터 애플릿 데이터 또는 관리 데이터를 백업받는 트랜잭션 버퍼부; 및 상기 메모리부 및 트랜잭션 버퍼부를 제어하여 트랜잭션 처리하며, 처리 도중 전원의 차단 또는 비정상적인 처리가 발생하였을 때, 플래그를 이용하여 상기 애플릿의 원자성을 확보하는 트랜잭션 제어부; 를 포함하는 것을 특징으로 한다.
바람직하게, 상기 메모리부는 응용 프로그램 데이터인 애플릿을 애플릿 데이터 및 상기 애플릿 데이터를 관리하기 위한 관리 데이터로 분할하는 분할모듈; 을 포함하는 것을 특징으로 한다.
또한 바람직하게, 상기 트랜잭션 버퍼부는 상기 메모리부로부터 애플릿 데이터 또는 관리 데이터를 백업받는 데이터모듈; 을 포함하는 것을 특징으로 한다.
또한 바람직하게, 상기 트랜잭션 제어부는 상기 애플릿 데이터를 제1 트랜잭 션 처리를 한 후, 관리 데이터를 제2 트랜잭션 처리하는 것을 특징으로 한다.
그리고 바람직하게, 상기 트랜잭션 제어부는 상기 트랜잭션 처리 도중 전원의 차단 또는 비정상적인 처리가 발생하였을 경우, 애플릿의 원자성을 확보하는 플래그모듈; 을 포함하는 것을 특징으로 한다.
한편, 트랜잭션 분할 처리방법에 있어서, (a) 트랜잭션 제어부가 메모리부의 애플릿을 애플릿 데이터와 관리 데이터로 분할시키는 단계; (b) 상기 트랜잭션 제어부가 상기 메모리부의 분할된 애플릿 데이터를 트랜잭션 버퍼부로 백업시켜 제1 트랜잭션 처리하는 단계; 및 (c) 상기 트랜잭션 제어부가 상기 메모리부의 분할된 관리 데이터를 상기 트랜잭션 버퍼부로 백업시켜 제2 트랜잭션 처리하는 단계; 를 포함하는 것을 특징으로 한다.
바람직하게, 상기 제 (b) 단계는 (b-1) 상기 트랜잭션 제어부가 애플릿 데이터에 대한 상기 트랜잭션 버퍼부의 백업 정상완료 여부를 판단하는 단계; (b-2) 상기 제 (b-1) 단계의 판단결과, 백업이 정상완료되면 상기 트랜잭션 제어부가 상기 메모리부의 애플릿 데이터를 삭제시키고 플래그를 올리는 단계; (b-3) 상기 트랜잭션 제어부가 플래그의 변화를 판단하는 단계; 및 (b-4) 상기 제 (b-3) 단계의 판단결과, 플래그가 올라간 경우, 상기 제 (c) 단계로 절차를 이행하는 단계; 를 포함하는 것을 특징으로 한다.
더욱 바람직하게, (b-5) 상기 제 (b-3) 단계의 판단결과, 플래그가 올라간 경우, 트랜잭션 제어부가 트랜잭션 버퍼부의 애플릿 데이터를 삭제시키는 단계; (b-6) 상기 제 (b-1) 단계의 판단결과, 백업이 정상완료되지 아니한 경우, 트랜잭 션 제어부가 상기 메모리부의 애플릿 데이터를 다시 상기 트랜잭션 버퍼부로 백업시키고 절차를 상기 제 (b-1) 단계로 리턴하는 단계; 및 (b-7) 상기 제 (b-3) 단계의 판단결과, 플래그가 올라가지 아니한 경우, 트랜잭션 제어부가 애플릿 데이터를 다시 상기 메모리부로 복구시키고 절차를 상기 제 (b-2) 단계로 리턴하는 단계; 를 더 포함하는 것을 특징으로 한다.
또한 바람직하게, 상기 제 (c) 단계는 (c-1) 상기 트랜잭션 제어부가 관리 데이터에 대한 상기 트랜잭션 버퍼부의 백업 정상완료 여부를 판단하는 단계; (c-2) 상기 제 (c-1) 단계의 판단결과, 백업이 정상완료되면 상기 트랜잭션 제어부가 상기 메모리부의 관리 데이터를 삭제시키고 플래그를 내리는 단계; (c-3) 상기 트랜잭션 제어부가 플래그의 변화를 판단하는 단계; 및 (c-4) 상기 제 (c-3) 단계의 판단결과, 플래그가 내려간 경우, 상기 트랜잭션 제어부가 상기 트랜잭션 버퍼부의 관리 데이터를 삭제시키는 단계; 를 포함하는 것을 특징으로 한다.
그리고 더욱 바람직하게, (c-5) 상기 제 (c-1) 단계의 판단결과, 백업이 정상완료되지 아니한 경우, 트랜잭션 제어부가 상기 메모리부의 관리 데이터를 다시 상기 트랜잭션 버퍼부로 백업시키고 절차를 상기 제 (c-1) 단계로 리턴하는 단계; 및 (c-6) 상기 제 (c-3) 단계의 판단결과, 플래그가 내려가지 아니한 경우, 메모리부의 관리 데이터를 복구시키고 절차를 상기 제 (c-2) 단계로 리턴하는 단계; 를 더 포함하는 것을 특징으로 한다.
본 발명의 특징 및 이점들은 첨부도면에 의거한 다음의 상세한 설명으로 더 욱 명백해질 것이다. 이에 앞서 본 발명에 관련된 공지 기능 및 그 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는, 그 구체적인 설명을 생략하였음에 유의해야 할 것이다.
본 발명의 일실시예에 따른 자바 카드에서의 트랜잭션 분할 처리 장치에 관하여 도 1을 참조하여 설명하면 다음과 같다.
도 1은 본 발명의 일실시예에 따른 트랜잭션 분할 처리 장치에 관한 개략적인 구조를 나타내는 블록도이다.
본 발명의 일실시예에 따른 자바 카드에서의 트랜잭션 분할 처리 장치는 도 1에 도시된 바와 같이, 메모리부(100), 트랜잭션 버퍼부(200) 및 트랜잭션 제어부(300)를 포함한다.
메모리부(100)는 비휘발성 메모리로서, 응용 프로그램 데이터인 애플릿(applet)을 애플릿 데이터 및 상기 애플릿 데이터를 관리하기 위한 관리 데이터로 분할하는 기능을 수행한다.
이러한 기능을 수행하기 위해 메모리부(100)는 분할모듈(110)을 포함한다.
여기서, 분할모듈(110)은 응용 프로그램 데이터인 애플릿을 애플릿 데이터 및 상기 애플릿 데이터를 관리하기 위한 관리 데이터로 분할하여 저장한다. 본 발명의 일실시예에서는 애플릿 데이터와 관리 데이터를 분할하여 처리함으로써, 메모리 사용 효율을 높일 수 있는 효과가 있다.
이때, 관리 데이터는 비휘발성 메모리내의 애플릿 시작위치 정보 및 길이 정보를 포함한다.
또한, 트랜잭션 버퍼부(200)는 메모리부(100)에 새로운 응용 프로그램을 설치 또는 삭제하는 경우, 메모리부(100)로부터 애플릿 데이터 또는 관리 데이터를 백업받는 기능을 수행한다.
이러한 기능을 수행하기 위해 트랜잭션 버퍼부(200)는 데이터모듈(210)을 포함한다. 여기서, 데이터모듈(210)은 분할모듈(110)로부터 애플릿 데이터 또는 관리 데이터를 백업받는다.
그리고, 트랜잭션 제어부(300)는 메모리부(100) 및 트랜잭션 버퍼부(200)를 제어하여 트랜잭션 처리하고, 플래그모듈(310)의 플래그를 이용하여 애플릿의 원자성을 확보할 수 있는 기능을 수행한다.
즉, 트랜잭션 제어부(300)는 메모리부(100)의 애플릿 데이터를 트랜잭션 버퍼부(200)로 백업시킨 후, 메모리부(100)의 애플릿 데이터를 삭제시키며, 플래그를 올리고, 플래그의 변화를 판단하여 트랜잭션 버퍼부(200)의 애플릿 데이터를 삭제시키거나 트랜잭션 버퍼부(200)의 애플릿 데이터를 메모리부(100)로 복구시키는 제1 트랜잭션 처리를 수행한다.
본 실시예의 제1 트랜잭션 처리에서, 메모리부(100)의 애플릿 데이터 삭제가 정상적으로 완료될 경우에 플래그를 올리고, 트랜잭션 버퍼부(200)의 애플릿 데이터를 삭제시킨다. 여기서, 제1 트랜잭션 처리 도중 전원차단과 같은 비정상적인 처리가 발생하여 메모리부(100)의 애플릿 데이터 삭제가 정상적으로 완료되지 않은 경우, 플래그가 올라가지 않게 된다. 이때, 플래그의 변화를 판단하여, 플래그가 올라가지 아니한 경우, 애플릿 데이터를 메모리부(100)에 다시 옮겨 애플릿의 원자 성(atomicity)을 확보할 수 있다.
제1 트랜잭션 처리를 완료한 후, 관리 데이터를 트랜잭션 버퍼부(200)로 백업시키고, 메모리부(100)의 관리 데이터를 삭제시키며, 플래그를 내리고, 플래그의 변화에 상관없이 트랜잭션 버퍼부(200)의 관리 데이터를 삭제시키는 제2 트랜잭션 처리를 수행한다.
상술한 자바 카드에서의 트랜잭션 분할 처리 장치를 이용한 방법(이하, '트랜잭션 분할 처리방법')에 관하여 도 2 내지 도 4를 참조하여 설명한다.
도 2는 본 발명의 일실시예에 따른 트랜잭션 분할 처리방법에 관한 전체적인 흐름도이며, 도 3은 본 발명의 일실시예에 따른 제1 트랜잭션 처리에 관한 상세 흐름도이고, 도 4는 본 발명의 일실시예에 따른 제2 트랜잭션 처리에 관한 상세 흐름도이다.
도 2에 도시된 바와 같이, 트랜잭션 제어부(300)는 메모리부(100)의 애플릿을 애플릿 데이터와 관리 데이터로 분할시킨다(S2).
다음으로, 트랜잭션 제어부(300)는 메모리부(100)의 분할된 애플릿 데이터를 트랜잭션 버퍼부로 백업시켜 제1 트랜잭션 처리한다(S4).
그리고, 트랜잭션 제어부(300)는 메모리부(100)의 분할된 관리 데이터를 트랜잭션 버퍼부로 백업시켜 제2 트랜잭션 처리한다(S6).
제 S4 단계의 제1 트랜잭션 처리에 대하여 도 3을 참조하여 상세히 살펴본다.
도 3에 도시된 바와 같이, 트랜잭션 제어부(300)는 애플릿 데이터에 대한 트랜잭션 버퍼부(200)의 백업 정상완료 여부를 판단하여(S12), 백업이 정상완료되면 메모리부(100)의 애플릿 데이터를 삭제시키고 플래그를 올린다(S14).
다음으로, 트랜잭션 제어부(300)는 플래그의 변화를 판단하여(S16), 판단결과 플래그가 올라간 경우, 트랜잭션 버퍼부(200)의 애플릿 데이터를 삭제시킨다(S18). 본 실시예의 제 S18 단계에서 플래그가 올라간 경우, 트랜잭션 버퍼부(200)의 애플릿 데이터를 삭제시키는 것으로 설정하였으나, 본 발명이 이에 한정되는 것은 아니다.
여기서, 트랜잭션 제어부(300)는 제 S16 단계의 판단결과, 플래그가 변하지 아니한 경우, 애플릿 데이터를 다시 메모리부(100)로 복구시킨다(S20).
그리고, 트랜잭션 제어부(300)는 제 S12 단계에서, 백업의 정상완료 판단결과, 백업이 정상적인 완료가 아닌 경우, 메모리부(100)의 애플릿 데이터를 다시 트랜잭션 버퍼부(200)로 백업시키고 절차를 제 S12 단계로 리턴한다(S22).
제 S6 단계의 제2 트랜잭션 처리에 대하여 도 4를 참조하여 상세히 살펴본다.
도 4에 도시된 바와 같이, 트랜잭션 제어부(300)는 관리 데이터에 대한 트랜잭션 버퍼부의 백업 정상완료 여부를 판단하여(S32), 백업이 정상완료되면, 메모리부의 관리 데이터를 삭제시키고 플래그를 내린다(S34).
다음으로, 트랜잭션 제어부(300)는 플래그의 변화를 판단하여(S36), 판단결과 플래그가 내려간 경우, 트랜잭션 버퍼부(200)의 관리 데이터를 삭제시킨 다(S38).
여기서, 트랜잭션 제어부(300)는 제 S32 단계의 판단결과, 백업이 정상적인 완료가 아닌 경우, 메모리부(100)의 관리 데이터를 다시 상기 트랜잭션 버퍼부로 백업시키고 절차를 제 S32 단계로 리턴한다(S40).
그리고, 트랜잭션 제어부(300)는 제 S36 단계의 판단결과, 플래그가 내려가지 아니한 경우, 메모리부(100)의 관리 데이터를 복구시키고, 절차를 제 S34 단계로 리턴한다(S42).
이상으로 본 발명의 기술적 사상을 예시하기 위한 바람직한 실시예와 관련하여 설명하고 도시하였지만, 본 발명은 이와 같이 도시되고 설명된 그대로의 구성 및 작용에만 국한되는 것이 아니며, 기술적 사상의 범주를 일탈함이 없이 본 발명에 대해 다수의 변경 및 수정이 가능함을 당업자들은 잘 이해할 수 있을 것이다. 따라서, 그러한 모든 적절한 변경 및 수정과 균등물들도 본 발명의 범위에 속하는 것으로 간주되어야 할 것이다.
상기와 같은 본 발명에 따르면, 트랜잭션을 분할하여 처리함으로써, 메모리 사용 효율을 높일 수 있는 특유의 효과가 있다.
또한, 적은 용량의 트랜잭션 버퍼로도 비휘발성 메모리 데이터의 원자성을 확보할 수 있는 효과가 있다.

Claims (10)

  1. 비휘발성 메모리로서, 응용 프로그램 데이터인 애플릿을 애플릿 데이터 및 상기 애플릿 데이터를 관리하기 위한 관리 데이터로 분할하는 메모리부;
    상기 메모리부로부터 애플릿 데이터 또는 관리 데이터를 백업받는 트랜잭션 버퍼부; 및
    상기 메모리부 및 트랜잭션 버퍼부를 제어하고 플래그모듈의 플래그를 이용하여 트랜잭션 처리하는 트랜잭션 제어부; 를 포함하되,
    상기 트랜잭션 제어부는,
    상기 메모리부의 애플릿 데이터를 트랜잭션 버퍼부로 백업시키고, 메모리부의 애플릿 데이터를 삭제시키며, 상기 플래그모듈의 플래그를 올리고, 상기 플래그의 변화여부를 판단하여 상기 트랜잭션 버퍼부의 애플릿 데이터를 메모리부로 복구 또는 트랜잭션 버퍼부의 애플릿 데이터를 삭제시키는 제1 트랜잭션 처리를 하는 것을 특징으로 하는 자바 카드에서의 트랜잭션 분할 처리 장치.
  2. 제 1 항에 있어서,
    상기 메모리부는,
    상기 응용 프로그램 데이터인 애플릿을 애플릿 데이터 및 상기 애플릿 데이터를 관리하기 위한 관리 데이터로 분할하는 분할모듈; 을 포함하는 것을 특징으로 하는 자바 카드에서의 트랜잭션 분할 처리 장치.
  3. 제 1 항에 있어서,
    상기 트랜잭션 버퍼부는,
    상기 메모리부로부터 애플릿 데이터 또는 관리 데이터를 백업받는 데이터모 듈; 을 포함하는 것을 특징으로 하는 자바 카드에서의 트랜잭션 분할 처리 장치.
  4. 제 1 항에 있어서,
    상기 트랜잭션 제어부는,
    상기 애플릿 데이터를 제1 트랜잭션 처리를 한 후, 관리 데이터를 제2 트랜잭션 처리하는 것을 특징으로 하는 자바 카드에서의 트랜잭션 분할 처리 장치.
  5. 제 1 항에 있어서,
    상기 트랜잭션 제어부는,
    상기 제1 트랜잭션 처리 도중 전원의 차단 또는 비정상적인 처리가 발생하여 상기 플래그모듈의 플래그가 올라가지 아니한 경우, 트랜잭션 버퍼부의 애플릿 데이터를 메모리부로 복구시키는 것을 특징으로 하는 자바 카드에서의 트랜잭션 분할 처리 장치.
  6. 트랜잭션 분할 처리방법에 있어서,
    (a) 트랜잭션 제어부가 메모리부의 애플릿을 애플릿 데이터와 관리 데이터로 분할시키는 단계;
    (b) 상기 트랜잭션 제어부가 상기 메모리부의 분할된 애플릿 데이터를 트랜잭션 버퍼부로 백업시켜 제1 트랜잭션 처리하는 단계; 및
    (c) 상기 트랜잭션 제어부가 상기 메모리부의 분할된 관리 데이터를 상기 트랜잭션 버퍼부로 백업시켜 제2 트랜잭션 처리하는 단계; 를 포함하는 것을 특징으 로 하는 트랜잭션 분할 처리방법.
  7. 제 6 항에 있어서,
    상기 제 (b) 단계는,
    (b-1) 상기 트랜잭션 제어부가 애플릿 데이터에 대한 상기 트랜잭션 버퍼부의 백업 정상완료 여부를 판단하는 단계;
    (b-2) 상기 제 (b-1) 단계의 판단결과, 백업이 정상완료되면 상기 트랜잭션 제어부가 상기 메모리부의 애플릿 데이터를 삭제시키고 플래그를 올리는 단계;
    (b-3) 상기 트랜잭션 제어부가 플래그의 변화를 판단하는 단계; 및
    (b-4) 상기 제 (b-3) 단계의 판단결과, 플래그가 올라간 경우, 상기 제 (c) 단계로 절차를 이행하는 단계;
    를 포함하는 것을 특징으로 하는 트랜잭션 분할 처리방법.
  8. 제 7 항에 있어서,
    (b-5) 상기 제 (b-3) 단계의 판단결과, 플래그가 올라간 경우, 트랜잭션 제어부가 트랜잭션 버퍼부의 애플릿 데이터를 삭제시키는 단계;
    (b-6) 상기 제 (b-1) 단계의 판단결과, 백업이 정상완료되지 아니한 경우, 트랜잭션 제어부가 상기 메모리부의 애플릿 데이터를 다시 상기 트랜잭션 버퍼부로 백업시키고 절차를 상기 제 (b-1) 단계로 리턴하는 단계; 및
    (b-7) 상기 제 (b-3) 단계의 판단결과, 플래그가 올라가지 아니한 경우, 트 랜잭션 제어부가 애플릿 데이터를 다시 상기 메모리부로 복구시키고 절차를 상기 제 (b-2) 단계로 리턴하는 단계;
    를 더 포함하는 것을 특징으로 하는 트랜잭션 분할 처리방법.
  9. 제 6 항에 있어서,
    상기 제 (c) 단계는,
    (c-1) 상기 트랜잭션 제어부가 관리 데이터에 대한 상기 트랜잭션 버퍼부의 백업 정상완료 여부를 판단하는 단계;
    (c-2) 상기 제 (c-1) 단계의 판단결과, 백업이 정상완료되면 상기 트랜잭션 제어부가 상기 메모리부의 관리 데이터를 삭제시키고 플래그를 내리는 단계;
    (c-3) 상기 트랜잭션 제어부가 플래그의 변화를 판단하는 단계; 및
    (c-4) 상기 제 (c-3) 단계의 판단결과, 플래그가 내려간 경우, 상기 트랜잭션 제어부가 상기 트랜잭션 버퍼부의 관리 데이터를 삭제시키는 단계; 를 포함하는 것을 특징으로 하는 트랜잭션 분할 처리방법.
  10. 제 9 항에 있어서,
    (c-5) 상기 제 (c-1) 단계의 판단결과, 백업이 정상완료되지 아니한 경우, 트랜잭션 제어부가 상기 메모리부의 관리 데이터를 다시 상기 트랜잭션 버퍼부로 백업시키고 절차를 상기 제 (c-1) 단계로 리턴하는 단계; 및
    (c-6) 상기 제 (c-3) 단계의 판단결과, 플래그가 내려가지 아니한 경우, 메 모리부의 관리 데이터를 복구시키고 절차를 상기 제 (c-2) 단계로 리턴하는 단계;
    를 더 포함하는 것을 특징으로 하는 트랜잭션 분할 처리방법.
KR1020070020488A 2007-02-28 2007-02-28 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법 KR100858066B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070020488A KR100858066B1 (ko) 2007-02-28 2007-02-28 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070020488A KR100858066B1 (ko) 2007-02-28 2007-02-28 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법

Publications (2)

Publication Number Publication Date
KR20080079892A KR20080079892A (ko) 2008-09-02
KR100858066B1 true KR100858066B1 (ko) 2008-09-10

Family

ID=40020661

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070020488A KR100858066B1 (ko) 2007-02-28 2007-02-28 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법

Country Status (1)

Country Link
KR (1) KR100858066B1 (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980049353A (ko) * 1996-12-19 1998-09-15 양승택 분산 트랜잭션의 회복방법
US5923884A (en) 1996-08-30 1999-07-13 Gemplus S.C.A. System and method for loading applications onto a smart card
US20030120770A1 (en) 2001-12-24 2003-06-26 Michael Andrew Method and apparatus for processing transactions in a data processing system
KR20060000193A (ko) * 2004-06-28 2006-01-06 정민수 메모리 관리를 통한 자바 카드 속도 개선 방법
KR20070014562A (ko) * 2005-07-29 2007-02-01 (주)디지탈홈네트 자바 카드 성능향상을 위한 더블 버퍼캐쉬 기술 개발
KR20070096195A (ko) * 2006-03-21 2007-10-02 시큐어플랫폼즈테크놀로지(주) 램 트랜잭션 버퍼를 이용한 트랜잭션 처리방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5923884A (en) 1996-08-30 1999-07-13 Gemplus S.C.A. System and method for loading applications onto a smart card
KR19980049353A (ko) * 1996-12-19 1998-09-15 양승택 분산 트랜잭션의 회복방법
US20030120770A1 (en) 2001-12-24 2003-06-26 Michael Andrew Method and apparatus for processing transactions in a data processing system
KR20060000193A (ko) * 2004-06-28 2006-01-06 정민수 메모리 관리를 통한 자바 카드 속도 개선 방법
KR20070014562A (ko) * 2005-07-29 2007-02-01 (주)디지탈홈네트 자바 카드 성능향상을 위한 더블 버퍼캐쉬 기술 개발
KR20070096195A (ko) * 2006-03-21 2007-10-02 시큐어플랫폼즈테크놀로지(주) 램 트랜잭션 버퍼를 이용한 트랜잭션 처리방법

Also Published As

Publication number Publication date
KR20080079892A (ko) 2008-09-02

Similar Documents

Publication Publication Date Title
JP5351046B2 (ja) フラッシュメモリシステムの高速起動を容易にする方法およびシステム
US8612722B2 (en) Determining an end of valid log in a log of write records
US7093089B2 (en) Systems and methods for storing data on computer systems
JP4248510B2 (ja) 計算機システム、ディスク装置およびデータ更新制御方法
EP1895418A1 (en) Nonvolatile memory device, method of writing data, and method of reading out data
JP4249719B2 (ja) バックアップシステム、プログラム及びバックアップ方法
US7441085B2 (en) Memory control method for restoring data in a cache memory
JP2008544343A (ja) フラッシュメモリシステムの迅速なスリープ解除を促進するための方法およびシステム
CN104516959A (zh) 一种管理数据库日志的方法及装置
US10162561B2 (en) Managing backup of logical-to-physical translation information to control boot-time and write amplification
EP3805944A1 (en) Data page access method, storage engine, and computer readable storage medium
CN105468544B (zh) 实现防掉电文件系统的方法、装置以及防掉电文件系统
US20150074336A1 (en) Memory system, controller and method of controlling memory system
US11294779B2 (en) Memory device providing fast data recovery
CN115705152A (zh) 使用存储器内日志在非易失性存储器装置中的元数据管理
CN104915265A (zh) 数据备份方法和电子设备
KR100858066B1 (ko) 자바 카드에서의 트랜잭션 분할 처리 장치 및 그 방법
KR20090094594A (ko) 저널링 파일 시스템에 따라 데이터를 기록한 정보저장매체,저널링 파일 시스템을 이용해서 데이터를 기록/복구하는방법 및 장치
KR102049417B1 (ko) Nvdimm을 이용한 인-메모리 데이터베이스 기반의 데이터 저장 및 복원 방법
CN115705153A (zh) 有条件更新和延迟的查找
KR101533042B1 (ko) 데이터 일관성을 보장하기 위한 컴퓨팅 장치 및 방법
CN111142792B (zh) 一种存储装置的掉电保护方法
JP5533141B2 (ja) 書き込み装置、書き込み方法、及び書き込みプログラム
KR101608623B1 (ko) 전원 손실 이후 효과적인 데이터 복구를 위한 메모리 복구 장치 및 방법
JP2012027806A (ja) メモリ管理装置およびメモリ管理方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120904

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130904

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20151005

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160905

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170901

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180904

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190904

Year of fee payment: 12