KR100816995B1 - Apparatus for transformed transmission of pci data signal - Google Patents

Apparatus for transformed transmission of pci data signal Download PDF

Info

Publication number
KR100816995B1
KR100816995B1 KR1020060108801A KR20060108801A KR100816995B1 KR 100816995 B1 KR100816995 B1 KR 100816995B1 KR 1020060108801 A KR1020060108801 A KR 1020060108801A KR 20060108801 A KR20060108801 A KR 20060108801A KR 100816995 B1 KR100816995 B1 KR 100816995B1
Authority
KR
South Korea
Prior art keywords
signal
lvds
data
lines
ttl
Prior art date
Application number
KR1020060108801A
Other languages
Korean (ko)
Inventor
박성규
민경복
Original Assignee
오성엘에스티(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오성엘에스티(주) filed Critical 오성엘에스티(주)
Priority to KR1020060108801A priority Critical patent/KR100816995B1/en
Application granted granted Critical
Publication of KR100816995B1 publication Critical patent/KR100816995B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Abstract

An apparatus for converting and transmitting a PCI data signal is provided to serialize the TTL parallel signal of a PCB data signal into a single data stream, transmit an LVDS signal of high rate data in a transmission party, restore the transmitted LVDS signal into the TTL signal and transmit the TTL signal in a reception party. An apparatus for converting and transmitting a PCI(Peripheral Component Interconnect) data signal comprises a PCI slot(20), a BMP PCI card(30), and a board(50). The PCI slot is joined to a PC(Personal Computer)(10) and outputs a TTL(Transistor- Transistor Logic) parallel signal. The BMP PCI card has an LVDS transmitting unit(40) which serializes the TTL parallel signal into a single data stream to create and transmit an LVDS(Low Voltage Differential Signal) signal. The board has an LVDS receiving unit(60) which receives the LVDS signal of serial data transmitted from the LVDS transmitting unit within the BMP PCI card and restores the LVDS signal into the TTL signal of parallel data.

Description

피씨아이 데이터 신호의 변환 전송 장치{Apparatus for transformed transmission of PCI data signal}Apparatus for transformed transmission of PCI data signal

도 1은 종래 PCI 데이터 신호의 변환 전송 장치의 블록구성도이다.1 is a block diagram of a conventional conversion device for converting PCI data signals.

도 2는 도 1이 구현된 BMP PCI CARD VER4.0을 보인 도면이다.FIG. 2 is a diagram illustrating a BMP PCI CARD VER4.0 in which FIG. 1 is implemented.

도 3은 본 발명의 일 실시예에 의한 PCI 데이터 신호의 변환 전송 장치의 블록구성도이다.3 is a block diagram of an apparatus for converting and transmitting a PCI data signal according to an embodiment of the present invention.

도 4는 도 3에서 LVDS 송신부의 상세블록도이다.4 is a detailed block diagram of an LVDS transmitter of FIG. 3.

도 5는 도 4에서 LVDS 송신부의 외부 연결 단자를 보인 칩셋의 개념도이다.FIG. 5 is a conceptual diagram illustrating a chipset showing an external connection terminal of an LVDS transmitter in FIG. 4.

도 6은 도 4에서 LVDS 송신부에서 출력되는 신호의 파형도이다.6 is a waveform diagram of a signal output from the LVDS transmitter in FIG. 4.

도 7은 도 3에서 BMP PCI CARD VER5.0의 일 예를 보인 도면이다.FIG. 7 is a diagram illustrating an example of BMP PCI CARD VER5.0 in FIG. 3.

도 8은 도 3에서 보드의 일 예를 보인 도면이다.8 is a diagram illustrating an example of a board in FIG. 3.

도 9는 본 발명의 일 실시예에 의한 PCI 데이터 신호의 변환 전송 방법을 보인 흐름도이다.9 is a flowchart illustrating a method of converting and transmitting a PCI data signal according to an embodiment of the present invention.

도 10은 본 발명에 의해 PCI 데이터 신호를 변환하는 예를 보인 것으로, TTL 신호 입력(병렬), LVDS 신호 출력(직렬화), LVDS 신호 출력(병렬화)의 예를 보인 표이다.FIG. 10 shows an example of converting a PCI data signal according to the present invention, and is a table showing examples of TTL signal input (parallel), LVDS signal output (serialized), and LVDS signal output (parallelized).

* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings

10 : PC(Personal Computer)10: PC (Personal Computer)

20 : PCI 슬롯20: PCI slot

30 : BMP PCI CARD30: BMP PCI CARD

40 : LVDS 송신부(THC63LVD103)40: LVDS Transmitter (THC63LVD103)

41 : 직병렬 변환부41: serial-to-parallel converter

42 : PLL(Phase Locked Loop, 위상 동기 루프)42: PLL (Phase Locked Loop)

50 : 보드50: board

60 : LVDS 수신부(THC63LVD104)60: LVDS receiver (THC63LVD104)

70 : LCD(Liquid Crystal Display, 액정 디스플레이)70: LCD (Liquid Crystal Display)

본 발명은 LCD 화면 검사 장치에서 PCI 데이터 신호의 변환 전송 장치에 관한 것으로, 특히 PCI(Peripheral Communication Interface 또는 Peripheral Component Interconnect) 데이터 신호인 TTL(Transistor Transistor Logic, 트랜지스터-트랜지스터 논리) 병렬 신호를 단일 데이터 스트림(Stream)으로 직렬화하여 고속 데이터인 LVDS(Low Voltage Differential Signal) 신호로 만들어 송신하고, 수신측에서 신호를 복원하여 TTL 신호를 전송하기에 적당하도록 한 PCI 데이터 신호의 변환 전송 장치 및 그 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a device for converting and transmitting PCI data signals in an LCD screen inspection device. In particular, a single data stream is provided for a TTL (transistor transistor logic) parallel signal, which is a Peripheral Communication Interface or Peripheral Component Interconnect (PCI) data signal. A device and method for converting and transmitting a PCI data signal serialized to a stream to form a low voltage differential signal (LVDS) signal, which is high-speed data, and adapted to transmit a TTL signal by restoring the signal at a receiving side. will be.

일반적으로 TTL은 디지털 회로에서 사용되는 각종 논리용 소자 중에서, 입력 을 트랜지스터로 받아들이고, 출력 또한 트랜지스터인 소자를 말한다. 표준 TTL, 고속 TTL(H 시리즈), 저전력 TTL(L 시리즈), 쇼트키 TTL(S 시리즈), 쇼트키저전력 TTL(LS 시리즈) 등이 있다. 그래서 TTL 신호는 이러한 트랜지스터 소자에서 출력되는 신호를 말한다.In general, TTL refers to a device that receives an input as a transistor and outputs a transistor among various logic devices used in a digital circuit. Standard TTL, high speed TTL (H series), low power TTL (L series), Schottky TTL (S series), and Schottky low power TTL (LS series). Thus, the TTL signal refers to the signal output from these transistor elements.

또한 PCI는 고속운영을 위해 마이크로프로세서와 가깝게 위치해 있는 확장 슬롯들에 부착된 장치들 간의 상호접속 시스템이다. PCI를 사용하면 컴퓨터는 새로운 PCI 카드들과, 현재 가장 일반적인 확장카드의 종류인 ISA(Industry Standard Architecture, 산업 표준 구조 버스) 확장카드를 함께 지원할 수 있다. 이러한 PCI는 주소와 데이터 신호를 전송하기 위해 모든 동적 경로들을 사용하며, 첫 번째 클록 사이클에 주소를 보내고 그 다음에 데이터를 보낸다. 많은 량의 데이터를 보낼 때에는 첫 번째 사이클에 시작 주소를 보낸 다음, 이어지는 일정횟수의 사이클 동안 계속해서 데이터 전송을 하는 것도 가능하다. PCI is also an interconnection system between devices attached to expansion slots located close to the microprocessor for high speed operation. With PCI, computers can support new PCI cards together with the industry standard architecture (ISA) expansion cards, which are currently the most common type of expansion cards. This PCI uses all dynamic paths to carry address and data signals, addressing in the first clock cycle and then sending data. When sending a large amount of data, it is also possible to send the start address in the first cycle and then continue the data transfer for a certain number of cycles.

도 1은 종래 PCI 데이터 신호의 변환 전송 장치의 블록구성도이다.1 is a block diagram of a conventional conversion device for converting PCI data signals.

여기서 참조번호 1은 PC(Personal Computer)이고, 2는 PC(1)에 연결되는 PCI 슬롯이며, 3은 PCI 슬롯(2)에 연결되는 송신측의 BMP PCI CARD VER4.0이고, 4는 BMP PCI CARD VER4.0(3) 내부에 위치하여 34 라인으로 TTL 신호 전송을 수행하는 TTL 버퍼이다.Here, reference numeral 1 is a personal computer (PC), 2 is a PCI slot connected to the PC (1), 3 is a BMP PCI CARD VER4.0 of the sender connected to the PCI slot (2), 4 is a BMP PCI TTL buffer that transmits TTL signal to 34 lines inside CARD VER4.0 (3).

또한 참조번호 5는 수신측에 위치하여 BMP PCI CARD V4.0(3)의 TTL 버퍼(4)에서 전송한 34 라인의 TTL 신호를 수신하여 처리하는 보드이고, 6은 보드 내에 위치하여 34 라인의 TTL 신호를 입력받는 TTL 입력이며, 7은 보드(5)에서 처리한 TTL 신호를 출력시키는 LCD(Liquid Crystal Display, 액정 디스플레이)이다.In addition, reference numeral 5 is a board which is located on the receiving side and receives and processes 34 lines of TTL signals transmitted from the TTL buffer 4 of BMP PCI CARD V4.0 (3), and 6 is located within the board to It is a TTL input for receiving a TTL signal, and 7 is an LCD (Liquid Crystal Display) that outputs the TTL signal processed by the board 5.

도 2는 도 1이 구현된 BMP PCI CARD VER4.0을 보인 도면이다.FIG. 2 is a diagram illustrating a BMP PCI CARD VER4.0 in which FIG. 1 is implemented.

그래서 BMP PCI CARD VER4.0(3)이 하나의 카드로 구현되고, 그 내부에는 도 2에서와 같이 TTL 버퍼(4)가 있으며, 34 라인을 통해 TTL 신호가 출력된다.Therefore, BMP PCI CARD VER4.0 (3) is implemented as one card, and there is a TTL buffer 4 as shown in FIG. 2, and a TTL signal is output through 34 lines.

따라서 종래에는 BMP PCI CARD VER4.0(3)은 출력신호가 TTL로 전송되기 때문에 신호의 수가 34 라인이 필요하였다.Therefore, conventionally, the BMP PCI CARD VER4.0 (3) requires 34 lines because the number of signals is transmitted in TTL.

그러나 종래에는 TTL 전송 방식을 사용하기 때문에 TTL 신호 전송을 위한 34개의 라인이 필요하여 비용이 증가하고, TTL 신호에 의해 EMI(Electro-Magnetic interference)가 발생하는 문제점이 있었다.However, since the conventional TTL transmission method requires 34 lines for TTL signal transmission, the cost increases, and there is a problem in that EMI (Electro-Magnetic interference) is generated by the TTL signal.

이에 본 발명은 상기와 같은 종래의 제반 문제점을 해결하기 위해 제안된 것으로, 본 발명의 목적은 PCI 데이터 신호인 TTL 병렬 신호를 단일 데이터 스트림으로 직렬화하여 고속 데이터인 LVDS 신호로 만들어 송신하고, 수신측에서 신호를 복원하여 TTL 신호를 전송할 수 있는 PCI 데이터 신호의 변환 전송 장치 및 그 방법을 제공하는데 있다.Accordingly, the present invention has been proposed to solve the above-mentioned general problems, and an object of the present invention is to serialize a TTL parallel signal, which is a PCI data signal, into a single data stream, to make and transmit a high-speed data LVDS signal, and to receive the signal. The present invention provides a device for converting and transmitting a PCI data signal and a method for transmitting a TTL signal by restoring a signal.

상기와 같은 목적을 달성하기 위하여 본 발명의 일실시예에 의한 PCI 데이터 신호의 변환 전송 장치는,In order to achieve the above object, the PCI data signal conversion transmission apparatus according to an embodiment of the present invention,

LCD 화면 검사 장치에 있어서, PC에 결합되고 TTL 병렬 신호를 출력하는 PCI 슬롯과; 상기 PCI 슬롯에서 출력된 TTL 병렬 신호를 단일 데이터 스트림으로 직렬화하여 LVDS 신호를 형성하고 송신하는 LVDS 송신부를 구비한 BMP PCI 카드와; 상기 BMP PCI 카드 내의 상기 LVDS 송신부에서 송신된 직렬 데이터인 LVDS 신호를 수신하여 병렬 데이터인 TTL 신호로 복원시키는 LVDS 수신부를 구비하고 화면 검사용 신호를 발생시키는 보드;를 포함하여 이루어짐을 그 기술적 구성상의 특징으로 한다.An LCD screen inspection apparatus, comprising: a PCI slot coupled to a PC and outputting a TTL parallel signal; A BMP PCI card having an LVDS transmitter configured to serialize the TTL parallel signal output from the PCI slot into a single data stream to form and transmit an LVDS signal; And a LVDS receiver configured to receive an LVDS signal, which is serial data transmitted from the LVDS transmitter, in the BMP PCI card, and to restore a TTL signal, which is parallel data, to generate a screen test signal. It features.

상기와 같은 목적을 달성하기 위하여 본 발명의 일실시예에 의한 PCI 데이터 신호의 변환 전송 방법은,In order to achieve the above object, the PCI data signal conversion transmission method according to an embodiment of the present invention,

LCD 화면 검사 장치에서의 LCD 화면 검사 방법에 있어서, 송신측에서 TTL 병렬 신호를 입력받으면, TTL 병렬 신호를 단일 데이터 스트림으로 직렬화하여 LVDS 신호를 형성하고, 형성한 LVDS 신호를 송신하는 제 1 단계와; 상기 제 1 단계 후 수신측에서 LVDS 신호를 수신하여 직렬 데이터인 LVDS 신호를 병렬 데이터인 TTL 신호로 복원시키는 제 2 단계;를 포함하여 수행함을 그 기술적 구성상의 특징으로 한다.In the LCD screen inspection method of the LCD screen inspection apparatus, when the transmitting side receives the TTL parallel signal, the first step of serializing the TTL parallel signal into a single data stream to form an LVDS signal and transmitting the formed LVDS signal; ; And a second step of receiving the LVDS signal at the receiving side after the first step and restoring the LVDS signal, which is serial data, to the TTL signal, which is parallel data.

이하, 상기와 같은 본 발명, PCI 데이터 신호의 변환 전송 장치 및 그 방법의 기술적 사상에 따른 일실시예를 도면을 참조하여 설명하면 다음과 같다.Hereinafter, an embodiment according to the present invention as described above, an apparatus for converting and transmitting a PCI data signal and a method thereof will be described with reference to the accompanying drawings.

도 3은 본 발명의 일 실시예에 의한 PCI 데이터 신호의 변환 전송 장치의 블록구성도이고, 도 4는 도 3에서 LVDS 송신부의 상세블록도이다.3 is a block diagram of an apparatus for converting and transmitting a PCI data signal according to an embodiment of the present invention, and FIG. 4 is a detailed block diagram of an LVDS transmitter in FIG. 3.

이에 도시된 바와 같이, LCD 화면 검사 장치에 있어서, PC(10)에 결합되고 TTL 병렬 신호를 출력하는 PCI 슬롯(20)과; 상기 PCI 슬롯(20)에서 출력된 TTL 병렬 신호를 단일 데이터 스트림으로 직렬화하여 LVDS 신호를 형성하고 송신하는 LVDS 송신부(40)를 구비한 BMP PCI 카드(30)와; 상기 BMP PCI 카드(30) 내의 상기 LVDS 송신부(40)에서 송신된 직렬 데이터인 LVDS 신호를 수신하여 병렬 데이터인 TTL 신호로 복원시키는 LVDS 수신부(60)를 구비하고 화면 검사용 신호를 발생시키는 보드(50);를 포함하여 구성된 것을 특징으로 한다.As shown therein, the LCD screen inspection apparatus, comprising: a PCI slot 20 coupled to a PC 10 and outputting a TTL parallel signal; A BMP PCI card 30 having an LVDS transmitter 40 for forming and transmitting an LVDS signal by serializing a TTL parallel signal output from the PCI slot 20 into a single data stream; Board having an LVDS receiver 60 for receiving an LVDS signal, which is serial data transmitted from the LVDS transmitter 40 in the BMP PCI card 30, and restoring the signal to a TTL signal, which is parallel data, and generating a screen test signal ( 50); characterized in that comprises a.

상기 LVDS 송신부(40)는, 입력된 병렬 데이터를 직렬 데이터로 변환시켜 출력하는 직병렬 변환부(Parallel to serial converter)(41)와; 상기 직병렬 변환부(41)에서 출력되는 신호의 주파수가 일정하게 유지되도록 하는 PLL(Phase Locked Loop, 위상 동기 루프)(42);를 포함하여 구성된 것을 특징으로 한다.The LVDS transmitter 40 includes: a parallel to serial converter 41 for converting input parallel data into serial data and outputting the serial data; And a PLL (Phase Locked Loop) 42 for maintaining a constant frequency of the signal output from the serial-to-parallel converter 41.

상기 LVDS 송신부(40)는, THC63LVD103 칩으로 구성된 것을 특징으로 한다.The LVDS transmitter 40 is configured as a THC63LVD103 chip.

상기 LVDS 송신부(40)는, TA0, TA1, TA2, TA3, TA4, TA5, TA6의 7개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TA+, TA-의 2개 라인으로 출력하고, TB0, TB1, TB2, TB3, TB4, TB5, TB6의 7개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TB+, TB-의 2개 라인으로 출력하며, TC0, TC1, TC2, TC3, TC4, TC5, TC6의 7개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TC+, TC-의 2개 라인으로 출력하고, TD0, TD1, TD2, TD3, TD4, TD5의 6개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TD+, TD-의 2개 라인으로 출력하며, TE0, TE1, TE2, TE3, TE4, TE5의 6개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TE+, TE-의 2개 라인으로 출력하고, CLK_IN의 입력 클럭을 TCLK+, TCLK-의 2개 라인으로 출력하는 것을 특징으로 한다.The LVDS transmitter 40 converts TTL parallel data of seven lines TA0, TA1, TA2, TA3, TA4, TA5, TA6 into LVDS serial data and outputs the two lines TA + and TA-, Converts 7 lines of TTL parallel data of TB1, TB2, TB3, TB4, TB5, TB6 into LVDS serial data and outputs them to 2 lines of TB + and TB-, and TC0, TC1, TC2, TC3, TC4, TC5, Convert TTL parallel data of 7 lines of TC6 to LVDS serial data and output to 2 lines of TC + and TC-, and TTL parallel data of 6 lines of TD0, TD1, TD2, TD3, TD4, and TD5 to LVDS serial Converts data into two lines of TD + and TD-, and converts TTL parallel data of six lines of TE0, TE1, TE2, TE3, TE4, and TE5 into LVDS serial data to convert two lines of TE + and TE-. And the input clock of CLK_IN to two lines of TCLK + and TCLK-.

상기 LVDS 수신부(60)는, THC63LVD104 칩으로 구성된 것을 특징으로 한다.The LVDS receiving unit 60 is characterized by consisting of a THC63LVD104 chip.

상기 LVDS 수신부(60)는, TA+, TA-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TA0, TA1, TA2, TA3, TA4, TA5, TA6의 라인으로 출력하고, TB+, TB-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TB0, TB1, TB2, TB3, TB4, TB5, TB6의 라인으로 출력하며, TC+, TC-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TC0, TC1, TC2, TC3, TC4, TC5, TC6의 라인으로 출력하고, TD+, TD-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TD0, TD1, TD2, TD3, TD4, TD5의 라인으로 출력하며, TE+, TE-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TE0, TE1, TE2, TE3, TE4, TE5의 라인으로 출력하고, TCLK+, TCLK-의 2개 라인의 클럭을 입력받아 CLK_IN의 라인으로 출력하는 것을 특징으로 한다.The LVDS receiver 60 converts LVDS serial data of two lines TA + and TA- into TTL parallel data and outputs the lines TA0, TA1, TA2, TA3, TA4, TA5, and TA6 to TB + and TB-. Converts LVDS serial data of 2 lines of TTL parallel data into TTL parallel data and outputs the lines of TB0, TB1, TB2, TB3, TB4, TB5, TB6, and converts LVDS serial data of 2 lines of TC + and TC- into TTL parallel data. TD0, TD1, TD2, TD3, and TD4 by converting the LDS serial data of the two lines TD + and TD- into TTL parallel data after converting the data into the lines TC0, TC1, TC2, TC3, TC4, TC5, and TC6. , Output to the line of TD5, convert LVDS serial data of two lines of TE + and TE- to TTL parallel data and output to the lines of TE0, TE1, TE2, TE3, TE4, TE5, and 2 of TCLK + and TCLK- It is characterized by receiving a clock of two lines and outputting it to the line of CLK_IN.

상기 PCI 데이터 신호의 변환 전송 장치는, 화면 검사용 신호를 발생시키는 상기 보드(50) 내의 상기 LVDS 수신부(60)에서 복원된 TTL 신호를 출력시키는 LCD(70);를 더욱 포함하여 구성된 것을 특징으로 한다.The PCI data signal conversion transmission device, LCD 70 for outputting the TTL signal restored by the LVDS receiving unit 60 in the board 50 for generating a signal for screen inspection; do.

도 9는 본 발명의 일 실시예에 의한 PCI 데이터 신호의 변환 전송 방법을 보인 흐름도이다.9 is a flowchart illustrating a method of converting and transmitting a PCI data signal according to an embodiment of the present invention.

이에 도시된 바와 같이, LCD 화면 검사 장치에서의 LCD 화면 검사 방법에 있어서, 송신측에서 TTL 병렬 신호를 입력받으면, TTL 병렬 신호를 단일 데이터 스트림으로 직렬화하여 LVDS 신호를 형성하고, 형성한 LVDS 신호를 송신하는 제 1 단계(ST1 ~ ST3)와; 상기 제 1 단계 후 수신측에서 LVDS 신호를 수신하여 직렬 데이 터인 LVDS 신호를 병렬 데이터인 TTL 신호로 복원시키는 제 2 단계(ST4, ST5);를 포함하여 수행하는 것을 특징으로 한다.As shown in the drawing, in the LCD screen inspection method of the LCD screen inspection apparatus, when a TTL parallel signal is received at the transmitter, the TTL parallel signal is serialized into a single data stream to form an LVDS signal, and the LVDS signal is formed. Transmitting first steps ST1 to ST3; And a second step (ST4, ST5) of receiving the LVDS signal at the receiving side after the first step and restoring the LVDS signal, which is serial data, to the TTL signal, which is parallel data.

이와 같이 구성된 본 발명에 의한 PCI 데이터 신호의 변환 전송 장치 및 그 방법의 바람직한 실시예를 첨부한 도면에 의거하여 상세히 설명하면 다음과 같다. 하기에서 본 발명을 설명함에 있어 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다. 그리고 후술되는 용어들은 본 발명에서의 기능을 고려하여 정의된 용어들로서, 이는 사용자, 운용자의 의도 또는 판례 등에 따라 달라질 수 있으며, 이에 따라 각 용어의 의미는 본 명세서 전반에 걸친 내용을 토대로 해석되어야 할 것이다.A preferred embodiment of the apparatus for converting and transmitting a PCI data signal and a method thereof according to the present invention configured as described above will be described in detail with reference to the accompanying drawings. In the following description of the present invention, detailed descriptions of well-known functions or configurations will be omitted if it is determined that the detailed description of the present invention may unnecessarily obscure the subject matter of the present invention. In addition, terms to be described below are terms defined in consideration of functions in the present invention, which may vary according to intention or precedent of a user or an operator, and thus, the meaning of each term should be interpreted based on the contents throughout the present specification. will be.

먼저 본 발명은 LCD 화면 검사 장치에서 PCI 데이터 신호인 TTL 병렬 신호를 단일 데이터 스트림으로 직렬화하여 고속 데이터인 LVDS 신호로 만들어 송신하고, 수신측에서 신호를 복원하여 TTL 신호를 전송하고자 한 것이다.First of all, the present invention is to serialize a TTL parallel signal, which is a PCI data signal, into a single data stream in a LCD screen inspection apparatus, to make and transmit an LVDS signal, which is high-speed data, and to transmit a TTL signal by restoring the signal at a receiving side.

여기서 LVDS(low voltage differential signal)는 디지털 정보를 구리선을 통해 고속으로 디스플레이에 보내기 위한 전송 방법이다. 표준 전압인 5V 대신에 3.3V나 1.5V의 저전압을 사용하며, 마더보드와 패널 사이에서 좀 더 적은 수의 전선이 사용되기 때문에 랩탑 컴퓨터에서 널리 쓰이고, 또한 많은 수의 자립형 평판 디스플레이에서도 사용된다.Low voltage differential signal (LVDS) is a transmission method for sending digital information to a display at high speed through copper wire. It uses a low voltage of 3.3V or 1.5V instead of the standard 5V, and is widely used in laptop computers because fewer wires are used between the motherboard and the panel, and it is also used in a large number of self-contained flat panel displays.

그래서 본 발명에서는 LCD 화면 검사 장치에서 화면 검사용 신호를 발생하는 보드(50)에 입력되는 PCI 신호 데이터를 기존의 TTL 신호를 그대로 입력받는 방식에서 LVDS 신호로 전송 방식을 변경함으로서 많은 수의 케이블 라인을 간단히 줄이게 된다.Therefore, in the present invention, a large number of cable lines by changing the transmission method of the PCI signal data inputted to the board 50 generating the screen inspection signal in the LCD screen inspection apparatus from the conventional TTL signal to the LVDS signal. Simply reduce

즉, PC(10)와 연결된 PCI 슬롯(20)을 사용하는 보드는 일반적으로 출력 신호가 TTL 신호로 출력되기 때문에, 타겟 보드인 보드(50)와 케이블로 서로 연결시키려면 사용되는 신호의 개수 만큼 케이블의 수가 존재해야 하므로 라인이 복잡해진다. 이러한 단점을 개선하기 위해서 LVDS IC를 사용하여 LVDS 신호로 송수신하게 되면 신호선의 라인수를 줄이고 노이즈 없이 안전하게 데이터를 전송할 수 있게 된다.That is, since a board using the PCI slot 20 connected to the PC 10 generally outputs an output signal as a TTL signal, the number of signals used to connect the board 50, which is a target board, to each other with a cable is as much as the number of signals used. The line is complicated because the number of cables must be present. In order to alleviate these drawbacks, using LVDS ICs to transmit and receive LVDS signals reduces the number of lines on the signal line and enables secure data transmission without noise.

도 3은 본 발명의 일 실시예에 의한 PCI 데이터 신호의 변환 전송 장치의 블록구성도이다.3 is a block diagram of an apparatus for converting and transmitting a PCI data signal according to an embodiment of the present invention.

그래서 PCI 슬롯(20)은 PC(10)에 결합되고 TTL 병렬 신호를 출력한다.So PCI slot 20 is coupled to PC 10 and outputs a TTL parallel signal.

또한 BMP PCI 카드(30)는 PCI 슬롯(20)에서 출력된 TTL 병렬 신호를 단일 데이터 스트림으로 직렬화하여 LVDS 신호를 형성하고 송신하는 LVDS 송신부(40)를 구비한 것으로, BMP PCI CARD VER5.0으로 칭할 수 있다.In addition, the BMP PCI card 30 includes an LVDS transmitter 40 for serializing a TTL parallel signal output from the PCI slot 20 into a single data stream to form and transmit an LVDS signal, which is referred to as a BMP PCI CARD VER5.0. It can be called.

또한 화면 검사용 신호를 발생시키는 상기 보드(50)는 BMP PCI 카드(30) 내의 LVDS 송신부(40)에서 송신된 직렬 데이터인 LVDS 신호를 수신하여 병렬 데이터인 TTL 신호로 복원시키는 LVDS 수신부(60)를 구비한다.In addition, the board 50 generating the screen test signal receives the LVDS signal, which is serial data transmitted from the LVDS transmitter 40 in the BMP PCI card 30, and restores the TDS signal, which is parallel data, to the LVDS receiver 60. It is provided.

또한 LCD(70)는 화면 검사용 신호를 발생시키는 보드(50) 내의 LVDS 수신부(60)에서 복원된 TTL 신호를 출력시킨다.In addition, the LCD 70 outputs the restored TTL signal from the LVDS receiver 60 in the board 50 generating the screen inspection signal.

그래서 종래에는 BMP PCI CARD VER4.0(3)은 출력신호가 TTL로 전송되기 때문에 신호의 수가 34 라인이 필요하였으나, 본 발명을 적용하면 BMP PCI 카드(30)를 BMP PCI CARD VER5.0으로 구성하여 신호의 수를 12개 라인으로 줄일 수 있어 효율적인 전송을 할 수 있게 된다.So, conventionally, BMP PCI CARD VER4.0 (3) requires 34 lines because the output signal is transmitted in TTL. However, according to the present invention, BMP PCI CARD VER5.0 is configured as BMP PCI CARD VER5.0. The number of signals can be reduced to 12 lines for efficient transmission.

도 4는 도 3에서 LVDS 송신부의 상세블록도이고, 도 5는 도 4에서 LVDS 송신부의 외부 연결 단자를 보인 칩셋의 개념도이며, 도 6은 도 4에서 LVDS 송신부에서 출력되는 신호의 파형도이다.4 is a detailed block diagram of the LVDS transmitter in FIG. 3, FIG. 5 is a conceptual diagram of a chipset showing an external connection terminal of the LVDS transmitter in FIG. 4, and FIG. 6 is a waveform diagram of a signal output from the LVDS transmitter in FIG. 4.

그래서 LVDS 송신부(40)는 직병렬 변환부(41)와 PLL(42)을 포함하여 구성할 수 있다. 직병렬 변환부(41)는 입력된 병렬 데이터를 직렬 데이터로 변환시켜 출력하고, PLL(42)은 직병렬 변환부(41)에서 출력되는 신호의 주파수가 일정하게 유지되도록 한다.Therefore, the LVDS transmitter 40 may include a serial to parallel converter 41 and a PLL 42. The serial-to-parallel converter 41 converts the input parallel data into serial data and outputs the same. The PLL 42 keeps the frequency of the signal output from the serial-to-parallel converter 41 constant.

이러한 도 4 내지 도 6은 LVDS 송신부(40)를 구성한 예로 설명했지만, 도 4 내지 도 6의 구성은 LVDS 수신부(60)에도 그대로 적용가능하다. 다만 LVDS 송신부(40)와 LVDS 수신부(60)의 신호의 흐름은 서로 반대 방향이 된다.4 to 6 illustrate the configuration of the LVDS transmitter 40, the configuration of FIGS. 4 to 6 may be applied to the LVDS receiver 60 as it is. However, the signal flows of the LVDS transmitter 40 and the LVDS receiver 60 are in opposite directions.

그리고 도 7은 도 3에서 BMP PCI CARD VER5.0의 일 예를 보인 도면이고, 도 8은 도 3에서 화면 검사용 신호를 발생시키는 보드의 일 예를 보인 도면이다.FIG. 7 is a diagram illustrating an example of BMP PCI CARD VER5.0 in FIG. 3, and FIG. 8 is a diagram illustrating an example of a board generating a screen inspection signal in FIG. 3.

또한 도 10은 본 발명에 의해 PCI 데이터 신호를 변환하는 예를 보인 것으로, TTL 신호 입력(병렬), LVDS 신호 출력(직렬화), LVDS 신호 출력(병렬화)의 예를 보인 표이다.10 shows an example of converting a PCI data signal according to the present invention, and is a table showing examples of TTL signal input (parallel), LVDS signal output (serialized), and LVDS signal output (parallelized).

그래서 LVDS 송신부(40)는, TA0, TA1, TA2, TA3, TA4, TA5, TA6의 7개 라인 의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TA+, TA-의 2개 라인으로 출력한다. 또한 TB0, TB1, TB2, TB3, TB4, TB5, TB6의 7개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TB+, TB-의 2개 라인으로 출력한다. 또한 TC0, TC1, TC2, TC3, TC4, TC5, TC6의 7개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TC+, TC-의 2개 라인으로 출력한다. 또한 TD0, TD1, TD2, TD3, TD4, TD5의 6개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TD+, TD-의 2개 라인으로 출력한다. 또한 TE0, TE1, TE2, TE3, TE4, TE5의 6개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TE+, TE-의 2개 라인으로 출력한다. 또한 CLK_IN의 입력 클럭을 TCLK+, TCLK-의 2개 라인으로 출력한다.Thus, the LVDS transmitter 40 converts the TTL parallel data of seven lines TA0, TA1, TA2, TA3, TA4, TA5, and TA6 into LVDS serial data and outputs the two lines TA + and TA-. In addition, the TTL parallel data of seven lines of TB0, TB1, TB2, TB3, TB4, TB5, and TB6 is converted into LVDS serial data and output as two lines of TB + and TB-. In addition, the TTL parallel data of seven lines of TC0, TC1, TC2, TC3, TC4, TC5, and TC6 is converted to LVDS serial data and output as two lines of TC + and TC-. In addition, TTL parallel data of six lines of TD0, TD1, TD2, TD3, TD4, and TD5 is converted into LVDS serial data and output to two lines of TD + and TD-. In addition, TTL parallel data of six lines of TE0, TE1, TE2, TE3, TE4, and TE5 is converted to LVDS serial data and output to two lines of TE + and TE-. It also outputs the CLK_IN input clock on two lines, TCLK + and TCLK-.

또한 LVDS 수신부(60)는 TA+, TA-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TA0, TA1, TA2, TA3, TA4, TA5, TA6의 라인으로 출력한다. 또한 TB+, TB-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TB0, TB1, TB2, TB3, TB4, TB5, TB6의 라인으로 출력한다. 또한 TC+, TC-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TC0, TC1, TC2, TC3, TC4, TC5, TC6의 라인으로 출력한다. 또한 TD+, TD-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TD0, TD1, TD2, TD3, TD4, TD5의 라인으로 출력한다. 또한 TE+, TE-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TE0, TE1, TE2, TE3, TE4, TE5의 라인으로 출력한다. TCLK+, TCLK-의 2개 라인의 클럭을 입력받아 CLK_IN의 라인으로 출력한다.In addition, the LVDS receiver 60 converts the LVDS serial data of two lines TA + and TA- into TTL parallel data and outputs the lines to TA0, TA1, TA2, TA3, TA4, TA5, and TA6. In addition, LVDS serial data of two lines of TB + and TB- are converted into TTL parallel data and output to the lines TB0, TB1, TB2, TB3, TB4, TB5 and TB6. Also, LVDS serial data of two lines of TC + and TC- are converted into TTL parallel data and output to the lines TC0, TC1, TC2, TC3, TC4, TC5, and TC6. In addition, LVDS serial data of two lines of TD + and TD- are converted into TTL parallel data and output to the lines of TD0, TD1, TD2, TD3, TD4, and TD5. Also, LVDS serial data of two lines of TE + and TE- are converted into TTL parallel data and output to the lines of TE0, TE1, TE2, TE3, TE4, and TE5. It receives clocks of two lines of TCLK + and TCLK- and outputs them to the line of CLK_IN.

그리고 도 9에서와 같이, 송신측인 LVDS 송신부(40)는 PCI 슬롯(20)으로부터 TTL 병렬 신호를 입력받으면(ST1), TTL 병렬 신호를 단일 데이터 스트림으로 직렬화하여 LVDS 신호를 형성한다(ST2). 그런 다음 LVDS 송신부(40)는 이렇게 형성한 LVDS 신호를 수신측으로 송신한다(ST3).As shown in FIG. 9, when the transmitting side of the LVDS transmitter 40 receives a TTL parallel signal from the PCI slot 20 (ST1), the LVDS transmitter 40 serializes the TTL parallel signal into a single data stream to form an LVDS signal (ST2). . Then, the LVDS transmitter 40 transmits the LVDS signal thus formed to the receiver (ST3).

그러면 수신측의 LVDS 수신부(60)는 LVDS 신호를 수신하여(ST4) 직렬 데이터인 LVDS 신호를 병렬 데이터인 TTL 신호로 복원시킨다(ST5).The LVDS receiver 60 on the receiving side receives the LVDS signal (ST4) and restores the LVDS signal, which is serial data, to the TTL signal, which is parallel data (ST5).

이렇게 복원된 TTL 병렬 데이터를 LCD(70)에 전달하여 LCD 화면 검사를 수행할 수 있게 된다.The restored TTL parallel data is transferred to the LCD 70 to perform the LCD screen inspection.

이처럼 본 발명은 PCI 데이터 신호를 단일 데이터 스트림으로 직렬화하여 고속 데이터인 LVDS 신호로 만들어 송신하고, 수신측에서 신호를 복원하여 TTL 신호를 전송하게 되는 것이다.As described above, the present invention serializes a PCI data signal into a single data stream to form a high-speed data LVDS signal, and transmits a TTL signal by restoring the signal at a receiving side.

이상에서 살펴본 바와 같이, 본 발명에 의한 PCI 데이터 신호의 변환 전송 장치 및 그 방법은 PCI 데이터 신호인 TTL 병렬 신호를 단일 데이터 스트림으로 직렬화하여 고속 데이터인 LVDS 신호로 만들어 송신하고, 수신측에서 신호를 복원하여 TTL 신호를 전송할 수 있는 효과가 있게 된다.As described above, the apparatus for converting and transmitting a PCI data signal and a method thereof according to the present invention serialize a TTL parallel signal, which is a PCI data signal, into a single data stream to make an LVDS signal, which is high-speed data, and transmit the signal at a receiving side. There is an effect that can be recovered to transmit the TTL signal.

이상에서 본 발명의 바람직한 실시예에 한정하여 설명하였으나, 본 발명은 이에 한정되지 않고 다양한 변화와 변경 및 균등물을 사용할 수 있다. 따라서 본 발명은 상기 실시예를 적절히 변형하여 응용할 수 있고, 이러한 응용도 하기 특허청구범위에 기재된 기술적 사상을 바탕으로 하는 한 본 발명의 권리범위에 속하게 됨은 당연하다 할 것이다.Although the above has been described as being limited to the preferred embodiment of the present invention, the present invention is not limited thereto and various changes, modifications, and equivalents may be used. Therefore, the present invention can be applied by appropriately modifying the above embodiments, it will be obvious that such application also belongs to the scope of the present invention based on the technical idea described in the claims below.

Claims (8)

PCI 데이터 신호의 변환 전송 장치에 있어서,In the conversion transmission device of the PCI data signal, PC에 결합되고 TTL 병렬 신호를 출력하는 PCI 슬롯과;A PCI slot coupled to the PC and outputting a TTL parallel signal; 상기 PCI 슬롯에서 출력된 TTL 병렬 신호를 단일 데이터 스트림으로 직렬화하여 LVDS 신호를 형성하고 송신하는 LVDS 송신부를 구비한 BMP PCI 카드와;A BMP PCI card having an LVDS transmitter configured to serialize the TTL parallel signal output from the PCI slot into a single data stream to form and transmit an LVDS signal; 상기 BMP PCI 카드 내의 상기 LVDS 송신부에서 송신된 직렬 데이터인 LVDS 신호를 수신하여 병렬 데이터인 TTL 신호로 복원시키는 LVDS 수신부를 구비하고 화면 검사용 신호를 발생시키는 보드;A board including an LVDS receiver for receiving an LVDS signal, which is serial data transmitted from the LVDS transmitter, in the BMP PCI card and restoring a TTL signal, which is parallel data, to generate a screen test signal; 를 포함하여 구성된 것을 특징으로 하는 PCI 데이터 신호의 변환 전송 장치.Conversion transmission device of the PCI data signal, characterized in that configured to include. 청구항 1에 있어서, The method according to claim 1, 상기 LVDS 송신부는,The LVDS transmitter, 입력된 병렬 데이터를 직렬 데이터로 변환시켜 출력하는 직병렬 변환부와;A serial-to-parallel converter for converting the input parallel data into serial data and outputting the serial data; 상기 직병렬 변환부에서 출력되는 신호의 주파수가 일정하게 유지되도록 하는 PLL;A PLL for maintaining a constant frequency of the signal output from the serial-to-parallel converter; 을 포함하여 구성된 것을 특징으로 하는 PCI 데이터 신호의 변환 전송 장치.Conversion and transmission of the PCI data signal, characterized in that configured to include. 청구항 1에 있어서, The method according to claim 1, 상기 LVDS 송신부는,The LVDS transmitter, THC63LVD103 칩으로 구성된 것을 특징으로 하는 PCI 데이터 신호의 변환 전송 장치.A conversion data transmission device for a PCI data signal, characterized by comprising a THC63LVD103 chip. 청구항 1에 있어서, The method according to claim 1, 상기 LVDS 송신부는,The LVDS transmitter, TA0, TA1, TA2, TA3, TA4, TA5, TA6의 7개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TA+, TA-의 2개 라인으로 출력하고, TB0, TB1, TB2, TB3, TB4, TB5, TB6의 7개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TB+, TB-의 2개 라인으로 출력하며, TC0, TC1, TC2, TC3, TC4, TC5, TC6의 7개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TC+, TC-의 2개 라인으로 출력하고, TD0, TD1, TD2, TD3, TD4, TD5의 6개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TD+, TD-의 2개 라인으로 출력하며, TE0, TE1, TE2, TE3, TE4, TE5의 6개 라인의 TTL 병렬 데이터를 LVDS 직렬 데이터로 변환시켜 TE+, TE-의 2개 라인으로 출력하고, CLK_IN의 입력 클럭을 TCLK+, TCLK-의 2개 라인으로 출력하는 것을 특징으로 하는 PCI 데이터 신호의 변환 전송 장치.Convert TTL parallel data of seven lines of TA0, TA1, TA2, TA3, TA4, TA5, TA6 to LVDS serial data and output them to two lines of TA + and TA-, TB0, TB1, TB2, TB3, TB4, Convert TTL parallel data of 7 lines of TB5, TB6 to LVDS serial data and output to 2 lines of TB +, TB-, and TTL parallel of 7 lines of TC0, TC1, TC2, TC3, TC4, TC5, TC6 Convert data into LVDS serial data and output to 2 lines of TC + and TC-, and convert TTL parallel data of 6 lines of TD0, TD1, TD2, TD3, TD4, and TD5 into LVDS serial data to convert TD +, TD- TTL parallel data of 6 lines of TE0, TE1, TE2, TE3, TE4, TE5 is converted to LVDS serial data and output to 2 lines of TE + and TE-, and the input clock of CLK_IN A transmission device for converting a PCI data signal, characterized by outputting two lines, TCLK + and TCLK-. 청구항 1에 있어서, The method according to claim 1, 상기 LVDS 수신부는,The LVDS receiver, THC63LVD104 칩으로 구성된 것을 특징으로 하는 PCI 데이터 신호의 변환 전송 장치.A conversion transmission device for PCI data signals, characterized by consisting of a THC63LVD104 chip. 청구항 1에 있어서, The method according to claim 1, 상기 LVDS 수신부는,The LVDS receiver, TA+, TA-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TA0, TA1, TA2, TA3, TA4, TA5, TA6의 라인으로 출력하고, TB+, TB-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TB0, TB1, TB2, TB3, TB4, TB5, TB6의 라인으로 출력하며, TC+, TC-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TC0, TC1, TC2, TC3, TC4, TC5, TC6의 라인으로 출력하고, TD+, TD-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TD0, TD1, TD2, TD3, TD4, TD5의 라인으로 출력하며, TE+, TE-의 2개 라인의 LVDS 직렬 데이터를 TTL 병렬 데이터로 변환시켜 TE0, TE1, TE2, TE3, TE4, TE5의 라인으로 출력하고, TCLK+, TCLK-의 2개 라인의 클럭을 입력받아 CLK_IN의 라인으로 출력하는 것을 특징으로 하는 PCI 데이터 신호의 변환 전송 장치.Convert LVDS serial data of 2 lines of TA + and TA- to TTL parallel data and output them to the lines TA0, TA1, TA2, TA3, TA4, TA5, TA6, and LVDS serial data of 2 lines of TB + and TB- Is converted into TTL parallel data and output to the lines TB0, TB1, TB2, TB3, TB4, TB5, TB6, and TC0, TC1, TC2 by converting the LVDS serial data of two lines of TC + and TC- into TTL parallel data. To the TD0, TD1, TD2, TD3, TD4, and TD5 output by converting the LVDS serial data of two lines, TD + and TD-, to TTL parallel data. Converts LVDS serial data of two lines of TE + and TE- into TTL parallel data and outputs them to the lines of TE0, TE1, TE2, TE3, TE4, and TE5, and receives clocks of two lines of TCLK + and TCLK- and receives CLK_IN. The conversion transmission device of the PCI data signal, characterized in that for outputting the line. 청구항 1에 있어서, The method according to claim 1, 상기 PCI 데이터 신호의 변환 전송 장치는,The conversion transmission device of the PCI data signal, 상기 보드 내의 상기 LVDS 수신부에서 복원된 TTL 신호를 출력시키는 LCD;An LCD for outputting a restored TTL signal at the LVDS receiver in the board; 를 더욱 포함하여 구성된 것을 특징으로 하는 PCI 데이터 신호의 변환 전송 장치.Conversion and transmission of the PCI data signal, characterized in that further comprises a. 삭제delete
KR1020060108801A 2006-11-06 2006-11-06 Apparatus for transformed transmission of pci data signal KR100816995B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060108801A KR100816995B1 (en) 2006-11-06 2006-11-06 Apparatus for transformed transmission of pci data signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060108801A KR100816995B1 (en) 2006-11-06 2006-11-06 Apparatus for transformed transmission of pci data signal

Publications (1)

Publication Number Publication Date
KR100816995B1 true KR100816995B1 (en) 2008-03-27

Family

ID=39411755

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060108801A KR100816995B1 (en) 2006-11-06 2006-11-06 Apparatus for transformed transmission of pci data signal

Country Status (1)

Country Link
KR (1) KR100816995B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101284104B1 (en) 2011-09-06 2013-07-10 오성엘에스티(주) Inspection devide for lcd with multiple interface
KR101569071B1 (en) * 2009-04-20 2015-11-17 삼성전자주식회사 Apparatus for transmitting PCI express signal and image forming apparatus using the same

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020059976A (en) * 2001-01-09 2002-07-16 임성훈 Signal distributor of LCD
KR20060016676A (en) * 2004-08-18 2006-02-22 주식회사 아이비기술 Automatic dome tester for regulating the tension of metal dome and method thereof

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020059976A (en) * 2001-01-09 2002-07-16 임성훈 Signal distributor of LCD
KR20060016676A (en) * 2004-08-18 2006-02-22 주식회사 아이비기술 Automatic dome tester for regulating the tension of metal dome and method thereof

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101569071B1 (en) * 2009-04-20 2015-11-17 삼성전자주식회사 Apparatus for transmitting PCI express signal and image forming apparatus using the same
US9734113B2 (en) 2009-04-20 2017-08-15 S-Printing Solution Co., Ltd. Peripheral component interconnect express (PCI-E) signal transmission apparatus and image forming apparatus using the same
KR101284104B1 (en) 2011-09-06 2013-07-10 오성엘에스티(주) Inspection devide for lcd with multiple interface

Similar Documents

Publication Publication Date Title
US5987543A (en) Method for communicating digital information using LVDS and synchronous clock signals
CN112751660B (en) Method and apparatus for multiphase clock data recovery circuit calibration
US9934712B2 (en) Display, timing controller and column driver integrated circuit using clock embedded multi-level signaling
US8996740B2 (en) N-phase polarity output pin mode multiplexer
KR100572218B1 (en) Image signal interface device and method of flat panel display system
US7283132B2 (en) Display panel driver
US20170041086A1 (en) Data transmission apparatus for changing clock signal at runtime and data interface system including the same
US10333690B1 (en) Calibration pattern and duty-cycle distortion correction for clock data recovery in a multi-wire, multi-phase interface
US20200126465A1 (en) Data transmission method, timing controller, source driver and display device
US20130216235A1 (en) Transmission system and electronic equipment
CN101868948B (en) Clock control circuit and transmitter
JP2013535026A (en) Timing controller and liquid crystal display including the same
US11112820B1 (en) Method for transmitting signals between domains having different clocks, circuit, and electronic apparatus thereof
US20160127615A1 (en) Signal transmitting device, signal transmitting/receiving device, and image display device
WO2019212629A1 (en) Multiphase clock data recovery with adaptive tracking for a multi-wire, multi-phase interface
KR100816995B1 (en) Apparatus for transformed transmission of pci data signal
US8452183B2 (en) Transmitter of multimedia data
CN111757150B (en) Transmission device, reception device, transmission/reception device, and transmission/reception system
JP2013009118A (en) Differential input interface circuit, display driver ic, display panel module and image display device
KR101030539B1 (en) The liquid crystal display device
KR20180031859A (en) Delay locked loop including plurality of delay lines
US20100046956A1 (en) Optical transmission system and electronic device
JP2005512439A (en) System with clocked interface
JP2016092819A (en) Signal transmission device, signal transceiver and video display device
Kim et al. A high resolution Serializer and Deserializer architecture for mobile image sensor module

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110322

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee