KR100761863B1 - Substrate having a different surface treatment in solder ball land and semiconductor package including the same - Google Patents

Substrate having a different surface treatment in solder ball land and semiconductor package including the same Download PDF

Info

Publication number
KR100761863B1
KR100761863B1 KR1020060120065A KR20060120065A KR100761863B1 KR 100761863 B1 KR100761863 B1 KR 100761863B1 KR 1020060120065 A KR1020060120065 A KR 1020060120065A KR 20060120065 A KR20060120065 A KR 20060120065A KR 100761863 B1 KR100761863 B1 KR 100761863B1
Authority
KR
South Korea
Prior art keywords
solder ball
surface treatment
circuit board
metal bonding
printed circuit
Prior art date
Application number
KR1020060120065A
Other languages
Korean (ko)
Other versions
KR20070019629A (en
Inventor
정기현
김희석
김상준
신화수
송호건
고준영
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060120065A priority Critical patent/KR100761863B1/en
Publication of KR20070019629A publication Critical patent/KR20070019629A/en
Application granted granted Critical
Publication of KR100761863B1 publication Critical patent/KR100761863B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched

Abstract

내열성이 우수하면서도 충격에 대한 특성이 우수한 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판 및 이를 포함하는 반도체 패키지에 관해 개시한다. 이를 위해 본 발명은 솔더볼 랜드 표면에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판과, 이를 이용한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지를 제공한다. 2 종류 이상의 표면처리부는 인쇄회로기판 가장자리에는 OSP로 표면처리되고, 중앙에는 니켈과 골드층이 표면처리된 것을 사용할 수 있다. 또한 각각의 솔더볼 랜드에 대하여 가장자리에는 OSP 표면처리하고, 중앙에는 니켈과 골드층이 표면처리된 혼합 솔더볼 랜드를 사용할 수 있다.Disclosed are a printed circuit board having at least two surface treatment parts in a solder ball land having excellent heat resistance and excellent impact resistance, and a semiconductor package including the same. To this end, the present invention provides a printed circuit board having at least two surface treatment parts on a solder ball land surface, and a semiconductor package having at least two metal bonding layers on solder ball lands using the same. Two or more kinds of surface treatment parts may be surface treated with OSP at the edge of the printed circuit board, and nickel and gold layers may be used at the center. For each solder ball land, a mixed solder ball land with an OSP surface treatment at the edge and a nickel and gold layer at the center can be used.

OSP, 솔더볼 랜드, SJR, 금속접합층(IMC). OSP, Solder Ball Land, SJR, Metal Bonding Layer (IMC).

Description

솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판 및 이를 포함하는 반도체 패키지{Substrate having a different surface treatment in solder ball land and semiconductor package including the same}Printed circuit board having two or more types of surface treatments in a solder ball land and a semiconductor package including the same {Substrate having a different surface treatment in solder ball land and semiconductor package including the same}

도 1은 종래 기술에 의한 일반적인 반도체 패키지를 설명하기 위해 도시한 단면도이다.1 is a cross-sectional view illustrating a conventional semiconductor package according to the prior art.

도 2는 도 1의 반도체 패키지에서 솔더볼 랜드에 수행된 표면처리된 방식을 설명하기 위한 단면도이다. FIG. 2 is a cross-sectional view illustrating a surface-treated method performed on solder ball lands in the semiconductor package of FIG. 1.

도 3은 도 2의 솔더볼 랜드에 솔더볼이 부착되는 것을 설명하기 위한 단면도이다.FIG. 3 is a cross-sectional view illustrating the attachment of solder balls to the solder ball lands of FIG. 2.

도 4는 도1의 반도체 패키지에서 솔더볼 랜드에 수행된 다른 방식의 표면처리를 설명하기 위해 도시한 단면도이다. 4 is a cross-sectional view illustrating another surface treatment performed on the solder ball land in the semiconductor package of FIG. 1.

도 5는 도 4의 솔더볼 랜드에 솔더볼이 부착되는 것을 설명하기 위한 단면도이다.FIG. 5 is a cross-sectional view illustrating the attachment of solder balls to the solder ball lands of FIG. 4.

도 6은 도 5의 솔더볼과 솔더볼 랜드 접착계면의 상태를 설명하기 위한 절단면도이다.6 is a cross-sectional view illustrating the state of the solder ball and the solder ball land interface of Figure 5;

도 7a는 본 발명의 제1 실시예에 의한 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판의 하부면에 대한 평면도이고, 도 7b는 상부면에 대한 평 면도이다.FIG. 7A is a plan view of a bottom surface of a printed circuit board having two or more surface treatment parts in a solder ball land according to the first embodiment of the present invention, and FIG. 7B is a plan view of the top surface.

도 8은 본 발명의 제1 실시예에 의한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지의 단면도이다.8 is a cross-sectional view of a semiconductor package having two or more kinds of metal bonding layers in a solder ball land according to a first embodiment of the present invention.

도 9는 도 8에서 기판 가장자리에 있는 제1 솔더볼 랜드에 형성된 제1 금속접합층을 보여주는 절단면도이다.FIG. 9 is a cross-sectional view illustrating the first metal bonding layer formed on the first solder ball land at the edge of the substrate in FIG. 8.

도 10은 도 8에서 기판 중앙부에 있는 제2 솔더볼 랜드에 형성된 제2 금속접합층을 보여주는 절단면도이다.FIG. 10 is a cross-sectional view illustrating a second metal bonding layer formed on a second solder ball land in a center portion of the substrate of FIG. 8.

도 11a는 본 발명의 제2 실시예에 의한 하나의 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판의 하부에 대한 평면도이고, 도 11b는 상부에 대한 평면도이다.FIG. 11A is a plan view of a lower portion of a printed circuit board having two or more types of surface treatment portions in one solder ball land according to the second embodiment of the present invention, and FIG. 11B is a plan view of an upper portion thereof.

도 12는 도 11에 있는 하나의 혼합 솔더볼 랜드에 대한 확대 평면도이다.12 is an enlarged plan view of one mixed solder ball land in FIG.

도 13은 혼합 솔더볼 랜드에서 돌출된 표면처리부를 설명하기 위해 도시한 단면도이다.13 is a cross-sectional view illustrating the surface treatment portion protruding from the mixed solder ball land.

도 14는 혼합 솔더볼 랜드에서 음각된 표면처리부를 설명하기 위해 도시한 단면도이다.14 is a cross-sectional view illustrating a surface treatment part engraved in the mixed solder ball land.

도 15는 본 발명의 제2 실시예에 의한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지의 단면도이다.15 is a cross-sectional view of a semiconductor package having two or more kinds of metal bonding layers in solder ball lands according to a second embodiment of the present invention.

본 발명은 인쇄회로기판 및 이를 포함하는 반도체 패키지에 관한 것으로, 더욱 상세하게는 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판 및 이를 포함하는 반도체 패키지에 관한 것이다.The present invention relates to a printed circuit board and a semiconductor package including the same, and more particularly, to a printed circuit board having two or more types of surface treatment on the solder ball land and a semiconductor package including the same.

반도체 패키지 제조의 기본 골격재(base frame)로 사용되는 인쇄회로기판은, 인쇄회로기판 하부에 마련된 솔더볼 랜드에 니켈과 골드층이 순차적으로 표면처리되었다. 이는 골드층이 솔더볼과의 융착을 용이하게 하고, 열전도율이 높은 니켈층이 반도체 칩에서 발생한 열을 용이하게 외부로 방출하기 위해서였다. 그러나 솔더볼의 재질이 종래에는 주석과 납의 합금으로 이루어진 솔더볼에서, 납을 전혀 포함하지 않는 무연 솔더볼(lead free solder ball)로 변경되고, 반도체 패키지의 응용분야가 모바일 폰(Mobile phone)과 같이 낙하(drop)나 휘어짐(bending)에 내성을 필요로 하는 분야로 확장됨에 따라, OSP(Organic Solderability Preservatives)를 통한 새로운 표면처리 방법이 소개되었다. OSP는 주석 재질의 무연 솔더볼과, 구리 재질의 솔더볼 랜드와 금속접합층(IMC Inter Metallic Contact)을 형성하기 위해 사용되는 표면처리 방식이다. 상기 OSP는 구리 표면에 강한 흡착성(High adhesion)을 갖는 특성을 보유한 유기 용제로서 표면처리시 솔더볼 랜드 표면에 산화를 방지하는 역할을 수행한다. In the printed circuit board used as a base frame for manufacturing a semiconductor package, nickel and gold layers were sequentially surface-treated on solder bores provided under the printed circuit board. This is because the gold layer facilitates fusion with the solder balls, and the nickel layer with high thermal conductivity easily dissipates heat generated in the semiconductor chip to the outside. However, the material of the solder ball is conventionally changed from a solder ball made of an alloy of tin and lead to a lead free solder ball containing no lead at all, and the application field of the semiconductor package falls like a mobile phone. As the field expands to areas requiring resistance to drop and bending, new surface treatment methods have been introduced through Organic Solderability Preservatives (OSPs). OSP is a surface treatment method used to form lead-free solder balls made of tin, copper solder ball lands, and IMC inter-metallic contacts. The OSP is an organic solvent having a property of having high adhesion to the copper surface, and serves to prevent oxidation on the surface of the solder ball land during surface treatment.

도 1은 종래 기술에 의한 일반적인 반도체 패키지를 설명하기 위해 도시한 단면도이다.1 is a cross-sectional view illustrating a conventional semiconductor package according to the prior art.

도 1을 참조하면, 제1면에 연결터미널(16)이 있고, 제2면에 솔더볼 랜드(12)가 있는 인쇄회로기판(20)에 반도체 칩(18)이 금선(gold wire)을 통하여 제1면의 연결터미널(16)과 연결되고, 제2면의 솔더볼 랜드(12)에는 무연 재질의 솔더볼(26)이 부착되고, 봉지수지(24)에 의해 반도체 칩(18)과 금선(22)이 밀봉된 BGA(Ball Grid Array) 패키지(50)이다. Referring to FIG. 1, a semiconductor chip 18 may be formed on a printed circuit board 20 having a connection terminal 16 on a first surface and a solder ball land 12 on a second surface. A lead-free solder ball 26 is attached to the solder ball land 12 of the second surface, and the semiconductor chip 18 and the gold wire 22 are formed by the encapsulation resin 24. This is a sealed Ball Grid Array (BGA) package 50.

이때 종래 기술에 따르면, 상기 인쇄회로기판(20)의 제2면에 있는 솔더볼 랜드(12)는 획일된 방식의 표면처리가 되어 있다. 도면에서 참조부호 10은 인쇄회로기판(20)의 본체로 사용되는 절연기판을 가리키고, 14는 솔더레지스트(solder resist)를 각각 가리킨다.At this time, according to the prior art, the solder ball land 12 on the second surface of the printed circuit board 20 has a uniform surface treatment. In the drawings, reference numeral 10 denotes an insulating substrate used as the main body of the printed circuit board 20, and 14 denotes a solder resist.

도 2는 도 1의 반도체 패키지에서 솔더볼 랜드에 수행된 표면처리된 방식을 설명하기 위한 단면도이고, 도 3은 도 2의 솔더볼 랜드에 솔더볼이 부착되는 것을 설명하기 위한 단면도이다.FIG. 2 is a cross-sectional view illustrating a surface treatment method performed on the solder ball land in the semiconductor package of FIG. 1, and FIG. 3 is a cross-sectional view illustrating the attachment of solder balls to the solder ball land of FIG. 2.

도 2 및 도 3을 참조하면, 도 1의 A 부분에 있는 솔더볼 랜드(12) 표면의 확대도로서, 솔더볼 랜드(12)의 기본 재질인 구리층(2) 위에 니켈층(4)과 골드층(6)이 표면처리된 것을 보여준다. 그리고 솔더볼(26)이 부착되는 과정은, 구리층(2) 위에 니켈층(4)과 골드층(6)이 표면 처리된 솔더볼 랜드(12) 위에 솔더(9)를 도포하고, 솔더볼(26)을 탑재하고, 이어서 아이. 알 리플로우(IR Reflow) 공정을 통해 솔더볼(26)을 솔더볼 랜드(12)에 부착시킨다. 이때, 골드층(6)은 두께가 얇기 때문에 솔더볼(26)이 솔더볼 랜드(12)로 부착되는 과정에서 솔더볼(26) 안쪽으로 확산되어 없어진다.2 and 3, an enlarged view of the surface of the solder ball land 12 in the portion A of FIG. 1, wherein the nickel layer 4 and the gold layer are formed on the copper layer 2, which is a base material of the solder ball land 12. (6) shows the surface treatment. In the process of attaching the solder balls 26, the solder 9 is coated on the solder ball lands 12 on which the nickel layer 4 and the gold layer 6 are surface-treated on the copper layer 2, and the solder balls 26 are attached. And then the child. The solder ball 26 is attached to the solder ball lands 12 through an IR reflow process. In this case, since the gold layer 6 is thin, the solder ball 26 is diffused into the solder ball 26 in the process of being attached to the solder ball land 12.

이에 따라 솔더볼(26)과 솔더볼 랜드(12)의 접착 계면에는 니켈과 주석의 합금으로 이루어진 금속접합층(11)이 형성된다. 이러한 니켈과 주석의 합금으로 된 금속접합층(11)은 열전도 특성은 우수하나, 외부로부터 가해지는 충격이나 휘어짐에는 약한 특성이 있다.Accordingly, the metal bonding layer 11 made of an alloy of nickel and tin is formed at the bonding interface between the solder balls 26 and the solder ball lands 12. The metal bonding layer 11 made of an alloy of nickel and tin has excellent thermal conductivity, but is weak in impact or bending applied from the outside.

도 4는 도1의 반도체 패키지에서 솔더볼 랜드에 수행된 다른 방식의 표면처리를 설명하기 위해 도시한 단면도이고, 도 5는 도 4의 솔더볼 랜드에 솔더볼이 부착되는 것을 설명하기 위한 단면도이다.4 is a cross-sectional view illustrating another surface treatment performed on the solder ball land in the semiconductor package of FIG. 1, and FIG. 5 is a cross-sectional view illustrating the attachment of solder balls to the solder ball land of FIG. 4.

도 4 및 도 5를 참조하면, 외부로부터 가해지는 충격이나 휘어짐에 약한 특성을 보완하기 위한 다른 표면처리 방식으로서, 구리층(2)으로 된 솔더볼 패드(12) 표면에 OSP(28) 유기 용제를 도포하는 방식이다. 그리고 솔더볼(26)을 부착하기 전에 플럭스(Flux, 8)를 도포하여 OSP(28)를 세정(clean)한 후, 무연 솔더볼(26)을 솔더볼 랜드의 구리층(2) 위에 부착한다. 이때, 솔더볼(26)과 솔더볼 랜드의 접착계면에는 구리와 주석의 합금으로 이루어진 금속접합층(13)이 형성된다.4 and 5, as another surface treatment method for compensating for the weakness of the impact or bending applied from the outside, the OSP 28 organic solvent is applied to the surface of the solder ball pad 12 made of the copper layer 2. It is a method of applying. Before attaching the solder balls 26, flux OS 8 is applied to clean the OSP 28, and then the lead-free solder balls 26 are attached onto the copper layer 2 of the solder ball lands. At this time, a metal bonding layer 13 made of an alloy of copper and tin is formed on the adhesive interface between the solder ball 26 and the solder ball land.

그러나 구리와 주석의 합금으로 이루어진 금속접합층(13)은 외부로부터 가해지는 충격 및 휘어짐에는 강한 특성을 보이지만, 열 방출 측면에서는 도 2의 니켈과 골드층이 표면처리된 방식보다는 떨어진다.However, the metal bonding layer 13 made of an alloy of copper and tin shows strong characteristics against impact and bending from the outside, but in terms of heat dissipation, the nickel and gold layers of FIG. 2 are inferior to the surface treatment method.

이러한 OSP(28)를 통한 표면처리 방식은, 솔더볼을 부착하는 과정에서 OSP를 별도의 플럭스 공정으로 제거하는 공정이 추가되기 때문에 제조 공정이 복잡해지고, 불량이 빈번히 발생하는 문제를 갖고 있다. 일 예로, 솔더볼(26)을 부착하는 과정에서 솔더볼(26)과 솔더볼 랜드의 접착계면에 금속접합층(13)이 형성되지 않는 넌엣 불량(nonwet defect)이 그것이다. 이러한 넌엣 불량은 OSP(28)의 OSP의 열화로 솔더볼 랜드 표면이 변색되어 금속접합층(13)이 형성되지 않는 것이 주된 이유이다. 이러한 넌엣 불량(nonwet defect)은 육안이나 비파괴 검사로는 확인이 불가능하기 때문에 공정 관리측면에서 어려움이 있다. 따라서 반도체 패키지(도1의 50)의 신뢰도가 떨어질 수 있다.In the surface treatment method through the OSP 28, a process of removing the OSP by a separate flux process is added in the process of attaching the solder ball, and thus, the manufacturing process is complicated and defects frequently occur. For example, a nonwet defect in which the metal bonding layer 13 is not formed on the adhesive interface between the solder ball 26 and the solder ball land in the process of attaching the solder ball 26 is used. This non-edge defect is a main reason that the solder ball land surface is discolored due to deterioration of the OSP of the OSP 28 so that the metal bonding layer 13 is not formed. These nonwet defects are difficult to control because they cannot be identified by visual or non-destructive testing. Therefore, the reliability of the semiconductor package 50 of FIG. 1 may be degraded.

도 6은 도 5의 솔더볼과 솔더볼 랜드 접착계면의 상태를 설명하기 위한 절단면도이다.6 is a cross-sectional view illustrating the state of the solder ball and the solder ball land interface of Figure 5;

도 6을 참조하면, OSP 표면처리에 의해 생성된 구리와 주석의 합금으로 이루어진 금속접합층(13)은 시간이 경과됨에 따라, 금속접합층(13)과 인접한 구리층(2)에 보이드(void, 32)와 같은 결함을 생성하기 때문에 장기적인 수명을 필요로 하는 반도체 패키지에는 적합하지 않은 특성이 있다.Referring to FIG. 6, the metal bonding layer 13 made of an alloy of copper and tin produced by OSP surface treatment is voided in the copper layer 2 adjacent to the metal bonding layer 13 as time passes. , 32) is not suitable for a semiconductor package that requires a long life because it generates defects.

이러한 보이드(32)의 발생 원인은, 반도체 패키지가 모기판(mother board)에 탑재된 후, 시간이 경과함에 따라 구리층(2)에 있는 구리성분이 Cu6Sn5로 이루어진 금속접합층(13)으로 확산되면서 발생하게 된다. 이러한 보이드(32)의 원인으로, 금속접합층(13)과 인접한 구리층(2)에서 솔더의 결합 신뢰성(SJR: Solder Joint Reliability)이 저하된다. The cause of the generation of the voids 32 is that, after the semiconductor package is mounted on a mother board, as time passes, the metal bonding layer 13 in which the copper component in the copper layer 2 is made of Cu 6 Sn 5 is formed. It is caused by spreading to). As a cause of the voids 32, solder joint reliability (SJR) of the solder is reduced in the copper bonding layer 2 adjacent to the metal bonding layer 13.

따라서, 종래 기술에 의한 반도체 패키지는, 획일된 솔더볼 랜드의 표면처리 방식을 통하여 충격이나 휘어짐과 같은 외부로부터 가해지는 스트레스(stress)나, 높은 내열성을 동시에 충족할 수 없는 문제가 있다.Therefore, the semiconductor package according to the prior art has a problem in that it cannot simultaneously satisfy stress applied from the outside such as impact or bending or high heat resistance through the uniform surface treatment method of the solder ball land.

본 발명이 이루고자 하는 기술적 과제는 상술한 문제점들을 해결할 수 있도 록 솔더볼 랜드에 두개 이상 복수개의 표면처리부를 갖는 인쇄회로기판을 제공하는데 있다.SUMMARY OF THE INVENTION The present invention has been made in an effort to provide a printed circuit board having two or more surface treatment parts in a solder ball land to solve the above problems.

본 발명이 이루고자 하는 다른 기술적 과제는 상술한 문제점들을 해결할 수 있도록 솔더볼 랜드에 복수개의 금속접합층을 갖는 반도체 패키지를 제공하는데 있다.Another object of the present invention is to provide a semiconductor package having a plurality of metal bonding layers in a solder ball land to solve the above problems.

상기 기술적 과제를 달성하기 위해 본 발명의 제1 실시예에 의한 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판은, 절연 재질의 기판과, 상기 기판 상부에 설치된 반도체 칩과의 연결을 위한 연결 터미널과, 상기 기판 하부의 가장자리에 설치되고 제1 표면처리가 수행된 제1 솔더볼 랜드와, 상기 기판 하부의 중앙부에 설치되고 제2 표면처리가 수행된 제2 솔더볼 랜드를 구비하는 것을 특징으로 한다.In order to achieve the above technical problem, a printed circuit board having at least two kinds of surface treatment parts in a solder ball land according to the first embodiment of the present invention is connected to a substrate of an insulating material and a semiconductor chip installed on the substrate. And a first solder ball land disposed at an edge of the lower portion of the substrate and having a first surface treatment, and a second solder ball land disposed at a central portion of the lower portion of the substrate and subjected to a second surface treatment. .

본 발명의 바람직한 실시예에 의하면, 상기 제1 표면처리는 OSP 처리이고, 상기 제2 표면처리는 상기 솔더볼 랜드 표면에 니켈과 골드층이 순차적으로 형성된 처리인 것이 적합하다.According to a preferred embodiment of the present invention, the first surface treatment is an OSP treatment, and the second surface treatment is a treatment in which nickel and gold layers are sequentially formed on the solder ball land surface.

상기 기술적 과제를 달성하기 위해 본 발명의 제2 실시예에 의한 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판은, 절연 재질의 기판과, 상기 기판 상부에 설치된 반도체 칩과의 연결을 위한 연결 터미널과, 상기 기판 하부에 설치되고 각각의 가장자리에는 제1 표면처리가 되고 중앙부에는 제2 표면처리가 수행된 혼합 솔더볼 랜드를 구비하는 것을 특징으로 한다.In order to achieve the above technical problem, a printed circuit board having two or more kinds of surface treatment parts in a solder ball land according to a second embodiment of the present invention is connected to a substrate of an insulating material and a semiconductor chip installed on the substrate. It is characterized in that it comprises a terminal and a mixed solder ball land is provided on the lower portion of the substrate, each edge is subjected to the first surface treatment and the second surface treatment is performed in the center.

본 발명의 바람직한 실시예에 의하면, 상기 제1 표면처리는 OSP 처리이고, 상기 제2 표면처리는 상기 솔더볼 랜드 표면에 니켈과 골드층이 순차적으로 형성된 처리인 것이 적합하다. According to a preferred embodiment of the present invention, the first surface treatment is an OSP treatment, and the second surface treatment is a treatment in which nickel and gold layers are sequentially formed on the solder ball land surface.

바람직하게는, 상기 제2 표면처리는 상기 솔더볼 랜드와 높이가 같도록 다마신(Damascene) 처리하거나, 상기 솔더볼 랜드 표면보다 돌출된 형태로 처리할 수 있다.Preferably, the second surface treatment may be a damascene treatment so as to have the same height as the solder ball land, or may be processed in a form protruding from the solder ball land surface.

상기 다른 기술적 과제를 달성하기 위한 본 발명의 제1 실시예에 의한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지는, 절연기판으로 이루어진 제1면에 반도체 칩과 연결을 위한 연결 터미널(connecting terminals)이 있고, 제2면에 솔더볼 부착을 위한 제1 및 제2 솔더볼 랜드가 있는 인쇄회로기판과, 상기 인쇄회로기판의 제1면에 상기 연결 터미널을 통해 탑재된 반도체 칩과, 상기 인쇄회로기판의 제2면에 부착된 솔더볼과, 상기 인쇄회로기판의 제2면 가장자리에 있는 제1 솔더볼 랜드와 솔더볼의 접착계면에 형성된 제1 금속접합층과, 상기 인쇄회로기판의 제2면 중앙부에 있는 제2 솔더볼 랜드와 솔더볼의 접착계면에 형성된 제2 금속접합층을 구비하는 것을 특징으로 한다.The semiconductor package having two or more kinds of metal bonding layers in the solder ball land according to the first embodiment of the present invention for achieving the other technical problem, the connecting terminal for connecting with the semiconductor chip on the first surface made of an insulating substrate terminals), a printed circuit board having first and second solder ball lands for attaching solder balls on a second surface thereof, a semiconductor chip mounted on the first surface of the printed circuit board via the connection terminal, and the printed circuit A solder ball attached to the second surface of the substrate, a first metal bonding layer formed on an adhesive interface between the first solder ball land and the solder ball on the edge of the second surface of the printed circuit board, and a central portion of the second surface of the printed circuit board. And a second metal bonding layer formed on an adhesive interface between the second solder ball land and the solder ball.

본 발명의 바람직한 실시예에 의하면, 상기 제1 금속접합층이 형성되는 제1 솔더볼 랜드는 솔더볼 부착 전에 OSP 표면처리가 수행되어 구리와 주석의 합금으로 이루어진 제1 금속접합층이 형성된 것이 적합하다.According to a preferred embodiment of the present invention, the first solder ball land on which the first metal bonding layer is formed is preferably one in which a first metal bonding layer formed of an alloy of copper and tin is formed by OSP surface treatment prior to solder ball attachment.

또한 본 발명의 바람직한 실시예에 의하면, 상기 제2 금속접합층이 형성되는 제2 솔더볼 랜드는 솔더볼 부착 전에 니켈/골드(Ni/Au)층이 표면처리되어 니켈과 주석의 합금으로 이루어진 제2 금속접합층이 형성된 것이 적합하다.In addition, according to a preferred embodiment of the present invention, the second solder ball land on which the second metal bonding layer is formed is a second metal made of an alloy of nickel and tin by surface treatment of a nickel / gold (Ni / Au) layer prior to solder ball attachment. It is suitable that the bonding layer was formed.

바람직하게는, 상기 반도체 패키지는, 상기 솔더 범프(solder bump)가 형성된 반도체 칩과 상기 인쇄회로기판의 제1면사이의 공간을 채우는 언더필(underfill)을 더 구비할 수 있고, 상기 반도체 칩 및 상기 인쇄회로기판의 제1면을 덮는 봉지수지(sealing resin)를 더 구비할 수 있다.Preferably, the semiconductor package may further include an underfill filling the space between the semiconductor chip on which the solder bump is formed and the first surface of the printed circuit board, wherein the semiconductor chip and the A sealing resin covering the first surface of the printed circuit board may be further provided.

또한, 상기 인쇄회로기판의 제1면에 있는 연결 터미널은, 상기 인쇄회로기판 제1면의 가장자리에서 상기 연결 터미널과 상기 솔더범프의 접착계면에 형성된 제1 금속접합층과, 상기 인쇄회로기판의 제1면 중앙부에서 상기 연결 터미널과 상기 솔더범프의 접착계면에 형성된 제2 금속접합층을 더 구비할 수 있다.The connection terminal on the first surface of the printed circuit board may include a first metal bonding layer formed on an adhesive interface between the connection terminal and the solder bumps at an edge of the first surface of the printed circuit board, and the printed circuit board. A second metal bonding layer formed on an adhesive interface between the connection terminal and the solder bumps may be further provided at a central portion of the first surface.

상기 다른 기술적 과제를 달성하기 위한 본 발명의 제2 실시예에 의한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지는, 절연기판으로 이루어진 제1면에 반도체 칩과 연결을 위한 연결 터미널이 있고, 제2면에 가장자리와 중앙부가 서로 다르게 표면처리된 혼합 솔더볼 랜드가 있는 인쇄회로기판과, 상기 인쇄회로기판의 제1면에 연결터미널을 통해 탑재된 반도체 칩과, 상기 인쇄회로기판의 제2면에 혼합 솔더볼 랜드를 통해 부착된 솔더볼과, 상기 인쇄회로기판 제2면의 솔더볼 랜드와 솔더볼 접착계면 가장자리에서는 제1 금속접합층이 형성되고, 중앙부에서는 제2 금속접합층이 형성된 혼합 금속접합층을 구비하는 것을 특징으로 한다.The semiconductor package having two or more kinds of metal bonding layers in the solder ball land according to the second embodiment of the present invention for achieving the other technical problem, there is a connection terminal for connecting with the semiconductor chip on the first surface made of an insulating substrate A printed circuit board having a mixed solder ball land having different edges and a central portion on the second surface thereof, a semiconductor chip mounted on a first surface of the printed circuit board through a connection terminal, and a second printed circuit board. Solder ball attached to the surface through the mixed solder ball land, the first metal bonding layer is formed at the edges of the solder ball land and solder ball adhesive interface of the second surface of the printed circuit board, the mixed metal bonding layer formed a second metal bonding layer in the center portion It characterized by having a.

본 발명의 바람직한 실시예에 따르면, 상기 인쇄회로기판의 제2면에 있는 모든 혼합 솔더볼 랜드는, 중앙에 니켈과 골드층이 순차적으로 적층되되 상기 혼합 솔더볼 랜드 표면에서 돌출된 표면처리부를 가질 수 있다.According to a preferred embodiment of the present invention, all of the mixed solder ball lands on the second surface of the printed circuit board may have a surface treatment portion protruding from the surface of the mixed solder ball lands in which nickel and gold layers are sequentially stacked in the center. .

또한, 본 발명의 바람직한 실시예에 따르면, 인쇄회로기판의 제2면에 있는 모든 혼합 솔더볼 랜드는, 중앙에 니켈과 골드층이 순차적으로 적층되되 상기 솔더볼 랜드 표면에서 음각(Damascene)된 표면처리부를 가질 수 있다. In addition, according to a preferred embodiment of the present invention, all of the mixed solder ball lands on the second surface of the printed circuit board, the nickel and gold layer is sequentially stacked in the center, the surface treatment portion (Damascene) engraved on the solder ball land surface Can have

바람직하게는, 상기 반도체 칩은 금선을 통하여 상기 인쇄회로기판에 탑재되거나, 반도체 칩에 형성된 솔더 범프를 통해 상기 인쇄회로기판에 탑재될 수 있다. 그리고, 상기 연결 터미널은 각각 가장자리에 제1 금속접합층이 형성되고 중앙부에 제2 금속접합층이 형성된 혼합 금속접합층을 더 구비할 수 있다.Preferably, the semiconductor chip may be mounted on the printed circuit board through gold wires, or may be mounted on the printed circuit board through solder bumps formed in the semiconductor chip. The connection terminal may further include a mixed metal bonding layer in which a first metal bonding layer is formed at an edge and a second metal bonding layer is formed in a central portion thereof.

본 발명에 따르면, 반도체 패키지에서, 충격이나 휘어짐에 약한 솔더볼 랜드 영역은, 구리와 주석으로 이루어진 제1 금속접합층으로 형성하고, 열방출에 취약한 솔더볼 랜드 영역은, 니켈과 주석으로 이루어진 제2 금속접합층을 형성하여, 반도체 패키지의 충격 특성 및 열방출 특성을 동시에 높일 수 있다.According to the present invention, in the semiconductor package, the solder ball land region weak against impact and bending is formed of a first metal bonding layer made of copper and tin, and the solder ball land region vulnerable to heat release is a second metal made of nickel and tin. By forming the bonding layer, the impact characteristics and the heat dissipation characteristics of the semiconductor package can be simultaneously enhanced.

이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 그러나, 아래의 상세한 설명에서 개시되는 실시예는 본 발명을 한정하려는 의미가 아니라, 본 발명이 속한 기술분야에서 통상의 지식을 가진 자에게, 본 발명의 개시가 실시 가능한 형태로 완전해지도록 발명의 범주를 알려주기 위해 제공되는 것이다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. However, the embodiments disclosed in the following detailed description are not meant to limit the present invention, but to those skilled in the art to which the present invention pertains, the disclosure of the present invention may be completed in a form that can be implemented. It is provided to inform the category.

제1 실시예: 솔더볼랜드에 분리된 제1 및 제2 금속접합층을 형성한 경우;First embodiment: when the first and second metal bonding layers formed in the solder borland is formed;

도 7a는 본 발명의 제1 실시예에 의한 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판의 하부면에 대한 평면도이고, 도 7b는 상부면에 대한 평 면도이다.FIG. 7A is a plan view of a bottom surface of a printed circuit board having two or more surface treatment parts in a solder ball land according to the first embodiment of the present invention, and FIG. 7B is a plan view of the top surface.

도 7a 및 7b를 참조하면, 본 발명의 제1 실시예에 의한 인쇄회로기판(100)은, FR4나 BT레진(resin)과 같은 절연 재질의 기판(102)을 기본 프레임(base frame)으로 사용한다. 상기 기판(102) 상부인 제1면에는 반도체 칩(미도시)과의 연결을 위한 연결 터미널(114, 116)이 있다. 그리고 상기 기판(102) 하부인 제2면의 가장자리에는 제1 표면처리가 수행된 제1 솔더볼 랜드(104)가 있고, 중앙부에는 제2 표면처리가 수행된 제2 솔더볼 랜드(106)가 각각 설치되어 있다.7A and 7B, the printed circuit board 100 according to the first embodiment of the present invention uses a substrate 102 made of an insulating material such as FR4 or BT resin as a base frame. do. On the first surface of the substrate 102, there are connection terminals 114 and 116 for connection with a semiconductor chip (not shown). The first solder ball land 104 having the first surface treatment is performed at the edge of the second surface under the substrate 102, and the second solder ball land 106 having the second surface treatment is installed at the center thereof. It is.

여기서 제1 표면처리는 OSP 표면처리이고, 제2 표면처리는 니켈과 골드층이 적층된 표면처리이다. 따라서 기판(102)의 가장자리와 같이 외부의 충격 및 휘어짐과 같은 스트레스가 직접적으로 인가되는 제1 솔더볼 랜드(104)는 OSP처리가 되기 때문에, 솔더볼 부착 후, 주석과 구리의 합금인 제1 금속접합층이 형성되어 외부의 충격에 강해지게 된다. 그리고 반도체 칩에 의한 열이 가장 많이 전달되는 기판(102) 중앙부에 있는 제2 솔더볼 랜드(106)는, 니켈과 골드층이 적층된 표면처리가 되기 때문에 니켈과 주석의 합금인 제2 금속접합층이 형성되어 효율적으로 반도체 칩에서 발생된 열을 외부로 방출할 수 있다.The first surface treatment is an OSP surface treatment, and the second surface treatment is a surface treatment in which nickel and gold layers are laminated. Therefore, since the first solder ball land 104 to which stress such as external impact and bending is directly applied, such as the edge of the substrate 102, is subjected to OSP treatment, after the solder ball is attached, the first metal joint, which is an alloy of tin and copper, is attached. Layers are formed that are resistant to external impacts. The second solder ball land 106 at the center portion of the substrate 102 where heat is transmitted most by the semiconductor chip is a second metal bonding layer that is an alloy of nickel and tin because the surface treatment is performed by stacking nickel and gold layers. This formation can efficiently discharge heat generated in the semiconductor chip to the outside.

이렇게 솔더볼 랜드에 두 종류 이상의 표면처리를 수행하는 방식은, 기판(102)의 제1면에 있는 연결 터미널(114, 116)로 확장하여 적용할 수 있다. 이때, 연결 터미널(114, 116)은 반도체 칩에 있는 솔더 범프(미도시)와 연결되는 것이 적합하며, 가장자리에는 OSP로 표면처리한 연결터미널(114)을 형성하고, 중앙부에는 니켈과 골드층을 적층하여 표면처리한 연결 터미널(116)을 형성할 수 있다. 상기 가장자리와 중앙부를 도면에서 도시한 방식은 이해를 돕기 위하여 예시적으로 도시한 것이고, 여러 다른 형태로 변형이 가능하다.The method of performing two or more types of surface treatment on the solder ball land may be extended to the connection terminals 114 and 116 on the first surface of the substrate 102. At this time, the connection terminals 114 and 116 are suitably connected to the solder bumps (not shown) in the semiconductor chip, and the connection terminal 114 surface-treated with OSP is formed at the edge, and the nickel and gold layers are formed at the center. The connection terminals 116 surface-treated by stacking may be formed. The manner in which the edges and the central portion are shown in the drawings is shown for illustrative purposes only, and may be modified in various forms.

도 8은 본 발명의 제1 실시예에 의한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지의 단면도이고, 도 9는 도 8에서 인쇄회로기판 가장자리의 제1 솔더볼 랜드에 형성된 제1 금속접합층을 보여주는 절단면도이고, 도 10은 중앙부에 있는 제2 솔더볼 랜드에 형성된 제2 금속접합층을 보여주는 절단면도이다.8 is a cross-sectional view of a semiconductor package having two or more kinds of metal bonding layers in a solder ball land according to a first embodiment of the present invention, and FIG. 9 is a first metal junction formed in a first solder ball land at an edge of a printed circuit board in FIG. 8. 10 is a cutaway view showing a layer, and FIG. 10 is a cutaway view showing a second metal bonding layer formed on a second solder ball land in a central portion.

도 8 내지 도 10을 참조하면, 본 발명의 제1 실시예에 의한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지(1000)는, 절연기판(102)으로 이루어진 제1면에 반도체 칩(200)과 연결을 위한 연결 터미널(connecting terminals, 108)이 있고, 제2면에 솔더볼(500) 부착을 위한 제1 및 제2 솔더볼 랜드(104, 106)가 있는 인쇄회로기판(100)을 기본 프레임(base frame)으로 사용한다. 그리고, 상기 인쇄회로기판(100)의 제1면에 상기 연결 터미널(108)을 통해 연결된 반도체 칩(200)이 있고, 상기 인쇄회로기판(100)의 제2면에는 상기 제1 및 제2 솔더볼 랜드(104, 106)에 부착된 솔더볼(500)을 포함한다. 상기 솔더볼(500)은 납(Pb)을 포함하지 않은 무연 솔더볼인 것이 적합하다. 도면에서 참조부호 110은 솔더 레지스트(solder resist)를 가리킨다.8 to 10, the semiconductor package 1000 having two or more kinds of metal bonding layers in the solder ball land according to the first embodiment of the present invention may be formed on the first surface of the insulating substrate 102. A printed circuit board 100 having connecting terminals 108 for connection with 200 and first and second solder ball lands 104 and 106 for attaching solder balls 500 to a second side thereof. Used as a base frame. The semiconductor chip 200 is connected to the first surface of the printed circuit board 100 through the connection terminal 108, and the first and second solder balls are formed on the second surface of the printed circuit board 100. And solder balls 500 attached to the lands 104 and 106. The solder ball 500 is preferably lead-free solder ball does not contain lead (Pb). Reference numeral 110 in the drawings indicates a solder resist (solder resist).

그리고 본 발명은 상기 인쇄회로기판(100)의 제2면 가장자리에 있는 제1 솔더볼 랜드(104)와 솔더볼(500)의 접착계면에 형성된 제1 금속접합층(도9의 120)과, 상기 인쇄회로기판(100)의 제2면 중앙부에 있는 제2 솔더볼 랜드(106)와 솔더 볼(106)의 접착계면에 형성된 제2 금속접합층(도10의 134)을 포함한다. In addition, the present invention provides a first metal bonding layer (120 in FIG. 9) formed on the adhesive interface between the first solder ball land 104 and the solder ball 500 at the edge of the second surface of the printed circuit board 100, and the printing. The second solder ball land 106 at the center of the second surface of the circuit board 100 and the second metal bonding layer (134 in FIG. 10) formed on the adhesive interface of the solder ball 106 are included.

상기 제1 금속접합층(120)은 구리와 주석의 합금으로 구리층(130) 근처에서는 Cu3Sn층(138)이 형성되고, 주석층(136) 근처에서는 Cu5Sn5층(139)이 각각 형성된다. 그리고 제2 금속접합층(134)은 니켈과 주석의 합금으로 이루어진다. 이러한 제1 금속접합층(120)은 제1 솔더볼 랜드(104)의 표면이 OSP처리되었기 때문에 발생된 것이고, 제2 금속접합층(134)은 제2 솔더볼 랜드(106)에 적층된 니켈층(도9의 138)과 골드층의 표면처리에 의해 발생된다. The first metal bonding layer 120 is an alloy of copper and tin, and a Cu 3 Sn layer 138 is formed near the copper layer 130, and a Cu 5 Sn 5 layer 139 is formed near the tin layer 136. Each is formed. The second metal bonding layer 134 is made of an alloy of nickel and tin. The first metal bonding layer 120 is generated because the surface of the first solder ball land 104 is OSP-treated, and the second metal bonding layer 134 is a nickel layer laminated on the second solder ball land 106 ( 9 by 138) and the surface treatment of the gold layer.

도 10에서 제2 표면처리시 사용된 골드층이 도시되지 않은 이유는, 상기 골드층은 두께가 1㎛ 이하의 얇은 막질이기 때문에, 솔더볼(500)이 솔더볼 랜드(106)에 부착되는 과정에서 솔더볼(500) 안쪽으로 확산되어 없어지기 때문이다. The reason why the gold layer used for the second surface treatment is not shown in FIG. 10 is that the gold layer is a thin film having a thickness of 1 μm or less, and thus the solder ball 500 is attached to the solder ball land 106. (500) because it is diffused inward.

상기 도 9 및 도 10은 제1 및 제2 솔더볼 랜드(104, 106)와 솔더볼(500)의 접착계면에 제1 및 제2 금속접합층(120, 134)을 형성하고, 이를 150도 온도에서 1000시간 보관 후, 제1 및 제2 금속접합층(120, 134)의 상태를 나타낸 절단면도이다. 여기서 제1 금속접합층(120)의 경우 두께가 약 13㎛ 정도이고, 제2 금속접합층(134)의 경우 두께가 약 5㎛으로 형성되었다. 따라서 제1 및 제2 금속접합층(120, 134)은 두께와 재질면에서 서로 전혀 다르게 금속접합층을 형성한다.9 and 10 form the first and second metal bonding layers 120 and 134 on the adhesive interface between the first and second solder ball lands 104 and 106 and the solder ball 500, and the temperature is 150 ° C. The cross-sectional view which shows the state of the 1st and 2nd metal bonding layers 120 and 134 after 1000 hours storage. In this case, the thickness of the first metal bonding layer 120 is about 13 μm, and the thickness of the second metal bonding layer 134 is about 5 μm. Accordingly, the first and second metal bonding layers 120 and 134 form metal bonding layers that are completely different in thickness and material.

따라서 본 발명의 제1 실시예에 의한 반도체 패키지(1000)는, 인쇄회로기판(100)의 가장자리에서는 제1 금속접합층(120)에 의해 외부로부터의 충격과 휘어짐과 같은 스트레스에 강한 특성을 보유할 수 있고, 인쇄회로기판(100)의 중앙부에 서는 제2 금속접합층(124)에 의해 반도체 칩(200)에서 발생된 열을 보다 효율적으로 외부로 방출할 수 있게 된다.Therefore, the semiconductor package 1000 according to the first embodiment of the present invention has a strong property against stress such as impact and bending from the outside by the first metal bonding layer 120 at the edge of the printed circuit board 100. In the central portion of the printed circuit board 100, the heat generated from the semiconductor chip 200 may be more efficiently discharged to the outside by the second metal bonding layer 124.

도면에서는 반도체 칩(200)이 금선(300)을 통해 인쇄회로기판(100)의 연결터미널(108)에 탑재되었으나, 이는 반도체 칩(200)에 형성된 솔더범프(미도시)를 통해 플립 칩(flip chip) 방식으로 탑재될 수도 있다. 이때, 본 발명의 제1 실시예에 의한 반도체 패키지(1000)는, 상기 반도체 칩(200)과 인쇄회로기판(100)의 제1면 사이를 채우는 에폭시(epoxy) 재질의 언더필(underfill, 미도시)을 더 포함할 수 있으며, 상기 인쇄회로기판(100) 상부 및 반도체 칩(200) 및 금선(300)을 밀봉하는 봉지수지(400)를 추가로 포함할 수 있다.In the drawing, the semiconductor chip 200 is mounted on the connection terminal 108 of the printed circuit board 100 through the gold wire 300, but this is flipped through a solder bump (not shown) formed in the semiconductor chip 200. chip) may be mounted. In this case, the semiconductor package 1000 according to the first exemplary embodiment of the present invention may include an underfill of an epoxy material that fills between the semiconductor chip 200 and the first surface of the printed circuit board 100. ) May further include, and may further include an encapsulation resin 400 sealing the upper portion of the printed circuit board 100 and the semiconductor chip 200 and the gold wire 300.

또한, 상기 연결 터미널(108)은 니켈과 골드층을 표면처리하는 것이 적합하다. 그러나, 반도체 칩(200)과 인쇄회로기판(100)의 연결터미널(108)을 금선(300)이 아닌 솔더범프로 연결할 경우, 위에서 설명된 제1 및 제2 금속접합층(120, 134)을 제1 및 제2 솔더볼 랜드(104, 106)에 형성하는 방식을, 도 7b에 도시된 바와 같이 연결터미널(114, 116)에 형성하는 방식으로 확장하여 적용할 수 있다. 따라서 가장자리에 있는 연결터미널(114)에는 구리와 주석의 합금으로 이루어진 제1 금속접합층을 형성하고, 가장자리 안쪽의 중앙부에 있는 연결터미널(116)에는 제2 금속접합층을 각각 형성한다. 따라서 인쇄회로기판(100)의 제1면에 탑재된 반도체 칩(200) 역시 가장자리에서는 외부의 충격에 강하고, 중앙부에서는 열방출 특성이 우수한 특징을 지니도록 할 수 있다.In addition, the connection terminal 108 is suitable for surface treatment of nickel and gold layers. However, when the connection terminal 108 of the semiconductor chip 200 and the printed circuit board 100 is connected to solder bumps other than the gold wire 300, the first and second metal bonding layers 120 and 134 described above may be connected. The method of forming the first and second solder ball lands 104 and 106 may be extended and applied to the method of forming the connection terminals 114 and 116 as shown in FIG. 7B. Accordingly, a first metal junction layer made of an alloy of copper and tin is formed at the connection terminal 114 at the edge, and a second metal junction layer is formed at the connection terminal 116 at the center portion inside the edge. Therefore, the semiconductor chip 200 mounted on the first surface of the printed circuit board 100 may also be characterized by being resistant to external impact at the edge and having excellent heat dissipation characteristics at the center portion.

제2 실시예: 솔더볼 랜드에 혼합 금속접합층을 형성하는 경우;Second embodiment: forming a mixed metal bonding layer on a solder ball land;

도 11a는 본 발명의 제2 실시예에 의한 하나의 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판의 하부에 대한 평면도이고, 도 11b는 상부에 대한 평면도이다.FIG. 11A is a plan view of a lower portion of a printed circuit board having two or more types of surface treatment portions in one solder ball land according to the second embodiment of the present invention, and FIG. 11B is a plan view of an upper portion thereof.

도 11a 및 도 11b를 참조하면, 본 발명의 제2 실시예에 의한 솔더볼 랜드에 두 종류 이상의 표면처리부를 인쇄회로기판(600)은, 절연 재질의 기판(602)과, 상기 기판(602) 상부에 있는 반도체 칩과의 연결을 위한 연결 터미널(606)과, 상기 기판(602) 하부에 설치되고 각각의 가장자리에는 제1 표면처리가 되고 중앙부에는 제2 표면처리가 수행된 혼합 솔더볼 랜드(604)를 포함한다. 상기 연결터미널(606)의 표면처리는 전체표면에 니켈과 골드층을 적층하는 방식을 사용할 수 있지만, 선택적으로 혼합 표면처리(도 12 참조) 방식으로 할 수 있다. 11A and 11B, a printed circuit board 600 includes two or more surface treatment parts on a solder ball land according to a second embodiment of the present invention, an insulating material substrate 602 and an upper portion of the substrate 602. A mixed solder ball land 604 installed at a connection terminal 606 for connecting to a semiconductor chip in the substrate and under the substrate 602, each surface having a first surface treatment and a second surface treatment at a central portion thereof. It includes. The surface treatment of the connection terminal 606 may be a method of laminating nickel and gold layers on the entire surface, but may optionally be a mixed surface treatment (see FIG. 12).

도 12는 도 11에 있는 하나의 혼합 솔더볼 랜드에 대한 확대 평면도이다.12 is an enlarged plan view of one mixed solder ball land in FIG.

도 12를 참조하면, 상술한 제1 실시예에서는 가장자리에 있는 솔더볼 랜드들과, 중앙부에 있는 솔더볼 랜드들에 대한 표면처리를 다르게 하였으나, 본 실시예에서는 위치에 관계없이 각각 솔더볼 랜드에서 부위별로 표면처리를 다르게 한다. 즉 하나의 혼합 솔더볼 랜드(604) 가장자리는 제1 표면처리인 OSP 처리(608)를 하고, 중앙에는 니켈과 골드층을 적층한 표면처리(612)를 한다. 따라서 각각의 혼합 솔더볼 랜드(604)는 솔더볼과 접합시 가장자리에서는 외부에 충격에 강한 특성을 지니고, 중앙부에서는 열방출 특성이 우수하게 된다. 도면에서 제1 및 제2 표면처리부(608, 612)의 형태는 예시적으로 나타내었으며, 여러가지 다른 모양으로 변형이 가능하다.Referring to FIG. 12, in the above-described first embodiment, the surface treatment of the solder ball lands at the edges and the solder ball lands at the center part is different. In this embodiment, the surface of each solder ball land is irrespective of the position. Do the processing differently. That is, one edge of the mixed solder ball land 604 is subjected to the OSP treatment 608 as the first surface treatment, and a surface treatment 612 in which a nickel and a gold layer is laminated is applied at the center. Therefore, each of the mixed solder ball lands 604 has a strong impact resistance to the outside at the edge when bonding with the solder ball, and excellent heat dissipation characteristics in the center portion. In the drawings, the first and second surface treatment parts 608 and 612 are shown by way of example and may be modified in various other shapes.

도 13은 혼합 솔더볼 랜드에서 돌출된 표면처리부를 설명하기 위해 도시한 단면도이고, 도 14는 혼합 솔더볼 랜드에서 음각된 표면처리부를 설명하기 위해 도시한 단면도이다.FIG. 13 is a cross-sectional view illustrating the surface treatment portion protruding from the mixed solder ball land, and FIG. 14 is a cross-sectional view illustrating the surface treatment portion engraved from the mixed solder ball land.

도 13 및 도 14를 참조하면, 돌출된 표면처리는 니켈층과 골드층(612)을 구리 재질의 혼합 솔더볼 랜드(604) 표면 위로 쌓아 만든다. 이에 따라 요철구조가 형성되어 솔더볼(500) 접합시 솔더결합 신뢰도(SJR)를 높일 수 있다. 이러한 방식과는 다르게 상기 니켈층과 골드층(612')은 도 14처럼 혼합 솔더볼 랜드(604)의 표면을 음각해서 다마신 방식으로 변형하여 만들 수도 있다.13 and 14, the protruding surface treatment is made by stacking the nickel layer and the gold layer 612 on the surface of the mixed solder ball land 604 made of copper. As a result, an uneven structure is formed to increase solder joint reliability (SJR) when solder balls 500 are joined. Unlike this method, the nickel layer and the gold layer 612 ′ may be formed by engraving the surface of the mixed solder ball land 604 in a damascene manner as shown in FIG. 14.

도 15는 본 발명의 제2 실시예에 의한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지의 단면도이다.15 is a cross-sectional view of a semiconductor package having two or more kinds of metal bonding layers in solder ball lands according to a second embodiment of the present invention.

도 15를 참조하면, 본 발명의 제2 실시예에 의한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지(2000)는, 절연기판(602)으로 이루어진 제1면에 반도체 칩(200)과 연결을 위한 연결 터미널(606)이 있고, 제2면에 가장자리와 중앙부가 서로 다르게 표면처리된 혼합 솔더볼 랜드(604)가 있는 인쇄회로기판(600)을 기본 프레임으로 사용한다. 그리고 상기 인쇄회로기판(600)의 제1면에 연결터미널(606)을 통해 탑재된 반도체 칩(200)이 있고, 상기 인쇄회로기판(600)의 제2면에 혼합 솔더볼 랜드(604)를 통해 부착된 무연 솔더볼(500)을 포함한다.Referring to FIG. 15, a semiconductor package 2000 having two or more kinds of metal bonding layers in a solder ball land according to a second embodiment of the present invention may include a semiconductor chip 200 formed on a first surface of an insulating substrate 602. There is a connection terminal 606 for connection, and a printed circuit board 600 having a mixed solder ball land 604 having different edges and a center portion on the second surface thereof is used as the basic frame. The semiconductor chip 200 is mounted on the first surface of the printed circuit board 600 through the connection terminal 606, and the mixed solder ball land 604 is disposed on the second surface of the printed circuit board 600. Lead-free solder ball 500 attached thereto.

그리고 본 발명의 제2 실시예에 의한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지(2000)는, 상기 인쇄회로기판(600) 제2면의 혼합 솔더볼 랜드(604)와 솔더볼(500) 접착계면 가장자리에서는 제1 금속접합층(620)이 형성되 고, 중앙부에서는 제2 금속접합층(634)이 형성된 혼합 금속접합층(700)을 포함한다. 상기 제1 금속접합층(620)은 OSP 표면처리 방식에 의하여 구리와 주석의 합금으로 이루어지고, 제2 금속접합층(634)은 니켈층과 골드층을 적층시키는 표면처리 방식에 의하여 니켈과 주석의 합금으로 이루어진다. 도면에서 참조부호 610은 솔더 레지스트를 가리킨다.In the semiconductor package 2000 having two or more kinds of metal bonding layers on the solder ball lands according to the second embodiment of the present invention, the mixed solder ball lands 604 and the solder balls 500 of the second surface of the printed circuit board 600 are formed. The first metal bonding layer 620 is formed at the edge of the adhesive interface, and the mixed metal bonding layer 700 having the second metal bonding layer 634 is formed at the center thereof. The first metal bonding layer 620 is made of an alloy of copper and tin by the OSP surface treatment method, and the second metal bonding layer 634 is nickel and tin by the surface treatment method of laminating the nickel layer and the gold layer. Made of alloy. In the drawings, reference numeral 610 denotes a solder resist.

그리고 본 발명의 제2 실시예에 의한 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지(2000)는, 반도체 칩(200)과 인쇄회로기판의 제1면 사이를 채우는 언더필(미도시)과, 반도체 칩(200) 및 금선(300)을 밀봉하는 봉지수지(400)를 더 포함할 수 있다. 상기 반도체 칩(200)이 인쇄회로기판(600)에 탑재되는 방식도 도면에서는 금선(300)을 통해 연결되는 방식으로 도시하였으나, 반도체 칩(200)에 있는 솔더범프를 통해 연결될 수도 있다. 상기 언더필(underfill)은 반도체 칩(200)이 솔더범프를 통해 인쇄회로기판(600)에 탑재될 때에 적용할 수 있다.In addition, the semiconductor package 2000 having two or more kinds of metal bonding layers in the solder ball land according to the second embodiment of the present invention may include an underfill (not shown) filling the space between the semiconductor chip 200 and the first surface of the printed circuit board. The semiconductor chip 200 may further include an encapsulation resin 400 for sealing the gold wire 300. Although the semiconductor chip 200 is mounted on the printed circuit board 600 in the drawing, the method is connected through the gold wire 300. However, the semiconductor chip 200 may be connected through the solder bumps in the semiconductor chip 200. The underfill may be applied when the semiconductor chip 200 is mounted on the printed circuit board 600 through solder bumps.

본 발명은 상기한 실시예에 한정되지 않으며, 본 발명이 속한 기술적 사상 내에서 당 분야의 통상의 지식을 가진 자에 의해 많은 변형이 가능함이 명백하다.The present invention is not limited to the above embodiments, and it is apparent that many modifications can be made by those skilled in the art within the technical spirit to which the present invention belongs.

따라서, 상술한 본 발명에 따르면, 반도체 패키지에서, 충격이나 휘어짐에 약한 솔더볼 랜드 영역은, 구리와 주석으로 이루어진 제1 금속접합층으로 형성하고, 열방출에 취약한 솔더볼 랜드 영역은 니켈과 주석으로 이루어진 제2 금속접합층을 형성하여, 반도체 패키지의 충격 특성 및 열방출 특성을 동시에 높일 수 있 다. Therefore, according to the present invention described above, in the semiconductor package, the solder ball land region weak against impact or bending is formed of the first metal bonding layer made of copper and tin, and the solder ball land region vulnerable to heat release is made of nickel and tin. By forming the second metal bonding layer, it is possible to simultaneously improve the impact characteristics and heat dissipation characteristics of the semiconductor package.

Claims (17)

절연 재질의 기판;An insulating material substrate; 상기 기판 상부에 설치된 반도체 칩과의 연결을 위한 다수의 연결 터미널;A plurality of connection terminals for connection with a semiconductor chip installed on the substrate; 상기 기판 하부에 설치된 다수의 혼합 솔더볼 랜드를 포함하고,It includes a plurality of mixed solder ball lands installed below the substrate, 상기 혼합 솔더볼 랜드는 가장자리에 충격 특성을 개선할 수 있는 제1 표면처리가 수행되고 중앙부에는 열방출 특성을 개선할 수 있는 제2 표면처리가 수행된 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판.The mixed solder ball land has two or more surface treatment parts on the solder ball land, wherein a first surface treatment is performed at an edge to improve impact characteristics and a second surface treatment is performed at a central portion to improve heat dissipation characteristics. Printed circuit board having a. 제1항에 있어서, The method of claim 1, 상기 제1 표면처리는 OSP 처리인 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판.The first surface treatment is a printed circuit board having at least two surface treatment parts in the solder ball land, characterized in that the OSP treatment. 제1항에 있어서, The method of claim 1, 상기 제2 표면처리는 상기 솔더볼 랜드 표면에 니켈과 골드층이 순차적으로 형성된 처리인 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판.The second surface treatment is a printed circuit board having at least two surface treatment parts in the solder ball land, characterized in that the nickel and gold layer is formed on the surface of the solder ball land in sequence. 제1항에 있어서, The method of claim 1, 상기 연결 터미널은 가장자리에는 제1 표면처리가 되고 중앙부에는 제2 표면처리가 수행된 혼합 표면처리된 연결 터미널인 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판.The connection terminal is a printed circuit board having at least two surface treatments in the solder ball land, characterized in that the first surface treatment at the edge and the mixed surface treatment connection terminal is a second surface treatment is performed in the center. 제1항에 있어서, The method of claim 1, 상기 제2 표면처리는 상기 솔더볼 랜드 표면보다 돌출된 형태인 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판.The second surface treatment is a printed circuit board having at least two surface treatment parts in the solder ball land, characterized in that the protruding form than the surface of the solder ball land. 제1항에 있어서, The method of claim 1, 상기 제2 표면처리는 상기 솔더볼 랜드와 높이가 같도록 다마신(Damascene) 처리된 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 표면처리부를 갖는 인쇄회로기판.The second surface treatment is a printed circuit board having at least two surface treatments in the solder ball land, characterized in that the damascene (Damascene) so as to have the same height as the solder ball land. 절연기판으로 이루어진 제1면에 반도체 칩과 연결을 위한 연결 터미널이 있고, 제2면에 가장자리는 충격 특성을 개선할 수 있는 제1 표면처리가 수행되고 중앙부는 열방출 특성을 개선할 수 있는 제2 표면처리가 수행된 혼합 솔더볼 랜드가 있는 인쇄회로기판; On the first surface of the insulating substrate, there is a connecting terminal for connecting with the semiconductor chip, and on the second surface, a first surface treatment for improving impact characteristics is performed and a center portion for improving heat dissipation characteristics. 2 a printed circuit board having a mixed solder ball land subjected to surface treatment; 상기 인쇄회로기판의 제1면에 연결터미널을 통해 탑재된 반도체 칩;A semiconductor chip mounted on a first surface of the printed circuit board through a connection terminal; 상기 인쇄회로기판의 제2면에 혼합 솔더볼 랜드를 통해 부착된 솔더볼; 및A solder ball attached to the second surface of the printed circuit board through a mixed solder ball land; And 상기 인쇄회로기판 제2면의 솔더볼 랜드와 솔더볼 접착계면 가장자리에서는 제1 금속접합층이 형성되고, 중앙부에서는 제2 금속접합층이 형성된 혼합 금속접합층을 구비하는 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.Two or more metal bonding layers are formed on the solder ball lands having a mixed metal bonding layer having a first metal bonding layer formed at the edges of the solder ball land and the solder ball adhesive interface on the second surface of the printed circuit board, and having a second metal bonding layer formed at the center thereof. Semiconductor package having a. 제7항에 있어서, The method of claim 7, wherein 상기 인쇄회로기판의 제2면에 있는 모든 혼합 솔더볼 랜드는, 중앙에 니켈과 골드층이 순차적으로 적층되되 상기 혼합 솔더볼 랜드 표면에서 돌출된 표면처리부를 갖는 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.All of the mixed solder ball lands on the second surface of the printed circuit board have two or more kinds of metals on the solder ball lands, in which nickel and gold layers are sequentially stacked in the center, and surface treatment portions protruding from the surface of the mixed solder ball lands. A semiconductor package having a bonding layer. 제7항에 있어서, The method of claim 7, wherein 인쇄회로기판의 제2면에 있는 모든 혼합 솔더볼 랜드는, 중앙에 니켈과 골드층이 순차적으로 적층되되 상기 솔더볼 랜드 표면에서 음각(damascene)된 표면처리부를 갖는 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.All of the mixed solder ball lands on the second side of the printed circuit board have at least two kinds of solder ball lands in which nickel and gold layers are sequentially stacked in the center, and have a surface treatment portion that is engraved on the surface of the solder ball lands. A semiconductor package having a metal bonding layer. 제7항에 있어서, The method of claim 7, wherein 상기 반도체 칩은 금선을 통하여 상기 인쇄회로기판에 탑재되는 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.The semiconductor chip has at least two kinds of metal bonding layers in the solder ball land, characterized in that mounted on the printed circuit board via a gold wire. 제7항에 있어서, The method of claim 7, wherein 상기 반도체 칩은 솔더범프를 통하여 상기 인쇄회로기판에 탑재되는 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.The semiconductor chip has at least two kinds of metal bonding layers in the solder ball land, characterized in that mounted on the printed circuit board through the solder bump. 제11항에 있어서, The method of claim 11, 상기 반도체 패키지는 상기 인쇄회로기판 제1면과 상기 솔더 범프를 갖는 반도체 칩 사이의 공간을 채우는 언더필을 더 구비하는 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.The semiconductor package has a semiconductor package having at least two metal bonding layers in the solder ball land further comprises an underfill filling the space between the first surface of the printed circuit board and the semiconductor chip having the solder bump. 제11항에 있어서, The method of claim 11, 상기 연결 터미널은 각각 가장자리에 제1 금속접합층이 형성되고 중앙부에 제2 금속접합층이 형성된 혼합 금속접합층을 더 구비하는 것을 특징으로 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.Each of the connection terminals further includes a mixed metal bonding layer having a first metal bonding layer formed at an edge and a second metal bonding layer formed at a central portion thereof, wherein the solder ball land has two or more kinds of metal bonding layers. 제7항에 있어서, The method of claim 7, wherein 상기 반도체 패키지는 상기 반도체 칩 및 상기 인쇄회로기판의 제1면을 덮는 봉지수지(sealing resin)를 더 구비하는 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.The semiconductor package includes at least two kinds of metal bonding layers on the solder ball land, further comprising a sealing resin covering the semiconductor chip and the first surface of the printed circuit board. 제7항에 있어서, The method of claim 7, wherein 상기 제1 금속접합층은 구리와 주석의 합금으로 이루어진 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.The first metal bonding layer is a semiconductor package having two or more metal bonding layers in the solder ball land, characterized in that made of an alloy of copper and tin. 제7항에 있어서, The method of claim 7, wherein 상기 제2 금속접합층은 니켈과 주석의 합금으로 이루어진 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.The second metal bonding layer is a semiconductor package having at least two metal bonding layers in the solder ball land, characterized in that made of an alloy of nickel and tin. 제7항에 있어서, The method of claim 7, wherein 상기 솔더볼은 무연 솔더볼(lead free solder ball)인 것을 특징으로 하는 솔더볼 랜드에 두 종류 이상의 금속접합층을 갖는 반도체 패키지.The solder ball is a semiconductor package having two or more metal bonding layers in the solder ball land, characterized in that the lead free solder ball (lead free solder ball).
KR1020060120065A 2006-11-30 2006-11-30 Substrate having a different surface treatment in solder ball land and semiconductor package including the same KR100761863B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060120065A KR100761863B1 (en) 2006-11-30 2006-11-30 Substrate having a different surface treatment in solder ball land and semiconductor package including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060120065A KR100761863B1 (en) 2006-11-30 2006-11-30 Substrate having a different surface treatment in solder ball land and semiconductor package including the same

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020050073732A Division KR100723497B1 (en) 2005-08-11 2005-08-11 Substrate having a different surface treatment in solder ball land and semiconductor package including the same

Publications (2)

Publication Number Publication Date
KR20070019629A KR20070019629A (en) 2007-02-15
KR100761863B1 true KR100761863B1 (en) 2007-09-28

Family

ID=41629461

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060120065A KR100761863B1 (en) 2006-11-30 2006-11-30 Substrate having a different surface treatment in solder ball land and semiconductor package including the same

Country Status (1)

Country Link
KR (1) KR100761863B1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106604561B (en) * 2017-01-18 2019-03-01 维沃移动通信有限公司 A kind of production method and mobile terminal of circuit board
WO2018212498A1 (en) 2017-05-15 2018-11-22 엘지이노텍 주식회사 Flexible printed circuit board for all-in-one chip on film, chip package including same flexible printed circuit board, and electronic device including same chip package
CN112788866A (en) * 2019-11-04 2021-05-11 深南电路股份有限公司 Circuit board and surface treatment method

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010082746A (en) * 2000-02-18 2001-08-30 가네꼬 히사시 Semiconductor device
JP2002359315A (en) * 2001-03-30 2002-12-13 Matsushita Electric Ind Co Ltd Method of manufacturing heat conductive substrate

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010082746A (en) * 2000-02-18 2001-08-30 가네꼬 히사시 Semiconductor device
JP2002359315A (en) * 2001-03-30 2002-12-13 Matsushita Electric Ind Co Ltd Method of manufacturing heat conductive substrate

Also Published As

Publication number Publication date
KR20070019629A (en) 2007-02-15

Similar Documents

Publication Publication Date Title
KR100723497B1 (en) Substrate having a different surface treatment in solder ball land and semiconductor package including the same
KR100790978B1 (en) A joining method at low temperature, anda mounting method of semiconductor package using the joining method
US7125745B2 (en) Multi-chip package substrate for flip-chip and wire bonding
JP5649805B2 (en) Manufacturing method of semiconductor device
US20070023910A1 (en) Dual BGA alloy structure for improved board-level reliability performance
KR19980054344A (en) Surface-Mount Semiconductor Packages and Manufacturing Method Thereof
US20060043603A1 (en) Low temperature PB-free processing for semiconductor devices
US20100007015A1 (en) Integrated circuit device with improved underfill coverage
US7427558B2 (en) Method of forming solder ball, and fabricating method and structure of semiconductor package using the same
JPWO2006064534A1 (en) Semiconductor device
US20050054187A1 (en) Method for forming ball pads of BGA substrate
JP2007013099A (en) Semiconductor package having unleaded solder ball and its manufacturing method
KR101211724B1 (en) Semiconductor package with nsmd type solder mask and method for manufacturing the same
KR100761863B1 (en) Substrate having a different surface treatment in solder ball land and semiconductor package including the same
JP4986523B2 (en) Semiconductor device and manufacturing method thereof
JP4051570B2 (en) Manufacturing method of semiconductor device
JP3972209B2 (en) Semiconductor device and manufacturing method thereof, circuit board, and electronic apparatus
JP2006351950A (en) Semiconductor device and method for manufacturing the same
JP5000105B2 (en) Semiconductor device
KR101103302B1 (en) Printed circuit board and method for manufacturing same
JP7112873B2 (en) Wiring board, semiconductor package, and method for manufacturing wiring board
JP3847602B2 (en) Stacked semiconductor device, method for manufacturing the same, motherboard mounted with semiconductor device, and method for manufacturing motherboard mounted with semiconductor device
US9171818B2 (en) Package structure and the method to manufacture thereof
JP4561969B2 (en) Semiconductor device
JP2007266640A (en) Semiconductor device, method of manufacturing the same, circuit board, and electronic apparatus

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120831

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130902

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140901

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150831

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20180831

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190830

Year of fee payment: 13