KR100678626B1 - Dielectric multilayer of microelectronic device and fabricating method the same - Google Patents
Dielectric multilayer of microelectronic device and fabricating method the same Download PDFInfo
- Publication number
- KR100678626B1 KR100678626B1 KR1020040005817A KR20040005817A KR100678626B1 KR 100678626 B1 KR100678626 B1 KR 100678626B1 KR 1020040005817 A KR1020040005817 A KR 1020040005817A KR 20040005817 A KR20040005817 A KR 20040005817A KR 100678626 B1 KR100678626 B1 KR 100678626B1
- Authority
- KR
- South Korea
- Prior art keywords
- dielectric film
- film
- multilayer
- lower dielectric
- process cycle
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76832—Multiple layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02142—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing silicon and at least one metal element, e.g. metal silicate based insulators or metal silicon oxynitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02172—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Formation Of Insulating Films (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
계면 특성이 개선되고 유전율이 향상된 미세 전자 소자의 다층 유전체막 및 그 제조 방법이 제공된다. 미세 전자 소자의 다층 유전체막은 실리케이트 하부 유전체막 및 실리케이트보다 유전율이 큰 상부 유전체막을 포함한다. 상부 유전체막은 두 개의 서로 다른 금속 합금 산화물로 구성된다. Provided are a multilayer dielectric film of a microelectronic device having improved interfacial properties and improved dielectric constant, and a method of manufacturing the same. The multilayer dielectric film of the microelectronic device includes a silicate lower dielectric film and an upper dielectric film having a higher dielectric constant than the silicate. The upper dielectric film is composed of two different metal alloy oxides.
다층 유전체막, 실리케이트막, 금속 합금 산화물막 Multi-layer dielectric film, silicate film, metal alloy oxide film
Description
도 1은 본 발명의 제1 실시예에 따른 소자의 단면도이다. 1 is a cross-sectional view of a device according to a first embodiment of the present invention.
도 2는 본 발명의 제2 실시예에 따른 소자의 단면도이다. 2 is a cross-sectional view of a device according to a second embodiment of the present invention.
도 3은 본 발명의 제3 실시예에 따른 소자의 단면도이다. 3 is a cross-sectional view of a device according to a third embodiment of the present invention.
도 4는 지르코늄 실리케이트 막내의 지르코늄의 함량과 유전율과의 관계를 나타내는 그래프이다. 4 is a graph showing the relationship between the content of zirconium and the dielectric constant in the zirconium silicate film.
도 5는 도 1의 소자에 형성된 유전체막의 높이에 따른 각 구성요소들의 분포를 나타내는 그래프이다. FIG. 5 is a graph showing the distribution of each component according to the height of the dielectric film formed in the device of FIG. 1.
도 6은 본 발명의 실시예들에 따른 소자를 제조하기 위한 제조 공정 단계들의 흐름도이다. 6 is a flow chart of fabrication process steps for fabricating a device in accordance with embodiments of the present invention.
도 7은 도 6의 제조 공정 단계들의 공정 가스의 공급 타이밍도이다. 7 is a timing diagram of supply of process gas in the manufacturing process steps of FIG. 6.
본 발명은 미세 전자 소자 구성막 및 그 제조 방법에 관한 것으로, 특히 미세 전자 소자 성능 개선에 적합한 다층 유전체막 및 그 제조 방법에 관한 것이다.
BACKGROUND OF THE
집적 회로의 각 세대가 발전함에 따라, 고집적도 및 고성능을 제공하기 위하여 소자의 크기는 점차 작아지고 있다. 특히, 게이트 유전체막은 가능한 얇게 형성한다. 이는 게이트 유전체막의 두께가 감소할수록 모스 트랜지스터와 같은 미세 전자 소자의 구동 전류가 증가하기 때문이다. 따라서, 소자의 성능을 향상시키기 위하여 극도로 얇을 뿐만 아니라 신뢰성이 있고 결함이 적은 게이트 유전체막을 형성하는 것이 점점 중요해지고 있다. As each generation of integrated circuits has evolved, the size of devices has become smaller in order to provide high integration and high performance. In particular, the gate dielectric film is formed as thin as possible. This is because as the thickness of the gate dielectric film decreases, the driving current of a microelectronic device such as a MOS transistor increases. Therefore, in order to improve the performance of the device, it is increasingly important to form a gate dielectric film that is not only extremely thin but also reliable and has few defects.
수십년 동안 열산화막 즉 실리콘 산화막이 게이트 유전체막으로 사용되어 왔다. 이는 실리콘 열 산화막이 하부의 실리콘 기판에 대하여 안정적이고 상대적으로 제조 공정이 간단하기 때문이다. For decades, thermal oxide films, or silicon oxide films, have been used as gate dielectric films. This is because the silicon thermal oxide film is stable with respect to the underlying silicon substrate and the manufacturing process is relatively simple.
그러나, 실리콘 산화막은 3.9 정도의 낮은 유전상수를 가지므로 실리콘 산화막으로 이루어진 게이트 유전체막의 두께를 감소시키는 데에는 한계가 있을 뿐만 아니라 특히 얇은 실리콘 산화막으로 이루어진 게이트 유전체막을 통하여 흐르는 게이트 누설전류로 인하여 실리콘 산화막의 두께를 감소시키는 것은 더욱 어렵다.However, since the silicon oxide film has a low dielectric constant of about 3.9, there is a limit to reducing the thickness of the gate dielectric film made of the silicon oxide film. In particular, the silicon oxide film has a low gate leakage current flowing through the gate dielectric film made of the thin silicon oxide film. It is more difficult to reduce the thickness.
이에 따라, 실리콘 산화막보다 두꺼우나 소자의 성능을 개선시킬 수 있는 대체 유전체막이 요구되고 있다. 이러한 대체 유전체막의 성능은 등가산화막 두께(EOT; Equivalent oxide thickness)로서 평가되거나 표현될 수 있다. Accordingly, there is a demand for an alternative dielectric film that is thicker than a silicon oxide film and can improve device performance. The performance of such an alternative dielectric film can be evaluated or expressed as equivalent oxide thickness (EOT).
금속 산화막은 물리적인 두께가 실리콘 산화막의 두께보다 두껍더라도 소자의 성능에 악영향을 미치지않고 누설 전류를 감소시킬 수 있다. 더욱이, 게이트 유전체막을 두껍게 형성하면, 게이트 전극을 패터닝하는 동안 식각 여유도를 증가시킬 수 있다. 이러한 식각 여유도의 증가는 게이트 전극을 패터닝하는 동안 식각 공 정에 의해 실리콘 기판이 노출되는 것을 방지한다. The metal oxide film can reduce the leakage current without adversely affecting the performance of the device even if the physical thickness is thicker than that of the silicon oxide film. Further, when the gate dielectric film is formed thick, the etching margin can be increased while the gate electrode is patterned. This increase in etch margin prevents the silicon substrate from being exposed by the etch process during patterning of the gate electrode.
이 때문에, 높은 유전상수를 갖는 금속산화물들이 게이트 유전체막 또는 커패시터 유전체막에 대한 대체 유전물질들로 제안되어 왔다. 금속 산화물의 유전상수는 실리콘 산화막의 유전상수에 비하여 높게 만들 수 있으므로 실리콘 산화막과 동일한 등가산화막 두께를 가지면서 실리콘 산화막보다 물리적으로 더 두꺼운 금속산화막이 반도체소자의 게이트 유전체막 또는 커패시터 유전체막으로 사용될 수 있다.For this reason, metal oxides having a high dielectric constant have been proposed as alternative dielectric materials for gate dielectric films or capacitor dielectric films. Since the dielectric constant of the metal oxide can be made higher than that of the silicon oxide film, a metal oxide film having a thickness equivalent to that of the silicon oxide film and physically thicker than the silicon oxide film can be used as the gate dielectric film or the capacitor dielectric film of the semiconductor device. have.
그러나, 금속산화물은 실리콘기판과 같은 통상의 기판을 사용할 때 여러가지의 문제점들을 보인다. 예를 들면, 실리콘은 금속산화물과 쉽게 반응하거나 금속산화물을 증착 또는 후속 열공정을 실시하는 동안 쉽게 산화된다. 따라서, 실리콘기판 및 금속산화막 사이에 실리콘 산화막과 같은 계면막이 필요불가결하게 형성되어, 결과적으로, 등가산화막 두께가 증가되어 소자의 성능이 저하된다. However, metal oxides exhibit various problems when using conventional substrates such as silicon substrates. For example, silicon readily reacts with metal oxides or oxidizes easily during deposition or subsequent thermal processing of metal oxides. Therefore, an interfacial film such as a silicon oxide film is indispensably formed between the silicon substrate and the metal oxide film, and as a result, the equivalent oxide film thickness is increased and the performance of the device is degraded.
게다가, 실리콘기판 및 금속 산화막 사이의 인터페이스 트랩 밀도(interface trap density)가 증가된다. 따라서, 캐리어들의 채널 이동도가 감소된다. 결과적으로, 모스 트랜지스터의 온/오프 전류 비율이 감소되어 모스 트랜지스터의 스위칭 특성을 저하시킨다. In addition, the interface trap density between the silicon substrate and the metal oxide film is increased. Thus, the channel mobility of the carriers is reduced. As a result, the on / off current ratio of the MOS transistor is reduced, thereby lowering the switching characteristics of the MOS transistor.
또한, 하프늄 산화막 또는 지르코늄 산화막과 같은 고유전 금속산화막은 상대적으로 낮은 결정화 온도를 갖고 열적으로 불안한 상태를 보인다. 따라서, 금속산화막은 소오스/드레인 영역들에 주입된 불순물들을 활성화시키기 위한 후속의 열적 어닐링 공정을 실시하는 동안 쉽게 결정화될 수 있다. 따라서, 금속산화막 내에 전류가 흐를 수 있는 결정 입계가 형성된다. 이에 더하여, 금속 산화막의 표면 거칠기가 심화되어 누설전류 특성을 더욱 저하시킨다. 더욱이, 고유전 금속산화막의 결정화는 거친 표면을 갖는 정렬키 상에서의 난반사에 기인하여 후속의 정렬 공정에 원하지 않는 영향을 끼친다. In addition, high dielectric metal oxide films such as hafnium oxide films or zirconium oxide films have relatively low crystallization temperatures and exhibit thermally unstable conditions. Thus, the metal oxide film can be easily crystallized during the subsequent thermal annealing process for activating the impurities implanted in the source / drain regions. Thus, a grain boundary in which a current can flow is formed in the metal oxide film. In addition, the surface roughness of the metal oxide film is deepened, further reducing the leakage current characteristics. Moreover, crystallization of the high dielectric metal oxide film has an undesirable effect on subsequent alignment processes due to the diffuse reflection on the alignment key having a rough surface.
상기한 문제점들을 해결하기 위하여 여러가지의 시도들이 행해져 왔다. 예를 들면, 미국특허 제6,020,024호는 실리콘기판 및 고유전체막 사이에 실리콘 옥시나이트라이드막을 개재시키는 기술을 개시하고, 미국특허 제6,013,553호는 게이트 유전체막으로 하프늄 옥시나이트라이드막 또는 지르코니움 옥시나이트라이드막을 사용하는 기술을 개시한다. 이에 더하여, 국제특허출원 공개번호 WO 00/01008호는 실리콘 산화막, 실리콘 질화막 및 실리콘 옥시나이트라이드 계면막을 개시한다. 또한 미국특허 제6,020,243호는 고유전율을 갖는 지르코니움 실리콘 옥시나이트라이드막 또는 하프늄 실리콘 옥시나이트라이드막을 개시한다. Various attempts have been made to solve the above problems. For example, US Pat. No. 6,020,024 discloses a technique for interposing a silicon oxynitride film between a silicon substrate and a high dielectric film. US Pat. No. 6,013,553 discloses a hafnium oxynitride film or zirconium oxy as a gate dielectric film. Disclosed is a technique of using a nitride film. In addition, International Patent Application Publication No. WO 00/01008 discloses a silicon oxide film, a silicon nitride film and a silicon oxynitride interface film. US Patent No. 6,020,243 also discloses a zirconium silicon oxynitride film or a hafnium silicon oxynitride film having a high dielectric constant.
그러나, 이러한 방법들은 상기한 문제점들을 해결하는데 있어서 성공적이지 못하다. 예를 들면, 고유전체막 및 실리콘기판 사이 또는 고유전체막 및 폴리실리콘 게이트 전극 사이에 개재되는 실리콘 질화막 또는 실리콘 옥시나이트라이드막은 높은 계면상태 밀도와 함께 전하의 트랩핑을 유발시킨다. 따라서, 이러한 방법들은 채널 이동도를 감소시키어 소자의 성능을 저하시킨다. 더욱이, 실리콘 질화막 또는 실리콘 옥시나이트라이드막을 형성하기 위해서는 상대적으로 많은 열공정이 요구된다. However, these methods are not successful in solving the above problems. For example, a silicon nitride film or silicon oxynitride film interposed between a high dielectric film and a silicon substrate or between a high dielectric film and a polysilicon gate electrode causes trapping of charges with a high interfacial state density. Thus, these methods reduce channel mobility and degrade device performance. Moreover, relatively many thermal processes are required to form a silicon nitride film or a silicon oxynitride film.
중요하게는, 실리콘 질화막의 유전상수가 실리콘 산화막의 유전상수의 약 1.5배에 지나지 않으므로 등가산화막 두께를 현저히 감소시키기가 어렵고, 그에 따라 소자의 성능을 개선시키는데 큰 효과를 얻을 수 없다. Importantly, since the dielectric constant of the silicon nitride film is only about 1.5 times the dielectric constant of the silicon oxide film, it is difficult to remarkably reduce the equivalent oxide film thickness, and thus, it is not possible to obtain a great effect in improving the performance of the device.
한편, 대한민국 공개 특허 1999-014155호는 실리콘상에 화학적으로 안정한 상태로 형성되어 실리콘 산화막과 같이 등가산화막 두께를 증가시키는 불필요한 계면층을 형성하지 않는 지르코늄 실리케이트 또는 하프늄 실리케이트 등의 금속 실리케이트 유전체막을 개시하고 있다. 그러나, 금속 실리케이트 유전체막은 유전율이 10-12 정도이어서 유전율을 증대시키는데 한계가 있다. On the other hand, Korean Patent Laid-Open Publication No. 1999-014155 discloses a metal silicate dielectric film such as zirconium silicate or hafnium silicate that is formed in a chemically stable state on silicon and does not form an unnecessary interface layer such as a silicon oxide film to increase the equivalent oxide film thickness. have. However, since the metal silicate dielectric film has a dielectric constant of about 10-12, there is a limit to increasing the dielectric constant.
따라서, 높은 결정화 온도를 갖는 고유전율의 유전체막이 여전히 요구되고, 계면 특성의 개선은 물론 유전체막의 등가산화막 두께를 감소시킴으로써 소자의 성능을 개선시키기 위한 유전체막을 형성하는 방법이 요구된다.Therefore, there is still a need for a high dielectric constant dielectric film having a high crystallization temperature, and a method of forming a dielectric film for improving the performance of the device by reducing the equivalent oxide film thickness of the dielectric film as well as improving the interface properties.
본 발명이 이루고자 하는 기술적 과제는 고유전율을 지녀서 물리적인 두께는 두꺼운 반면 등가산화막의 두께는 증가하지 않는 고유전율 유전체막을 제공하고자 하는 것이다. The technical problem to be achieved by the present invention is to provide a high dielectric constant dielectric film having a high dielectric constant, the physical thickness is thick but the thickness of the equivalent oxide film does not increase.
본 발명이 이루고자 하는 다른 기술적 과제는 개선된 계면 특성을 가지는 유전체막을 제공하고자 하는 것이다. Another object of the present invention is to provide a dielectric film having improved interfacial properties.
본 발명이 이루고자 하는 또 다른 기술적 과제는 성능이 개선된 미세 전자 소자를 제공하고자 하는 것이다. Another object of the present invention is to provide a microelectronic device with improved performance.
본 발명이 이루고자 하는 또 다른 기술적 과제는 상기 유전체막의 제조에 적합한 제조 방법을 제공하고자 하는 것이다. Another technical problem to be achieved by the present invention is to provide a manufacturing method suitable for the production of the dielectric film.
상기 기술적 과제를 달성하기 위한 본 발명에 따른 유전체막은 하부 유전체막 및 상부 유전체막으로 구성된 다층 유전체막이다. 하부 유전체막은 실리케이트로 구성된다. 상부 유전체막은 실리케이트보다 유전율이 크고 두 개의 서로 다른 금속 합금 산화물로 구성된다. The dielectric film according to the present invention for achieving the above technical problem is a multilayer dielectric film composed of a lower dielectric film and an upper dielectric film. The lower dielectric film is made of silicate. The upper dielectric film has a higher dielectric constant than the silicate and consists of two different metal alloy oxides.
바람직하기로는 하부 유전체막은 금속 실리케이트로 구성되고 상부 유전체막은 금속 실리케이트와 동일 또는 동족 금속을 포함하는 금속 합금 산화물로 구성된다. Preferably, the lower dielectric film is composed of a metal silicate and the upper dielectric film is composed of a metal alloy oxide containing the same or cognate metal as the metal silicate.
상기 다른 기술적 과제를 달성하기 위한 본 발명에 따른 미세 전자 소자는 상기 다층 유전체막을 게이트 절연막, 게이트간 절연막, 커패시터 전극간 유전체막으로 포함한다. According to another aspect of the present invention, a microelectronic device includes the multilayer dielectric film as a gate insulating film, an inter-gate insulating film, and a dielectric between capacitor electrodes.
상기 또 다른 기술적 과제를 달성하기 위한 본 발명에 따른 제조 방법은 실리케이트 하부 유전체막을 형성한 후, 실리케이트 하부 유전체막 위에 실리케이트보다 유전율이 크고 두 개의 서로 다른 금속 합금 산화물로 된 상부 유전체막을 형성한다. According to another aspect of the present invention, there is provided a method of forming a lower silicate dielectric layer, and then forming an upper dielectric layer of two different metal alloy oxides having a higher dielectric constant than that of the silicate.
바람직하기로는 상부 유전체막은 원자층 증착법에 의해 형성한다. Preferably, the upper dielectric film is formed by atomic layer deposition.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다. Specific details of other embodiments are included in the detailed description and the drawings.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발 명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 따라서, 몇몇 실시예에서, 잘 알려진 공정 단계들, 잘 알려진 소자 구조 및 잘 알려진 기술들은 본 발명이 모호하게 해석되어지는 것을 피하기 위하여 구체적으로 설명되지 않는다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.Advantages and features of the present invention and methods for achieving them will be apparent with reference to the embodiments described below in detail with the accompanying drawings. However, the present invention is not limited to the embodiments disclosed below, but will be implemented in various forms, only the embodiments are to make the disclosure of the present invention complete, and to those skilled in the art the scope of the invention It is provided for the purpose of full disclosure, and the invention is only defined by the scope of the claims. Thus, in some embodiments, well known process steps, well known device structures and well known techniques are not described in detail in order to avoid obscuring the present invention. Like reference numerals refer to like elements throughout.
본 발명에 따른 유전체막은 다양한 미세 전자 소자의 제조에 적용되는 고유전체막이다. 본 발명에 따른 유전체막은 DRAM, SRAM 등의 휘발성 메모리 소자 또는 EEPROM, 플래쉬 메모리 소자 등의 비휘발성 메모리 소자, MEMS(Micro Electro Mechanical System) 소자, 광전자 (optoelectronic) 소자, 디스플레이 소자(display device) 등의 게이트 절연막, 게이트간 절연막, 또는 커패시터의 유전체막으로 사용될 수 있으나, 이는 예시적인 것에 불과하다. The dielectric film according to the present invention is a high dielectric film applied to the manufacture of various microelectronic devices. The dielectric film according to the present invention is a volatile memory device such as DRAM, SRAM, or nonvolatile memory device such as EEPROM, flash memory device, MEMS (Micro Electro Mechanical System) device, optoelectronic device, display device, etc. It may be used as a gate insulating film, an inter-gate insulating film, or a dielectric film of a capacitor, but this is merely exemplary.
또, 본 발명에 따른 유전체막이 형성되는 기판으로는 실리콘 기판, SOI(Silicon On Insulator) 기판, 갈륨 비소 기판, 실리콘 게르마늄 기판, 세라믹 기판, 석영 기판 등이 있으나, 이는 예시적인 것에 불과하다. 이하 실시예들에서는 가장 범용적으로 사용되는 실리콘 기판을 예로 들어 설명한다.In addition, the substrate on which the dielectric film is formed according to the present invention includes a silicon substrate, a silicon on insulator (SOI) substrate, a gallium arsenide substrate, a silicon germanium substrate, a ceramic substrate, a quartz substrate, and the like, but this is merely illustrative. In the following embodiments, the most widely used silicon substrate is described as an example.
본 발명의 실시예들에 따른 유전체막은 계면 특성 향상에 적합한 하부 유전체막과 유전율의 향상 및 유전체막을 포함하는 미세 전자 소자의 성능 향상에 적합한 상부 유전체막이 적층된 다층 유전체막으로 구현될 것이다. 본 발명의 바람직한 실시예들은 도 1 내지 도 3을 참조함으로써 가장 잘 이해될 수 있을 것이다. The dielectric film according to embodiments of the present invention may be implemented as a multilayer dielectric film in which a lower dielectric film suitable for improving interface characteristics, an upper dielectric film suitable for improving dielectric constant, and improving performance of a microelectronic device including the dielectric film. Preferred embodiments of the invention will be best understood by reference to FIGS.
도 1 내지 도 3은 본 발명에 따른 유전체막을 포함하는 제1 내지 제3 실시예에 따른 미세 전자 소자들의 단면도들이다. 도 1은 MOS 트랜지스터의 단면도이고, 도 2는 플래쉬 메모리 셀 트랜지스터의 단면도이고, 도 3은 커패시터의 단면도이다. 1 to 3 are cross-sectional views of the microelectronic devices according to the first to third embodiments including the dielectric film according to the present invention. 1 is a sectional view of a MOS transistor, FIG. 2 is a sectional view of a flash memory cell transistor, and FIG. 3 is a sectional view of a capacitor.
도 1을 참조하면, 실리콘 기판(100)에 형성된 소오스/드레인 영역(106)에 의해 정의되는 채널 영역(107) 상에 본 발명에 따른 유전체막(120)이 형성되고, 유전체막(120) 상부에 게이트 전극(130)이 형성되어 있다. 게이트 전극(130)은 폴리실리콘막(130a)으로 형성되어 있으며, 선택적으로 실리사이드막(130b)의 적층 구조로 형성될 수도 있다. 유전체막(120)과 게이트 전극(130)의 측벽에는 스페이서(150)가 형성되어 있다. 선택적으로 유전체막(120) 하부에 자연적으로 형성된 약 4Å 두께 이하의 산화막(SiO2)(미도시)이 더 형성되어 있을 수도 있다. 물론 산화막 제거 공정을 실시한 경우에는 산화막이 없을 수도 있다. Referring to FIG. 1, a
도 2를 참조하면, 실리콘 기판(200)에 형성된 소오스/드레인 영역(206)에 의해 정의되는 채널 영역(207) 상에 플로팅 게이트(210)와 콘트롤 게이트(230)의 적층 게이트가 형성되고 플로팅 게이트(210)와 콘트롤 게이트(230) 사이에 본 발명에 따른 유전체막(220)이 형성되어 있다. 미설명부호 209는 게이트 절연막을 나타낸다. 도 2에서는 게이트 절연막(209)은 종래의 유전체막으로 형성된 경우를 도시하였으나, 게이트 절연막(209) 또한 도 1과 마찬가지로 본 발명에 따른 유전체막으로 구성될 수도 있다. 콘트롤 게이트(230)는 폴리실리콘막(230a)으로 형성되어 있으며, 선택적으로 실리사이드막(230b)의 적층 구조로 형성될 수도 있다. 콘트롤 게이트(230), 게이트간 유전체막(220), 플로팅 게이트(210) 및 게이트 절연막(209) 측벽에는 스페이서(250)이 형성되어 있다. 선택적으로 게이트 절연막(209) 하부에 자연적으로 형성된 약 4Å 두께 이하의 산화막(SiO2)(미도시)이 더 형성되어 있을 수 있다. 물론 산화막 제거 공정을 실시한 경우에는 산화막이 없을 수도 있다. Referring to FIG. 2, a stacked gate of the floating
도 3을 참조하면, 실리콘 기판(300) 상에 형성된 하부 전극(310)과 상부 전극(330) 사이에 본 발명에 따른 유전체막(320)이 형성되어 있다.Referring to FIG. 3, a
도 1 내지 도 3의 실리콘 기판(100, 200)은 폴리싱된 실리콘 기판, 에피택시에 의해 성장한 단결정 에피 기판 또는 SOI(Silicon On Insulator) 기판일 수 있다. 도 3의 커패시터는 MOS(metal-oxide-silicon)커패시터, pn 접합 커패시터, 폴리실리콘-절연체-폴리실리콘(PIP) 커패시터 등으로 하부 전극(310)이 단결정 실리콘이나 다결정 실리콘인 경우가 바람직하다. 물론 MIM(metal-insulator-metal) 커패시터에도 적용될 수 있음은 물론이다. The
본 발명의 실시예들에 따른 유전체막(120, 220, 320)은 다층막 구조, 바람직하기로는 하부 유전체막(120a, 220a, 320a) 및 상부 유전체막(120b, 220b, 320b)으로 구성된 이중막 구조(double layer structure)로 형성된다. The
하부 유전체막(120a, 220a, 320a)은 실리콘 산화물, 실리콘 질화물. 실리콘 산질화물보다 유전율이 큰 물질로 구성된다. 나아가, 채널 영역(110), 플로팅 게이 트(210), 하부 전극(310) 등의 실리콘으로 구성된 하부 구조물과 정합성(coherency)이 우수하고 계면 트랩 밀도(Dit)가 작은 물질로 구성된다. 또, 실리콘 산화막의 형성열보다 더 음(more negative)의 형성열 값을 가져서 형성 공정시 화학적으로 안정한 상태를 유지하여 실리콘 산화막과 같이 등가산화막 두께를 증가시키는 불필요한 계면층이 형성되지 않도록 하는 물질로 구성된다. 그리고, 미세 전자 소자를 완성하기 위한 후속의 고온의 어닐링 조건하에서도 비정질을 유지하여 전류가 흐를 수 있는 결정 입계가 형성되지 않는 물질로 구성된다. Lower
따라서, 하부 유전체막(120a, 220a, 320a)은 유전율이 10-12인 실리케이트로 구성되는 것이 바람직하다. M1-xSixO2 로 표시되는 금속 실리케이트가 실리케이트로 더욱 바람직하다. 이때, M은 타이타늄(Ti), 지르코늄(Zr), 하프늄(Hf), 스트론튬(Sr), 바륨(Ba), 스칸듐(Sc), 이트륨(Y), 란탄(La), 탄탈륨(Ta) 또는 알루미늄(Al)일 수 있다. 그러나, 본 발명은 이들 금속들에 한정되지 않으며, 본 발명의 사상 및 범위 내에서 본 발명에 적합한 어떠한 다른 물질도 사용될 수 있다. Therefore, the lower
그리고, 금속 실리케이트의 경우 실리콘의 조성비를 나타내는 x의 값을 변화시킴으로써 최적의 유전율을 나타내도록 할 수 있다. 지르코늄 실리케이트(Zr1-x Six O2)의 Zr 농도((1-x)%)에 따른 유전율의 변화가 도 4에 도시되어 있다. 도 4에 도시되어 있는 바와 같이 Zr 농도가 10% 되는 지점부터 원하는 유전율에 도달하고, 16%되는 지점을 기점으로 그래프가 꺽이고, 대략 50% 되는 지점까지는 Zr의 농도가 증가하더라도 유전율은 크게 변화하지 않는다. 따라서, 1-x는 0.1 내지 0.5 범위인 것이 바람직하다. 그런데, Zr의 농도가 커질수록 정합조성이 안좋아지는 경향이 있으므로, 1-x는 0.2 내지 0.4 범위인 것이 바람직하다. 이와 같은 농도 범위는 하프늄 실리케이트(Hf1-x Six O2)의 경우에도 유사하게 유추 적용될 수 있다. 그러나, 본 발명은 상기 1-x의 범위에 의해서 한정되지 않음은 물론이다. In the case of the metal silicate, the optimum dielectric constant can be exhibited by changing the value of x representing the composition ratio of silicon. The change in dielectric constant with respect to Zr concentration ((1-x)%) of zirconium silicate (Zr 1-x Si x O 2 ) is shown in FIG. 4. As shown in FIG. 4, the Zr concentration reaches the desired permittivity from the point of 10%, and the graph is bent from the point of 16%, and the permittivity greatly changes even if the concentration of Zr increases to the point of approximately 50%. I never do that. Thus, 1-x is preferably in the range of 0.1 to 0.5. However, as the Zr concentration increases, the matching composition tends to be poor, so that 1-x is preferably in the range of 0.2 to 0.4. This concentration range can be analogously applied in the case of hafnium silicate (Hf 1-x Si x O 2 ). However, the present invention is, of course, not limited by the range of 1-x.
하부 유전체막(120a, 220a, 320a)은 상술한 특성들을 충분히 만족시키고 전체 유전체막(120, 220, 320)의 유전율을 최대로 할 수 있는 두께를 가진다. 따라서, 5 내지 10Å 두께를 가지는 것이 바람직하다. 5 내지 10Å 두께는 2-4Å EOT가 된다. The lower
상부 유전체막(120b, 220b, 320b)은 전체 유전체막(120, 220, 320)의 유전율을 최대로 할 수 있는 고유전체 물질로 구성된다. 또, 하부 유전체막(120a, 220a, 320a)과의 정합성이 유지될 수 있는 물질로 구성된다. 나아가, 상부 유전체막(120b, 220b, 320b) 상에 형성되는 게이트 전극(130), 콘트롤 게이트(230) 상부 전극(330) 등의 상부 구조물과 반응이 일어나지 않는 물질로 구성된다. 그리고, 미세 전자 소자를 완성하기 위한 후속의 고온의 어닐링 조건하에서도 비정질을 유지하여 전류가 흐를 수 있는 결정 입계가 형성되지 않는 물질로 구성된다. The upper
따라서, 상부 유전체막(120b, 220b, 320b)은 하부 유전체막(120a, 220a, 320a)보다 유전율이 큰 두 개의 다른 금속 합금 산화물로 구성된다. 바람직하기로는 금속 합금 산화물을 구성하는 금속의 적어도 하나는 하부 유전체막(120a, 220a, 320a)을 구성하는 금속 실리케이트의 금속과 동일 물질이거나 동족 물질인 것이 바 람직하다. 또, 금속 합금 산화물의 순수 고정 전하량(net fixed charge)이 최소화될 수 있도록 하는 두 개의 서로 다른 금속들의 조합이 사용되는 것이 바람직하다.순수 고정 전하량을 감소시킴으로써 고정 전하에 따른 쿨롱 스캐터링(coulomb scattering)이 채널 이동도(channel mobility)를 감소시키는 것을 방지할 수 있다. Therefore, the upper
따라서, 이종 금속 합금 산화물은 AyB1-yOz 로 표시되고, A가 금속 실리케이트의 M과 동일 또는 동족 금속인 것이 바람직하다. 더욱 바람직하기로는 A와 M은 4족 금속이고, B는 13족 금속이다. 예를 들어 금속 실리케이트가 하프늄 실리케이트인 경우, 금속 합금 산화물은 HfyAl1-yOz 이고, 금속 실리케이트가 지르코늄 실리케이트인 경우, 금속 합금 산화물은 ZryAl1-yOz 인 것이 바람직하다. 이 때, A(예., Hf 또는 Zr)와 B(예., Al)의 비율을 결정하는 y 값은 순수 고정 전하량을 최소화 또는 0으로 할 수 있으면서, 고유전율 특성을 나타냄과 동시에 높은 결정화 온도를 지녀서 비정질상태로 형성될 수 있도록 하는 범위내에서 설정된다. 따라서, y는 0.5 내지 0.9 범위인 것이 바람직하다. Therefore, the dissimilar metal alloy oxide is represented by A y B 1-y O z , and it is preferable that A is the same or cognate metal as M of the metal silicate. More preferably, A and M are Group 4 metals, and B is a Group 13 metal. For example, when the metal silicate is hafnium silicate, the metal alloy oxide is Hf y Al 1-y O z , and when the metal silicate is zirconium silicate, the metal alloy oxide is preferably Zr y Al 1-y O z . At this time, the y value for determining the ratio of A (e.g., Hf or Zr) and B (e.g., Al) can minimize or fix the pure fixed charge amount to 0, while exhibiting high dielectric constant and high crystallization temperature. It is set within a range that can be formed in an amorphous state with a. Thus, y is preferably in the range from 0.5 to 0.9.
HfyAl1-yOz 또는 ZryAl1-yOz 의 경우 Hf 또는 Zr의 비율이 높아질수록 유전율은 증가하지만, 결정화 온도는 낮아진다. 결정화온도가 낮아지면 유전체막이 쉽게 결정화되어 누설전류의 근원이 되기 쉬우므로 결정화온도는 가능한 높은 것이 바람직하다. 따라서, Hf:Al의 조성비(몰 %) 가 5:1 내지 1:1 이 되도록 y 값을 설정하는 것이 바람직하다. 특히, Hf:Al 또는 Zr:Al의 조성비가 2:1 이 되도록 y 값을 설정하는 것이 순수 고정 전하량을 0으로 할 수 있는 장점이 있다. In the case of Hf y Al 1-y O z or Zr y Al 1-y O z, the higher the ratio of Hf or Zr, the higher the dielectric constant, but the lower the crystallization temperature. When the crystallization temperature is lowered, it is desirable that the crystallization temperature be as high as possible because the dielectric film is easily crystallized to be a source of leakage current. Therefore, it is preferable to set the y value so that the composition ratio (mol%) of Hf: Al is 5: 1 to 1: 1. In particular, setting the y value such that the composition ratio of Hf: Al or Zr: Al is 2: 1 has the advantage of allowing the pure fixed charge amount to be zero.
도 5는 도 1의 구조에서 하부 유전체막(120a)을 HfSiO2로 상부 유전체막(120b)으로 Hf0.67Al0.23O1.67로 형성한 후, 실리콘 기판(100) 표면으로부터 하부 유전체막(120a)의 상면 및 상부 유전체막(120b)의 상면까지의 원소 농도를 측정한 결과를 나타내는 그래프이다. ①은 Si을, ②는 Hf을, ③은 Al을 각각 나타낸다. Hf와 Al가 상부 유전체막(120b) 전체에 걸쳐서 균일하게 분포하고 있음을 알 수 있다. 나아가, 하부 유전체막(120a)에는 상부 유전체막(120b)로부터 확산(diffusion)되는 Al이 상부 유전체막(120b)에는 하부 유전체막(120a)으로부터 확산(diffusion)되는 Si이 미량이나마 존재할 수 있다. 각각의 층으로부터 확산된 것이므로, 도 5와 같이 120a의 상면에서 멀어질수록 Al과 Si의 농도는 옅어진다. 5 shows that the
한편, 도 5에 도시되어 있는 바와 같이 상부 유전체막(120b)을 구성하는 이종 금속(Hf, Al)의 조성비가 균일하게 구성될 수도 있으나, 경우에 따라서는 농도 분포가 경사(graded)를 지닐 수도 있다. Meanwhile, as shown in FIG. 5, the composition ratio of the dissimilar metals Hf and Al constituting the
예컨대, 상부 유전체막(120b, 220b, 320b)을 구성하는 금속 합금 산화물을 구성하는 A 금속이 하부 유전체막(120a, 220a, 320a)을 구성하는 금속 실리케이트의 금속(M)과 동일 또는 동족 금속이고, B 금속이 상부 유전체막(120b, 220b, 320b) 상에 형성되는 게이트 전극(130), 콘트롤 게이트(230) 상부 전극(330) 등의 상부 구조물과 반응성이 작은 물질인 경우에는 하부 유전체막(120a, 220a, 320a)과의 계면에서는 A 금속의 조성비가 높고 상부 구조물과의 계면에서는 B 금속의 조성비가 높도록 농도 경사를 지닐 수도 있다. 즉, A와 B의 조성비를 나타내는 y의 값 이 상부 유전체막(120b, 220b, 320b)의 높이에 따른 함수로 변화하도록 할 수 있다. For example, the metal A constituting the metal alloy oxide constituting the upper
한편, 상부 유전체막(120b, 220b, 320b)의 두께는 2 내지 60Å 정도인 것이 바람직하다. 그 이유는 2Å 단원자층의 기본 두께이고, 60Å 후속 열처리 공정 동안 파핑(popping) 현상의 발생을 방지할 수 있는 최대 두께이기 때문이다. 파핑 현상에 대해서는 이하 제조방법에서 보다 자세히 설명한다. On the other hand, the thickness of the upper dielectric film (120b, 220b, 320b) is preferably about 2 to 60Å. This is because the basic thickness of the 2 ms monoatomic layer is the maximum thickness that can prevent the occurrence of popping during the 60 ms subsequent heat treatment process. The popping phenomenon will be described in more detail in the following manufacturing method.
이하에서는 도 1 내지 도 3에 예시되어 있는 본 발명에 따른 유전체막(120, 220, 320)의 제조 방법을 흐름도인 도 6 및 공정 가스의 공급 타이밍도인 도 7을 참조하여 설명한다. Hereinafter, a method of manufacturing the
먼저 도 1 내지 도 3에 도시되어 있는 바와 같은 채널 영역(110), 플로팅 게이트(210), 하부 전극(310) 등의 하부 구조물이 형성되어 있는 기판(100, 200, 300)을 준비한다(S1). First, the
이어서, 하부 구조물상에 하부 유전체막(120a, 220a, 320a)을 형성한다(S2). Subsequently, lower
앞서 언급한 바와 같이 하부 유전체막(120a, 220a, 320a)을 금속 실리케이트로 형성하면 화학적으로 안정한 상태를 유지하므로 실리콘 산화막과 같이 등가산화막 두께를 증가시키는 불필요한 계면층이 거의 형성되지 않는다.As mentioned above, when the lower
그리고, 금속 실리케이트는 실리콘 산화물, 실리콘 질화물, 실리콘 산질화물에 비해 상대적으로 높은 유전율인 약 10 내지 12 정도의 유전율을 갖는다. 따라서 종래기술에 비하여 등가산화막 두께를 감소시킬 수 있다. The metal silicate has a dielectric constant of about 10 to 12, which is a relatively high dielectric constant compared to silicon oxide, silicon nitride, and silicon oxynitride. Therefore, the equivalent oxide film thickness can be reduced as compared with the prior art.
또, 금속 실리케이트막은 900℃의 고온에서 후속 열처리 공정을 실시할지라 도 실질적으로 비정질 상태를 유지한다. 따라서, 금속 실리케이트막내에 결정 입계가 거의 생성되지 않으므로 누설전류를 감소시킬 수 있다. In addition, the metal silicate film remains substantially amorphous even if a subsequent heat treatment process is performed at a high temperature of 900 ° C. Therefore, since almost no grain boundaries are generated in the metal silicate film, the leakage current can be reduced.
바람직하게는, 금속 실리케이트막을 원자층 증착방법으로 형성하면, 낮은 온도에서도 형성하는 것이 가능하다. 나아가, 원자층 증착방법을 사용함으로써, 다양한 전구체(precursor)들이 사용될 수 있고, 막의 두께 및 실리콘의 조성을 정밀하게 제어할 수 있다. Preferably, when the metal silicate film is formed by the atomic layer deposition method, it can be formed even at a low temperature. Further, by using the atomic layer deposition method, various precursors can be used, and the thickness of the film and the composition of the silicon can be precisely controlled.
금속 실리케이트막을 형성하기 위한 원자층 증착 방법은 도 7에 도시되어 있는 바와 같이 금속 소오스(M), 퍼지 가스(P), 실리콘 소오스(Si), 퍼지 가스, 산소 소오스(O), 및 퍼지 가스(P) 공급 공정을 번갈아가면서 반복적으로 실시함으로써 진행될 수 있다. 이와 같은 공정을 반복하여 5-10Å 두께로 금속 실리케이트막을 형성한다. The atomic layer deposition method for forming the metal silicate film is a metal source (M), purge gas (P), silicon source (Si), purge gas, oxygen source (O), and purge gas ( P) can be carried out by repeating the supply process alternately. This process is repeated to form a metal silicate film with a thickness of 5-10 microns.
금속 실리케이트막을 Hf1-x Six O2 또는 Zr1-x Six O2 로 형성할 경우에는 아래 표 1에 기재된 물질들이 금속 소오스(M)와 실리콘 소오스(Si)로 사용될 수 있다. When the metal silicate film is formed of Hf 1-x Si x O 2 or Zr 1-x Si x O 2 , the materials described in Table 1 below may be used as the metal source M and the silicon source Si.
[표 1]TABLE 1
상기 표 1에서 dmae는 디메틸아민이다. In Table 1, dmae is dimethylamine.
산소 소오스로는 H2O, O3, O 래티컬, 알코올(예., 이소프로필알코올), D2O, H2O2가 사용될 수 있다. 이외에도, 본 발명의 사상 및 범위 내에서 본 발명에 적합한 다른 전구체들이 사용될 수도 있다. As the oxygen source, H 2 O, O 3 , O radical, alcohol (eg, isopropyl alcohol), D 2 O, H 2 O 2 may be used. In addition, other precursors suitable for the present invention may be used within the spirit and scope of the present invention.
물론, 금속 실리케이트막의 두께 및 조성비 측면에서 원자층 증착 방법과 유사한 수준으로 조절하는 것이 가능하다면, 화학 기상 증착법(CVD), 유기금속 화학기상증착법(MOCVD) 또는 반응성 스퍼터링 기술을 사용할 수도 있다. 유기금속 화학기상증착 기술은 HF(O-Si-R3)4 또는 Zr(O-Si-R3)4 와 같은 전구체들을 사용하여 수행될 수 있다. 화학식들에서, "R"은 C2H5를 나타낸다. 이외에도, 하프늄 소오스로서 Hf-t-부톡사이드가 사용될수 있고, 지르코늄 소오스로서 Zr-t-부톡사이드가 사용될수 있다. 또한, 실리콘 소오스로서는 테트라에톡시오르소실란(tetraethoxyorthosilane) 또는 테트라에틸오르소 실리케이트(tetraethylothorsilicate)가 사용될 수 있다. Of course, chemical vapor deposition (CVD), organometallic chemical vapor deposition (MOCVD), or reactive sputtering techniques may be used if it is possible to control the metal silicate film to a level similar to the atomic layer deposition method in terms of thickness and composition ratio. Organometallic chemical vapor deposition techniques may be performed using precursors such as HF (O—Si—R 3 ) 4 or Zr (O—Si—R 3 ) 4 . In the formulas, "R" represents C 2 H 5 . In addition, Hf-t-butoxide may be used as the hafnium source, and Zr-t-butoxide may be used as the zirconium source. Further, as the silicon source, tetraethoxyorthosilane or tetraethylorthosilicate may be used.
선택적으로, 하부 유전체막(120a, 220a, 320a)을 형성하기 전에 기판(100, 200, 300)에 자연적으로 형성된 수 Å 두께 이하의 산화막(SiO2)(미도시)을 제거하는 공정을 추가할 수도 있다. Optionally, before forming the lower
이어서, 상부 유전체막(120b, 220b, 320b)을 형성한다(S3). Next, upper
상부 유전체막(120b, 220b, 320b)을 두 개의 다른 금속 합금 산화물로 형성하면, 전체 유전체막(120, 220, 320)의 유전율을 높일 수 있으므로 등가 산화막의 두께를 감소시킬 수 있다. 특히, 하부 유전체막(120a, 220a, 320a)을 구성하는 금속 실리케이트의 금속과 동일 또는 동족 금속을 포함하는 금속 합금 산화물로 형성하면, 하부 유전체막(120a, 220a, 320a)과의 전기적 특성의 정합이 이루어지므로 보다 안정적인 구조의 유전체막(120, 220, 320)을 완성할 수 있다. 또, 순수 고정 전하량이 최소화될 수 있도록 하는 이종 금속의 조합으로 이루어진 금속 합금 산화물로 형성하면, 고정 전하에 따른 쿨롱 스캐터링(coulomb scattering)이 채널 이동도(channel mobility)를 감소시키는 것을 효과적으로 방지할 수 있다. 또, 이종 금속의 조합에 의해 형성열이 ZrO2 또는 HfO2 등의 단일 금속 산화막보다 더 음의 값을 가지게 되므로 비정질 상태로 형성하는 것이 가능하다. When the upper
하부 유전체막(120a, 220a, 320a)과 마찬가지로 상부 유전체막(120b, 220b, 320b)도 원자층 증착법에 의해 형성하는 것이 낮은 온도에서도 형성하는 것이 가능하고, 다양한 전구체(precursor)들의 사용이 가능하고, 막의 두께 및 이종 금속의 조성비를 정밀하게 제어할 수 있다. Like the lower
도 7에 도시되어 있는 바와 같이 A 금속 소오스(A), 퍼지 가스(P), 산소 소오스(O), 퍼지 가스(P) 공급으로 이루어진 A 공정 사이클과 B 금속 소오스(B), 퍼지 가스(P), 산소 소오스(O), 퍼지 가스(P) 공급으로 이루어진 B 공정 사이클의 반복 비율은 형성되는 물질의 결정화 온도가 높아서 비정질 상태로 형성될 수 있는가, 순수 고정 전하량이 최소화될 수 있는가, 유전율을 최대화할 수 있는가 등을 고려하여 증착 조건을 결정한다. A 금속이 하부 유전체막(120a, 220a, 320a)과 동 일한 금속, 예컨대 4족 금속이고, B 금속이 13족 금속인 경우, A 공정 사이클(A)과 B 공정 사이클(B)의 반복 비율이 5:1 내지 1:1이 되도록 진행하는 것이 바람직하다. As shown in FIG. 7, a process cycle consisting of A metal source (A), purge gas (P), oxygen source (O), and purge gas (P) supply, B metal source (B), and purge gas (P) ), The repetition rate of the B process cycle consisting of oxygen source (O) and purge gas (P) supply can be formed in an amorphous state due to the high crystallization temperature of the material to be formed, can the pure fixed charge amount be minimized, and the dielectric constant The deposition conditions are determined in consideration of whether or not they can be maximized. When the metal A is the same metal as the lower
금속 합금 산화물로 HfyAl1-yOz 를 형성할 경우, Hf의 비율의 높아질수록 유전율은 증가하지만, 결정화 온도는 점차 낮아진다. A 금속으로 Hf를 B 금속으로 Al을 사용할 경우에는 Hf 공정 사이클과 Al 공정 사이클의 비율이 2:1 비율 즉, A-A-B-A-A-B이 되도록 원자층 증착 공정을 수행할 경우, 유전율은 15 이상이 되며 더욱 바람직하기로는 20 이상의 유전율을 달성할 수 있고, 결정화 온도가 850-900℃ 이상으로 높아진다. 또, 2:1 비율로 형성할 경우, 순수 고정 전하가 거의 O인 유전체막을 형성할 수가 있다. 이는 Al2O3가 음의 고정 전하를 가지고 HfO2가 양의 고정 전하를 가지며, 동일 두께의 HfO2의 양의 고정 전하가 동일 두께의 Al2O3의 음의 고정 전하의 1/2이라는 사실에 근거한다. 이와 같은 사실은 본 출원의 양수인에게 공동 양도된 미국 공개 특허 제2002/0106536호에 충분히 개시되어 있으며, 상기 공개 특허의 내용은 본 명세서에 충분히 개시된 것처럼 원용되어 통합된다. When Hf y Al 1-y O z is formed of a metal alloy oxide, the dielectric constant increases as the ratio of Hf increases, but the crystallization temperature gradually decreases. When Hf is used as the A metal and Al is used as the B metal, when the atomic layer deposition process is performed such that the ratio of the Hf process cycle and the Al process cycle is 2: 1, that is, AABAAB, the dielectric constant is 15 or more and more preferably. The dielectric constant of 20 or more can be achieved, and the crystallization temperature becomes higher than 850-900 ° C. When formed in a 2: 1 ratio, it is possible to form a dielectric film having almost pure pure charge. This is based on the fact that Al2O3 has a negative fixed charge, HfO2 has a positive fixed charge, and the positive fixed charge of HfO2 of the same thickness is 1/2 of the negative fixed charge of Al2O3 of the same thickness. This fact is fully disclosed in US Published Patent No. 2002/0106536, co-assigned to the assignee of the present application, the contents of which are incorporated and incorporated as if fully disclosed herein.
구체적으로, 사염화 하프늄(HfCl4) 등의 Hf 소오스- 퍼지 가스- 산소 소오스- 퍼지 가스 공급의 순으로 이루어진 Hf 공정 사이클 2회와 Al 소오스- 퍼지 가스- 소오스-퍼지 가스 공급의 순으로 이루어진 Al 공정 사이클 1회를 반복 단위로 하여 60Å 이하 두께로 HfyAl1-yOz 막을 형성한다. 60Å은 후속 열처리 공정 동안 파핑 현상의 발생을 방지할 수 있는 최대 두께이다. 당 업계에서 잘 알려진 바와 같이, 고유전체막을 형성하는 동안 유전체막 내에 포획되는 하이드록실(hydroxyl) 중성자들은 후속 어닐링 시에 폭발 현상을 유발시킨다. 그 결과 유전체막이 손상되어 그 내부에 홀(hole)을 남기는 파핑 현상이 발생한다. 일단 이러한 파핑 현상이 발생하면, 그 위에 게이트 전극(130), 콘트롤 게이트(230) 상부 전극(330) 등의 상부 구조물의 형성을 매우 어렵게 만든다. Specifically, an Al process consisting of two Hf process cycles consisting of Hf source- purge gas- oxygen source- purge gas supply such as hafnium tetrachloride (HfCl 4 ) and Al source- purge gas- source- purge gas supply One cycle is used as a repeating unit to form an Hf y Al 1-y O z film having a thickness of 60 Hz or less. 60 kPa is the maximum thickness that can prevent the occurrence of the popping phenomenon during the subsequent heat treatment process. As is well known in the art, the hydroxyl neutrons trapped in the dielectric film during the formation of the high dielectric film cause an explosion phenomenon upon subsequent annealing. As a result, the dielectric film is damaged to cause a popping phenomenon that leaves a hole therein. Once such a popping phenomenon occurs, it is very difficult to form the upper structure, such as the
Hf 소오스로는 표 1에 개시되어 있는 소오스들이 사용될 수 있으며, Al 소오스로는 TMA(트리메틸알루미늄) 등이 사용될 수 있다. As the Hf source, the sources disclosed in Table 1 may be used, and as the Al source, TMA (trimethylaluminum) may be used.
앞서 설명한 바와 같이 Hf 공정 사이클과 Al 공정 사이클 반복 비율을 고정하여 실시할 경우에는 이종 금속(Hf, Al)의 조성비가 균일하게 구성된다. As described above, when the Hf process cycle and the Al process cycle repetition ratio are fixed to each other, the composition ratio of the dissimilar metals (Hf, Al) is uniform.
그러나, 경우에 따라서는 Hf 공정 사이클과 Al 공정 사이클의 반복 비율을 달리하여 농도 경사를 가지도록 형성할 수도 있다. 예를 들어 하부 유전체막(120a, 220a, 320a)으로 하프늄 실리케이트막을 형성한 경우에는 하부 유전체막(120a, 220a, 320a)과 접촉하는 영역에서는 Hf의 비율이 높도록 하여 정합성을 향상시키고, 게이트 전극(130), 콘트롤 게이트(230) 상부 전극(330) 등의 상부 구조물과 접촉하는 영역에서는 Al의 비율이 높도록 하여 상부 구조물과의 반응을 최소화할 수도 있다. However, in some cases, it may be formed to have a concentration gradient by varying the repetition ratio of the Hf process cycle and the Al process cycle. For example, in the case where the hafnium silicate film is formed of the lower
이와 같이 농도 경사를 가지도록 형성하기 위해서는 Hf 공정 사이클과 Al 공정 사이클의 반복 비율을 5:1 에서 시작하여 최종적으로 1:1 이 되도록 하는 방법 등을 사용할 수 있으나 반복 비율의 설정의 당업자에 의해 다양하게 변형될 수 있음은 물론이다. In order to form the concentration gradient as described above, a method of starting the repetition ratio of the Hf process cycle and the Al process cycle starting at 5: 1 and finally reaching 1: 1 may be used. Of course, it can be modified.
마지막으로 상부 구조물을 형성한다(S4).Finally, the upper structure is formed (S4).
상부 유전체막(120b, 220b, 320b)이 형성된 결과물 상에 게이트 전극(130), 콘트롤 게이트(230) 상부 전극(330) 등의 상부 구조물을 형성한다. 본 발명에 따른 유전체막이 형성되어 있는 경우 종래의 양산 공정에 널리 적용되는 폴리 실리콘을 그대로 사용하여 상부 구조물을 형성할 수 있다는 장점이 있다. An upper structure such as a
본 발명에 따르면, 실리케이트로 하부 유전체막을 형성함으로써 실질적인 EOT의 감소 없이 계면 특성을 개선하고, 그 위에 금속 실리케이트보다 유전율이 큰 금속 합금 산화물로 상부 유전체막을 형성함으로써 유전체막의 전체 유전율을 최대화할 수 있다. 그 결과 개선된 계면 특성 및 유전율 향상을 동시에 달성하고, 동일한 EOT를 가지면서 물리적으로는 두꺼운 유전체막을 형성할 수 있다. 따라서, 이 유전체막을 채용하는 미세 전자 소자의 성능을 향상시킬 수 있다. According to the present invention, by forming a lower dielectric film with silicate, the interfacial properties can be improved without substantially reducing the EOT, and the upper dielectric film with a metal alloy oxide having a higher dielectric constant than the metal silicate can be formed thereon to maximize the overall dielectric constant of the dielectric film. As a result, improved interfacial properties and dielectric constant improvement can be simultaneously achieved, and a physically thick dielectric film having the same EOT can be formed. Therefore, the performance of the microelectronic element employing this dielectric film can be improved.
Claims (67)
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040005817A KR100678626B1 (en) | 2004-01-29 | 2004-01-29 | Dielectric multilayer of microelectronic device and fabricating method the same |
US11/027,256 US7371633B2 (en) | 2001-02-02 | 2004-12-30 | Dielectric layer for semiconductor device and method of manufacturing the same |
JP2005019030A JP4722501B2 (en) | 2004-01-29 | 2005-01-27 | Multilayer dielectric structure for semiconductor device, semiconductor, and manufacturing method thereof |
TW094102747A TWI282128B (en) | 2004-01-29 | 2005-01-28 | Dielectric layer for semiconductor device and method of manufacturing the same |
CNB2005100064112A CN100474613C (en) | 2004-01-29 | 2005-01-31 | Dielectric layer for semiconductor device and method for manufacturing the same |
US12/098,373 US7902019B2 (en) | 2001-02-02 | 2008-04-04 | Dielectric layer for semiconductor device and method of manufacturing the same |
US13/039,811 US8314465B2 (en) | 2001-02-02 | 2011-03-03 | Dielectric layer for semiconductor device and method of manufacturing the same |
US13/661,748 US8841184B2 (en) | 2001-02-02 | 2012-10-26 | Dielectric layer for semiconductor device and method of manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040005817A KR100678626B1 (en) | 2004-01-29 | 2004-01-29 | Dielectric multilayer of microelectronic device and fabricating method the same |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050078394A KR20050078394A (en) | 2005-08-05 |
KR100678626B1 true KR100678626B1 (en) | 2007-02-05 |
Family
ID=37265548
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040005817A KR100678626B1 (en) | 2001-02-02 | 2004-01-29 | Dielectric multilayer of microelectronic device and fabricating method the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100678626B1 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101146589B1 (en) * | 2006-11-30 | 2012-05-16 | 삼성전자주식회사 | Charge trap semiconductor memory device and manufacturing method the same |
US7820506B2 (en) | 2008-10-15 | 2010-10-26 | Micron Technology, Inc. | Capacitors, dielectric structures, and methods of forming dielectric structures |
KR101145332B1 (en) | 2010-09-17 | 2012-05-14 | 에스케이하이닉스 주식회사 | Switching device and memory device with the same |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030059435A (en) * | 2001-12-29 | 2003-07-10 | 주식회사 하이닉스반도체 | Method for fabricating oxide of a CMOS gate |
KR20040002818A (en) * | 2001-02-02 | 2004-01-07 | 삼성전자주식회사 | Dielectric layer for semiconductor device and method of fabricating the same |
JP2004304053A (en) | 2003-03-31 | 2004-10-28 | Fujitsu Ltd | Semiconductor device and its manufacturing method |
KR20050063411A (en) * | 2003-12-22 | 2005-06-28 | 삼성전자주식회사 | Semiconductor device including a gate dielectric layer formed of a high dielectric alloy and method of fabricating the same |
-
2004
- 2004-01-29 KR KR1020040005817A patent/KR100678626B1/en active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040002818A (en) * | 2001-02-02 | 2004-01-07 | 삼성전자주식회사 | Dielectric layer for semiconductor device and method of fabricating the same |
KR20030059435A (en) * | 2001-12-29 | 2003-07-10 | 주식회사 하이닉스반도체 | Method for fabricating oxide of a CMOS gate |
JP2004304053A (en) | 2003-03-31 | 2004-10-28 | Fujitsu Ltd | Semiconductor device and its manufacturing method |
KR20050063411A (en) * | 2003-12-22 | 2005-06-28 | 삼성전자주식회사 | Semiconductor device including a gate dielectric layer formed of a high dielectric alloy and method of fabricating the same |
Also Published As
Publication number | Publication date |
---|---|
KR20050078394A (en) | 2005-08-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100889362B1 (en) | Transistor having multi-dielectric layer and fabrication method thereof | |
US8115262B2 (en) | Dielectric multilayer structures of microelectronic devices and methods for fabricating the same | |
US6821835B2 (en) | Chemical vapor deposition of silicate high dielectric constant materials | |
TWI423334B (en) | Ald of zr-substituted batio3 films as gate dielectrics | |
US6407435B1 (en) | Multilayer dielectric stack and method | |
US7521331B2 (en) | High dielectric film and related method of manufacture | |
US7495264B2 (en) | Semiconductor device with high dielectric constant insulating film and manufacturing method for the same | |
KR20040002818A (en) | Dielectric layer for semiconductor device and method of fabricating the same | |
KR20060066126A (en) | Atomic layer deposition of hafnium-based high-k dielectric | |
US6573197B2 (en) | Thermally stable poly-Si/high dielectric constant material interfaces | |
KR100639673B1 (en) | Semiconductor device including a gate dielectric layer formed of a high dielectric alloy and method of fabricating the same | |
US20060081905A1 (en) | Dielectric multilayer of microelectronic device and method of fabricating the same | |
KR100560963B1 (en) | Method of forming material using atomic layer deposition process, method of forming thin film, and method of forming capacitor using the same | |
KR20020064624A (en) | Dielectric layer for semiconductor device and method of fabricating the same | |
US9048307B2 (en) | Method of manufacturing a semiconductor device having sequentially stacked high-k dielectric layers | |
KR100678626B1 (en) | Dielectric multilayer of microelectronic device and fabricating method the same | |
KR100621542B1 (en) | Dielectric multilayer of microelectronic device and fabricating method the same | |
KR20060037478A (en) | Method of manufacturing a semiconductor device | |
KR100573836B1 (en) | Fabricating method for capacitor in semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130102 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140103 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20141231 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20160104 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20170102 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20191226 Year of fee payment: 14 |