KR100634706B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100634706B1
KR100634706B1 KR1020040056535A KR20040056535A KR100634706B1 KR 100634706 B1 KR100634706 B1 KR 100634706B1 KR 1020040056535 A KR1020040056535 A KR 1020040056535A KR 20040056535 A KR20040056535 A KR 20040056535A KR 100634706 B1 KR100634706 B1 KR 100634706B1
Authority
KR
South Korea
Prior art keywords
electrode
discharge cell
display panel
plasma display
transparent electrode
Prior art date
Application number
KR1020040056535A
Other languages
English (en)
Other versions
KR20060007673A (ko
Inventor
이병준
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020040056535A priority Critical patent/KR100634706B1/ko
Publication of KR20060007673A publication Critical patent/KR20060007673A/ko
Application granted granted Critical
Publication of KR100634706B1 publication Critical patent/KR100634706B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 투명전극의 구조에 매칭되는 구조로 어드레스 전극을 형성함으로써, 방전시 방전효율을 높이고 지터 특성을 개선할 수 있는 플라즈마 디스플레이 패널에 관한 것이다. 본 발명의 플라즈마 디스플레이 패널은 스캔전극과 서스테인전극이 형성된 전면기판과, 상기 스캔전극과 서스테인 전극에 교차되어 배열된 어드레스 전극이 형성된 후면기판과, 후면기판에 방전셀을 구획하도록 형성된 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서, 스캔전극과 서스테인전극은 각각 투명전극과 버스전극으로 이루어지고, 방전셀 내에서 어드레스전극의 면적이 투명전극의 최대면적보다 더 넓게 형성되되, 어드레스전극은 방전셀 내에서의 세로방향의 폭이 방전셀 양쪽 지점에서 중심방향으로 일정하게 유지되다가 소정 지점 이후부터는 점점 감소하여, 방전셀의 중심부에서는 투명전극의 세로방향의 폭 보다 더 작다.
플라즈마 디스플레이 패널, 어드레스전극, 투명전극, 지터(Jitter)특성, 방전효율, 벽전하

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 종래 플라즈마 디스플레이 패널의 구조를 나타낸 도.
도 2는 도 1에 도시된 종래 플라즈마 디스플레이 패널의 전극구조를 나타낸 도.
도 3은 종래 플라즈마 디스플레이 패널의 화상 계조를 구현하는 방법을 설명하기 위한 도.
도 4a 내지 도 4c는 종래 플라즈마 디스플레이 패널의 방전셀 내의 전극구조를 상세히 나타낸 도.
도 5는 도 4a에 도시된 플라즈마 디스플레이 패널의 방전셀에서 방전시 투명전극 내의 벽전하 분포를 개념적으로 나타낸 도.
도 6a는 종래 플라즈마 디스플레이 패널의 방전셀 내의 또 다른 전극구조를 나타낸 도.
도 6b는 도 6a에 도시된 방전셀 내에 형성된 전기장을 개념적으로 나타낸 도.
도 7a 내지 도 7c는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 방전셀 내의 전극구조를 나타낸 도.
도 8a는 도 7a에 도시된 플라즈마 디스플레이 패널의 방전셀에서 방전시 투명전극 내의 벽전하 분포를 개념적으로 나타낸 도.
도 8b는 도 7c에 도시된 플라즈마 디스플레이 패널의 방전셀에서 방전시 투명전극 내의 벽전하 분포를 개념적으로 나타낸 도.
<도면의 주요 부분에 대한 부호의 설명>
10 : 전면기판 11a : 투명전극
11b : 버스전극 11Y : 스캔전극
11Z : 서스테인전극 12 : 유전체층
13 : 보호층 20 : 후면기판
21 : 격벽 22 : 어드레스전극
23 : 형광체 24 : 백색 유전체층
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 어드레스 전극의 구조를 개선하여 발광효율을 높이도록 하는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로, 플라즈마 디스플레이 패널(Plasma Display Panel: 이하, 'PDP'라 함.)은 소다라임(Soda-lime) 글라스로 된 전면기판(10) 및 후면기판(20) 사이에 형성된 격벽이 하나의 방전 셀을 이룬다. 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 가스와 소량의 크세논(Xe)을 함유하는 불활성 가스가 충진된다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다.
도 1은 종래의 플라즈마 디스플레이 패널의 구조를 개략적으로 나타낸 도면이다. 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상이 디스플레이되는 표시면인 전면기판(10) 및 배면을 이루는 후면기판(20)이 일정거리를 사이에 두고 평행하게 결합된다.
전면기판(10)은 하나의 방전셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(11Y) 및 서스테인 전극(11Z), 즉 투명한 ITO 물질로 형성된 투명 전극(11a)과 금속재질로 제작된 버스 전극(11b)으로 구비된 스캔 전극(11Y) 및 서스테인 전극(11Z)이 쌍을 이뤄 형성된다. 스캔 전극(11Y) 및 서스테인 전극(11Z)은 방전 전류를 제한하며 전극 쌍 간을 절연시켜주는 하나 이상의 유전체층(12)에 의해 덮여지고, 유전체층(12) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(13)이 형성된다.
후면기판(20)은 복수개의 방전 공간 즉, 방전셀을 형성시키기 위한 스트라이프 타입(또는 웰 타입)의 격벽(21)이 평행을 유지하여 배열된다. 또한, 어드레스 방전을 수행하여 진공자외선을 발생시키는 다수의 어드레스 전극(22)이 격벽(21)에 대해 평행하게 배치된다. 후면기판(20)의 상측면에는 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R, G, B 형광체(23)가 도포된다. 어드레스 전극(22) 및 형광체(23) 사이에는 어드레스 전극(22)을 보호하고 형광체(23)에서 방출되는 가시광선을 전면기판(10)으로 반사시키는 백색 유전체(24)가 형성된다.
도 2는 도 1에 도시된 종래 플라즈마 디스플레이 패널의 전극구조를 나타낸 도면이다. 도시된 바와 같이, 플라즈마 디스플레이 패널의 전극구조는 투명전극과 버스전극이 전면기판에 스트라입으로 배열되어 형성되고, 어드레스 전극(22)은 투명전극 및 버스전극과 교차하는 방향으로 후면기판(미도시)에 형성된다.
이와 같은 구조를 갖는 플라즈마 디스플레이 패널의 화상 계조를 구현하는 방법은 다음 도 3과 같다.
도 3은 종래 플라즈마 디스플레이 패널의 화상 계조를 구현하는 방법을 나타낸 도이다. 도시된 바와 같이, 종래 플라즈마 디스플레이 패널의 화상 계조(Gray Level) 표현 방법은, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 구동하고, 각 서브필드는 다시 방전을 균일하게 일으키기 위한 리셋기간(RPD), 방전셀을 선택하기 위한 어드레스기간(APD) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(SPD)으로 나뉘어 진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임기간(16.7ms)은 도 3과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋기간, 어드레스기간 및 서스테인 기간으로 다시 나누어지게 된다. 각 서브필드의 리셋기간 및 어드레스기간은 각 서브필드마다 동일하다. 방전셀을 선택하기 위한 어드레스방전은 어드레스전극과 스캔전극인 투명전극 사이의 전압차에 의해 일어난다. 서스테인 기간은 각 서브필드에서 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인 기간이 달라지게 되므로 각 서브필드의 서스테인 기간 즉, 서스테인 방전 횟수를 조절하여 화상의 계조를 표현하게 된다.
한편, 이러한 종래 플라즈마 디스플레이 패널에서는 방전효율을 높이기 위해 투명전극을 여러가지 타입(Type)의 구조로 형성하고 있는데, 이에 대한 전극구조를 살펴보면 다음 도 4a 내지 도 4c와 같다.
도 4a 내지 도 4c는 종래 플라즈마 디스플레이 패널의 방전셀 내의 전극구조를 상세히 나타낸 도면이다.
먼저 도 4a의 전극구조는, 사각형상의 투명전극(11a)이 전면기판에 형성되어 있고, 이러한 사각형상의 투명전극(11a)이 방전셀 내의 버스전극(11b)이 형성된 양쪽 지점에 각각 위치하여 방전셀의 중심부를 사이에 두고 서로 마주보도록 이루어진 것이다. 또한, 이에 대응되는 어드레스 전극(22)은 버스전극(11b) 및 투명전극(11a)과 방전 공간을 사이에 두고 소정거리만큼 이격된 상태에서 버스전극(11b) 및 투명전극(11a)과 교차되게 이루어진다.
이러한 전극구조를 갖는 플라즈마 디스플레이 패널은 방전시 어드레스 전극(22)은 벽전하(Wall Charge)의 가이드(Guide) 역할을 수행하게 된다. 이 때, 투명전극(11a)의 방전셀 내에서의 세로방향의 폭이 어드레스 전극(22)의 세로방향의 폭보다 더 넓게 이루어져 어드레스 전극(22)의 가이드를 받지 못하는 부분 즉, 방전에 기여하지 못하는 영역이 많아져 방전효율이 저하되는 문제점이 있다. 또한, 이러한 전극 구조는 어드레스 전극간의 방전특성인 지터특성을 악화시키는 문제점이 있다.
도 4b의 전극구조는, 'T'자형의 투명전극(11a)이 전면기판에 형성되고, 이러한 'T'자형 투명전극(11a)은 방전셀 내의 버스전극(11b)이 형성된 양쪽 지점에 각각 위치하여 방전셀의 중심부를 사이에 두고 서로 마주보도록 이루어진 것이다. 또 한 이에 대응되는 어드레스 전극(22)은 버스전극(11b) 및 투명전극(11a)과 방전 공간을 사이에 두고 소정거리만큼 이격된 상태에서 버스전극(11b) 및 투명전극(11a)과 교차되게 이루어진다.
이러한 'T'자형 투명전극구조를 갖는 플라즈마 디스플레이 패널은 방전시 투명전극(11a)의 어드레스 전극(22)에 의한 가이드를 받는 부분의 비율이 크게 증가 즉, 투명전극(11a)의 방전 유효면적 비율이 크게 증가하여 방전효율이 향상된다. 다만, 이러한 'T'자형 투명전극구조는 투명전극(11a)의 절대면적이 감소되어 벽전하 형성이 다른 전극구조에 비하여 부족하여 절대 휘도값이 감소되는 문제점이 있고, 또한, 어드레스 방전시의 지터(Jitter) 특성이 악화되는 문제점이 있다.
도 4c의 전극구조는, 다각형 형상의 투명전극(11a)이 전면기판에 형성되고, 이러한 다각형 형상의 투명전극(11a)은 방전셀 내의 버스전극(11b)이 형성된 양쪽 지점에 방전셀의 중심부를 사이에 두고 서로 마주보도록 각각 위치하는데, 상기 다각형 형상의 투명전극(11a)은 일 면이 버스전극(11b)에 접한 상태에서 방전셀 내에서의 세로방향의 폭이 방전셀 중심방향으로 점점 증가하다가 소정 지점 이후에는 일정하게 유지되도록 이루어진 것이다. 또한, 이에 대응되는 어드레스 전극은 버스전극(11b) 및 투명전극(11a)과 방전 공간을 사이에 두고 소정거리만큼 이격된 상태에서 버스전극(11b) 및 투명전극(11a)과 교차되게 이루어진다.
이러한 다각형 형상의 투명전극(11a)을 갖는 플라즈마 디스플레이 패널은 방전시, 투명전극(11a)의 주변부가 어드레스 전극(22)에 의한 가이드를 받지 못하게 되어 도 4b의 경우보다 낮은 방전 효율을 가지지만, 이와는 반대로 투명전극(11a)의 절대면적의 증가로 도 4b의 경우에 비해 개선된 지터 특성 및 높은 절대 휘도값을 가진다.
도 5는 도 4a에 도시된 플라즈마 디스플레이 패널의 방전셀에서 방전시 투명전극 내의 벽전하 분포를 개념적으로 나타낸 도면이다. 도 5를 참조하면, 사각형상의 투명전극(11a)을 갖는 플라즈마 디스플레이 패널의 방전셀에서 방전시 투명전극(11a) 상의 어드레스 전극(22)에 의해 가이드를 받지 못하는 부분으로 투명전극(11a) 내의 벽전하가 고르게 분포되지 않음, 즉 벽전하의 난산 분포도가 크다는 것을 알 수 있다. 이에 따라, 플라즈마 디스플레이 패널의 방전셀에서 방전시 방전효율을 저감시키는 원인이 되고, 또한 지터 산포 특성을 증가시키게 된다.
이러한 문제점을 해결하기 위해, 어드레스 전극(22)이 방전셀의 중심부에서 투명전극(11a)의 최대 세로 폭보다 큰 폭을 가지도록 형성하였는데, 이러한 전극구조를 살펴보면 도 6a와 같다.
도 6a는 종래 플라즈마 디스플레이 패널의 방전셀 내의 또 다른 전극구조를 나타낸 도면이다. 도시된 바와 같이, 전면기판에 사각형상의 투명전극(11a)이 방전셀의 양쪽에 각각 위치하고, 어드레스 전극(22)이 방전셀의 중심부에서 투명전극(11a)의 최대 세로 폭 보다 큰 세로 폭을 가지도록 형성되어 있다. 이러한 전극구조는 투명전극(11a)의 유효면적의 증가를 야기한다. 그러나, 이러한 전극구조를 가지는 플라즈마 디스플레이 패널은, 방전셀에서 방전시에 방전접압이 상승하는 문제점이 발생된다.
도 6b는 도 6a에 도시된 방전셀 내에 형성된 전기장을 개념적으로 나타낸 도면이다. 도 6b를 살펴보면 플라즈마 디스플레이 패널의 방전셀에서 구동시에 도 6b에 도시된 어드레스 전극(22)이 도 4a, 4b, 4c의 전극구조를 가지는 플라즈마 디스플레이 패널의 방전셀에서 방전시에 발생되는 전기장보다 더 강한 전기장을 형성하고 있다. 즉, 어드레스 전극의 간섭에 의해 형성된 강한 전기장은 투명전극(11a)들이 상호간에 작용되어 발생된 전기장을 왜곡시키는 것을 알 수 있다. 이에 따라 플라즈마 디스플레이 패널 방전시 방전전압이 상승하게 된다.
특히, 플라즈마 디스플레이 패널의 방전 효율을 증가시키기 위해 방전셀 내의 크세논(Xe)의 함량을 높일 경우, 방전셀의 방전시에 어드레스 전극(22)에 의한 투명전극(11a) 내의 벽전하등의 난산 분포를 증가시켜, 크세논 가스에 의한 효율증가를 방해하는 원인이 된다.
따라서 본 발명은 투명전극 내의 벽전하의 난산 분포를 감소시켜 방전효율을 향상시킬 수 있는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
전술한 목적을 달성하기 위한 본 발명의 플라즈마 디스플레이 패널은 스캔전극과 서스테인전극이 형성된 전면기판과, 상기 스캔전극과 서스테인 전극에 교차되어 배열된 어드레스 전극이 형성된 후면기판과, 상기 후면기판에 방전셀을 구획하도록 형성된 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서, 상기 스캔전극과 서스테인전극은 각각 투명전극과 버스전극으로 이루어지고, 상기 방전셀 내에서 상기 어드레스전극의 면적이 상기 투명전극의 최대면적보다 더 넓게 형성되되, 상기 어드레스전극은 방전셀 내에서의 세로방향의 폭이 상기 방전셀 양쪽 지점에서 중심방향으로 일정하게 유지되다가 소정 지점 이후부터는 점점 감소하여, 상기 방전셀의 중심부에서는 상기 투명전극의 세로방향의 폭 보다 더 작은 것을 특징으로 한다.
삭제
그리고, 본 발명의 플라즈마 디스플레이 패널은 스캔전극과 서스테인전극이 형성된 전면기판과, 상기 스캔전극과 서스테인 전극에 교차되어 배열된 어드레스 전극이 형성된 후면기판과, 상기 후면기판에 방전셀을 구획하도록 형성된 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서, 상기 스캔전극과 서스테인전극은 각각 투명전극과 버스전극으로 이루어지고, 상기 방전셀 내에서 상기 어드레스전극의 면적이 상기 투명전극의 최대면적보다 더 넓게 형성되되, 상기 어드레스전극은 상기 방전셀 내에서의 세로방향의 폭이 방전셀 양쪽 지점에서 중심방향으로 점점 증가하다가 소정 지점 이후부터는 일정하게 유지되고, 상기 방전셀의 중심부에서는 상기 투명전극의 세로방향의 폭보다 더 작게 일정하게 유지되는 형상인 것을 특징으로 한다.
또한, 본 발명의 플라즈마 디스플레이 패널은 스캔전극과 서스테인전극이 형성된 전면기판과, 상기 스캔전극과 서스테인 전극에 교차되어 배열된 어드레스 전극이 형성된 후면기판과, 상기 후면기판에 방전셀을 구획하도록 형성된 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서, 상기 스캔전극과 서스테인전극은 각각 투명전극과 버스전극으로 이루어지고, 상기 방전셀 내에서 상기 어드레스전극의 면적이 상기 투명전극의 최대면적보다 더 넓게 형성되되, 상기 어드레스전극은 방전셀 내에서의 세로방향의 폭이 상기 방전셀 양쪽 지점에서 중심방향으로 세로 폭이 점점 증가하다가 제 1 소정 지점 이후부터는 일정하게 유지되고, 제 2 소정 지점 이후부터는 점점 감소하고, 상기 방전셀의 중심부에서는 상기 투명전극의 세로방향의 폭보다 더 작게 일정하게 유지되는 형상인 것을 특징으로 한다.
상기 투명전극은 방전셀의 양쪽 지점에 사각형, 'T'자형, 다각형 중 어느 하나의 형상으로 형성된 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 플라즈마 디스플레이 패널을 상세히 설명한다.
도 7a 내지 도 7c는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 방전셀 내의 전극구조를 나타낸 도면이다.
먼저, 도 7a에 도시된 전극구조는 투명전극(11a)이 사각형상의 구조로 전면기판에 형성되고, 이러한 사각형상의 구조의 투명전극(11a)이 방전셀 내의 버스전 극(11b)이 형성된 양쪽 지점에 각각 위치하여 방전셀의 중심부를 사이에 두고 서로 마주보도록 이루어진 것이다. 또한, 이에 대응되는 어드레스 전극(22)은, 방전셀 내에서 투명전극(11a)의 면적보다 더 넓은 면적을 가지고, 바람직하게는 방전셀 내에서의 세로방향의 폭이 플라즈마 디스플레이 패널의 방전셀 양쪽 지점에서는 투명전극(11a)의 세로방향의 폭 보다 더 큰 사각형 형상이고, 소정 지점(A, A`)부터는 중심방향으로 그 폭이 점점 감소하여 방전셀의 중심부에서는 투명전극(11a)의 세로방향의 폭 보다 더 작도록 이루어진다.
이러한 전극구조를 갖는 플라즈마 디스플레이 패널은 방전시 어드레스 전극(22)은 벽전하(Wall Charge)의 가이드(Guide) 역할을 수행하게 된다. 이 때, 방전셀 내에서 어드레스 전극(22)의 세로방향의 폭은 사각투명전극(11a)의 세로방향의 폭보다 더 넓도록 이루어져 투명전극(11a)의 어드레스 전극(22)에 의해 가이드를 받지 못하는 부분이 크게 감소하여 방전효율이 증가된다. 또한, 이러한 전극 구조는 어드레스 전극(22)간의 방전특성인 지터특성을 개선한다.
도 7b에 도시된 전극구조는 투명전극(11a)이 'T'자형 구조로 전면기판에 형성되고, 이러한 'T'자형 구조의 투명전극(11a)이 방전셀 내의 버스전극(11b)이 형성된 양쪽 지점에 각각 위치하는데, 받침부분은 버스전극(11b)과 접해있고, 머리부분은 방전셀의 중심부를 사이에 두고 서로 마주보도록 이루어진 것이다. 또한 이에 대응되는 어드레스 전극(22)은 방전셀 내에서 투명전극(11a)의 면적보다 더 넓은 면적을 가지고, 바람직하게는 방전셀 내에서의 세로방향의 폭이 방전셀 내의 버스전극(11b)이 위치하는 양쪽 지점에서는 투명전극(11a)보다 더 크며 방전셀 중심방향으로 갈수록 그 폭이 점점 증가하는 사다리꼴 형상이고, 소정 지점(B, B`) 이후 즉, 그 사다릴꼴 형상의 방전셀 중심방향으로의 양끝단에서부터는 그 폭이 투명전극(11a)의 세로방향의 폭 보다 더 큰 사각형 형상이고, 그 사각형 형상의 방전셀 중심방향으로의 양끝단에서부터는 그 세로방향의 폭이 투명전극(11a)의 세로방향 폭 보다 더 작도록 이루어진다.
이러한 'T'자형 투명전극 타입 전극구조를 갖는 플라즈마 디스플레이 패널은 어드레스 전극(22)에 의한 가이드 효과를 충분히 활용하기 위한 구조임을 밝혀둔다.
도 7c에 도시된 전극구조는 투명전극(11a)이 다각형상의 구조로 전면기판에 형성되고, 이러한 다각형상의 구조의 투명전극(11a)이 방전셀 내의 버스전극(11b)이 형성된 양쪽 지점에 각각 위치하는데, 상기 투명전극(11a)은 다각형, 예컨대 6각형 형상으로 일 면이 버스전극(11b)에 접하고, 방전셀내에서 세로방향의 폭이 방전셀 중심방향으로 폭이 점점 증가하다가 소정 지점 이후에는 일정하게 유지되도록 이루어지는 것이다. 또한, 이에 대응되는 어드레스 전극(22)은 방전셀 내에서 투명전극(11a)의 면적보다 더 넓은 면적을 가지고, 바람직하게는 방전셀 내에서의 세로방향의 폭이 방전셀 내의 버스전극이 위치하는 양쪽 지점에서는 투명전극(11a)의 세로방향 폭 보다 더 크고, 방전셀 중심방향으로 갈수록 그 폭이 점점 증가하는 사다리꼴 형상이고, 제 1 소정 지점(C, C`) 이후 즉, 그 사다리꼴 형상의 방전셀 중심방향으로의 양끝단에서부터는 그 폭이 투명전극(11a)의 세로방향의 폭 보다 더 큰 사각형 형상이고, 제 2 소정 지점(D, D`) 이후 즉, 그 사각형 형상의 방전셀 중 심방향으로의 양끝단에서부터는 그 폭이 점점 감소하는 사다리꼴 형상이고, 그 사다리꼴 형상의 방전셀 중심방향의 양끝단에서부터는 그 폭이 투명전극(11a)의 세로방향의 폭 보다 더 작은 사각형 형상으로 이루어진다.
도 8a는 도 7a에 도시된 플라즈마 디스플레이 패널의 방전셀에서 방전시 투명전극 내의 벽전하 분포를 개념적으로 나타낸 도면이다. 도 8a를 살펴보면 플라즈마 디스플레이 패널의 방전셀에서 방전시에 투명전극(11a)에 어드레스 전극(22)의 가이드를 받지 못하는 부분이 대부분 없어진 것을 알 수 있다. 이에 따라, 어드레스 전극(22)에 의한 가이드를 받지 못하여 투명전극(11a) 내에서 발생하는 벽전하의 난산 분포를 감소시켜 결과적으로 지터 산포 특성을 개선하며 방전효율을 높이는 것이다. 도 8a에서 투명전극(11a) 내에 벽전하가 위치하지 않고 비어있는 공간이 상당부분 감소된 것을 주목하기 바란다.
도 8b는 도 7c에 도시된 플라즈마 디스플레이 패널의 방전셀에서 방전시 투명전극 내의 벽전하 분포를 개념적으로 나타낸 도면이다. 도 8b를 살펴보면 플라즈마 디스플레이 패널의 방전셀에서 방전시 도 8a의 경우와 같이 투명전극(11a)에 어드레스 전극(22)의 가이드를 받지 못하는 부분이 대부분 없어진 것과, 투명전극(11a) 내에 벽전하가 위치하지 않고 비어있는 공간이 상당부분 감소된 것으로 알 수 있을 것이다. 이에 따라, 도 8a의 경우와 같이 어드레스 전극(22)에 의한 가이드를 받지 못하여 투명전극(11a) 내에서 발생하는 벽전하의 난산 분포를 감소시켜 결과적으로 지터 산포 특성을 개선하며 방전효율을 높인다. 다만, 도 8a의 경우와 비교하여 방전셀내에서 버스전극(11b) 방향으로 갈수록 투명전극(11a) 내의 벽전하가 감소한다는 점이 다른데, 이는 투명전극(11a)이 버스전극(11b) 방향으로 갈수록 그 세로방향의 폭이 감소하는 구조를 가지기 때문이다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 상세히 설명한 바와 같이, 본 발명은 방전셀 내의 투명전극의 구조에 매칭되는 구조로 어드레스 전극을 형성함으로써, 플라즈마 디스플레이 패널의 방전셀에서 방전시에 방전효율을 높이고 지터 특성을 개선하는 효과가 있다.

Claims (7)

  1. 스캔전극과 서스테인전극이 형성된 전면기판과, 상기 스캔전극과 서스테인 전극에 교차되어 배열된 어드레스 전극이 형성된 후면기판과, 상기 후면기판에 방전셀을 구획하도록 형성된 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서,
    상기 스캔전극과 서스테인전극은 각각 투명전극과 버스전극으로 이루어지고,
    상기 방전셀 내에서 상기 어드레스전극의 면적이 상기 투명전극의 최대면적보다 더 넓게 형성되되,
    상기 어드레스전극은 방전셀 내에서의 세로방향의 폭이 상기 방전셀 양쪽 지점에서 중심방향으로 일정하게 유지되다가 소정 지점 이후부터는 점점 감소하여, 상기 방전셀의 중심부에서는 상기 투명전극의 세로방향의 폭 보다 더 작은 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 삭제
  3. 삭제
  4. 스캔전극과 서스테인전극이 형성된 전면기판과, 상기 스캔전극과 서스테인 전극에 교차되어 배열된 어드레스 전극이 형성된 후면기판과, 상기 후면기판에 방전셀을 구획하도록 형성된 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서,
    상기 스캔전극과 서스테인전극은 각각 투명전극과 버스전극으로 이루어지고,
    상기 방전셀 내에서 상기 어드레스전극의 면적이 상기 투명전극의 최대면적보다 더 넓게 형성되되,
    상기 어드레스전극은 상기 방전셀 내에서의 세로방향의 폭이 방전셀 양쪽 지점에서 중심방향으로 점점 증가하다가 소정 지점 이후부터는 일정하게 유지되고, 상기 방전셀의 중심부에서는 상기 투명전극의 세로방향의 폭보다 더 작게 일정하게 유지되는 형상인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 삭제
  6. 스캔전극과 서스테인전극이 형성된 전면기판과, 상기 스캔전극과 서스테인 전극에 교차되어 배열된 어드레스 전극이 형성된 후면기판과, 상기 후면기판에 방전셀을 구획하도록 형성된 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서,
    상기 스캔전극과 서스테인전극은 각각 투명전극과 버스전극으로 이루어지고,
    상기 방전셀 내에서 상기 어드레스전극의 면적이 상기 투명전극의 최대면적보다 더 넓게 형성되되,
    상기 어드레스전극은 방전셀 내에서의 세로방향의 폭이 상기 방전셀 양쪽 지점에서 중심방향으로 세로 폭이 점점 증가하다가 제 1 소정 지점 이후부터는 일정하게 유지되고, 제 2 소정 지점 이후부터는 점점 감소하고, 상기 방전셀의 중심부에서는 상기 투명전극의 세로방향의 폭보다 더 작게 일정하게 유지되는 형상인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 1 항, 제 4 항, 제 6 항 중 어느 한 항에 있어서,
    상기 투명전극은 방전셀의 양쪽 지점에 사각형, 'T'자형, 다각형 중 어느 하나의 형상으로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020040056535A 2004-07-20 2004-07-20 플라즈마 디스플레이 패널 KR100634706B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040056535A KR100634706B1 (ko) 2004-07-20 2004-07-20 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040056535A KR100634706B1 (ko) 2004-07-20 2004-07-20 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060007673A KR20060007673A (ko) 2006-01-26
KR100634706B1 true KR100634706B1 (ko) 2006-10-16

Family

ID=37118881

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040056535A KR100634706B1 (ko) 2004-07-20 2004-07-20 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100634706B1 (ko)

Also Published As

Publication number Publication date
KR20060007673A (ko) 2006-01-26

Similar Documents

Publication Publication Date Title
US20010026129A1 (en) Plasma display panel
KR100637456B1 (ko) 플라즈마 디스플레이 패널
KR100634706B1 (ko) 플라즈마 디스플레이 패널
KR100501981B1 (ko) 플라즈마 디스플레이 패널
KR100646277B1 (ko) 플라즈마 디스플레이 패널
KR100625462B1 (ko) 플라즈마 디스플레이 패널의 서스테인 구동방법
KR100505984B1 (ko) 플라즈마 디스플레이 패널
KR100692059B1 (ko) 플라즈마 디스플레이 패널
KR100562893B1 (ko) 플라즈마 디스플레이 패널
KR100581957B1 (ko) 플라즈마 디스플레이 패널
KR100692044B1 (ko) 플라즈마 디스플레이 패널
KR100684840B1 (ko) 플라즈마 디스플레이 패널과 그 구동 방법
KR100726937B1 (ko) 플라즈마 디스플레이 패널
KR100580682B1 (ko) 플라즈마 디스플레이 패널
KR100708733B1 (ko) 플라즈마 디스플레이 패널
KR100811529B1 (ko) 플라즈마 디스플레이 패널
KR100542220B1 (ko) 플라즈마 디스플레이 패널
KR100648716B1 (ko) 플라즈마 디스플레이 패널 및 이의 구동방법
KR100499080B1 (ko) 플라즈마 디스플레이 패널
KR100692042B1 (ko) 플라즈마 디스플레이 패널
KR100713645B1 (ko) 플라즈마 디스플레이 패널
KR100686464B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20060004398A (ko) 플라즈마 표시 패널
KR20080057760A (ko) 플라즈마 디스플레이 패널
KR20060019151A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee