KR100618191B1 - Pdp 장치의 프레임 레이트 처리회로 및 그 처리방법 - Google Patents

Pdp 장치의 프레임 레이트 처리회로 및 그 처리방법 Download PDF

Info

Publication number
KR100618191B1
KR100618191B1 KR1020040048539A KR20040048539A KR100618191B1 KR 100618191 B1 KR100618191 B1 KR 100618191B1 KR 1020040048539 A KR1020040048539 A KR 1020040048539A KR 20040048539 A KR20040048539 A KR 20040048539A KR 100618191 B1 KR100618191 B1 KR 100618191B1
Authority
KR
South Korea
Prior art keywords
video signal
frame rate
unit
digital video
signal
Prior art date
Application number
KR1020040048539A
Other languages
English (en)
Other versions
KR20050122881A (ko
Inventor
범성원
Original Assignee
주식회사 대우일렉트로닉스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 대우일렉트로닉스 filed Critical 주식회사 대우일렉트로닉스
Priority to KR1020040048539A priority Critical patent/KR100618191B1/ko
Publication of KR20050122881A publication Critical patent/KR20050122881A/ko
Application granted granted Critical
Publication of KR100618191B1 publication Critical patent/KR100618191B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/001Arbitration of resources in a display system, e.g. control of access to frame buffer by video controller and/or main processor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Plasma & Fusion (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 사용자에 의해 선택된 아날로그 영상신호를 출력하는 영상신호 입력부와; 상기 아날로그 영상신호를 입력받아 디지털 영상신호로 변환하여 출력하는 A/D 변환부와; 상기 A/D 변환부로부터 입력받은 상기 디지털 영상신호를 프레임(frame) 단위별로 비교하여 동영상 신호인지 또는 정지영상 신호인지 여부를 판별하는 동영상 패턴 인식부와; 상기 동영상 패턴 인식부의 판별 결과, 정지영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트(frame rate)를 기설정된 특정 주파수로 변환하여 PDP 모듈부로 출력하되, 동영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트를 변환하지 않고 상기 PDP 모듈부로 출력하는 프레임 레이트 변환부를 포함하여 구성되는 PDP 장치의 프레임 레이트 처리회로 및 그 처리방법에 관한 것이다.
PDP, 프레임 레이트

Description

PDP 장치의 프레임 레이트 처리회로 및 그 처리방법{Frame Rate Processing Circuit of PDP Device and the Method thereof}
도 1은 본 발명에 의한 일 실시예에 따른 PDP 장치의 프레임 레이트 처리회로의 구성을 도시한 것이다.
<도면의 주요부분에 대한 부호의 설명>
110 : 영상신호 입력부 120 : A/D 변환부
130 : 동영상 패턴 인식부
140 : 프레임 레이트 변환부
150 : 제어부 160 : PDP 모듈
본 발명은 PDP 장치의 프레임 레이트 처리회로 및 그 처리방법에 관한 것으로, 더욱 구체적으로는 PDP 장치에서 영상신호를 처리하여 디스플레이함에 있어 그 영상신호가 정지영상 신호인지 동영상 신호인지를 판별하여 상기 영상신호를 적정 프레임 레이트를 갖도록 변환시켜 줌으로써, 프레임 티커(frame ticker) 현상, 플리커 현상(flicker) 등이 발생하는 것을 방지하고 계조표현 능력을 향상시켜 화질을 개선할 수 있도록 하는 PDP 장치의 프레임 레이트 처리회로 및 그 처리방법에 관한 것이다.
잘 알려진 바와 같이, 플라즈마 디스플레이 패널(plasma display panel, 이하 "PDP"라 함.)는 기체 방전시에 발생하는 플라즈마로부터 나오는 빛을 이용하여 문자 또는 그래픽을 표시하는 소자이다. PDP는 현재 활발히 연구되고 있는 LCD(Liquid Crystal Display), FED(Field Emission Display), ELD(Electroluminescence Display)와 같은 여러 평판형 디스플레이 중에서도 대형화에 가장 적합한 장점을 가지고 있다.
즉, PDP는 40" 이상의 대형화가 가능하고, 방전에서 형성되는 자외선이 형광막을 자극하여 가시광을 발광시키는 포토루미네슨스(photoluminescence) 메카니즘을 이용하기 때문에 CRT 수준의 칼라화가 가능하며, 자기 발광형 표시소자(self-emissive display)로서 160도 이상의 넓은 시각을 갖는 등 다른 평판 소자에서 찾아볼 수 없는 고유한 장점을 많이 가지고 있어 차세대 고선명 벽걸이 TV, TV와 PC의 기능이 복합화된 멀티미디어(multimedia)용 대형 표시장치로서 유력시되고 있다.
PDP는 두께가 3mm 정도 되는 2장의 유리 기판을 사용하여 각각의 기판 위에 적당한 전극과 형광체를 도포하고, 두 기판의 간격을 약 0.1mm 내지 0.2mm로 유지하면서 그 사이의 공간에 플라즈마를 형성하는 방법을 채택하고 있기 때문에 평판으로서 대형화가 가능하다.
또한, PDP에서 가스 방전은 전극간에 전압이 인가되더라도 방전 개시 전압 이하의 인가전압에 대해서는 방전이 일어나지 않는 강한 비선형성을 가지며, 대형 디스플레이의 구동에 필수적인 기능인 기억기능(memory function)이 있어 초대형의 패널에 대해서도 휘도가 저하되지 않으면서도 고화질의 화상을 표현할 수 있는 특징을 가진다.
일반적으로, PDP는 디스플레이 유닛 상에 이미지를 디스플레이하기 위해, 소위 '서브필드 구동 방법'을 사용한다. 하나의 이미지 프레임은 서브필드라고 불리는 다수의 연속 주기로 보여진다. 한 서브필드 동안에 다량의 광이 서브필드의 가중치(weight)에 따른 양의 광으로서 방사되며, 각 서브필드는 서로 다른 가중치를 갖는다. 이러한 방식으로, 8개의 서브필드를 사용하는 서브필드 구동 방법은 최대 28개의 반명암(halftone) 레벨을 디스플레이할 수 있다.
한편, 멀티스탠다드형 PDP 텔레비전은 그 입력신호로서 30[Hz] 내지 85[Hz]의 다양한 프레임 레이트(frame rate)를 갖는 영상신호를 입력받는다. 이 때, PDP 패널에 대한 외부 입력 허용 프레임 레이트는 일반적으로 45[Hz] 내지 65[Hz]이므로, 상기 입력 영상신호는 이에 적합한 프레임 레이트를 가지도록 변환되어야 한다.
그런데, 종래 PDP 텔레비전에서는 상기 입력 영상신호를 60[Hz] 또는 50[Hz]로 변환시키는 과정에서 입력신호의 특성에 맞지 않는 주파수로 변환해 줌으로써, PDP 패널의 화면 상에 프레임 티커(frame ticker) 현상, 플리커(flicker) 현상 등이 발생하고 화질이 저하되는 문제점이 있었다. 즉, PDP 텔레비전에서 PC 신호는 60[Hz]로, PAL 방식의 영상신호는 50[Hz]로, NTSC 방식의 신호는 60[Hz]로 일괄하여 변환하도록 되어 있었는데, 특히 정지화면의 경우에는 60[Hz]로 변환하여 디스플레이할 때에는 별문제가 없었으나, 가령 50[Hz] 등으로 변환하여 디스플레할 때에는 화면 상에 프레임 티커(frame ticker) 현상, 플리커(flicker) 현상 등이 발생하고 화면의 화질이 저하된다고 하는 문제점이 있었던 것이다.
따라서, 본 발명이 이루고자 하는 기술적 과제는 PDP 장치에서 영상신호를 처리하여 디스플레이함에 있어 특정 영상신호, 특히 정지영상 신호에 대해서는 특정 프레임 레이트를 갖도록 변환한 후 PDP 패널에 디스플레이하도록 함으로써, 그 영상신호가 정지영상 신호인지 동영상 신호인지에 관계없이 프레임 티커 현상, 플리커 현상 등이 발생하는 것을 방지하고 계조표현 능력을 향상시켜 화질을 개선할 수 있도록 하는 PDP 장치의 프레임 레이트 처리회로 및 그 처리방법를 제공하는 데 있다.
상기 기술적 과제를 달성하기 위하여, 본 발명은 사용자에 의해 선택된 아날로그 영상신호를 출력하는 영상신호 입력부와; 상기 아날로그 영상신호를 입력받아 디지털 영상신호로 변환하여 출력하는 A/D 변환부와; 상기 A/D 변환부로부터 입력받은 상기 디지털 영상신호를 프레임(frame) 단위별로 비교하여 동영상 신호인지 또는 정지영상 신호인지 여부를 판별하는 동영상 패턴 인식부와; 상기 동영상 패턴 인식부의 판별 결과, 정지영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트(frame rate)를 기설정된 특정 주파수로 변환하여 PDP 모듈부로 출력하되, 동영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트를 변환하지 않고 상기 PDP 모듈부로 출력하는 프레임 레이트 변환부와;
상기 동영상 패턴 인식부의 판별 결과에 의거하여 적정한 프레임 레이트를 판단하고, 그 판단결과에 따라 상기 프레임 레이트 변환부의 변환 동작을 제어하는 제어부를 포함하여 구성되는 PDP 장치의 프레임 레이트 처리회로를 제공한다.
삭제
본 발명에서, 상기 특정 주파수는 55 내지 65[Hz]인 것이 바람직하다.
또한, 본 발명은 영상신호 입력부로부터 입력받은 아날로그 영상신호를 디지털 영상신호로 변환하는 단계와; 상기 디지털 영상신호를 프레임 단위별로 비교하여 상기 디지털 영상 신호가 동영상 신호인지 또는 정지영상 신호인지 여부를 판별하는 단계와; 상기 판별 결과, 정지 영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트를 기설정된 특정 주파수로 변환하여 PDP 모듈부로 출력하되, 동영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트를 변환시키지 않고 상기 PDP 모듈부로 출력하는 단계를 포함하여 구성되는 PDP 장치의 프레임 레이트 처리방법을 제공한다.
본 발명에서, 상기 특정 주파수는 60[Hz]인 것이 바람직하다.
이하, 실시예를 통하여 본 발명을 더욱 상세히 설명하기로 한다. 이들 실시예는 단지 본 발명을 예시하기 위한 것이며, 본 발명의 권리 보호 범위가 이들 실시예에 의해 제한되는 것은 아니다.
도 1은 본 발명의 일실시예에 따른 PDP 장치의 프레임 레이트 처리회로의 구성을 도시한 블럭도로서, 이를 참조하여 본 발명을 설명하면 다음과 같다.
도시된 바와 같이, 본 발명에 따른 PDP 장치의 프레임 레이트 처리회로는 사용자에 의해 선택된 아날로그 영상신호를 출력하는 영상신호 입력부(110)와; 상기 아날로그 영상신호를 입력받아 디지털 영상신호로 변환하여 출력하는 A/D 변환부(120)와; 상기 A/D 변환부(120)로부터 입력받은 상기 디지털 영상신호를 프레임 단위별로 비교하여 동영상 신호인지 또는 정지영상 신호인지 여부를 판별하는 동영상 패턴 인식부(130)와; 동영상 패턴 인식부(130)의 판별 결과, 정지영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트를 기설정된 특정 주파수로 변환하여 PDP 모듈부(160)로 출력하되, 동영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트를 변환하지 않고 PDP 모듈부(160) 로 출력하는 프레임 레이트 변환부(140)를 포함하여 구성된다.
상기 PDP 장치의 프레임 레이트 처리회로는 동영상 패턴 인식부(130)의 판별 결과에 의거하여 적정한 프레임 레이트를 판단하고, 그 판단결과에 따라 상기 프레임 레이트 변환부(140)의 변환 동작을 제어하는 제어부(150)를 더 포함할 수 있다.
이와 같이 구성된 본 실시예의 동작을 구체적으로 설명하면 다음과 같다.
우선, 영상신호 입력부(110)가 사용자에 의해 선택된 아날로그 영상신호를 A/D 변환부(120)로 출력하면, A/D 변환부(120)는 이를 입력받아 디지털 영상신호로 변환하여 출력한다.
그러면, 동영상 패턴 인식부(130)은 상기 디지털 영상신호를 A/D 변환부(120)로부터 입력받아 프레임 단위별로 비교하여 동영상 신호인지 아니면 정지영상신호인지 여부를 판별한다. 즉, 동영상 패턴 인식부(130)은 프레임 단위별로 비교해 봤을 때 각각의 프레임에 변화가 있으면 동영상 신호로 판별하고, 변화가 없으면 정지영상신호인 것으로 판별한다. 여기서, 각 프레임 간에 변화가 있는지 없는지의 판별은 시스템 내에 기설정되는 소정의 판별기준에 따라 이루어지며, 이를 위한 판별 인자 또한 시스템 설정조건에 따라 임의적으로 정해질 수 있다.
상기에서의 판별 결과, 만약 상기 디지털 영상신호가 정지영상 신호인 것으로 판별된 경우에는, 프레임 레이트 변환부(140)는 상기 디지털 영상신호의 프레임 레이트를 특정 주파수, 예를 들어 정격 60[Hz] 등으로 변환하여 출력한다. 정지영상 신호에 대해 프레임 레이트를 특정 주파수로 변환하는 것은, 입력되는 영상신호 의 특성, 시스템 환경 등에 적합하지 않은 주파수 변환이 일어나게 되면, 그 영상이 디스플레이될 때 화면 상에 프레임 티커 현상, 플리커 현상 등이 발생하고 화질이 저하될 수 있으므로, 이를 방지하기 위함이다. 여기서, 상기 특정 주파수는 시스템에 따라 달리 설정될 수 있으며, 정격 60[Hz]로 설정되는 것이 바람직하다.
한편, 동영상 패턴 인식부(130)의 판별 결과, 동영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트를 변환하지 않고 PDP 모듈부(160)로 출력한다.
여기서, 제어부(150)는 동영상 패턴 인식부(130)의 판별 결과에 의거하여 적정한 프레임 레이트를 판단하고, 그 판단결과에 따라 상기 프레임 레이트 변환부(140)가 변환 동작을 수행할 수 있도록 제어하는 역할을 한다.
마지막으로, PDP 모듈(160)은 프레임 레이트 변환부(140)로부터 정지영상 신호 또는 동영상 신호를 입력받아 화면상에 디스플레이한다.
이상 살펴 본 바와 같이, 본 실시예에서는 영상신호가 정지영상일 경우에는 프레임 레이트를 특정 주파수로 자동 변환함으로써, 프레임 티커 현상, 플리커(flicker) 현상 등이 발생하는 것을 방지하고, 계조표현 능력을 향상시켜 PDP 패널의 화질을 개선할 수 있다.
이상 설명한 바와 같이, 본 발명에 따른 PDP 장치의 프레임 레이트 처리회로 및 그 처리방법은 PDP 장치에서 영상신호를 처리하여 디스플레이함에 있어 그 영상 신호가 정지영상 신호인지 동영상 신호인지를 판별하여, 특정 영상신호 특히 정지영상 신호일 때에는 상기 영상신호를 적정 프레임 레이트를 갖도록 변환시켜 줌으로써, PDP의 화면 디스플레이시 나타날 수 있는 프레임 티커(frame ticker) 현상, 플리커(flicker) 현상 등이 발생하는 것을 방지하고, 계조표현 능력을 향상시켜 PDP 패널의 화질을 개선할 수 있는 효과를 가진다.

Claims (5)

  1. 사용자에 의해 선택된 아날로그 영상신호를 출력하는 영상신호 입력부와;
    상기 아날로그 영상신호를 입력받아 디지털 영상신호로 변환하여 출력하는 A/D 변환부와;
    상기 A/D 변환부로부터 입력받은 상기 디지털 영상신호를 프레임(frame) 단위별로 비교하여 동영상 신호인지 또는 정지영상 신호인지 여부를 판별하는 동영상 패턴 인식부와;
    상기 동영상 패턴 인식부의 판별 결과, 정지영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트(frame rate)를 기설정된 특정 주파수로 변환하여 PDP 모듈부로 출력하되, 동영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트를 변환하지 않고 상기 PDP 모듈부로 출력하는 프레임 레이트 변환부와;
    상기 동영상 패턴 인식부의 판별 결과에 의거하여 적정한 프레임 레이트를 판단하고, 그 판단결과에 따라 상기 프레임 레이트 변환부의 변환 동작을 제어하는 제어부를 포함하여 구성되는 PDP 장치의 프레임 레이트 처리회로.
  2. 삭제
  3. 제 1항에 있어서, 상기 특정 주파수는 정격 60[Hz]인 PDP 장치의 프레임 레이트 처리회로.
  4. 영상신호 입력부로부터 입력받은 아날로그 영상신호를 디지털 영상신호로 변환하는 단계와;
    상기 디지털 영상신호를 프레임 단위별로 비교하여 상기 디지털 영상 신호가 동영상 신호인지 또는 정지영상 신호인지 여부를 판별하는 단계와;
    상기 판별 결과, 정지 영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트를 기설정된 특정 주파수로 변환하여 PDP 모듈부로 출력하되, 동영상 신호인 것으로 판별된 경우에는 상기 디지털 영상신호의 프레임 레이트를 변환시키지 않고 상기 PDP 모듈부로 출력하는 단계를 포함하여 구성되는 PDP 장치의 프레임 레이트 처리방법.
  5. 제 4항에 있어서, 상기 특정 주파수는 정격 60[Hz]인 PDP 장치의 프레임 레이트 처리방법.
KR1020040048539A 2004-06-25 2004-06-25 Pdp 장치의 프레임 레이트 처리회로 및 그 처리방법 KR100618191B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040048539A KR100618191B1 (ko) 2004-06-25 2004-06-25 Pdp 장치의 프레임 레이트 처리회로 및 그 처리방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040048539A KR100618191B1 (ko) 2004-06-25 2004-06-25 Pdp 장치의 프레임 레이트 처리회로 및 그 처리방법

Publications (2)

Publication Number Publication Date
KR20050122881A KR20050122881A (ko) 2005-12-29
KR100618191B1 true KR100618191B1 (ko) 2006-09-01

Family

ID=37294640

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040048539A KR100618191B1 (ko) 2004-06-25 2004-06-25 Pdp 장치의 프레임 레이트 처리회로 및 그 처리방법

Country Status (1)

Country Link
KR (1) KR100618191B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11151924B2 (en) 2019-07-03 2021-10-19 Samsung Display Co., Ltd. Display device displaying an image by decoding a compressed image bitstream, and method of operating the display device

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111462710B (zh) * 2014-08-05 2022-02-18 苹果公司 使用多个不同刷新速率同时刷新显示设备的多个区域

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11151924B2 (en) 2019-07-03 2021-10-19 Samsung Display Co., Ltd. Display device displaying an image by decoding a compressed image bitstream, and method of operating the display device

Also Published As

Publication number Publication date
KR20050122881A (ko) 2005-12-29

Similar Documents

Publication Publication Date Title
JP4799890B2 (ja) プラズマディスプレイパネルの表示方法
US9183797B2 (en) Display device and control method for display device
US20090002360A1 (en) Liquid crystal display device and method for driving same
US20090167957A1 (en) Video signal processing device and method of processing gradation
KR100482326B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR20070075943A (ko) 잔상 보상 기능을 갖는 플라즈마 디스플레이 장치 및 잔상보상 방법
US20050073616A1 (en) Method and apparatus for reducing flicker when displaying pictures on a plasma display panel
KR20070068795A (ko) 디스플레이장치 및 그 제어방법
JP2005024717A (ja) ディスプレイ装置およびディスプレイの駆動方法
US7515119B2 (en) Method and apparatus for calculating an average picture level and plasma display using the same
JPWO2012133084A1 (ja) 画像表示装置および画像表示方法
US20070091019A1 (en) Display apparatus and control method thereof
KR100536233B1 (ko) 플라즈마 디스플레이 패널의 계조 표현 방법 및 플라즈마디스플레이 패널의 구동 장치
US7453476B2 (en) Apparatus for driving discharge display panel using dual subfield coding
KR100618191B1 (ko) Pdp 장치의 프레임 레이트 처리회로 및 그 처리방법
JP2005128544A (ja) プラズマディスプレイパネルの残像減少方法および装置
US7477272B2 (en) Normal mode driving method in wide mode liquid crystal display device
JPH1039829A (ja) ディスプレイ装置の階調歪み補正回路
KR100486684B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR20060084206A (ko) 영상 표시 장치 및 그의 전력 제어 방법
KR100513020B1 (ko) 플라즈마 디스플레이 패널의 콘트라스트 제어장치 및 방법
KR20090044604A (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100546621B1 (ko) 기준 백색 보정 장치를 구비한 평판 디스플레이 장치 및그의 기준 백색 보정 방법
KR100536532B1 (ko) 플라즈마 표시 장치 및 그의 구동 방법
JP2005128550A (ja) プラズマディスプレイパネル及びその駆動装置とその駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee