KR100515338B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100515338B1
KR100515338B1 KR10-2003-0061177A KR20030061177A KR100515338B1 KR 100515338 B1 KR100515338 B1 KR 100515338B1 KR 20030061177 A KR20030061177 A KR 20030061177A KR 100515338 B1 KR100515338 B1 KR 100515338B1
Authority
KR
South Korea
Prior art keywords
scan
buffer board
display panel
plasma display
signal
Prior art date
Application number
KR10-2003-0061177A
Other languages
English (en)
Other versions
KR20050023772A (ko
Inventor
손진부
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2003-0061177A priority Critical patent/KR100515338B1/ko
Publication of KR20050023772A publication Critical patent/KR20050023772A/ko
Application granted granted Critical
Publication of KR100515338B1 publication Critical patent/KR100515338B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널에 관하여 개시한다. 본 발명에 따른 플라즈마 디스플레이 패널은 다수의 주사선으로 이루어진 제1 스캔라인 그룹과 제2 스캔라인 그룹을 포함하는 패널부; 상기 제1 스캔라인 그룹에 주사신호를 공급하는 회로가 있는 제1 스캔버퍼보드; 상기 제2 스캔라인 그룹에 주사신호를 공급하는 회로가 있는 제2 스캔버퍼보드; 및 상기 제1 스캔버퍼보드와 제2 스캔버퍼보드를 전기적으로 연결하는 도전선을 포함한다. 본 발명에 따르면 상측 스캔 버퍼 보드와 하측 스캔 버퍼 보드의 레퍼런스 전압이 동일해지고 임피던스 차이가 줄어들어서, 화상에서 발생하는 상하 휘도 차이를 줄일 수 있다.

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널(plasma display panel, PDP)에 관한 것으로, 보다 상세하게는 듀얼 버퍼 보드로 구동되는 플라즈마 디스플레이 패널에 관한 것이다.
최근 액정 표시 장치(liquid crystal display, LCD), 전계 방출 표시 장치(field emission display, FED), 플라즈마 디스플레이 패널 등의 평면 표시 장치가 활발히 개발되고 있다. 이들 평면 표시 장치 중에서 플라즈마 디스플레이 패널은 다른 평면 표시 장치에 비해 휘도 및 발광효율이 높으며 시야각이 넓다는 장점이 있다. 따라서, 플라즈마 디스플레이 패널이 40인치 이상의 대형 표시 장치에서 종래의 음극선관(cathode ray tube, CRT)을 대체할 표시 장치로서 각광받고 있다.
플라즈마 디스플레이 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소가 매트릭스 형태로 배열되어 있다. 이러한 플라즈마 디스플레이 패널은 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형과 교류형으로 구분된다.
직류형 플라즈마 디스플레이 패널은 전극이 방전 공간이 절연되지 않은 채 노출되어 있어서 전압이 인가되는 동안 전류가 방전 공간에 그대로 흐르게 되며, 이를 위해 전류 제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 플라즈마 디스플레이 패널에서는 전극을 유전체층이 덮고 있어 자연스러운 캐패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다.
이러한 교류형 플라즈마 디스플레이 패널에는 그 한쪽 면에 서로 평행인 주사 전극 및 유지 전극이 형성되고 다른 쪽 면에 이들 전극과 직교하는 방향으로 어드레스 전극이 형성된다. 그리고 유지 전극은 각 주사 전극에 대응해서 형성되며, 그 일단이 서로 공통으로 연결되어 있다.
일반적으로 이러한 교류형 플라즈마 디스플레이 패널의 구동 방법은 시간적인 동작 변화로 표현하면 리셋 기간, 어드레싱 기간, 유지 기간, 소거 기간으로 이루어진다.
리셋 기간은 셀에 어드레싱 동작이 원활히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이며, 어드레싱 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하기 위하여 켜지는 셀(어드레싱된 셀)에 어드레스 전압을 인가하여 벽전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 유지방전 전압 펄스를 인가하여 어드레싱된 셀에 실제로 화상을 표시하기 위한 방전을 수행하는 기간이며, 소거 기간은 셀의 벽전하를 감소시켜 유지 방전을 종료시키는 기간이다.
한편, PDP의 어드레싱은 스캔 버퍼 보드상의 스캔 아이씨(IC)의 동작에 의하여 수행되며, 스캔 IC의 출력은 패널에 위치한 스캔 전극과 1:1로 대응된다. 따라서 버퍼 보드의 세로 길이는 패널의 세로 길이보다 같거나 조금 작은 것이 보통이다. 그런데, 최근에는 패널이 대형화되며 이에 따라 버퍼 보드의 크기도 커지고 있다. 따라서 버퍼 보드의 제작 및 조립성이 저하되는 문제점이 있다.
이러한 문제점을 해결하기 위하여 버퍼 보드를 상하로 분리하여 듀얼(dual) 구동을 하는 것이 일반적이다. 예를 들어 70인치 규격의 PDP는 세로 길이가 480㎜인 스캔 버퍼 보드를 상하로 설치한다. 그러나, 이렇게 버퍼 보드를 상하로 분리하여 사용하는 경우에 방전 전류가 발생하므로 상하 보드에 임피던스 차가 발생하게 되며, 이러한 임피던스 차이에 의하여 패널에 상하 휘도 차가 발생하는 문제점이 있다. 또한, 이러한 휘도차는 패널의 크기가 커질수록 더 커진다.
그러므로 본 발명이 이루고자 하는 기술적 과제는 듀얼 버퍼 보드를 사용하는 플라즈마 디스플레이 패널에서 상하 보드의 임피던스 차이를 줄이고 전압의 레퍼런스 전위를 맞추어 패널 상하의 휘도차를 개선하기 위한 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.
이러한 기술적 과제를 달성하기 위한 본 발명의 특징에 따른 플라즈마 디스플레이 패널은 다수의 주사선으로 이루어진 제1 스캔라인 그룹과 제2 스캔라인 그룹을 포함하는 패널부; 상기 제1 스캔라인 그룹에 주사신호를 공급하는 회로가 있는 제1 스캔버퍼보드; 상기 제2 스캔라인 그룹에 주사신호를 공급하는 회로가 있는 제2 스캔버퍼보드; 및 및 상기 제1 스캔버퍼보드와 제2 스캔버퍼보드를 전기적으로 연결하는 도전선을 포함한다.
이때, 상기 제1 및 제2 스캔버퍼보드는 각각 하나 이상의 스캔 IC-상기 스캔 IC는 상기 제1 및 제2 스캔라인 그룹을 구동하기 위한 제1 및 제2 전압이 출력되는 제1 출력단자 및 제2 출력단자를 포함함-를 포함하며, 상기 제1 스캔버퍼보드에 포함된 스캔 IC의 제1 출력단자와 상기 제2 스캔버퍼보드에 포함된 스캔 IC의 제1 출력단자가 상기 도전선에 의하여 연결된다.
또한, 상기 제1 스캔버퍼보드에 포함된 모든 스캔 IC의 제1 출력단자와 제2 출력단자가 각각 서로 연결되어 있고, 상기 제2 스캔버퍼보드에 포함된 모든 스캔 IC의 제1 출력단자와 제2 출력단자가 각각 서로 연결되어 있다.
또한, 상기 제2 전압은 상기 제1 및 제2 스캔라인 그룹에 스캔 신호를 인가하기 위한 전압이며, 상기 제1 전압은 0V이다.
또한, 상기 스캔 IC는,
상기 제1 및 제2 스캔라인 그룹을 구동하기 위하여 순차적으로 입력되는 신호를 쉬프트시키는 쉬프트레지스터; 상기 쉬프트레지스터의 출력을 임시 저장하는 래치; 및 상기 래치의 출력신호 및 외부에서 입력되는 선택신호에 따라 상기 다수의 주사선 중 하나의 주사선을 선택하는 신호를 출력하는 셀렉터를 포함할 수 있다.
이하, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 상세히 설명하면 다음과 같다.
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 분해 사시도이며, 도 2는 본 발명의 실시예에 따른 플라즈마 패널의 개략적인 평면도이다. 도 3은 본 발명의 실시예에 따른 샤시 베이스의 개략적인 평면도이다.
도 1에 나타낸 바와 같이, 플라즈마 디스플레이 패널은 플라즈마 패널(10), 샤시 베이스(20), 전면 케이스(30) 및 후면 케이스(40)를 포함한다. 샤시 베이스(20)는 플라즈마 패널(10)에서 영상이 표시되는 면의 반대측에 배치되어 플라즈마 패널(10)과 결합된다. 전면 및 후면 케이스(30, 40)는 플라즈마 패널(10)의 전면 및 샤시 베이스(20)의 후면에 각각 배치되어, 플라즈마 패널(10) 및 샤시 베이스(20)와 결합되어 플라즈마 디스플레이 패널을 형성한다.
도 2를 보면, 플라즈마 패널(10)은 열 방향으로 배열되어 있는 복수의 어드레스 전극(A1-Am), 그리고 행 방향으로 지그재그로 배열되어 있는 복수의 주사 전극(Y1-Yn) 및 복수의 유지 전극(X1-Xn)을 포함한다. 유지 전극(X1-Xn)은 각 주사 전극(Y1-Yn)에 대응해서 형성되며, 일반적으로 그 일단이 서로 공통으로 연결되어 있다. 그리고 플라즈마 패널(10)은 유지 및 주사 전극(X1-Xn, Y1-Yn)이 배열된 유리 기판과 어드레스 전극(A1-Am)이 배열된 유리 기판을 포함하다. 두 유리 기판은 주사 전극(Y1-Yn)과 어드레스 전극(A1-Am) 및 유지 전극(X1-Xn)과 어드레스 전극(A1-Am)이 각각 직교하도록 방전 공간을 사이에 두고 대향하여 배치되어 있다. 이때, 어드레스 전극(A1-Am)과 유지 및 주사 전극(X1-Xn, Y1-Yn)의 교차부에 있는 방전 공간이 방전 셀(11)을 형성한다.
또한, 도 3에 나타낸 바와 같이 샤시 베이스(20)에는 플라즈마 패널(10)의 구동에 필요한 보드(100-600)가 형성되어 있다. 어드레스 버퍼 보드(100)는 샤시 베이스(20)의 상부 및 하부에 각각 형성되어 있는데, 이것은 단일 보드로 이루어질 수도 있으며 복수의 보드로 이루어질 수도 있다. 이러한 어드레스 버퍼 보드(100)는 화상 처리 및 로직 보드(500)로부터 어드레스 구동 제어 신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 전압을 각 어드레스 전극에 인가한다.
주사 및 유지 구동 보드(200, 300)는 각각 샤시 베이스(20)의 좌측 및 우측에 배치되어 있으며, 주사 보드(200)는 스캔 버퍼 보드(400)를 거쳐 주사 전극에 전기적으로 연결되어 있다. 스캔 버퍼 보드(400)는 주사 전극의 스캔에 필요한 동작을 하는 것으로, PDP의 듀얼 구동과 보드 제작 및 조립이 용이하도록 상하로 나누어져 있다(400a, 400b). 주사 및 유지 구동 보드(200, 300)는 화상 처리 및 로직 보드(500)로부터 유지 방전 신호를 수신하여 주사 및 유지 전극에 유지방전 펄스를 번갈아 입력한다. 그러면 입력된 유지방전 펄스에 의해 선택된 방전 셀에서 유지 방전이 일어난다.
화상 처리 및 로직 보드(500)는 외부로부터 영상 신호를 수신하여 어드레스 구동 제어 신호와 유지 방전 신호를 생성하여 각각 어드레스 버퍼 보드(100)와 주사 및 유지 구동 보드(200, 300)에 인가한다. 전원 보드(600)는 플라즈마 디스플레이 패널의 구동에 필요한 전원을 공급한다. 화상 처리 및 로직 보드(500)와 전원 보드(600)는 샤시 베이스(20)의 중앙에 배치된다.
아래에서는 스캔 버퍼 보드(400)에 포함되는 스캔 IC의 회로의 구성 및 동작에 대해서 도 4 및 도 5를 참조하여 자세하게 설명한다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에 사용되는 스캔 IC(STV7617)의 회로의 구성을 개략적으로 나타낸 것이며, 도 5는 이러한 스캔 IC가 복수 개 연결된 본 발명의 실시예에 따른 상하 스캔 버퍼 보드를 나타낸 것이다.
도 4에 도시되어 있듯이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에 사용되는 스캔 IC는 쉬프트레지스터, 래치, 2개의 셀렉터 및 2개의 인버터를 포함한다.
쉬프트레지스터는 Y전극을 구동하기 위하여 순차적으로 입력되는 신호를 쉬프트시키고, 래치는 쉬프트레지스터의 출력을 임시 저장하며, 셀렉터는 래치의 출력신호 및 외부에서 입력되는 선택신호에 따라 다수의 Y전극 중 하나의 전극을 선택하는 신호를 출력한다.
상/하측 셀렉터 및 인버터의 출력단자(VH1,VH2)에서는 Y전극에 인가되는 스캔전압 중 하이 레벨의 전압이 출력되며, 출력단자(GND)는 로우 레벨의 스캔전압이 출력된다. 이때, 출력단자(GND)에서 출력되는 전압은 0V 이외의 다른 전압일 수 있다.
또한, 상측 셀렉터 및 인버터를 통하여 출력되는 출력단자(VH1출력단자(HVO1~32)는 패널의 Y전극 Y1~Y32에 연결되고, 하측 셀렉터 및 인버터를 통하여 출력되는 출력단자(HVO33~64)는 Y전극 Y33~Y64에 연결된다. 즉, 하나의 스캔 IC에 의해 64개의 Y 전극이 선택되며, 레지스터와 래치 및 셀렉터로 입력되는 여러 가지 제어신호에 의하여 Y1~Y64의 전극 중 어느 하나의 전극으로 출력신호가 전송된다.
또한, 도 5에 도시되어 있듯이, 상측과 하측의 스캔 버퍼 보드(400a,400b)에는 각각 n개의 스캔 IC(up-IC-1, …, up-IC-n, low-IC-1, …, low-IC-n)가 포함되어 있으며, 앞서 설명한 바와 같이 하나의 스캔 IC의 상, 하 출력단(HVO)에는 각각 32개의 Y전극이 연결된다. 상측 및 하측 스캔 버퍼 보드(400a,400b)에 포함된 각 스캔 IC의 출력단(GND)은 서로 연결되어 있으며, 출력단(VH)도 서로 연결되어 있다.
또한, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동회로는 상측 스캔 버퍼 보드(400a)에 포함된 스캔 IC의 출력단(GND) 연결선과 하측 스캔 버퍼 보드(400b)에 포함된 스캔 IC의 출력단(GND) 연결선을 커넥터로 연결한다. 그러면 상측 스캔 버퍼 보드(400a)와 하측 스캔 버퍼 보드(400b)의 레퍼런스 전위가 동일하게 되므로 상측 스캔 버퍼 보드(400a)와 하측 스캔 버퍼 보드(400b)의 임피던스 차이도 줄어든다. 따라서 상측 스캔 버퍼 보드(400a)와 하측 스캔 버퍼 보드(400b)의 임피던스 차이에 의해 화면에서 발생되는 상하 휘도 차이를 줄일 수 있다.
상기 도면과 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
이상에서와 같이 본 발명을 적용하면 상측 스캔 버퍼 보드와 하측 스캔 버퍼 보드의 레퍼런스 전압이 동일해지고 임피던스 차이가 줄어든다. 따라서, 화상에서 발생하는 상하 휘도 차이가 줄어드는 효과가 있다.
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 분해 사시도이다.
도 2는 본 발명의 실시예에 따른 플라즈마 패널의 개략적인 평면도이다.
도 3은 본 발명의 실시예에 따른 샤시 베이스의 개략적인 평면도이다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에 사용되는 스캔 IC(STV7617)의 회로 구성을 개략적으로 나타낸 도이다.
도 5는 본 발명의 실시예에 따른 스캔 IC가 복수 개 연결된 상하 스캔 버퍼 보드를 나타낸 도이다.

Claims (6)

  1. 다수의 주사선으로 이루어진 제1 스캔라인 그룹과 제2 스캔라인 그룹을 포함하는 패널부;
    상기 제1 스캔라인 그룹에 주사신호를 공급하는 회로가 있는 제1 스캔버퍼보드;
    상기 제2 스캔라인 그룹에 주사신호를 공급하는 회로가 있는 제2 스캔버퍼보드; 및
    상기 제1 스캔버퍼보드와 제2 스캔버퍼보드를 전기적으로 연결하는 도전선을 포함하며,
    상기 제1 및 제2 스캔버퍼보드는 각각 하나 이상의 스캔 IC-상기 스캔 IC는 상기 제1 및 제2 스캔라인 그룹을 구동하기 위한 제1 전압 및 제2 전압이 출력되는 제1 출력단자 및 제2 출력단자를 각각 포함함-를 포함하며,
    상기 제1 스캔버퍼보드에 포함된 모든 스캔 IC의 제1 출력단자와 제2 출력단자가 각각 서로 연결되어 있고, 상기 제2 스캔버퍼보드에 포함된 모든 스캔 IC의 제1 출력단자와 제2 출력단자가 각각 서로 연결되어 있으며,
    상기 제1 스캔버퍼보드에 포함된 스캔 IC의 제1 출력단자와 상기 제2 스캔버퍼보드에 포함된 스캔 IC의 제1 출력단자가 상기 도전선에 의하여 연결되는 것을 특징으로 하는
    플라즈마 디스플레이 패널.
  2. 삭제
  3. 삭제
  4. 제1항에 있어서,
    상기 제2 전압은 상기 제1 및 제2 스캔라인 그룹에 스캔 신호를 인가하기 위한 전압인 것을 특징으로 하는
    플라즈마 디스플레이 패널.
  5. 제1항에 있어서,
    상기 제1 전압은 0V인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제1항에 있어서,
    상기 스캔 IC는,
    상기 제1 및 제2 스캔라인 그룹을 구동하기 위하여 순차적으로 입력되는 신호를 쉬프트시키는 쉬프트레지스터;
    상기 쉬프트레지스터의 출력을 임시 저장하는 래치; 및
    상기 래치의 출력신호 및 외부에서 입력되는 선택신호에 따라 상기 다수의 주사선 중 하나의 주사선을 선택하는 신호를 출력하는 셀렉터
    를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR10-2003-0061177A 2003-09-02 2003-09-02 플라즈마 디스플레이 패널 KR100515338B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2003-0061177A KR100515338B1 (ko) 2003-09-02 2003-09-02 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0061177A KR100515338B1 (ko) 2003-09-02 2003-09-02 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20050023772A KR20050023772A (ko) 2005-03-10
KR100515338B1 true KR100515338B1 (ko) 2005-09-15

Family

ID=37231241

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0061177A KR100515338B1 (ko) 2003-09-02 2003-09-02 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100515338B1 (ko)

Also Published As

Publication number Publication date
KR20050023772A (ko) 2005-03-10

Similar Documents

Publication Publication Date Title
KR20050036612A (ko) 플라즈마 디스플레이 패널과 그 구동방법
KR100477990B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 장치와 구동 방법
KR100529114B1 (ko) 플라즈마 표시장치 및 이의 구동방법
US20050168408A1 (en) Plasma display panel and driving method thereof
KR100515338B1 (ko) 플라즈마 디스플레이 패널
KR100578960B1 (ko) 플라즈마 디스플레이 패널과 그 구동방법
KR100739636B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100477992B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR20060083045A (ko) 플라즈마 표시장치
KR100508930B1 (ko) 플라즈마 디스플레이 패널 장치 및 구동 방법
KR100508928B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100458573B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100521490B1 (ko) 플라즈마 디스플레이 패널과 그 구동방법
KR100477968B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100544125B1 (ko) 전극 구조가 개선된 디스플레이 패널
KR100536224B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100508929B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 장치
KR100612383B1 (ko) 플라즈마 디스플레이 패널과 그 구동방법
KR20050090862A (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100536236B1 (ko) 플라즈마 표시 장치
KR100536219B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100570619B1 (ko) 플라즈마 디스플레이 패널과 그의 구동 장치와 구동 방법
KR20050036640A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100560491B1 (ko) 플라즈마 표시패널의 구동 장치 및 그 구동 방법
KR100741108B1 (ko) 디스플레이 패널의 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120823

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130827

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee