KR100485850B1 - 프로토콜 처리 장치 및 방법, 그리고 트래픽 처리 장치 및방법 - Google Patents

프로토콜 처리 장치 및 방법, 그리고 트래픽 처리 장치 및방법 Download PDF

Info

Publication number
KR100485850B1
KR100485850B1 KR10-2003-0014107A KR20030014107A KR100485850B1 KR 100485850 B1 KR100485850 B1 KR 100485850B1 KR 20030014107 A KR20030014107 A KR 20030014107A KR 100485850 B1 KR100485850 B1 KR 100485850B1
Authority
KR
South Korea
Prior art keywords
subpacket
packet
protocol
header
data packet
Prior art date
Application number
KR10-2003-0014107A
Other languages
English (en)
Other versions
KR20030074277A (ko
Inventor
정민섭
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Publication of KR20030074277A publication Critical patent/KR20030074277A/ko
Application granted granted Critical
Publication of KR100485850B1 publication Critical patent/KR100485850B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/22Parsing or analysis of headers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/12Protocol engines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/18Multiprotocol handlers, e.g. single devices capable of handling multiple protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)

Abstract

프로토콜 처리 장치 및 방법, 그리고 트래픽 처리 장치 및 방법이 개시된다. 조합분할부는 복수의 셀을 조합하여 데이터 패킷을 생성하며 또한, 생성된 데이터 패킷을 분할하여 셀을 재생성한다. 하위 프로토콜 처리부는 패킷 추출부에서 추출된 서브 데이터 패킷의 하위계층 프로토콜을 처리한다. 상위 프로토콜 처리부는 서브 데이터 패킷의 상위계층 프로토콜을 처리한다. 또한, 상위 프로토콜 처리부는 서브 데이터 패킷을 주패킷 및 부패킷으로 구분하여 적응적으로 프로토콜을 처리한다. 따라서, 마스터와 슬레이브가 통합된 하나의 네트워크 시스템에서 트래픽 및 프로토콜을 처리하는 것이 가능하며 시스템의 크기를 소형화할 수 있다.

Description

프로토콜 처리 장치 및 방법, 그리고 트래픽 처리 장치 및 방법 {Apparatus and method for protocol processing, and apparatus and method for traffic processing}
본 발명은 프로토콜 처리 장치 및 방법, 그리고, 트래픽 처리 장치 및 방법에 관한 것으로, 보다 상세하게는 마스터와 슬레이브가 병합되어 프로토콜을 처리하는 프로토콜 처리 장치 및 방법, 그리고, 트래픽 처리 장치 및 방법에 관한 것이다.
네트워크와 네트워크를 연결하는 대표적인 장치에는 라우터(Router), 스위치(Switch) 등이 있다. 이러한 라우터, 스위치 등의 주기능은 데이터 패킷(Data Packet)을 원하는 목적지로 전달하는 것이다. 예를 들면, 라우터는 인터넷과 내부 네트워크의 회선을 연결하여 데이터 패킷을 전달함으로써 통신이 가능하도록 한다. 이러한 기능을 수행하는 데 있어서 네트워크 시스템은 자체적으로 데이터 패킷의 프로토콜을 처리하기도 한다.
이를 위해 네트워크 시스템(100)은 도 1과 같이 하나의 마스터(Master)(110) 및 복수 즉, n개(n은 양의 정수)의 슬레이브(Slave)(120)를 갖는다. 마스터(110)는 수신된 트래픽의 데이터 패킷들 중 동일한 프로토콜, 예를 들어, IP의 헤더를 처리한 후 복수의 슬레이브(120) 중 어느 하나로 데이터 패킷을 분배한다. 각각의 슬레이브(120)는 각 데이터 패킷의 특성에 따라 서로 다른 처리를 수행한 후 다시 마스터(110)로 데이터 패킷을 송신한다.
도 2는 종래의 마스터 및 슬레이브를 갖는 네트워크 시스템의 일반적인 블럭도로서 도 1의 실시예를 설명하기 위한 도면이다.
도 2를 참조하면, 종래의 마스터(110)는 제1조합분할부(112), 패킷저장부(114), 헤더처리부(116) 및 패킷분석부(118)를 갖는다. 제1조합분할부(112)는 OSI 7계층(Open Systems Interconnection 7 Layer : 개방형 시스템 상호 연결 7계층) 중 2계층에 속하는 SAR(Segmentation and Reassembly)계층이다.
제1조합분할부(112)는 제1조합부(Reassemble)(112a) 및 제1분할부(Segment)(112b)를 갖는다. 제1조합부(112a)는 수신되는 ATM 셀, 또는 이더넷(Ethernet) 기반의 셀을 하나의 데이터 패킷으로 조합하며, 제1분할부(112b)는 하나의 데이터 패킷을 복수의 셀로 분해한다.
ATM 셀이 제1조합부(112a)로 수신되면 제1조합부(112a)는 ATM 셀을 조합하여 IP 기반의 데이터 패킷을 생성한다. 생성된 데이터 패킷은 패킷저장부(114)에 저장된다. 헤더처리부(116)는 패킷저장부(114)에 저장된 데이터 패킷을 입력하여 IP 헤더를 처리한다.
패킷분석부(118)는 입력되는 데이터 패킷을 분석하는 고속 탐색 장치이다. 패킷분석부(118)는 IP 어드레스를 기반으로 하여 데이터 패킷의 처리방법 및 전송방향 등을 판단한다. 그리고, 패킷분석부(118)는 판단된 신호 및 데이터 패킷을 출력한다. 제1조합분할부(112)의 제1분할부(112b)는 입력된 데이터 패킷을 ATM 셀로 분해한다.
데이터 패킷이 분해되면, 제1분할부(112b)는 패킷분석부(118)에서 수신된 정보를 기초로 소정의 슬레이브(120)를 선택한 후 선택된 슬레이브(120)로 ATM 셀을 송신한다.
각각의 슬레이브(120)는 제2조합분할부(122) 및 패킷처리부(124)를 가지며, n개의 각 슬레이브(120)는 각 프로토콜에 대응하는 상이한 기능 또는 동일한 기능을 수행한다. 동일한 기능을 수행하는 경우는 처리속도를 높이기 위해 분산시켜 처리하는 경우이다.
제2조합분할부(122)는 제1조합분할부(112)와 동일한 계층이다. 제2조합분할부(122)는 제2조합부(122a) 및 제2분할부(122b)를 갖는다.
판단신호에 의해 선택된 슬레이브(120)의 제2조합부(122a)는 제1분할부(112b)로부터 ATM 셀을 입력하여 다시 데이터 패킷으로 변환한다. 패킷처리부(124)는 변환된 데이터 패킷의 특정 프로토콜을 처리한 후 출력한다. 특정 프로토콜은 마스터에서 검출 및 분석되지 않은 프로토콜이다. 제2분할부(122b)는 패킷처리부(124)로부터 출력된 데이터 패킷을 다시 ATM 셀로 분해하여 외부로 출력한다.
그런데 종래의 프로토콜 처리를 위한 네트워크 시스템은 하나의 마스터 및 프로토콜을 처리하는 복수의 슬레이브를 둠으로써 네트워크 시스템이 대형화되는 경향이 있다. 또한, 종래의 네트워크 시스템은 처리되기 위한 셀을 입력받으면 먼저 마스터에서 공통된 프로토콜을 처리한 후 다시 슬레이브에서 서로 다른 각각의 프로토콜을 처리한다. 즉, 마스터에 입력된 셀을 패킷화화여 공통된 프로토콜을 처리한 후 다시 셀로 분해하여 슬레이브로 출력한다. 그러면, 슬레이브는 입력된 셀을 다시 패킷화하여 각각의 특성을 지닌 프로토콜을 처리한 후 처음의 셀로 재분해한다. 이로 인해, 처음의 셀을 조합 및 분해하는 과정의 반복으로 오버헤더가 발생하며, 프로토콜 처리에 많은 시간이 지연된다. 또한, 마스터가 슬레이브로 데이터 패킷을 분배하는데 있어서 효율적인 분배가 어렵다.
본 발명이 이루고자 하는 기술적 과제는, 마스터와 슬레이브가 병합된 네트워크 시스템을 사용하여 데이터 패킷의 프로토콜을 처리하는 프로토콜 처리 장치 및 트래픽 처리장치를 제공하는 데 있다.
상기와 같은 기술적 과제를 해결하기 위한, 본 발명에 따른 프로토콜 처리 장치는, 외부로부터 입력되는 전체 패킷에 대해 소정치 이상의 점유율을 갖는 적어도 하나의 주패킷의 헤더를 분석하여 상기 적어도 하나의 주패킷의 헤더 및/또는 상기 적어도 하나의 주패킷의 페이로드에 대응되는 제1프로트콜과 관련된 추가적인 처리를 수행하는 주패킷 처리부와, 입력되는 상기 전체 패킷에 대해 상기 소정치 미만의 점유율을 갖는 적어도 하나의 부패킷의 헤더를 분석하여 상기 적어도 하나의 부패킷의 헤더 및/또는 상기 적어도 하나의 부패킷의 페이로드에 대응되는 제2프로트콜과 관련된 추가적인 처리를 수행하는 적어도 하나의 부패킷 처리부를 포함하며, 상기 적어도 하나의 주패킷은 상기 제1프로토콜에 의해 패킷화되며, 상기 적어도 하나의 부패킷은 상기 제2프로토콜에 의해 상기 패킷화된다.
보다 상세하게는, 상기 외부로부터 상기 전체 패킷을 입력받아 저장하는 제1저장부, 및 상기 주패킷 처리부 및/또는 상기 부패킷 처리부 중 적어도 하나로부터 제공된 상기 적어도 하나의 주패킷 및/또는 상기 적어도 하나의 부패킷을 저장한 후 상기 외부로 출력하는 제2저장부를 더 포함한다.
또한, 상기 주패킷 처리부는, 외부로부터 입력된 상기 적어도 하나의 부패킷은 바이패스하고, 입력된 상기 적어도 하나의 주패킷의 헤더를 분석하여 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 제1프로트콜과 관련된 추가적인 처리가 필요한지를 판단하는 헤더 처리부와, 상기 헤더 처리부에서 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 제1프로토콜과 관련된 추가적인 처리가 필요한 것으로 판단된 경우, 상기 추가적인 처리를 수행하는 페이로드 처리부 및 상기 헤더 처리부로부터 바이패스된 상기 적어도 하나의 부패킷을 상기 부패킷 처리부로 제공하는 부패킷 제공부를 더 포함한다.
바람직하게는, 상기 헤더 처리부에서 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리가 필요하지 않은 것으로 판단되면, 상기 페이로드 처리부는 상기 적어도 하나의 주패킷을 바이패스시킨다.
또한, 상기 부패킷 제공부는 상기 적어도 하나의 부패킷 처리부 중 상기 제2프로토콜에 대응하는 부패킷 처리부를 선택하여 바이패스된 상기 적어도 하나의 부패킷을 제공한다. 또한, 상기 부패킷 제공부는 상기 적어도 하나의 부패킷 처리부 중 비동작 상태에 있는 적어도 하나를 선택하여 우선순위를 설정한 후 상기 선택된 적어도 하나의 부패킷 처리부로 상기 적어도 하나의 부패킷을 제공한다.
한편, 상기의 기술적 과제를 달성하기 위한, 본 발명에 따른 프로토콜 처리 방법은, 외부로부터 입력되는 전체 패킷에 대해 소정치 이상의 점유율을 갖는 적어도 하나의 주패킷의 헤더를 분석하여 상기 적어도 하나의 주패킷의 페이로드에 대해 제1프로트콜과 관련된 추가적인 처리가 필요한지 판단하며, 상기 외부로부터 입력되는 상기 전체 패킷에 대해 상기 소정치 미만의 점유율을 갖는 적어도 하나의 부패킷은 바이패스하는 헤더 처리단계 및 상기 헤더 처리단계에서 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리가 필요한 것으로 판단된 경우, 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리를 수행하는 페이로드 처리단계를 포함하며, 상기 적어도 하나의 주패킷은 상기 적어도 하나의 주패킷의 헤더 및 페이로드에 대응되는 상기 제1프로토콜에 의해 패킷화되며, 상기 적어도 하나의 부패킷은 상기 적어도 하나의 부패킷의 헤더 및 페이로드에 대응되는 제2프로토콜에 의해 상기 패킷화된다.
보다 상세하게는, 상기 헤더 처리단계에서 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리가 불필요한 것으로 판단되면, 상기 적어도 하나의 주패킷은 상기 페이로드 처리단계를 바이패스한다.
또한, 상기 헤더 처리단계로부터 바이패스된 상기 적어도 하나의 부패킷을 복수의 부패킷 처리장치로 제공하는 부패킷 제공단계 및 상기 적어도 하나의 부패킷의 헤더를 분석하여 상기 적어도 하나의 부패킷의 헤더 및/또는 상기 적어도 하나의 부패킷의 페이로드에 대해 상기 제2프로트콜과 관련된 추가적인 처리를 수행하는 단계를 더 포함한다.
상기 부패킷 제공단계는 상기 제2프로토콜에 대응하는 적어도 하나의 부패킷 처리 장치를 선택하여 바이패스된 상기 적어도 하나의 부패킷을 제공한다. 또한, 상기 부패킷 제공단계는 비동작 상태에 있는 적어도 하나의 부패킷 처리 장치를 선택하여 우선순위를 설정한 후 상기 선택된 적어도 하나의 부패킷 처리장치로 상기 적어도 하나의 부패킷을 제공한다.
한편, 상기의 다른 기술적 과제를 달성하기 위한, 본 발명에 따른 트래픽 처리 장치는, 입력되는 적어도 하나의 셀을 조합하여 적어도 하나의 제1데이터 패킷을 생성하며, 상기 적어도 하나의 제1데이터 패킷에 대응되는 적어도 하나의 다른 데이터 패킷을 분할하여 상기 셀을 재생성하는 조합분할부와, 생성된 상기 적어도 하나의 제1데이터 패킷 중 헤더 및 소정의 페이로드를 포함하는 적어도 하나의 서브 데이터 패킷을 추출하는 패킷 추출부와, 추출된 상기 적어도 하나의 서브 데이터 패킷의 하위계층 프로토콜 헤더의 필드를 분석하여 추출된 상기 적어도 하나의 서브 데이터 패킷에 대해 상기 하위계층 프로토콜과 관련된 처리를 수행하는 하위 프로토콜 처리부와, 추출된 상기 적어도 하나의 서브 데이터 패킷의 상기 하위계층 프로토콜 어드레스를 분석하여, 추출된 상기 적어도 하나의 서브 데이터 패킷이 외부장치로 전송되는 경로를 판단하는 패킷 분석부 및 추출된 상기 적어도 하나의 서브 데이터 패킷의 상위계층 프로토콜 헤더 및/또는 상위계층 프로토콜 페이로드를 처리하여 추출된 상기 적어도 하나의 서브 데이터 패킷을 상기 패킷 추출부로 제공하는 상위 프로토콜 처리부를 포함한다.
바람직하게는, 상기 조합분할부에서 생성된 상기 적어도 하나의 제1데이터 패킷 중 상기 적어도 하나의 서브 데이터 패킷을 제외한 적어도 하나의 잔여 페이로드를 저장하는 페이로드 저장부를 더 포함한다.
또한, 상기 조합분할부는, 입력된 상기 적어도 하나의 셀을 조합하여 상기 적어도 하나의 제1데이터 패킷을 생성하는 조합부 및 생성된 상기 적어도 하나의 다른 데이터 패킷을 분할하여 상기 셀을 재생성한 후 출력하는 분할부를 포함한다.
상기 상위 프로토콜 처리부는, 입력되는 상기 적어도 하나의 서브 데이터 패킷에 대해 소정치 이상의 점유율을 갖는 적어도 하나의 주패킷의 헤더를 분석하여 상기 적어도 하나의 주패킷의 헤더 및/또는 상기 적어도 하나의 주패킷의 페이로드에 대응되는 제1프로트콜과 관련된 추가적인 처리를 수행하는 주패킷 처리부와, 입력되는 상기 적어도 하나의 서브 데이터 패킷에 대해 상기 소정치 미만의 점유율을 갖는 적어도 하나의 부패킷의 헤더를 분석하여 상기 적어도 하나의 부패킷의 헤더 및/또는 상기 적어도 하나의 부패킷의 페이로드에 대응되는 제2프로트콜과 관련된 추가적인 처리를 수행하는 적어도 하나의 부패킷 처리부를 포함하며, 상기 주패킷은 상기 제1프로토콜에 의해 패킷화되며, 상기 부패킷은 상기 제2프로토콜에 의해 상기 패킷화된다.
또한, 상기의 다른 기술적 과제를 달성하기 위한, 본 발명에 따른 트래픽 처리 방법은, 입력되는 적어도 하나의 셀을 조합하여 적어도 하나의 데이터 패킷을 생성하며, 생성된 상기 적어도 하나의 데이터 패킷에 대응되는 적어도 하나의 다른 데이터 패킷을 분할하여 상기 적어도 하나의 셀을 재생성하는 단계와, 생성된 상기 적어도 하나의 데이터 패킷 중 헤더 및 소정의 페이로드를 포함하는 적어도 하나의 서브 데이터 패킷을 추출하는 단계와, 추출된 상기 적어도 하나의 서브 데이터 패킷의 하위계층 프로토콜 헤더의 필드를 분석하여 상기 적어도 하나의 서브 데이터 패킷에 대해 상기 하위계층 프로토콜과 관련된 처리를 수행하는 단계와, 상기 적어도 하나의 서브 데이터 패킷의 상기 하위계층 프로토콜 어드레스를 분석하여 상기 적어도 하나의 서브 데이터 패킷이 외부장치로 전송되는 경로를 판단하는 단계와, 상기 적어도 하나의 서브 데이터 패킷의 상위계층 프로토콜 헤더 및/또는 상위계층 프로토콜 페이로드를 처리하여 출력하는 단계를 포함한다.
보다 상세하게는, 상기 조합분할단계 이후 생성된 상기 적어도 하나의 데이터 패킷을 저장하는 단계를 더 포함한다.
상기 조합분할단계는, 입력된 상기 적어도 하나의 셀을 조합하여 상기 적어도 하나의 데이터 패킷을 생성하는 단계 및 생성된 상기 적어도 하나의 다른 데이터 패킷을 분할하여 상기 적어도 하나의 셀을 재생성한 후 출력하는 단계를 포함한다.
상기 상위계층 프로토콜 처리단계는, 외부로부터 입력되는 상기 적어도 하나의 서브 데이터 패킷에 대해 소정치 이상의 점유율을 갖는 적어도 하나의 주패킷의 헤더를 분석하여 상기 적어도 하나의 주패킷의 페이로드에 대해 제1프로토콜과 관련된 추가적인 처리가 필요한지 판단하며, 상기 외부로부터 입력되는 상기 적어도 하나의 서브 데이터 패킷에 대해 상기 소정치 미만의 점유율을 갖는 적어도 하나의 부패킷은 바이패스하는 헤더 처리단계 및 상기 헤더 처리단계에서 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리가 필요한 것으로 판단된 경우 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리를 수행하는 페이로드 처리단계를 포함하며, 상기 적어도 하나의 주패킷은 상기 주패킷의 헤더 및 페이로드에 대응되는 제1프로토콜에 의해 패킷화되며, 상기 적어도 하나의 부패킷은 상기 부패킷의 헤더 및 페이로드에 대응되는 제2프로토콜에 의해 상기 패킷화된다.
본 발명에 따르면, 트래픽 처리 장치는 마스터 시스템과 슬레이브 시스템이 병합된 장치로서 하나의 네트워크 시스템으로 트래픽을 처리하는 것이 가능하다.
이하에서 주어진 도면들을 참조하여 본 발명을 보다 상세히 설명한다.
도 3은 본 발명의 바람직한 실시예에 따른 트래픽 처리 장치를 도시한 블록도이다.
도 3을 참조하면, 본 발명에 따른 트래픽 처리 장치(300)는 조합분할부(310), 패킷 추출부(320), 패킷 저장부(330), 하위계층 프로토콜 처리부(340), 패킷 분석부(350) 및 상위계층 프로토콜 처리부(400)를 갖는다.
트래픽 처리 장치(300)는 외부로부터 입력되는 트래픽을 처리한다. 조합분할부(310)는 OSI 7계층(Open Systems Interconnection 7 Layer : 개방형 시스템 상호 연결 7계층) 중 2계층에 속하는 SAR(Segmentation and Reassembly)계층이다.
조합분할부(310)는 조합부(312) 및 분할부(314)를 갖는다. 조합부(312)는 외부로부터 수신된 셀을 조합하여 데이터 패킷을 생성한다. 수신된 셀은 비동기 전송 모드(Asynchronous Transfer Mode : ATM) 셀, 또는 이더넷(Ethernet) 기반의 셀이다. 생성된 데이터 패킷은 OSI 7계층 중 2계층에 해당하는 헤더, 3계층에 해당하는 IP(Internet Protocol) 헤더, IP의 상위계층에 해당하는 프로토콜 헤더, 페이로드 등으로 이루어진다. 이하에서, IP는 하위계층 프로토콜, IP의 상위계층에 해당하는 프로토콜은 상위계층 프로토콜이라 칭한다.
생성된 데이터 패킷은 패킷 추출부(320)에 의해 패킷 저장부(330)에 저장된다. 패킷 추출부(320)는 DMA(Direct Memory Access)와 유사한 기능을 수행한다. 참고로, DMA는 CPU와 같은 중앙처리장치의 관여없이 데이터 패킷을 메모리 또는 주변장치로 전송하는 역할을 한다. 패킷 추출부(320)는 패킷 저장부(330)에 저장된 데이터 패킷 중 서브 데이터 패킷만(sub-data packet)을 추출한다. 서브 데이터 패킷은 3계층의 IP 헤더, IP의 상위계층에 해당하는 상위 프로토콜 헤더 및 일부의 페이로드로 이루어진다. 이로 인해, 패킷 저장부(330)에는 데이터 패킷의 잔여 페이로드만 저장된다. 여기서, 서브 데이터는 데이터 패킷의 앞부분을 의미하며, 서브 데이터의 크기는 사용자에 의해 선택가능하다.
패킷 추출부(330)에 의해 추출된 서브 데이터 패킷은 하위계층 프로토콜 처리부(340)로 입력된다. 하위계층 프로토콜 처리부(340)는 서브 데이터 패킷의 하위계층 프로토콜 즉, IP의 헤더를 처리한다. 즉, 하위계층 프로토콜 처리부(340)는 IP 헤더에서 필요한 필드를 추출하여 이를 기반으로 서브 데이터 패킷을 분류한다. 분류방법 또는 분류기준에 따라 이후의 데이터 패킷 처리방법은 달라진다. 또한, 하위계층 프로토콜 처리부(340)는 특정 필드를 분석하며, 첵섬(checksum)등의 내용을 참조하여 전송되는 데이터 패킷의 오류를 검출 및 수정한다.
패킷 분석부(350)는 하위계층 프로토콜 처리부(340)로부터 입력된 서브 데이터 패킷을 분석하여 데이터 패킷의 처리방법, 전송방향 등을 고속으로 판단한다. 즉, 패킷 분석부(350)는 서브 데이터 패킷의 일부인 IP의 어드레스를 분석하여 데이터 패킷이 외부장치로 전송되는 경로, 처리방법 등을 판단한다. 패킷 분석부(350)에서 분석된 서브 데이터 패킷은 상위계층 프로토콜 처리부(400)로 입력된다.
도 4는 도 3의 상위계층 프로토콜 처리부를 보다 상세히 도시한 블록도이다.
상위계층 프로토콜 처리부(400)는 본 발명에 따른 프로토콜 처리 장치와 동일하다. 상위계층 프로토콜 처리부(400)는 패킷 분석부(350)로부터 입력되는 서브 데이터 패킷 중 상위계층의 프로토콜 헤더를 분석한다. 상위계층 프로토콜에는 TCP, UDP, FTP, HTTP, SMTP 등 다수가 있다.
도 4를 참조하면, 본 발명에 따른 상위계층 프로토콜 처리부(400)는 제1저장부(410), 주패킷 처리부(420), 부패킷 처리부(430) 및 제2저장부(440)를 갖는다.
주패킷 처리부(420)는 서브 데이터 패킷 중 주패킷의 제1프로토콜 헤더 및/또는 제1프로토콜 페이로드를 처리한다. 이러한 주패킷 처리부(420)는 헤더 처리부(422), 페이로드 처리부(424) 및 부패킷 제공부(426)를 갖는다.
제1저장부(410)는 패킷 분석부(350)로부터 서브 데이터 패킷을 입력하여 임시저장하는 버퍼이다. 임시저장된 서브 데이터 패킷은 순차적 또는 임의의 순서에 의해 헤더 처리부(422)로 입력된다.
헤더 처리부(422)는 서브 데이터 패킷의 일부인 상위계층 프로토콜에 의해 서브 데이터 패킷을 주패킷 및 부패킷으로 구분한다. 주패킷 및 부패킷은 본 발명이 적용되는 네트워크 시스템에서 임의의 기준에 의해 구분된다.
예를 들면, 서브 데이터 패킷의 상위계층 프로토콜이 네트워크 시스템에서 사용되는 다수의 상위계층 프로토콜 중 소정치 이상의 점유율을 차지하는 프로토콜이면, 헤더 처리부(422)는 서브 데이터 패킷을 주패킷으로 인식한다.
반면, 서브 데이터 패킷의 상위계층 프로토콜이 본 발명이 적용되는 네트워크 시스템의 트래픽 중 소정치 미만의 점유율을 차지하는 프로토콜이면 헤더 처리부(422)는 서브 데이터 패킷을 부패킷으로 인식한다. 이하에서는, 주패킷의 상위계층 프로토콜은 제1프로토콜, 부패킷의 상위계층 프로토콜은 제2프로토콜이라 칭한다. 여기서, 주패킷은 제1프로토콜의 헤더 및/또는 페이로드에 의해 패킷화되며, 부패킷은 제2프로토콜의 헤더 및/또는 페이로드에 의해 패킷화된다.
헤더 처리부(422)는 입력되는 서브 데이터 패킷이 주패킷인 것으로 판단되면 주패킷의 제1프로토콜 헤더를 처리한다. 다시 말하면, 헤더 처리부(422)는 제1프로토콜 헤더로부터 특정 필드를 추출하여, 추출된 특정 필드를 분석 및 처리한다. 또한, 헤더 처리부(422)는 제1프로토콜 헤더를 분석하여 페이로드에 대응되는 제1프로토콜과 관련된 추가적인 처리가 필요한지를 판단한다.
헤더 처리부(422)에서 제1프로토콜에서 요구하는 추가적인 처리가 필요한 것으로 판단되면, 페이로드 처리부(424)는 주패킷의 페이로드에 대해 추가적인 처리를 수행한다. 반면, 헤더 처리부(422)에서 추가적인 처리가 필요하지 않은 것으로 판단되면, 헤더 처리부(422)는 주패킷이 페이로드 처리부(424)를 통과하여 제2저장부(440)로 입력되도록 한다.
예를 들어, 헤더 처리부(422)는 제1프로토콜 헤더를 분석하여 주패킷의 페이로드의 오류 발생 여부 및 발생된 오류에 대한 수정 여부를 판단한다. 그리고, 헤더 처리부(422)에서 페이로드를 수정해야 하는 것으로 판단되면, 페이로드 처리부(424)는 주패킷의 페이로드의 전체 또는 일부를 수정한다. 반면, 헤더 처리부(422)에서 페이로드를 수정하지 않아도 되는 것으로 판단되면, 헤더 처리부(422)는 주패킷이 페이로드 처리부(424)를 통과하여 제2저장부(440)로 입력되도록 한다.
한편, 헤더 처리부(422)는 입력되는 서브 데이터 패킷이 부패킷인 것으로 판단되면 부패킷을 부패킷 제공부(426)로 제공한다. 부패킷 제공부(426)는 헤더 처리부(422)로부터 제공된 부패킷을 부패킷 처리부(430)로 적응적으로 분배한다.
부패킷 처리부(430)는 하나 이상의 부패킷 처리 장치(430_1, 430_2, 430_3, …, 430_n, n은 양의 정수)로 이루어진다. 부패킷 처리부(430)는 부패킷의 제2프로토콜에 대응하는 기능만 수행하거나 또는 모든 프로토콜에 대응하는 기능을 수행하도록 설정될 수 있다.
전자의 경우, 부패킷 제공부(426)는 부패킷 처리부(30_1, 430_2, 430_3, …, 430_n) 중 중 제2프로토콜을 처리할 수 있는 적어도 하나의 부패킷 처리부를 선택하여 우선순위를 설정한 후 부패킷을 분배·제공한다. 예를 들어, 부패킷의 제2프로토콜이 TCP, UDP, FTP 중 FTP이면 부패킷 제공부(426)는 부패킷 처리부(430_1, 430_2, 430_3, …, 430_n) 중 FTP를 처리할 수 있는 적어도 하나의 부패킷 처리부를 선택하여 우선순위를 설정한 후 부패킷을 제공한다.
반면, 후자의 경우 각각의 부패킷 처리부(430_1, 430_2, 430_3, …, 430_n)는 TCP, UDP, FTP 등의 모든 프로토콜을 처리할 수 있다. 그러므로 부패킷 제공부(426)는 복수의 부패킷 처리부(430) 중 현재 처리해야 할 프로토콜이 가장 적거나 가장 빠른 시간안에 현재 처리대기중인 프로토콜을 처리하는 부패킷 처리부(430)를 적어도 하나 선택하여 부패킷을 순차적으로 분배·제공한다.
부패킷 처리부(430)는 부패킷 제공부(426)로부터 분배·제공된 부패킷의 페이로드 및 제2프로토콜 헤더를 처리한다. 다시 말하면, 부패킷 처리부(430)는 제2프로토콜 헤더에서 특정 필드를 추출, 분석 및 처리한다. 또한, 제2프로토콜 헤더에 의해 페이로드의 처리 여부를 판단하여 페이로드의 전체 또는 일부분을 처리하기도 한다. 처리된 부패킷은 다시 부패킷 제공부(426) 및 페이로드 처리부(424)를 통과하여 제2저장부(440)로 입력된다.
제2저장부(440)는 헤더 처리부(422) 또는 부패킷 처리부(430)로부터 입력된 주패킷 또는 부패킷을 임시저장한다. 그리고, 제2저장부(440)는 순차적 또는 임의의 순서에 의해 주패킷 또는 부패킷을 패킷 추출부(320)로 출력한다.
주패킷 또는 부패킷으로 구분되는 서브 데이터 패킷이 입력되면 패킷 추출부(320)는 서브 데이터 패킷에 대응하는 잔여 페이로드를 패킷 저장부(330)로부터 추출한다. 패킷 추출부(320)는 추출된 잔여 페이로드와 서브 데이터 패킷을 연결하여 조합부(312)에서 생성된 초기의 데이터 패킷을 재생성한다. 재생성된 데이터 패킷은 분할부(314)로 입력된다. 분할부(314)는 입력된 데이터 패킷을 조합부(312)로 입력된 초기의 복수의 셀 상태로 분할한다.
도 5는 본 발명의 바람직한 실시예에 따른 트래픽 처리 방법을 도시한 흐름도, 도 6은 도 5의 상위계층 프로토콜 처리 방법을 도시한 흐름도이다.
도 5를 참조하면, 외부로부터 송신되는 셀은 조합되어 데이터 패킷으로 생성된다(S510). 송신되는 셀은 예를 들어, ATM 계층의 셀 또는 이더넷 기반의 셀이다. 생성된 데이터 패킷은 저장되며 저장된 데이터 패킷 중 서브 데이터 패킷만 추출된다(S520). 서브 데이터 패킷은 하위계층에 해당하는 3계층의 IP 헤더, IP의 상위계층에 해당하는 상위계층 프로토콜 헤더 및 일부의 페이로드로 이루어진다. 이로 인해 데이터 패킷 중 잔여 페이로드만 저장된다.
서브 데이터 패킷이 추출되면 추출된 서브 데이터 패킷의 IP 헤더의 필드를 검출 및 분석하여 서브 데이터 패킷에 대해 하위계층 프로토콜과 관련된 처리를 수행한다(S530). 예를 들어, 필드로부터 오류가 있는 것으로 확인되면 서브 데이터 패킷의 오류를 수정한다. IP 헤더의 필드에 대한 S530단계가 수행된 후 서브 데이터 패킷의 IP 어드레스를 분석한다(S540). S540단계는 IP 어드레스를 분석하여 데이터 패킷이 외부장치로 전송되는 경로, 처리방법 등을 판단한다.
IP 어드레스가 분석된 후, 서브 데이터 패킷의 상위계층 프로토콜에 대한 작업을 수행한다(S550). S550단계는 상위계층 프로토콜 헤더를 분석하여 헤더의 특정 필드 검출 및 프로토콜에 따라 필요한 필드, 예를 들어, 오류가 발생한 필드를 수정한다. 또한, 분석된 헤더 정보에 의해 페이로드의 추가 작업 여부를 판단한다.
도 6을 참조하면, S550단계는 다음의 S551단계 내지 S558단계로 구분된다. S540단계에서 IP 어드레스가 분석된 서브 데이터 패킷은 버퍼와 같은 장치에 임시저장된다(S551). 서브 데이터 패킷은 본 발명의 네트워크 시스템에만 적용되는 소정의 기준에 의해 주패킷 또는 부패킷으로 구분된다. 임의의 기준은 서브 데이터 패킷의 상위계층 프로토콜에 적용된다. 주패킷의 상위계층 프로토콜은 제1프로토콜, 부패킷의 상위계층 프로토콜은 제2프로토콜이라 칭한다.
임시저장된 서브 데이터 패킷이 주패킷인 것으로 판단되면(S552) 주패킷의 제1프로토콜 헤더를 분석 및 처리한다(S553). S553단계는 제1프로토콜 헤더의 필드를 검출 및 분석하여 프로토콜에 따라 필요하면 특정 필드를 처리하는 것으로서, 예를 들어, 오류가 검출되면 특정 필드를 수정하는 것이다.
또한, 제1프로토콜의 헤더 분석에 의해 주패킷의 페이로드에 대해 제1프로토콜과 관련된 추가적인 처리가 필요한 것으로 판단되면(S554) 주패킷의 페이로드의 전체 또는 일부를 정해진 규칙에 따라 추가적인 처리를 수행한다(S555). 주패킷의 제1프로토콜 처리가 완료되면 주패킷을 임시저장한 후 정해진 순서 또는 임의의 순서에 의해 출력한다(S556). S554단계에서 주패킷의 페이로드를 처리하지 않아도 되는 것으로 판단되면 S556단계를 수행한다.
또한, S552단계에서 서브 데이터 패킷이 부패킷인 것으로 판단되면(S552) 부패킷을 선택적 또는 순차적으로 분배하여(S557) 제2프로토콜에 따라 분배된 부패킷을 처리한다(S558). S558단계는 제2프로토콜 헤더의 필드를 검출 및 분석하여 프로토콜에 따라 필요하면 특정 필드를 처리하는 것으로서, 예를 들어 오류가 검출되면 특정 필드를 수정하는 것이다.
또한, 제2프로토콜의 헤더 분석에 의해 부패킷의 페이로드에 대해 제2프로토콜과 관련된 추가적인 처리가 필요한 것으로 판단되면 부패킷의 페이로드에 대해 추가적인 처리를 수행한다. 부패킷의 제2프로토콜 처리가 완료되면 부패킷을 임시저장한 후 정해진 순서 또는 임의의 순서에 의해 출력한다(S556).
S550단계가 수행되면 주패킷 또는 부패킷 중 어느 하나 즉, 처리된 서브 데이터 패킷에 대한 저장된 잔여 페이로드를 추출한다. 그리고 서브 데이터 패킷과 추출된 잔여 페이로드를 연결하여 초기의 데이터 패킷으로 재생성한다(S560). 생성된 데이터 패킷은 초기의 입력된 셀 상태로 다시 분할되어 외부장치로 전송된다(S570).
이상에서 대표적인 실시예를 통하여 본 발명에 대하여 상세하게 설명하였으나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 상술한 실시예에 대하여 본 발명의 범주에서 벗어나지 않는 한도내에서 다양한 변형이 가능함을 이해할 것이다. 그러므로 본 발명의 권리범위는 설명된 실시예에 국한되어 정해져서는 안 되며, 후술하는 특허청구범위 뿐만 아니라 이 특허청구범위와 균등한 것들에 의해 정해져야 한다.
본 발명에 따른 프로토콜 처리 장치 및 방법, 그리고, 트래픽 처리 장치 및 방법에 의하면, 하나의 마스터 시스템과 다수의 슬레이브 시스템이 하나로 병합된 네트워크 시스템으로 데이터 패킷의 프로토콜에 따른 다양한 요구사항을 처리할 수 있다. 이로 인해, 네트워크 시스템의 소형화가 가능해지며, 데이터 패킷의 프로토콜 처리 속도가 향상된다. 또한, 프로토콜을 기능적 또는 순차적 순서에 의해 선택 및 분배함으로써 프로토콜을 효율적으로 처리할 수 있다.
도 1은 종래의 네트워크 시스템의 기본적인 구성을 도시한 블록도,
도 2는 종래의 마스터 및 슬레이브를 갖는 네트워크 시스템의 일반적인 블럭도로서 도 1의 실시예를 설명하기 위한 도면,
도 3은 본 발명의 바람직한 실시예에 따른 트래픽 처리 장치를 도시한 블록도,
도 4는 도 3의 상위계층 프로토콜 처리부를 보다 상세히 도시한 블록도이다.
도 5는 도 2에 의한 트래픽 처리 방법을 도시한 흐름도, 그리고,
도 6은 도 5의 상위계층 프로토콜 처리 방법을 도시한 흐름도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
300 : 네트워크 시스템 310 : 조합분할부
320 : 패킷 추출부 330 : 패킷 저장부
340 : 하위 프로토콜 처리부 350 : 패킷 분석부
400 : 상위 프로토콜 처리부 420 : 주패킷 처리부
430 : 부패킷 처리부

Claims (19)

  1. 외부로부터 입력되는 전체 패킷에 대해 소정치 이상의 점유율을 갖는 적어도 하나의 주패킷의 헤더를 분석하여 상기 적어도 하나의 주패킷의 헤더 및/또는 상기 적어도 하나의 주패킷의 페이로드에 대응되는 제1프로트콜과 관련된 추가적인 처리를 수행하는 주패킷 처리부;
    입력되는 상기 전체 패킷에 대해 상기 소정치 미만의 점유율을 갖는 적어도 하나의 부패킷의 헤더를 분석하여 상기 적어도 하나의 부패킷의 헤더 및/또는 상기 적어도 하나의 부패킷의 페이로드에 대응되는 제2프로트콜과 관련된 추가적인 처리를 수행하는 적어도 하나의 부패킷 처리부;를 포함하며,
    상기 적어도 하나의 주패킷은 상기 제1프로토콜에 의해 패킷화되며, 상기 적어도 하나의 부패킷은 상기 제2프로토콜에 의해 상기 패킷화되는 것을 특징으로 하는 프로토콜 처리 장치.
  2. 제 1항에 있어서,
    상기 외부로부터 상기 전체 패킷을 입력받아 저장하는 제1저장부; 및
    상기 주패킷 처리부 및/또는 상기 부패킷 처리부 중 적어도 하나로부터 제공된 상기 적어도 하나의 주패킷 및/또는 상기 적어도 하나의 부패킷을 저장한 후 상기 외부로 출력하는 제2저장부;를 더 포함하는 것을 특징으로 하는 프로토콜 처리 장치.
  3. 제 1항에 있어서,
    상기 주패킷 처리부는,
    외부로부터 입력된 상기 적어도 하나의 부패킷은 바이패스하고, 입력된 상기 적어도 하나의 주패킷의 헤더를 분석하여 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 제1프로트콜과 관련된 추가적인 처리가 필요한지를 판단하는 헤더 처리부;
    상기 헤더 처리부에서 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 제1프로토콜과 관련된 추가적인 처리가 필요한 것으로 판단된 경우, 상기 추가적인 처리를 수행하는 페이로드 처리부; 및
    상기 헤더 처리부로부터 바이패스된 상기 적어도 하나의 부패킷을 상기 부패킷 처리부로 제공하는 부패킷 제공부;를 더 포함하는 것을 특징으로 하는 프로토콜 처리 장치.
  4. 제 3항에 있어서,
    상기 헤더 처리부에서 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리가 필요하지 않은 것으로 판단되면, 상기 페이로드 처리부는 상기 적어도 하나의 주패킷을 바이패스시키는 것을 특징으로 하는 프로토콜 처리 장치.
  5. 제 3항에 있어서,
    상기 부패킷 제공부는 상기 적어도 하나의 부패킷 처리부 중 상기 제2프로토콜에 대응하는 부패킷 처리부를 선택하여 바이패스된 상기 적어도 하나의 부패킷을 제공하는 것을 특징으로 하는 프로토콜 처리 장치.
  6. 제 3항에 있어서,
    상기 부패킷 제공부는 상기 적어도 하나의 부패킷 처리부 중 비동작 상태에 있는 적어도 하나를 선택하여 우선순위를 설정한 후 상기 선택된 적어도 하나의 부패킷 처리부로 상기 적어도 하나의 부패킷을 제공하는 것을 특징으로 하는 프로토콜 처리 장치.
  7. 외부로부터 입력되는 전체 패킷에 대해 소정치 이상의 점유율을 갖는 적어도 하나의 주패킷의 헤더를 분석하여 상기 적어도 하나의 주패킷의 페이로드에 대해 제1프로트콜과 관련된 추가적인 처리가 필요한지 판단하며, 상기 외부로부터 입력되는 상기 전체 패킷에 대해 상기 소정치 미만의 점유율을 갖는 적어도 하나의 부패킷은 바이패스하는 헤더 처리단계; 및
    상기 헤더 처리단계에서 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리가 필요한 것으로 판단된 경우, 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리를 수행하는 페이로드 처리단계;를 포함하며,
    상기 적어도 하나의 주패킷은 상기 적어도 하나의 주패킷의 헤더 및 페이로드에 대응되는 상기 제1프로토콜에 의해 패킷화되며, 상기 적어도 하나의 부패킷은 상기 적어도 하나의 부패킷의 헤더 및 페이로드에 대응되는 제2프로토콜에 의해 상기 패킷화되는 것을 특징으로 하는 프로토콜 처리 방법.
  8. 제 7항에 있어서,
    상기 헤더 처리단계에서 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리가 불필요한 것으로 판단되면, 상기 적어도 하나의 주패킷은 상기 페이로드 처리단계를 바이패스하는 것을 특징으로 하는 프로토콜 처리 방법.
  9. 제 7항에 있어서,
    상기 헤더 처리단계로부터 바이패스된 상기 적어도 하나의 부패킷을 복수의 부패킷 처리장치로 제공하는 부패킷 제공단계; 및
    상기 적어도 하나의 부패킷의 헤더를 분석하여 상기 적어도 하나의 부패킷의 헤더 및/또는 상기 적어도 하나의 부패킷의 페이로드에 대해 상기 제2프로트콜과 관련된 추가적인 처리를 수행하는 단계;를 더 포함하는 것을 특징으로 하는 프로토콜 처리 방법.
  10. 제 9항에 있어서,
    상기 부패킷 제공단계는 상기 제2프로토콜에 대응하는 적어도 하나의 부패킷 처리 장치를 선택하여 바이패스된 상기 적어도 하나의 부패킷을 제공하는 것을 특징으로 하는 프로토콜 처리 방법.
  11. 제 9항에 있어서,
    상기 부패킷 제공단계는 비동작 상태에 있는 적어도 하나의 부패킷 처리 장치를 선택하여 우선순위를 설정한 후 상기 선택된 적어도 하나의 부패킷 처리장치로 상기 적어도 하나의 부패킷을 제공하는 것을 특징으로 하는 프로토콜 처리 방법.
  12. 입력되는 적어도 하나의 셀을 조합하여 적어도 하나의 제1데이터 패킷을 생성하며, 상기 적어도 하나의 제1데이터 패킷에 대응되는 적어도 하나의 다른 데이터 패킷을 분할하여 상기 셀을 재생성하는 조합분할부;
    생성된 상기 적어도 하나의 제1데이터 패킷 중 헤더 및 소정의 페이로드를 포함하는 적어도 하나의 서브 데이터 패킷을 추출하는 패킷 추출부;
    추출된 상기 적어도 하나의 서브 데이터 패킷의 하위계층 프로토콜 헤더의 필드를 분석하여 추출된 상기 적어도 하나의 서브 데이터 패킷에 대해 상기 하위계층 프로토콜과 관련된 처리를 수행하는 하위 프로토콜 처리부;
    추출된 상기 적어도 하나의 서브 데이터 패킷의 상기 하위계층 프로토콜 어드레스를 분석하여, 추출된 상기 적어도 하나의 서브 데이터 패킷이 외부장치로 전송되는 경로를 판단하는 패킷 분석부; 및
    추출된 상기 적어도 하나의 서브 데이터 패킷의 상위계층 프로토콜 헤더 및/또는 상위계층 프로토콜 페이로드를 처리하여 추출된 상기 적어도 하나의 서브 데이터 패킷을 상기 패킷 추출부로 제공하는 상위 프로토콜 처리부;를 포함하는 것을 특징으로 하는 트래픽 처리 장치.
  13. 제 12항에 있어서,
    상기 조합분할부에서 생성된 상기 적어도 하나의 제1데이터 패킷 중 상기 적어도 하나의 서브 데이터 패킷을 제외한 적어도 하나의 잔여 페이로드를 저장하는 페이로드 저장부;를 더 포함하는 것을 특징으로 하는 트래픽 처리 장치.
  14. 제 12항에 있어서,
    상기 조합분할부는,
    입력된 상기 적어도 하나의 셀을 조합하여 상기 적어도 하나의 제1데이터 패킷을 생성하는 조합부; 및
    생성된 상기 적어도 하나의 다른 데이터 패킷을 분할하여 상기 셀을 재생성한 후 출력하는 분할부;를 포함하는 것을 특징으로 하는 트래픽 처리 장치.
  15. 제 14항에 있어서,
    상기 상위 프로토콜 처리부는,
    입력되는 상기 적어도 하나의 서브 데이터 패킷에 대해 소정치 이상의 점유율을 갖는 적어도 하나의 주패킷의 헤더를 분석하여 상기 적어도 하나의 주패킷의 헤더 및/또는 상기 적어도 하나의 주패킷의 페이로드에 대응되는 제1프로트콜과 관련된 추가적인 처리를 수행하는 주패킷 처리부; 및
    입력되는 상기 적어도 하나의 서브 데이터 패킷에 대해 상기 소정치 미만의 점유율을 갖는 적어도 하나의 부패킷의 헤더를 분석하여 상기 적어도 하나의 부패킷의 헤더 및/또는 상기 적어도 하나의 부패킷의 페이로드에 대응되는 제2프로트콜과 관련된 추가적인 처리를 수행하는 적어도 하나의 부패킷 처리부;를 포함하며,
    상기 주패킷은 상기 제1프로토콜에 의해 패킷화되며, 상기 부패킷은 상기 제2프로토콜에 의해 상기 패킷화되는 것을 특징으로 하는 트래픽 처리 장치.
  16. 입력되는 적어도 하나의 셀을 조합하여 적어도 하나의 데이터 패킷을 생성하며, 생성된 상기 적어도 하나의 데이터 패킷에 대응되는 적어도 하나의 다른 데이터 패킷을 분할하여 상기 적어도 하나의 셀을 재생성하는 단계;
    생성된 상기 적어도 하나의 데이터 패킷 중 헤더 및 소정의 페이로드를 포함하는 적어도 하나의 서브 데이터 패킷을 추출하는 단계;
    추출된 상기 적어도 하나의 서브 데이터 패킷의 하위계층 프로토콜 헤더의 필드를 분석하여 상기 적어도 하나의 서브 데이터 패킷에 대해 상기 하위계층 프로토콜과 관련된 처리를 수행하는 단계;
    상기 적어도 하나의 서브 데이터 패킷의 상기 하위계층 프로토콜 어드레스를 분석하여 상기 적어도 하나의 서브 데이터 패킷이 외부장치로 전송되는 경로를 판단하는 단계; 및
    상기 적어도 하나의 서브 데이터 패킷의 상위계층 프로토콜 헤더 및/또는 상위계층 프로토콜 페이로드를 처리하여 출력하는 단계;를 포함하는 것을 특징으로 하는 트래픽 처리 방법.
  17. 제 16항에 있어서,
    상기 조합분할단계 이후 생성된 상기 적어도 하나의 데이터 패킷을 저장하는 단계;를 더 포함하는 것을 특징으로 하는 트래픽 처리 방법.
  18. 제 16항에 있어서,
    상기 조합분할단계는,
    입력된 상기 적어도 하나의 셀을 조합하여 상기 적어도 하나의 데이터 패킷을 생성하는 단계; 및
    생성된 상기 적어도 하나의 다른 데이터 패킷을 분할하여 상기 적어도 하나의 셀을 재생성한 후 출력하는 단계;를 포함하는 것을 특징으로 하는 트래픽 처리 방법.
  19. 제 18항에 있어서,
    상기 상위계층 프로토콜 처리단계는,
    외부로부터 입력되는 상기 적어도 하나의 서브 데이터 패킷에 대해 소정치 이상의 점유율을 갖는 적어도 하나의 주패킷의 헤더를 분석하여 상기 적어도 하나의 주패킷의 페이로드에 대해 제1프로토콜과 관련된 추가적인 처리가 필요한지 판단하며, 상기 외부로부터 입력되는 상기 적어도 하나의 서브 데이터 패킷에 대해 상기 소정치 미만의 점유율을 갖는 적어도 하나의 부패킷은 바이패스하는 헤더 처리단계; 및
    상기 헤더 처리단계에서 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리가 필요한 것으로 판단된 경우 상기 적어도 하나의 주패킷의 페이로드에 대해 상기 추가적인 처리를 수행하는 페이로드 처리단계;를 포함하며,
    상기 적어도 하나의 주패킷은 상기 주패킷의 헤더 및 페이로드에 대응되는 제1프로토콜에 의해 패킷화되며, 상기 적어도 하나의 부패킷은 상기 부패킷의 헤더 및 페이로드에 대응되는 제2프로토콜에 의해 상기 패킷화되는 것을 특징으로 하는 트래픽 처리 방법.
KR10-2003-0014107A 2002-03-07 2003-03-06 프로토콜 처리 장치 및 방법, 그리고 트래픽 처리 장치 및방법 KR100485850B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20020012227 2002-03-07
KR1020020012227 2002-03-07

Publications (2)

Publication Number Publication Date
KR20030074277A KR20030074277A (ko) 2003-09-19
KR100485850B1 true KR100485850B1 (ko) 2005-04-28

Family

ID=29208690

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0014107A KR100485850B1 (ko) 2002-03-07 2003-03-06 프로토콜 처리 장치 및 방법, 그리고 트래픽 처리 장치 및방법

Country Status (3)

Country Link
US (1) US20030200324A1 (ko)
JP (1) JP2003283542A (ko)
KR (1) KR100485850B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7415596B2 (en) * 2003-01-24 2008-08-19 Gigafin Networks, Inc. Parser table/production rule table configuration using CAM and SRAM
US20050286512A1 (en) * 2004-06-28 2005-12-29 Atul Mahamuni Flow processing
KR20090099734A (ko) * 2008-03-18 2009-09-23 삼성전자주식회사 스트림 기반의 인터페이스 시스템 및 그 제어 방법
US8396005B2 (en) * 2008-12-02 2013-03-12 Electronics And Telecommunications Research Institute High-speed IP flow mediation apparatus using network processor

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2077027C (en) * 1991-08-28 1998-09-29 Tsutomu Tanaka Packet communications network and communications method
US6421348B1 (en) * 1998-07-01 2002-07-16 National Semiconductor Corporation High-speed network switch bus
JP2000332817A (ja) * 1999-05-18 2000-11-30 Fujitsu Ltd パケット処理装置
JP3590949B2 (ja) * 2000-08-17 2004-11-17 松下電器産業株式会社 データ伝送装置およびデータ伝送方法
US7042886B2 (en) * 2001-12-06 2006-05-09 P-Cube Ltd. Apparatus, method, and computer program for wire-speed classification and pre-processing of data packets in an ATM network

Also Published As

Publication number Publication date
JP2003283542A (ja) 2003-10-03
KR20030074277A (ko) 2003-09-19
US20030200324A1 (en) 2003-10-23

Similar Documents

Publication Publication Date Title
US8649395B2 (en) Protocol stack using shared memory
US8654772B2 (en) Programmable packet switching device
EP1158729B1 (en) Stackable lookup engines
US6988235B2 (en) Checksum engine and a method of operation thereof
US6934288B2 (en) Fragmentation processing device and fragmentation processing apparatus using thereof
US6003089A (en) Method for constructing adaptive packet lengths in a congested network
US7529910B2 (en) Series and parallel operation of reconfigurable circuits with selection and timing buffers assembly for processing and binding divided data portions in matched timing
US7149211B2 (en) Virtual reassembly system and method of operation thereof
US7912069B2 (en) Virtual segmentation system and method of operation thereof
US7177310B2 (en) Network connection apparatus
US6532229B1 (en) Low cost link aggregation method and system
JP4547349B2 (ja) ネットワーク型ルーティング機構
US20020186660A1 (en) Adaptive control of data packet size in networks
JP2003508851A (ja) ネットワーク・プロセッサ、メモリ構成及び方法
US20070070900A1 (en) Method and processor for classifying data packet units
US6980549B1 (en) Policy enforcing switch
US8583269B2 (en) Isochronous audio network software interface
US5864553A (en) Multiport frame exchange system
KR100485850B1 (ko) 프로토콜 처리 장치 및 방법, 그리고 트래픽 처리 장치 및방법
US7035250B2 (en) System for organizing voice channel data for network transmission and/or reception
US20070086456A1 (en) Integrated layer frame processing device including variable protocol header
JP3672517B2 (ja) 通信装置
US20180063296A1 (en) Data-division control method, communication system, and communication apparatus
TWI254529B (en) Methods and apparatus for using multiple reassembly memories for performing multiple functions
Manthorpe Buffering and Packet Loss in the DQDB to ATM interworking Unit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080312

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee