KR100465939B1 - Apparatus And Method For Traffic Control In ATM Network - Google Patents

Apparatus And Method For Traffic Control In ATM Network Download PDF

Info

Publication number
KR100465939B1
KR100465939B1 KR10-2000-0074173A KR20000074173A KR100465939B1 KR 100465939 B1 KR100465939 B1 KR 100465939B1 KR 20000074173 A KR20000074173 A KR 20000074173A KR 100465939 B1 KR100465939 B1 KR 100465939B1
Authority
KR
South Korea
Prior art keywords
traffic
atm
link
error
cell
Prior art date
Application number
KR10-2000-0074173A
Other languages
Korean (ko)
Other versions
KR20020044914A (en
Inventor
최태근
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2000-0074173A priority Critical patent/KR100465939B1/en
Publication of KR20020044914A publication Critical patent/KR20020044914A/en
Application granted granted Critical
Publication of KR100465939B1 publication Critical patent/KR100465939B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/12Avoiding congestion; Recovering from congestion
    • H04L47/125Avoiding congestion; Recovering from congestion by balancing the load, e.g. traffic engineering
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/04Network management architectures or arrangements
    • H04L41/052Network management architectures or arrangements using standardised network management architectures, e.g. telecommunication management network [TMN] or unified network management architecture [UNMA]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/06Management of faults, events, alarms or notifications
    • H04L41/069Management of faults, events, alarms or notifications using logs of notifications; Post-processing of notifications
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5647Cell loss
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management

Abstract

본 발명은 IMA(Inverse Multiplexing over ATM) 기능을 물리적 링크에 사용하는 ATM(Asynchronous Transfer Mode) 망에서 대국 시스템과 연결된 링크에 오류가 발생하는 경우 RM(Resource Management) 셀을 이용하여 오류 복구시까지의 트래픽량을 감소시켜 셀 손실을 최소화할 수 있도록 한 ATM 망에서의 트래픽 제어 장치 및 방법에 관한 것으로, 종래에는 대국 시스템과 연결된 어느 하나의 링크에 일시적인 오류가 발생하는 경우 모든 트래픽의 전송을 중단시키거나 복구될 때까지 오류가 계속 발생함에 따라 IMA 기능이 물리적인 링크에 적용되는 핫 스왑핑(Hot Swapping) 기능이나 미션 크리티컬(Mission Critical) 기능을 지원하는 안정도와 신뢰도가 요구되는 망 구성에서 오류 복구가 이루어지는 동안의 셀 손실이 다량 발생하는 문제점이 있었다.According to the present invention, when an error occurs in a link connected to a power system in an Asynchronous Transfer Mode (ATM) network that uses an Inverse Multiplexing over ATM (IMA) function for a physical link, the present invention can be used to recover from an error by using an RM cell. The present invention relates to an apparatus and method for controlling traffic in an ATM network, which reduces traffic volume and minimizes cell loss. In the related art, a traffic failure in a conventional system stops transmission of all traffic when a temporary error occurs on one link connected to a power system. Error recovery in a network configuration that requires stability and reliability to support hot swapping or mission critical functions where IMA functionality is applied to the physical link as the error continues to occur or until the error is recovered. There was a problem that a large amount of cell loss occurs during the process.

따라서, 본 발명은 IMA 기능을 지원하는 안정도와 신뢰도가 요구되는 ATM 망에 있어, ATM 셀 트래픽을 일시 저장할 수 있는 버퍼 형태의 메모리를 구현하고, 대국 시스템과 연결된 링크에 오류가 발생하는 경우 단말 측의 트래픽량을 감소시킴으로써, 해당 메모리부를 통해 ATM 셀 트래픽을 처리할 수 있게 되어 대국 시스템과 연결된 링크에 오류가 발생하더라도 실제적인 셀 손실을 최소화할 수 있게 된다.Accordingly, the present invention implements a buffer type memory capable of temporarily storing ATM cell traffic in an ATM network requiring stability and reliability supporting the IMA function, and in case an error occurs in a link connected to a power system, the terminal side By reducing the traffic volume of the ATM, ATM cell traffic can be processed through the corresponding memory unit, thereby minimizing the actual cell loss even if a link is connected to the power system.

Description

에이티엠 망에서의 트래픽 제어 장치 및 방법{Apparatus And Method For Traffic Control In ATM Network}Apparatus And Method For Traffic Control In ATM Network

본 발명은 ATM 망에서의 트래픽 제어에 관한 것으로, 특히 IMA 기능을 물리적 링크에 사용하는 ATM 망에서 대국 시스템과 연결된 링크에 오류가 발생하는 경우 RM 셀을 이용하여 오류 복구시까지의 트래픽량을 감소시켜 셀 손실을 최소화할수 있도록 한 ATM 망에서의 트래픽 제어 장치 및 방법에 관한 것이다.The present invention relates to traffic control in an ATM network. In particular, when an error occurs in a link connected to a power system in an ATM network using an IMA function for a physical link, the amount of traffic until error recovery is reduced by using an RM cell. The present invention relates to an apparatus and method for controlling traffic in an ATM network to minimize cell loss.

일반적으로, ATM(Asynchronous Transfer Mode)을 기반으로 하는 경로 구성(Path Builder) 시스템이나 액세스 구성(Access Builder) 시스템에서는 ATM 망과 에지 집선기(Edge Concentrator)를 접속해 다중 전송 및 전송 데이터의 인버스(Inverse) 기능을 제공하는 IMA(Inverse Multiplexing over ATM) 기능이 구현되어 있는데, 이때, 해당 IMA 기능이 구현된 시스템의 ATM 망 연결 구조는 첨부된 도면 도 1에 도시된 바와 같이 자국과 대국의 시스템이 물리적인 링크를 통해 상호 연동하는 구조를 갖고 있으며, 각 시스템은 ATM 처리부(11)와, 셀 기능부(12)와, IMA 처리부(13)와, 링크 관리(Link Management)부(14)와, 물리링크 정합부(15) 및 유닛 관리(Unit Management)부(16)로 구현되어 있다.In general, in a path builder system or an access builder system based on asynchronous transfer mode (ATM), an ATM network and an edge concentrator are connected to each other to inverse multiple transmissions and transmission data. An Inverse Multiplexing over ATM (IMA) function that provides an Inverse function is implemented. In this case, the ATM network connection structure of the system in which the corresponding IMA function is implemented is shown in FIG. Each system has a structure of interworking through a physical link. Each system includes an ATM processing unit 11, a cell function unit 12, an IMA processing unit 13, a link management unit 14, The physical link matching unit 15 and the unit management unit 16 are implemented.

해당 ATM 처리부(11)는 ATM 셀 처리와 라우팅, OAM 처리, 트래픽 관리 등의 ATM 처리 기능을 수행하고, 해당 셀 기능부(12)는 널(null) 기능으로 구성되어 단순히 ATM 셀 스트림의 전송로 역할을 하며, IMA 처리부(13)와 링크 관리부(14)는 ATM 처리부(11)로부터 셀 기능부(12)를 경유해 수신되는 ATM 셀 스트림을 역다중화하여 ATM 셀로 구성해 물리링크 정합부(15)를 통해 대국 시스템으로 전송하거나, 대국 시스템으로부터 수신되는 ATM 셀을 다중화하여 ATM 셀 스트림으로 재구성해 셀 기능부(12)를 통해 ATM 처리부(11)로 전송한다.The ATM processing unit 11 performs ATM processing functions such as ATM cell processing, routing, OAM processing, and traffic management, and the cell function unit 12 is configured with a null function to simply transmit an ATM cell stream. The IMA processing unit 13 and the link management unit 14 demultiplex an ATM cell stream received from the ATM processing unit 11 via the cell function unit 12 to form an ATM cell, thereby forming a physical link matching unit 15. ), Or multiplex the ATM cells received from the power system to reconstruct them into ATM cell streams, and transmit them to the ATM processing unit 11 through the cell function unit 12.

해당 물리링크 정합부(15)는 대국 시스템과 연결된 물리링크를 정합해 주며, 해당 유닛 관리부(16)는 TMN(Telecommunications Management Network) 형태로 구성될 수 있으며 전체 자원의 할당과 관리 등의 기능을 수행한다.The physical link matching unit 15 matches the physical link connected to the power system, and the unit management unit 16 may be configured in the form of a TMN (Telecommunications Management Network) and performs functions such as allocating and managing all resources. do.

이와 같이 IMA 기능이 구현된 시스템은 대국 시스템과 연결된 다수의 물리 링크가 하나의 가상 링크로 구성되어 있는 그룹(Group)으로 가정하여 ATM 셀을 처리하고 있기 때문에 트래픽 제어시 IMA 처리부(13)에서 관리하는 그룹 트래픽 상태(Group Traffic Status) 테이블의 링크 상태 정보를 참조하여 대국 시스템과 연결된 링크의 사용 가능 여부를 확인한다.As such, the system implementing the IMA function processes ATM cells on the assumption that a plurality of physical links connected to the power system are composed of one virtual link, so that the IMA processing unit 13 manages the traffic. The link status information of the group traffic status table is checked to check whether a link connected to the power system is available.

이때, 그룹 트래픽 상태 테이블의 링크 상태 정보에는 업/다운(UP/DOWN) 필드가 존재하며, 해당 IMA 처리부(13)는 대국 시스템과 연결된 링크를 통한 트래픽 전송이 가능한 경우에는 '업' 상태로, 트래픽 전송이 불가능한 경우에는 '다운' 상태로 상위의 유닛 관리부(16)로 보고하게 된다.In this case, there is an UP / DOWN field in the link state information of the group traffic state table, and the corresponding IMA processing unit 13 is in an 'up' state when traffic can be transmitted through a link connected to a power system. If it is impossible to transmit traffic, it is reported to the upper unit manager 16 in a 'down' state.

그런데, 대국 시스템과 연결된 링크를 통한 트래픽 전송이 불가능한 '다운' 상태의 경우 대부분이 하나의 링크에 발생한 일시적인 오류임에도 불구하고, 모든 트래픽의 전송을 중단시키거나, 복구될 때까지 오류가 계속 발생했다.However, in the case of the 'down' state in which traffic cannot be transmitted through a link connected to a large power system, most of the temporary errors occurred on one link, the error continued until the transmission of all traffic was stopped or recovered. .

전술한 바와 같이, 종래의 ATM 망에서는 대국 시스템과 연결된 어느 하나의 링크에 일시적인 오류가 발생하는 경우 모든 트래픽의 전송을 중단시키거나 복구될 때까지 오류가 계속 발생함에 따라 IMA 기능이 물리적인 링크에 적용되는 핫 스왑핑(Hot Swapping) 기능이나 미션 크리티컬(Mission Critical) 기능을 지원하는 안정도와 신뢰도가 요구되는 망 구성에서 오류 복구가 이루어지는 동안의 셀 손실이 다량 발생하는 문제점이 있었다.As described above, in the conventional ATM network, if a temporary error occurs in one link connected to the power system, the IMA function is applied to the physical link as the error continues to occur until all traffic is stopped or recovered. In a network configuration requiring stability and reliability supporting hot swapping or mission critical functions, there is a problem in that a large amount of cell loss occurs during error recovery.

본 발명은 전술한 바와 같은 문제점을 해결하기 위한 것으로 그 목적은, IMA 기능을 지원하는 안정도와 신뢰도가 요구되는 ATM 망에 있어, ATM 셀 트래픽을 일시 저장할 수 있는 버퍼 형태의 메모리를 구현하고, 대국 시스템과 연결된 링크에 오류가 발생하는 경우 단말 측의 트래픽량을 감소시킴으로써, 해당 메모리부를 통해 ATM 셀 트래픽을 처리할 수 있도록 하여 대국 시스템과 연결된 링크에 오류가 발생하더라도 실제적인 셀 손실을 최소화하는데 있다.An object of the present invention is to solve the above-mentioned problems, and an object of the present invention is to implement a buffer type memory capable of temporarily storing ATM cell traffic in an ATM network requiring stability and reliability supporting IMA functions. By reducing the amount of traffic on the terminal side when an error occurs in the link connected to the system, it is possible to process ATM cell traffic through the corresponding memory unit, thereby minimizing actual cell loss even if the link connected to the power system fails. .

도 1은 IMA 기능이 구현된 종래 시스템의 ATM 망 연결 구조를 도시한 도면.1 is a diagram illustrating an ATM network connection structure of a conventional system in which an IMA function is implemented.

도 2는 본 발명에 따른 IMA 기능이 구현된 시스템의 ATM 망 연결 구조를 도시한 도면.2 is a diagram illustrating an ATM network connection structure of a system in which an IMA function is implemented according to the present invention.

도 3은 본 발명에 따른 ATM 망에서의 트래픽 제어 절차를 도시한 순서도.3 is a flowchart illustrating a traffic control procedure in an ATM network according to the present invention.

* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings

21, 23 : ATM 처리부 22 : 스위칭부21, 23: ATM processing unit 22: switching unit

24 : 메모리부 25 : IMA 처리부24: memory unit 25: IMA processing unit

30 : TMN30: TMN

상술한 바와 같은 목적을 달성하기 위한 본 발명의 특징은, IMA 프레임 크기에 따라 소정시간 동안에 처리되는 ATM 셀 트래픽이 일시 저장되는 메모리부와; 상기 메모리부에 ATM 셀 트래픽을 일시 저장하였다가 대국 시스템 측으로 전송하기 위한 ATM 셀 트래픽 처리를 수행하는 ATM 처리부와; 상기 ATM 처리부에 의해 ATM 셀 트래픽이 전송되는 상기 대국 시스템과 연결된 링크에 대한 상태 정보를 오류 레벨에 따라 상기 ATM 처리부를 통해 상위로 보고하는 IMA 처리부와; 상기 IMA 처리부에 의해 보고되는 오류 레벨에 따라 RM 셀을 이용하여 트래픽 제어를 수행하되, 상기 보고되는 오류 레벨이 일시 오류인 경우 트래픽 과부하 상태로 선언하고, RM 셀을 이용하여 단말의 트래픽량을 제어해서 상기 단말의 ATM 셀 트래픽량을 링크 일시 오류시의 트래픽량으로 감소시키는 TMN을 포함하는 에이티엠 망에서의 트래픽 제어 장치를 제공하는데 있다.A feature of the present invention for achieving the above object is a memory unit for temporarily storing ATM cell traffic processed for a predetermined time according to the IMA frame size; An ATM processor for temporarily storing ATM cell traffic in the memory unit and performing ATM cell traffic processing for transmission to a counterpart system; An IMA processing unit for reporting status information on a link connected to the power system in which ATM cell traffic is transmitted by the ATM processing unit to the upper level through the ATM processing unit according to an error level; Traffic control is performed by using the RM cell according to the error level reported by the IMA processing unit. If the reported error level is a temporary error, the traffic is declared as overloaded and the traffic volume of the terminal is controlled by using the RM cell. Therefore, the present invention provides an apparatus for controlling traffic in an AT network including a TMN for reducing the amount of ATM cell traffic of the terminal to the amount of traffic during a link temporary error.

여기서, 상기 TMN은 오류 레벨이 복구 불가능 오류인 경우 트래픽 폭주 상태로 선언하고, RM 셀을 이용하여 단말의 트래픽량을 제어해서 상기 단말의 ATM 셀 트래픽량을 복구 불가능시의 트래픽량으로 감소시킴과 동시에 오류 복구시까지 ATM 셀 트래픽을 처리할 수 있도록 상기 오류가 발생한 링크를 예약된 링크로 절체하는 것을 특징으로 한다.Here, the TMN declares the traffic congestion state when the error level is an unrecoverable error, and reduces the amount of ATM cell traffic of the terminal to the amount of non-recoverable traffic by controlling the traffic volume of the terminal using an RM cell. At the same time, it is characterized by switching the failed link to a reserved link to handle ATM cell traffic until error recovery.

본 발명의 다른 특징은, ATM 처리부에서 ATM 셀 트래픽을 소정 메모리에 일시 저장했다가 IMA 처리를 수행하여 대국 시스템 측으로 전송할 때에 IMA 처리부에서 그룹 트래픽 상태 테이블을 참조하여 상기 대국 시스템과 연결된 링크 상태를 감시하여 오류가 발생하는지 확인하는 과정과; 상기 대국 시스템과 연결된 링크에 일시 오류가 발생하는 경우 TMN에서 RM 셀을 이용하여 단말을 제어해서 그 단말의 ATM 셀 트래픽량을 링크 일시 오류시의 트래픽량으로 감소시키는 과정과; 상기 TMN에서 링크에 발생한 일시 오류의 복구가 확인되는 경우 RM 셀을 이용하여 상기 단말의 ATM 셀 트래픽량을 이전 상태로 복구시키는 과정을 포함하는 에이티엠 망에서의 트래픽 제어 방법을 제공하는데 있다.According to another aspect of the present invention, when the ATM processor temporarily stores ATM cell traffic in a predetermined memory and transmits the IMA processing to the counter system, the IMA processor refers to the group traffic state table to monitor the link state connected to the counter system. Checking to see if an error occurs; If a temporary error occurs in a link connected to the power system, controlling the terminal by using an RM cell in the TMN to reduce the amount of ATM cell traffic of the terminal to the amount of traffic in a link temporary error; When the recovery of the temporary error occurring in the link in the TMN is confirmed to provide a traffic control method in the ATM network comprising the step of recovering the amount of ATM cell traffic of the terminal to the previous state by using the RM cell.

이하, 본 발명에 따른 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

본 발명에 따른 ATM 망에서는 대국 시스템과 연결된 링크의 상태에 따라 OAM(Operation And Management) 셀인 RM(Resource Management) 셀을 이용하여 트래픽을 제어하고자 하는데, 이를 위한 ATM 망 연결 구조는 첨부한 도면 도 2에 도시된 바와 같이, 제1ATM 처리부(21)와, 스위칭부(22)와, 제2ATM 처리부(23)와, 메모리부(24) 및 IAM 처리부(25)를 구비하는 자국 및 대국의 교환 시스템이 물리적인링크를 통해 상호 연동하며, 해당 교환 시스템은 상위의 TMN(30)에서 관리한다.In the ATM network according to the present invention, traffic is controlled using an RM (Resource Management) cell, which is an operation and management (OAM) cell, according to a link state connected to a power system. As shown in Fig. 1, a switching system of a host station and a large country, which includes a first ATM processing unit 21, a switching unit 22, a second ATM processing unit 23, a memory unit 24, and an IAM processing unit 25, Interworking with each other through a physical link, the exchange system is managed by the upper TMN (30).

해당 제1ATM 처리부(21)는 단말 측에 대한 ATM 처리 기능을 수행하고, 제2ATM 처리부(23)는 IMA 처리부(25)를 통한 대국 시스템 측에 대한 ATM 처리 기능을 수행하되, IMA 프레임 크기에 따라 소정시간 동안에 처리되는 ATM 셀 트래픽을 저장할 수 있는 용량(예를 들어 IMA 프레임 크기 값이 '256'인 경우 '56msec' 동안의 트래픽을 저장할 수 있는 용량)을 갖는 버퍼 형태의 메모리부(24)에 ATM 셀 트래픽을 일시 저장하였다가 대국 시스템 측으로 전송하기 위한 ATM 셀 트래픽 처리를 수행하며, 해당 스위칭부(22)는 제1ATM 처리부(21)와 제2ATM 처리부(23) 사이에 송수신되는 ATM 셀에 대한 스위칭 기능을 수행한다.The first ATM processing unit 21 performs an ATM processing function for the terminal side, and the second ATM processing unit 23 performs an ATM processing function for the power system side through the IMA processing unit 25, depending on the IMA frame size. In the memory unit 24 in the form of a buffer having a capacity for storing ATM cell traffic processed for a predetermined time (for example, a capacity for storing traffic for '56 msec 'when the IMA frame size value is' 256'). ATM cell traffic processing for temporarily storing the ATM cell traffic and transmitting it to the counterpart system side, and the corresponding switching unit 22 transmits and receives an ATM cell transmitted and received between the first ATM processor 21 and the second ATM processor 23. Perform the switching function.

해당 IMA 처리부(25)는 제2ATM 처리부(23)에 의해 ATM 셀 트래픽이 전송되는 대국 시스템과 연결된 링크 상태를 감시하여 그 링크 상태 정보를 제2ATM 처리부(23)를 통해 상위의 TMN(30)에 보고하되, 해당 링크에 발생되는 오류 레벨을 단계적으로 보고한다.The IMA processing unit 25 monitors the link state connected to the power system in which the ATM cell traffic is transmitted by the second ATM processing unit 23 and transmits the link state information to the upper TMN 30 through the second ATM processing unit 23. Report, but step by step, the level of error that occurs on the link.

해당 TMN(30)은 IMA 처리부(25)에 의해 보고되는 오류 레벨에 따라 RM 셀을 이용하여 트래픽 제어를 수행하되, 오류 레벨이 일시 오류인 경우에는 RM 셀을 이용하여 ATM 셀의 트래픽량을 오류 복구시까지 감소시키고, 오류 레벨이 복구 불가능 오류인 경우에는 RM 셀을 이용하여 ATM 셀의 트래픽량을 감소시킴과 동시에 예약된 링크를 통해 ATM 셀을 전송할 수 있도록 오류가 발생한 링크를 예약된 링크로 절체한다.The TMN 30 performs traffic control using the RM cell according to the error level reported by the IMA processing unit 25. If the error level is a temporary error, the TMN 30 uses the RM cell to error traffic amount of the ATM cell. If the error level is a non-recoverable error, the RM cell is used to reduce the traffic of the ATM cell, and the failed link is transferred to the reserved link so that the ATM cell can be transmitted over the reserved link. Transfer.

이때, 해당 TMN(30)은 오류 레벨이 일시 오류인 상태에서 소정시간이 경과하기까지 링크의 오류가 복구되지 않는 경우에는 복구 불가능 오류시의 트래픽 제어를 수행한다.At this time, the TMN 30 performs traffic control in the case of a non-recoverable error when the error of the link is not recovered until a predetermined time elapses while the error level is a temporary error.

이와 같이 구성된 본 발명에 따른 ATM 망에서의 트래픽 제어 절차를 첨부한 도면 도 3을 참조하여 상세하게 설명하면 다음과 같다.The traffic control procedure in the ATM network according to the present invention configured as described above will be described in detail with reference to FIG. 3.

먼저, 단말 측과 연결된 제1ATM 처리부(21)에서 소정의 데이터 트래픽을 수신하게 되면, 해당 제1ATM 처리부(21)에서는 수신된 데이터 트래픽을 ATM 셀로 구성한 후, 스위칭부(22)를 통해 제2ATM 처리부(23)로 전달하게 된다.First, when predetermined data traffic is received by the first ATM processor 21 connected to the terminal side, the first ATM processor 21 configures the received data traffic as an ATM cell, and then the second ATM processor through the switching unit 22. Will be forwarded to (23).

이에, 해당 제2ATM 처리부(23)에서는 스위칭부(22)를 통해 전달되는 ATM 셀을 버퍼인 메모리부(24)에 일시 저장했다가 IMA 처리부(25)가 처리할 수 있도록 하는데, 이때, 해당 IMA 처리부(25)는 대국 시스템과 물리적인 링크를 통해 상호 연동하되, 링크 오류시 정상적인 ATM 셀 스트림 전송을 위해 소정의 링크를 예약하고 있으며, 그룹 트래픽 상태 테이블을 참조하여 대국 시스템과 연결된 링크 상태를 오류 레벨에 따라 구분하여 보고하게 된다.Accordingly, the second ATM processor 23 temporarily stores the ATM cell transferred through the switching unit 22 in the memory unit 24, which is a buffer, and allows the IMA processor 25 to process it. The processor 25 interoperates with the power system through a physical link, and reserves a predetermined link for normal ATM cell stream transmission in the event of a link failure, and refers to the group traffic state table to check the link state connected to the power system. Report by level.

즉, 해당 IMA 처리부(25)에서는 대국 시스템과 연결된 물리적인 링크 상태를 감시하여 오류가 발생하는지를 확인한 후, 해당 링크에 오류가 발생하는 경우 해당되는 오류 레벨에 따라 링크 오류 상태를 일시 오류 또는 복구 불가능 오류로 구분하여 제2ATM 처리부(23)를 통해 상위의 TMN(30) 측으로 보고하게 된다(스텝 S31).That is, the IMA processing unit 25 monitors the physical link state connected to the power system to check whether an error occurs, and if an error occurs in the link, the link error state may not be temporarily failed or recovered according to the corresponding error level. The error is classified and reported to the upper TMN 30 through the second ATM processing unit 23 (step S31).

이에, 해당 TMN(30)에서는 IMA 처리부(25)에 의해 보고되는 링크 오류가 일시 오류인지, 복구 불가능 오류인지를 확인한 후(스텝 S32), 일시 오류인 경우에는 트래픽 과부하 상태로 선언하고, 해당되는 단말의 ATM 셀 트래픽량을 링크 일시 오류시의 트래픽량으로 감소하도록 RM 셀을 이용하여 단말을 제어하게 된다(스텝 S33).Accordingly, the TMN 30 checks whether the link error reported by the IMA processing unit 25 is a temporary error or an unrecoverable error (step S32), and if it is a temporary error, declares that the traffic is overloaded. The terminal is controlled using the RM cell so as to reduce the amount of ATM cell traffic of the terminal to the amount of traffic at the time of link temporary error (step S33).

이때, 해당 제2ATM 처리부(23)에서는 트래픽량이 감소함에 따라 대국 시스템과 연결된 링크에 오류가 발생했더라도 메모리부(24)를 통해 현재의 ATM 셀 처리를 계속적으로 수행하게 된다.At this time, the second ATM processing unit 23 continues to perform the current ATM cell processing through the memory unit 24 even if an error occurs in the link connected to the power system as the traffic volume decreases.

이러한 상태에서 해당 TMN(30)은 일시 오류가 발생한 링크가 소정시간 이내에 복구되는지를 확인하여(스텝 S34), 해당 링크의 일시 오류가 복구되는 경우에는 트래픽 과부하 상태를 해제하고, RM 셀을 이용하여 해당되는 단말의 ATM 셀 트래픽량을 본래의 상태로 복구시키게 된다(스텝 S35).In such a state, the TMN 30 checks whether the link in which the temporary error has occurred is recovered within a predetermined time (step S34). When the temporary error of the link is recovered, the TMN 30 releases the traffic overload state and uses the RM cell. The amount of ATM cell traffic of the corresponding terminal is restored to its original state (step S35).

하지만, 소정시간 이내에 링크의 일시 오류가 복구되지 않는 경우에는 복구 불가능 오류 상태로 인식하여 트래픽 폭주 상태로 선언하고(스텝 S36), 해당되는 단말의 ATM 셀 트래픽량을 링크 복구 불가능시의 트래픽량으로 감소하도록 RM 셀을 이용하여 단말을 제어한 후(스텝 S37), 오류가 발생한 링크를 예약된 링크로 절체시키게 되는데(스텝 S38), 이때, 해당 링크 절체는 IMA 처리부(25)가 오류가 발생한 링크를 그룹에서 제외시킴과 동시에 예약된 링크를 그룹에 포함시킴으로써 절체를 수행할 수 있게 된다.However, if the temporary error of the link is not recovered within a predetermined time, it is recognized as an unrecoverable error state and is declared as a traffic congestion state (step S36). After controlling the terminal by using the RM cell to reduce (step S37), the link having an error is transferred to the reserved link (step S38). In this case, the link switching is performed by the IMA processing unit 25 at which the error has occurred. The transfer can be performed by excluding the group from the group and including the reserved link in the group.

한편, 스텝 S32에서 IMA 처리부(25)에 의해 보고되는 링크 오류가 복구 불가능 오류인 경우에는 트래픽 폭주 상태로 선언하고(스텝 S36), 해당되는 단말의 ATM 셀 트래픽량을 링크 복구 불가능시의 트래픽량으로 감소하도록 RM 셀을 이용하여 단말을 제어한 후(스텝 S37), 오류가 발생한 링크를 예약된 링크로 절체시키도록 IMA 처리부(25)를 제어하게 된다(스텝 S38).On the other hand, if the link error reported by the IMA processing unit 25 in step S32 is an unrecoverable error, it is declared as a traffic congestion state (step S36), and the amount of ATM cell traffic of the corresponding terminal is the amount of traffic when the link recovery is impossible. After the terminal is controlled by using the RM cell to decrease (step S37), the IMA processing unit 25 is controlled to switch the link in which the error has occurred to the reserved link (step S38).

이로써, IMA 처리부(25)에서는 예약된 링크로 절체되기 전까지는메모리부(24)를 이용하여 링크 오류시의 셀 손실을 최소화시킬 수 있게 되며, 이후에 예약된 링크로의 절체가 완료되면 예약된 링크를 통해 ATM 셀을 정상 처리할 수 있게 된다.Thus, the IMA processing unit 25 can minimize the cell loss in case of a link failure by using the memory unit 24 until the transfer to the reserved link, and after the transfer to the reserved link is completed, The link enables normal processing of ATM cells.

이후, 해당 TMN(30)은 링크 오류가 복구되는지를 확인하여(스텝 S39), 해당되는 링크의 오류가 복구되는 경우에는 트래픽 폭주 상태를 해제하고(스텝 S40), 예약된 링크를 그룹에서 제외시킴과 동시에 복구된 링크를 그룹에 다시 포함시켜 링크 절체를 수행한 후(스텝 S41), RM 셀을 이용하여 해당되는 단말의 ATM 셀 트래픽량을 본래의 상태로 복구시키게 된다(스텝 S42).Thereafter, the TMN 30 checks whether the link error is recovered (step S39), and when the error of the corresponding link is recovered, releases the traffic congestion state (step S40), and excludes the reserved link from the group. At the same time, the recovered link is included again in the group to perform link switching (step S41), and then the amount of ATM cell traffic of the corresponding terminal is restored to the original state by using the RM cell (step S42).

상술한 바와 같이, 본 발명에서는 IMA 기능을 이용하는 ATM 망에 있어, IMA 프레임 크기에 따라 소정시간 동안의 ATM 셀 트래픽을 일시 저장할 수 있는 버퍼 형태의 메모리부(24)를 구현함으로써, 해당 메모리부(24)를 통해 ATM 셀 트래픽을 처리할 수 있게 되어 대국 시스템과 연결된 링크에 오류가 발생하는 경우 실제로 단말 측의 트래픽량이 감소되기 전까지의 셀 손실을 최소화할 수 있게 된다.As described above, in the present invention, in the ATM network using the IMA function, the memory unit 24 may be implemented by implementing a buffer unit 24 that temporarily stores ATM cell traffic for a predetermined time according to the IMA frame size. Through 24), ATM cell traffic can be handled, so that in case of a failure in the link connected to the power system, the cell loss can be minimized until the traffic volume of the terminal is reduced.

또한, 본 발명에 따른 실시예는 상술한 것으로 한정되지 않고, 본 발명과 관련하여 통상의 지식을 가진자에게 자명한 범위내에서 여러 가지의 대안, 수정 및 변경하여 실시할 수 있다.In addition, the embodiments according to the present invention are not limited to the above-described embodiments, and various alternatives, modifications, and changes can be made within the scope apparent to those skilled in the art.

이상과 같이, 본 발명은 IMA 기능을 지원하는 안정도와 신뢰도가 요구되는 ATM 망에 있어, ATM 셀 트래픽을 일시 저장할 수 있는 버퍼 형태의 메모리를 구현하고, 대국 시스템과 연결된 링크에 오류가 발생하는 경우 단말 측의 트래픽량을 감소시킴으로써, 해당 메모리부를 통해 ATM 셀 트래픽을 처리할 수 있게 되어 대국 시스템과 연결된 링크에 오류가 발생하더라도 실제적인 셀 손실을 최소화할 수 있게 된다.As described above, the present invention implements a buffer type memory capable of temporarily storing ATM cell traffic in an ATM network requiring stability and reliability supporting IMA functions, and when an error occurs in a link connected to a power system. By reducing the amount of traffic on the terminal side, it is possible to process ATM cell traffic through the corresponding memory unit, thereby minimizing the actual cell loss even if an error occurs in the link connected to the power system.

Claims (5)

IMA 프레임 크기에 따라 소정시간 동안에 처리되는 ATM 셀 트래픽이 일시 저장되는 메모리부와;A memory unit for temporarily storing ATM cell traffic processed for a predetermined time according to the IMA frame size; 상기 메모리부에 ATM 셀 트래픽을 일시 저장하였다가 대국 시스템 측으로 전송하기 위한 ATM 셀 트래픽 처리를 수행하는 ATM 처리부와;An ATM processor for temporarily storing ATM cell traffic in the memory unit and performing ATM cell traffic processing for transmission to a counterpart system; 상기 ATM 처리부에 의해 ATM 셀 트래픽이 전송되는 상기 대국 시스템과 연결된 링크에 대한 상태 정보를 오류 레벨에 따라 상기 ATM 처리부를 통해 상위로 보고하는 IMA 처리부와;An IMA processing unit for reporting status information on a link connected to the power system in which ATM cell traffic is transmitted by the ATM processing unit to the upper level through the ATM processing unit according to an error level; 상기 IMA 처리부에 의해 보고되는 오류 레벨에 따라 RM 셀을 이용하여 트래픽 제어를 수행하되, 상기 보고되는 오류 레벨이 일시 오류인 경우 트래픽 과부하 상태로 선언하고, RM 셀을 이용하여 단말의 트래픽량을 제어해서 상기 단말의 ATM 셀 트래픽량을 링크 일시 오류시의 트래픽량으로 감소시키는 TMN을 포함하는 것을 특징으로 하는 에이티엠 망에서의 트래픽 제어 장치.Traffic control is performed by using the RM cell according to the error level reported by the IMA processing unit. If the reported error level is a temporary error, the traffic is declared as overloaded and the traffic volume of the terminal is controlled by using the RM cell. And a TMN for reducing the amount of ATM cell traffic of the terminal to the amount of traffic at the time of a link temporary error. 삭제delete 제 1항에 있어서,The method of claim 1, 상기 TMN은, 오류 레벨이 복구 불가능 오류인 경우 트래픽 폭주 상태로 선언하고, RM 셀을 이용하여 단말의 트래픽량을 제어해서 상기 단말의 ATM 셀 트래픽량을 복구 불가능시의 트래픽량으로 감소시킴과 동시에 오류 복구시까지 ATM 셀 트래픽을 처리할 수 있도록 상기 오류가 발생한 링크를 예약된 링크로 절체하는 것을 특징으로 하는 에이티엠 망에서의 트래픽 제어 장치.The TMN declares the traffic congestion state when the error level is an unrecoverable error, reduces the amount of ATM cell traffic to the non-recoverable traffic amount by controlling the traffic volume of the terminal using an RM cell. The apparatus for controlling traffic in an ATM network, wherein the failed link is transferred to a reserved link to handle ATM cell traffic until error recovery. ATM 처리부에서 ATM 셀 트래픽을 소정 메모리에 일시 저장했다가 IMA 처리를 수행하여 대국 시스템 측으로 전송할 때에 IMA 처리부에서 그룹 트래픽 상태 테이블을 참조하여 상기 대국 시스템과 연결된 링크 상태를 감시하여 오류가 발생하는지 확인하는 과정과;When the ATM processor temporarily stores ATM cell traffic in a predetermined memory and transmits it to the station system by performing IMA processing, the IMA processor refers to the group traffic state table and monitors the link state associated with the station system to check whether an error occurs. Process; 상기 대국 시스템과 연결된 링크에 일시 오류가 발생하는 경우 TMN에서 RM 셀을 이용하여 단말을 제어해서 그 단말의 ATM 셀 트래픽량을 링크 일시 오류시의 트래픽량으로 감소시키는 과정과;If a temporary error occurs in a link connected to the power system, controlling the terminal by using an RM cell in the TMN to reduce the amount of ATM cell traffic of the terminal to the amount of traffic in a link temporary error; 상기 TMN에서 링크에 발생한 일시 오류의 복구가 확인되는 경우 RM 셀을 이용하여 상기 단말의 ATM 셀 트래픽량을 이전 상태로 복구시키는 과정을 포함하는 것을 특징으로 하는 에이티엠 망에서의 트래픽 제어 방법.And restoring the amount of ATM cell traffic of the terminal to a previous state by using an RM cell when the temporary error occurring in the link in the TMN is confirmed. 삭제delete
KR10-2000-0074173A 2000-12-07 2000-12-07 Apparatus And Method For Traffic Control In ATM Network KR100465939B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2000-0074173A KR100465939B1 (en) 2000-12-07 2000-12-07 Apparatus And Method For Traffic Control In ATM Network

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2000-0074173A KR100465939B1 (en) 2000-12-07 2000-12-07 Apparatus And Method For Traffic Control In ATM Network

Publications (2)

Publication Number Publication Date
KR20020044914A KR20020044914A (en) 2002-06-19
KR100465939B1 true KR100465939B1 (en) 2005-01-13

Family

ID=27680225

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-0074173A KR100465939B1 (en) 2000-12-07 2000-12-07 Apparatus And Method For Traffic Control In ATM Network

Country Status (1)

Country Link
KR (1) KR100465939B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100810255B1 (en) * 2002-01-09 2008-03-06 삼성전자주식회사 Inverse multiplexing apparatus and method for atm

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970009048A (en) * 1995-07-29 1997-02-24 양승택 Apparatus and method for controlling flow of ABR service using buffer management using multi-level threshold
US5940369A (en) * 1997-03-26 1999-08-17 Lucent Technologies Inc. Asynchronous transfer mode and media access protocol interoperability apparatus and method
JPH11261603A (en) * 1998-01-26 1999-09-24 Samsung Electronics Co Ltd Atm communication network its inverse multiplex method
KR20000047847A (en) * 1998-12-01 2000-07-25 윤종용 Mobile communication system having atm-based connecting scheme
JP2000307598A (en) * 1999-04-23 2000-11-02 Oki Electric Ind Co Ltd Frame division transmission circuit in inverse multiplex communication
KR20010003800A (en) * 1999-06-25 2001-01-15 윤종용 The method and apparatus of attaining the tolerance of transmission line in a mobile communication system

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970009048A (en) * 1995-07-29 1997-02-24 양승택 Apparatus and method for controlling flow of ABR service using buffer management using multi-level threshold
US5940369A (en) * 1997-03-26 1999-08-17 Lucent Technologies Inc. Asynchronous transfer mode and media access protocol interoperability apparatus and method
JPH11261603A (en) * 1998-01-26 1999-09-24 Samsung Electronics Co Ltd Atm communication network its inverse multiplex method
KR20000047847A (en) * 1998-12-01 2000-07-25 윤종용 Mobile communication system having atm-based connecting scheme
JP2000307598A (en) * 1999-04-23 2000-11-02 Oki Electric Ind Co Ltd Frame division transmission circuit in inverse multiplex communication
KR20010003800A (en) * 1999-06-25 2001-01-15 윤종용 The method and apparatus of attaining the tolerance of transmission line in a mobile communication system

Also Published As

Publication number Publication date
KR20020044914A (en) 2002-06-19

Similar Documents

Publication Publication Date Title
US5398236A (en) Asynchronous transfer mode link recovery mechanism
US6487169B1 (en) Cell switch module with unit cell switching function
US6292463B1 (en) Method and apparatus for recovering from a signalling failure in a switched connection data transmission network
US6011780A (en) Transparant non-disruptable ATM network
JP3649580B2 (en) A system for reporting errors in a distributed computer system.
US7424640B2 (en) Hybrid agent-oriented object model to provide software fault tolerance between distributed processor nodes
US20040255202A1 (en) Intelligent fault recovery in a line card with control plane and data plane separation
JPH10326260A (en) Error reporting method using hardware element of decentralized computer system
US6580688B1 (en) Switching transmission units to an equivalent circuit for the purposes of bidirectional asynchronous cell transfer
US20070147233A1 (en) Graceful failover mechanism for SSCOP service access point for SS7 links
US6535991B1 (en) Method and apparatus for providing reliable communications in an intelligent network
KR100465939B1 (en) Apparatus And Method For Traffic Control In ATM Network
KR960027838A (en) Signal Processing Method in ATM Switching Network, ATM Switching System and ATM Switching Network Controlling Transmission of Input Cell by Control Cell
Cisco Shelf Operations Commands
JP3070588B2 (en) ATM SVC duplex system
US7039006B2 (en) Board duplexing apparatus for asynchronous transfer mode switch and method of controlling the same
Yoshikai et al. Control protocol and its performance analysis for distributed ATM virtual path self-healing network
US6243357B1 (en) Lan emulation system and atm switch
JP2862661B2 (en) Detour / switchback control method in ATM network
US7518981B1 (en) Method and system for a graceful reroute of connections on a link
US6956850B1 (en) Call record management for high capacity switched virtual circuits
US6320844B1 (en) Distributed restoration
WO2000031986A2 (en) Quick path survivability for meshed communications networks
KR100255815B1 (en) Version management of wab in atm
Tomura et al. Autonomous system control for a distributed switching node

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111209

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee