KR100390398B1 - Apparatus and method for controlling power in code division multiple access system - Google Patents
Apparatus and method for controlling power in code division multiple access system Download PDFInfo
- Publication number
- KR100390398B1 KR100390398B1 KR10-1998-0033368A KR19980033368A KR100390398B1 KR 100390398 B1 KR100390398 B1 KR 100390398B1 KR 19980033368 A KR19980033368 A KR 19980033368A KR 100390398 B1 KR100390398 B1 KR 100390398B1
- Authority
- KR
- South Korea
- Prior art keywords
- signals
- signal
- channel
- outputting
- output
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. TPC [Transmission Power Control], power saving or power classes
- H04W52/04—TPC
- H04W52/38—TPC being performed in particular situations
- H04W52/42—TPC being performed in particular situations in systems with time, space, frequency or polarisation diversity
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/24—Radio transmission systems, i.e. using radiation field for communication between two or more posts
- H04B7/26—Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
- H04B7/2628—Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using code-division multiple access [CDMA] or spread spectrum multiple access [SSMA]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. TPC [Transmission Power Control], power saving or power classes
- H04W52/04—TPC
- H04W52/06—TPC algorithms
- H04W52/12—Outer and inner loops
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Mobile Radio Communication Systems (AREA)
- Radio Transmission System (AREA)
Abstract
코드 분할 다중 접속시스템에서의 전력 제어 장치 및 방법은 안테나 다이버시티를 사용한다. 상기 전력 제어 장치는 정보 신호를 신호 처리하여 K개의 IF신호를 출력하는 코드 분할 다중 접속 기저 대역 및 중간 주파 송신기와, 상기 코드 분할 다중 접속 기저 대역 및 중간 주파 송신기에서 각각 출력된 K개의 IF신호를 그에 상응하는 K개의 RF신호로 변환하여 K개의 안테나로 각각 송출하는 K개의 무선 주파 모듈과, 이동 단말기로부터 안테나를 통해 수신되는 신호를 신호 처리하여 K개의 전력 제어 비트와 디코딩한 데이터를 출력하는 수신기와, 상기 수신기에서 출력된 K개의 전력 제어 비트에 상응하는 K개의 데이터 채널 전력 제어신호를 상기 코드 분할 다중 접속 기저 대역 및 중간 주파 송신기로 출력하여 K개의 안테나의 송신 전력을 제어하는 프로세서로 구성되는데 그 요지가 있다. 본 발명에 의하면, 전력 제어 장치의 전송은 다른 채널 환경을 고려한 기지국의 전송단계의 안테나에 대하여 개별적으로 수행될 수 있다.An apparatus and method for controlling power in a code division multiple access system uses antenna diversity. The power control device processes the information signal and outputs K IF signals to output K IF signals, and the K-IF signals output from the multiplexed baseband and intermediate frequency transmitters. K radio frequency modules converting the corresponding K RF signals into K antennas and transmitting the signals to K antennas, and receivers processing the signals received through the antennas from the mobile terminal to output K power control bits and decoded data. And a processor for controlling the transmission power of the K antennas by outputting K data channel power control signals corresponding to the K power control bits output from the receiver to the code division multiple access baseband and intermediate frequency transmitters. That's the point. According to the present invention, the transmission of the power control device may be performed separately for the antenna of the transmission step of the base station taking into account different channel environments.
Description
본 발명은 CDMA 시스템에 관한 것으로, 특히 CDMA 시스템에서의 안테나 다이버시티(antenna diversity)를 사용한 전력 제어 장치 및 방법에 관한 것이다.The present invention relates to a CDMA system, and more particularly, to an apparatus and method for controlling power using antenna diversity in a CDMA system.
일반적으로 셀룰러 이동 통신 시스템(Cellular Mobile Communication)이나 개인 휴대 통신 시스템(Personal Communication Service)과 같이 CDMA 방식을 이용하는 이동 통신 시스템에서는 다중 경로 페이딩(fading) 현상으로 인하여 전파의 감쇄 때문에 이동국의 송신 전력을 적절하게 제어해야 한다.또한, 기지국으로부터의 거리에 따라 수신된 신호의 세기가 변하기 때문에 이를 보정하기 위한 전력 제어도 동시에 수행되어야 한다.In general, in a mobile communication system using a CDMA method such as a cellular mobile communication system or a personal communication service, the transmission power of the mobile station is appropriately adjusted due to the attenuation of radio waves due to the multipath fading phenomenon. In addition, since the strength of the received signal changes according to the distance from the base station, power control for correcting the same must also be performed at the same time.
만약 기지국의 송신신호 전력이 너무 크게 되면 다른 이동국의 신호에 간섭을 함으로 전체 시스템의 용량을 감소시키게 된다. 반면에 기지국의 송신신호 전력이 너무 낮게 되면 이동국에서 원하는 신호를 복조할 수 없게 되어 음질이 저하되거나 데이터의 유실과 같은 성능의 감소를 초래한다.If the transmission signal power of the base station is too large, it interferes with the signals of other mobile stations, thereby reducing the capacity of the entire system. On the other hand, if the transmission signal power of the base station is too low, it is impossible to demodulate a desired signal in the mobile station, resulting in deterioration of sound quality or performance such as loss of data.
한편, 이동국은 수신된 기지국의 신호전력을 측정한 후 기준치와 비교하여 전력 제어신호를 생성하며, 생성된 전력 제어신호는 이동국에서 송신되는 신호에 포함되어 기지국으로 전송된다. 그러면 기지국은 상기 전력제어신호를 추출한 다음 이를 이용하여 기지국 송신신호의 전력을 조절하게 되며 이것은 폐쇄 루프 전력제어(Closed Loop Power Control)로 알려져 있다.Meanwhile, the mobile station generates a power control signal by measuring the signal power of the received base station and compares it with a reference value, and the generated power control signal is included in a signal transmitted from the mobile station and transmitted to the base station. Then, the base station extracts the power control signal and uses the same to adjust the power of the base station transmission signal, which is known as closed loop power control.
이상과 같은 CDMA 시스템에서의 전력 제어에 있어서 기지국의 전송단에서 역다중화기(Demultiplexer:이하 DE-MUX라 약칭함)를 통과한 각 데이터는 전송 다이버시티(Transition Diversity)를 이용하는 해당 안테나를 사용하여 전송된다. 송출된 데이터는 서로 다른 채널 환경에서 이동국의 수신단에 수신된다. 그러나, 이러한 채널 환경에 대하여 각 안테나로부터 송출되는 송신신호를 수신단에서 각 안테나로부터 송출된 신호가 추정하여 다른 채널 환경을 통하여 전송된다는 점을 무시하고 동일한 전력으로 제어한다는 문제점이 있다.In the power control in the CDMA system as described above, each data passing through the demultiplexer (hereinafter, referred to as DE-MUX) at the transmitting end of the base station is transmitted by using a corresponding antenna using transmission diversity. do. The transmitted data is received at the receiving end of the mobile station in different channel environments. However, there is a problem in that the transmission signal transmitted from each antenna is controlled by the same power for the channel environment, ignoring that the signal transmitted from each antenna is transmitted through the other channel environment.
따라서, 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것이다.Accordingly, the present invention has been made to solve the above problems.
본 발명의 목적은 각기 다른 채널 환경을 고려하여 송신 전력 제어 수행이 가능한 CDMA 시스템에서의 전력 제어 장치를 제공하기 위한 것이다.An object of the present invention is to provide a power control apparatus in a CDMA system capable of performing transmit power control in consideration of different channel environments.
또한, 본 발명의 다른 목적은 이상과 같은 장치에 상응하는 CDMA 시스템에서의 전력 제어방법을 제공하기 위한 것이다.Another object of the present invention is to provide a power control method in a CDMA system corresponding to the above apparatus.
상기와 같은 목적을 달성하기 위한 본 발명에 따르면, CDMA 시스템에서의 전력 제어 장치가 K 개의 전송 안테나와; 입력 정보 신호를 신호 처리하여 K 개의 데이터 채널 이득에 따라 M개의 중간 주파 신호를 출력하는 기저 대역 및 중간 주파 전송기와; 상기 M 개의 중간 주파 신호를 상기 K 개의 무선 주파 신호로 변환하고 상기 K 개의 전송 안테나를 통하여 상기 변환된 K 개의 무선 주파 신호를 전송하는 K 개의 중간 주파 모듈과; 이동 단말기로부터 전송된 신호를 수신하여 K 개의 전력제어 비트와 디코딩된 데이터를 출력하는 수신기와; K 개의 데이터 채널 이득을 발생하여 상기 K 개의 전력 제어 비트에 따라 상기 기저 대역 및 중간 주파 전송기로 제공하는 프로세서로 구성된다.According to the present invention for achieving the above object, a power control device in a CDMA system includes a K transmission antenna; A baseband and intermediate frequency transmitter for signal-processing the input information signal and outputting M intermediate frequency signals according to K data channel gains; A K intermediate frequency module for converting the M intermediate frequency signals into the K radio frequency signals and transmitting the converted K radio frequency signals through the K transmit antennas; A receiver for receiving a signal transmitted from the mobile terminal and outputting K power control bits and decoded data; And a processor for generating K data channel gains and providing them to the baseband and intermediate frequency transmitters according to the K power control bits.
또한, 본 발명에 따른 CDMA 시스템에서의 전력 제어 장치는 적어도 하나의 전송 안테나와; 입력 무선 주파 신호를 처리하여 출려하는 무선 주파 모듈과; 상기 무선 주파 모듈에서 제공된 무선 주파 신호를 기저 대역 신호로 처리 및 변환하고, 프레임 품질 지시자와 K 개의 추정된 전력 값을 출력하는 기저 대역 및 중간 주파 전송기와; 상기 프레임 품질 지시자와 K 개의 추정된 전력 값에 응답하여 K 개의 전력 상승/하강 명령을 발생시키는 전력 제어부와; 상기 적어도 하나의 전송 안테나를 통하여 서브케리어(subcarrier)에서 상기 전력 제어부에서 제공된 상기 K 개의 전력 상승/하강 명령을 전송하는 송신기로 구성된다.In addition, a power control device in a CDMA system according to the present invention includes at least one transmit antenna; A radio frequency module for processing and outputting an input radio frequency signal; A baseband and intermediate frequency transmitter for processing and converting a radio frequency signal provided by the radio frequency module into a baseband signal and outputting a frame quality indicator and K estimated power values; A power control section for generating K power up / down commands in response to the frame quality indicator and K estimated power values; And a transmitter for transmitting the K power up / down commands provided from the power control unit in a subcarrier through the at least one transmit antenna.
본 발명의 다른 목적을 달성하기 위한 본 발명에 따르면, CDMA 시스템에서의 전력 제어 방법은 입력 정보 신호를 처리하여 K 개의 데이터 채널 이득에 응답하여 M 개의 중간 주파 신호로 출력하는 단계와; 상기 M 개의 중간 주파 신호를 K 개의 무선 주파 신호로 변환하고 K 개의 전송 안테나를 통하여 상기 변환된 K 개의 무선 주파 신호를 전송하는 단계와; 이동 단말기에서 제공된 신호를 수신하고 처리하는 단계와; K 개의 전력 제어 비트를 출력하여 디코딩된 데이터를 출력하는 단계와; 상기 K 개의 전력 제어 비트에 응답하여 상기 K 개의 데이터 채널 이득을 발생시켜 출력하는 단계로 이루어진다.According to another aspect of the present invention, there is provided a power control method of a CDMA system, comprising: processing an input information signal and outputting M intermediate frequency signals in response to K data channel gains; Converting the M intermediate frequency signals into K radio frequency signals and transmitting the converted K radio frequency signals through K transmit antennas; Receiving and processing a signal provided at a mobile terminal; Outputting K power control bits to output decoded data; Generating and outputting the K data channel gains in response to the K power control bits.
또한, 본 발명에 따른 CDMA 시스템에서의 전력 제어 방법은 중간 주파 신호를 기저 대역 신호로 처리 및 변환하고, 프레임 품질 지시자와 K 개의 추정된 전력값을 출력하는 단계와; 상기 프레임 품질 지시자와 K 개의 추정된 전력 값에 응답하여 K 개의 전력 상승/하강 명령을 발생하는 단계와; 서브캐리어에서 전송 안테나를 통하여 상기 K개의 전력 상승/하강 명령을 전송하는 단계로 이루어진다.In addition, a power control method in a CDMA system according to the present invention comprises the steps of: processing and converting an intermediate frequency signal into a baseband signal, and outputting a frame quality indicator and K estimated power values; Generating K power rise / fall commands in response to the frame quality indicator and K estimated power values; And transmitting the K power up / down commands through a transmit antenna in a subcarrier.
도 1은 본 발명의 제 1 실시 예에 따른 코드 분할 다중 접속시스템(Code Division Multiple Access:이하 CDMA라 약칭함)에서의 전력 제어 장치의 대략도.1 is a schematic diagram of a power control apparatus in a code division multiple access system according to a first embodiment of the present invention.
도 2는 도 1의 CDMA 기저 대역 및 중간 주파 송신기의 상세 블록도.2 is a detailed block diagram of the CDMA baseband and intermediate frequency transmitter of FIG.
도 3은 도 1의 CDMA 기저 대역 및 중간 주파 송신기의 상세 블록도.3 is a detailed block diagram of the CDMA baseband and intermediate frequency transmitter of FIG.
도 4는 본 발명의 제 2 실시 예에 따른 CDMA 시스템에서의 전력 제어 장치의 대략도.4 is a schematic diagram of a power control device in a CDMA system according to a second embodiment of the present invention;
도 5는 도 4의 CDMA 기저 대역 및 중간 주파 수신기의 상세 블록도.5 is a detailed block diagram of the CDMA baseband and intermediate frequency receiver of FIG.
도 6은 도 4의 CDMA 기저 대역 및 중간 주파 수신기의 일 실시 예를 나타내는 상세 블록도.FIG. 6 is a detailed block diagram illustrating one embodiment of the CDMA baseband and intermediate frequency receiver of FIG. 4; FIG.
도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings
1 : CDMA 기저 대역 및 중간 주파 전송기1: CDMA baseband and intermediate frequency transmitter
2a~2k : 제 1 내지 제 K 무선 주파 모듈2a ~ 2k: first to Kth radio frequency modules
3 : 수신기4 : 프로세서3: receiver 4: processor
101 : 제 m 무선 주파 모듈102 : CDMA 및 중간주파 수신기101: m m radio frequency module 102: CDMA and intermediate frequency receiver
103 : 외부 루프 전력 제어 프로세서104 : 비교기103: outer loop power control processor 104: comparator
105 : 전력 상승/하강 명령 발생기106 : 전송기105: power rising / falling command generator 106: transmitter
도 1은 본 발명에 따른 CDMA 시스템에서의 전력 제어장치 및 방법에서 안테나 다이버시티를 사용한 순방향 링크 송신부와 역방향 링크 수신부의 일부 구성을 나타낸 도면이다. 상기 전력 제어 장치는 정보 신호를 신호 처리하여 K 개의 IF 신호를 출력하는 CDMA 기저 대역/ 및 중간 주파 전송기(1)에서 각각 출력된 K 개의 IF 신호를 그에 상응하는 K 개의 RF신호로 변환하여 K 개의 안테나로 각각 송출되는 제 1 내지 제 K 번째 RF모듈(2a~2c)과, 이동 단말기로부터 안테나를 통해 수신되는 신호를 신호 처리하여 K 개의 PCB 디코드된 데이터를 출력하는 수신기(3)와, 상기 수신기(3)에서 출력된 K 개의 PCB와 상응하는 K 개의 데이터 채널 이동 제어신호를 상기 CDMA 기저 대역 및 중간 주파 전송기(1)로 출력하여 K 개의 안테나의 송신 전력을 제어하는 프로세서(4)로 구성된다.FIG. 1 is a diagram illustrating some components of a forward link transmitter and a reverse link receiver using antenna diversity in a power control apparatus and method in a CDMA system according to the present invention. The power controller converts the K IF signals output from the CDMA baseband / and intermediate frequency transmitters 1, which process the information signals to output K IF signals, into K RF signals corresponding to the K IF signals. First to K-th RF modules 2a to 2c respectively transmitted to the antenna, a receiver 3 for signal-processing a signal received through the antenna from the mobile terminal to output K PCB decoded data, and the receiver And a processor 4 for controlling the transmission power of the K antennas by outputting K data channel movement control signals corresponding to the K PCBs output in (3) to the CDMA baseband and intermediate frequency transmitters 1. .
도 2는 도 1에 도시된 CDMA 기저 대역 및 중간 주파송신기의 상세한 블럭도이다. 멀티캐리어(multicarrier) CDMA 시스템을 사용하는 CDMA 기저 대역 및 중간 주파 전송기를 나타낸 것으로, 정보(Information)신호를 인코딩하여 직렬 데이터를 출력하는 제 1 인코더(11)와, 상기 제 1 인코더(11)에서 인코딩된 직렬 데이터를 역다중화하여 다수개의 서브캐리어 브랜치로 출력하는 제 1 DE-MUX(12)와, 상기 제1 DE-MUX(12)에서 역다중화된 신호를 각각 IQ 맵핑하여 I, Q채널로 변환하여 각각 출력하는 제 1 내지 제 N IQ 맵핑부(13~15)와, 상기 제 1 내지 제 N IQ 맵핑부(13~15)에서 IQ 맵핑되어 각각 출력된 I, Q채널에 왈시 코드(Wn)를 각각 승산하여 출력하는 제 1 내지 제 M 승산기(16~21)와, 상기 제 1 내지 제 M 승산기(16~21)에서 각각 출력된 I, Q채널에 K개의 이득 제어신호를 개별적으로 각각 승산하여 출력하며 제 1내지 제 N 데이터 채널 이득 제어부(22-24)는 상기 제 1내지 제 M 승산기(16~21)에서 각각 출력된 I, Q채널에 프로세서(4)에서부터 K 데이터 채널 이득 제어신호를 개별적으로 승산하여 출력한다.FIG. 2 is a detailed block diagram of the CDMA baseband and intermediate frequency transmitter shown in FIG. A CDMA baseband and intermediate frequency transmitter using a multicarrier CDMA system, which encodes an information signal and outputs serial data, and in the first encoder 11 The first DE-MUX 12, which demultiplexes the encoded serial data and outputs the multiple serial subcarrier branches, and the demultiplexed signals of the first DE-MUX 12 are IQ mapped to I and Q channels, respectively. Walsh codes (Wn) on the first to Nth IQ mapping units (13 to 15) and the first to Nth IQ mapping units (13 to 15) which are converted and output, and the I and Q channels respectively IQ mapped and output by the first to Nth IQ mapping units (13 to 15). ) Are multiplied by each of the first to Mth multipliers 16 to 21, and the K gain control signals are individually applied to the I and Q channels output from the first to Mth multipliers 16 to 21, respectively. Multiply and output the first to Nth data channel gain control units 22 to 24. The I and Q channels output from the M multipliers 16 to 21 are respectively multiplied by the K data channel gain control signal from the processor 4 and output.
CDMA 기저 대역 및 중간주파 송신기는 상기 제 1 내지 제 N 데이터 채널 이득 제어부(22~24)에서 각각 출력된 I, Q채널에 의사 잡음(Pseudo Noise:이하 PN이라 약칭함)신호를 각각 확산시키는 제 1 내지 제 N 의사 잡음 확산부(25~27)와, 상기 제 1 내지 제 N PN 확산부(25~27)에서 출력된 I, Q채널을 소정 대역폭으로 각각필터링하는 제 1 내지 제 2N 기저 대역 필터(28~33)와; 상기 제 1 내지 제 2N 기저 대역 필터(28~33)에서 소정 대역폭으로 각각 필터링된 I, Q채널에 개별 전송캐리어{con(2f1t)~con(2fnt)}또는 {sin(2f1t)~sin(2fnt)}를 각각 승산하는 제 M+1 내지 제 L 승산부(24~39)와; 상기 제 M+1 내지 제 L 승산부(34~39)에서 개별 전송캐리어가 승산된 I,Q채널을 혼합하는 제 1 내지 제 N 혼합기(40~42)와; 상기 제 1 내지 제 N 혼합기(40~42)에서 각각 혼합되어 출력된 제 1 내지 제 N 캐리어를 결합하여 제 1 내지 제 K 안테나로 개별적으로 출력하는 결합기(43)로 구성된다.The CDMA baseband and intermediate frequency transmitters are configured to spread pseudo noise signals (PNs) for the I and Q channels respectively output from the first to Nth data channel gain controllers 22 to 24, respectively. First to second N basebands respectively filtering I and Q channels output from the first to Nth pseudo noise spreaders 25 to 27 and the first to Nth PN spreaders 25 to 27 with a predetermined bandwidth. Filters 28 to 33; Individual transmission carriers {con (2) on I and Q channels respectively filtered by the first to second N baseband filters 28 to 33 with a predetermined bandwidth. f 1 t) to con (2 f n t)} or {sin (2 f 1 t) ~ sin (2 M + 1 to L th multipliers (24 to 39) each multiplying f n t)}; First to Nth mixers 40 to 42 for mixing I, Q channels multiplied by individual transmission carriers in the M + 1 to L th multipliers 34 to 39; The first to Nth mixers 40 to 42 are respectively composed of combiners 43 for combining the first to N-th carriers and outputted to the first to K-th antenna separately.
도 3은 도 1에 있어서 CDMA 기저 대역 및 중간 주파 전송기의 상세 구성을 나타낸 또 다른 실시 예이다. 제 2 실시 예에 있어서, DS(Direct Sequence)-CDMA시스템을 사용하는 CDMA기저 대역 및 중간 주파 전송기는, 정보 신호를 인코드하여 출력하는 제 2 인코더(51)와; 상기 제 2 인코더(51)에서 인코딩된 신호를 분리하는 데이터 분배기(52)와; 상기 데이터 분배기(52)에서 분리된 신호를 각각 IQ 맵핑하여 I, Q채널을 각각 출력하는 제 N+1 및 제 R IQ 맵핑부(53)(54)와; 상기 제 N+1 내지 제 R IQ 맵핑부(53)(54)에서 각각 맵핑된 I, Q채널 각각에 왈시 코드(Wn 또는 Wm)를 각각 승산하는 제 L+1 내지 제 S 승산기(55~58)와; 상기 제 L+1 내지 제 S승산기(55~58)에서 각각 출력된 I, Q채널에 K개의 이득 제어신호를 개별적으로 승산하여 각각 출력하는 제 N+1 내지 제 R 데이터 채널 이득 제어부(59)(60)로 구성된다.FIG. 3 is another embodiment showing the detailed configuration of the CDMA baseband and intermediate frequency transmitters in FIG. In a second embodiment, a CDMA baseband and intermediate frequency transmitter using a Direct Sequence (DS) -CDMA system includes: a second encoder (51) for encoding and outputting an information signal; A data divider (52) for separating the signal encoded by the second encoder (51); N + 1 and R IQ mapping units (53) (54) for IQ mapping the signals separated by the data distributor (52) to output I and Q channels, respectively; L + 1 to S th multipliers 55 to 58 that multiply Walsh codes Wn or Wm by the respective I and Q channels mapped by the N + 1 to R th IQ mapping units 53 and 54, respectively. )Wow; N + 1 th to R th data channel gain controllers 59 for multiplying K gain control signals to the I and Q channels respectively output from the L + 1 th to S th multipliers 55 to 58, respectively, and outputting the K gain control signals. It consists of 60.
제 2실시예의 CDMA 기저 대역 및 중간주파 송신기는 상기 제 N+1 내지 제 R데이터 채널 이득 제어부(59)(60)에서 각각 출력된 I, Q채널에 PN 신호를 각각 확산시키는 제 N+1 내지 제 R PN 확산부(61)(62)와; 상기 제 N+1 내지 제 R PN 확산부(61)(62)에서 출력된 I, Q채널을 각각 소정 대역폭으로 필터링하는 제 2N+1 내지 제 2R 기저 대역 필터(63~66)와; 상기 제 2N+1 내지 제 2R 기저 대역 필터(63~66)에서 소정 대역폭으로 각각 필터링된 I, Q채널에 전송캐리어{con(2ft)} 또는 {sin(2ft)}를 각각 승산하는 제 S+1 내지 제 W 승산부(67~70)와; 상기 제 S+1 내지 제 W 승산부(67~70)에서 소정 전송캐리어 주파수가 승산된 I, Q채널을 혼합하는제 N+1 내지 제 X 혼합기(71)(72)로 구성된다.In the CDMA baseband and intermediate frequency transmitters of the second embodiment, the N + 1 to Nth spreads the PN signals to the I and Q channels respectively output from the N + 1 to Rth data channel gain control units 59 and 60, respectively. An R PN diffusion part (61, 62); Second N + 1 to second R baseband filters 63 to 66 for filtering I and Q channels output from the N + 1 to R th PN spreaders 61 and 62 to predetermined bandwidths, respectively; The transmission carrier {con (2) on the I and Q channels respectively filtered by the predetermined bandwidths in the 2N + 1 to 2R baseband filters 63 to 66. ft)} or {sin (2 S + 1 to W th multipliers 67 to 70, respectively multiplying ft)}; The N + 1 to X th mixers 71 and 72 mix I and Q channels multiplied by a predetermined transmission carrier frequency in the S + 1 to W th multipliers 67 to 70.
도 4는 본 발명의 제2 실시 예에 다른 CDMA 시스템에서의 전력 제어 장치 및 방법에 있어서 안테나 다이버시티를 사용하는 순방향 링크 수신부와 역방향 링크 송신부의 대략도로, 안테나를 통해 수신되는 RF신호를 신호 처리하여 출력하는 제 m 무선 주파 모듈(101)과, 상기 제 m 무선 주파 모듈(101)에서 출력된 RF신호를 신호 처리하여 IF신호를 변환하는 CDMA 기저 대역 및 IF 수신기(102)와, 상기 CDMA 기저 대역 및 IF 수신기(102)에서 출력된 프레임 품질 지시자에 따른 임계값을 출력하는 외부 루프 전력 제어 프로세서(103)와, 상기 CDMA 기저 대역 및 IF 수신기(102)에서 출력된 K개의 추정 전력과 상기 외부 루프 전력 제어 프로세서(103)에서 출력된 임계값을 비교하는 비교기(104)와, 상기 비교기(104)에서의 K개의 비교결과값에 따른 K개의 전력 상승/하강 명령을 발생하는 전력 상승/하강 명령 발생기(105)와, 상기 전력 상승/하강 명령 발생기(105)에서 발생된 K개의 전력 상승/하강 명령을 서브캐리어에 실어 안테나를 통해 송출하는 전송기(106)로 구성된다.FIG. 4 is a schematic diagram of a forward link receiver and a reverse link transmitter using antenna diversity in a power control apparatus and method for a CDMA system according to a second embodiment of the present invention for signal processing of an RF signal received through an antenna And a CDMA baseband and IF receiver 102 for signal-processing an RF signal output from the m-th radio frequency module 101 and converting an IF signal to the m-th radio frequency module 101 for outputting the signal. An outer loop power control processor 103 for outputting a threshold according to the band and the frame quality indicator output from the IF receiver 102, and the K estimated powers output from the CDMA baseband and IF receiver 102 and the external Comparators 104 for comparing the threshold values output from the loop power control processor 103 and K power up / down commands according to the K comparison results from the comparator 104 are generated. And a power up / down command generator 105, is comprised of the K power up / down command is generated in the power up / down command generator 105 to the transmitter 106 for transmission via antenna carries the subcarrier.
도 5는 도 4의 CDMA 기저 대역 및 중간 주파 수신기(102)의 상세 블록도이다. 멀티캐리어 CDMA 시스템을 사용하는 CDMA 기저 대역 및 중간 주파 수신기(N=3)를 나타낸 것으로, 상기 제 m 무선 주파 모듈(101)에서 출력된 신호 각각에 개별 서브캐리어를 각각 승산하는 제 17 내지 제 19 승산기(111~113)와, 상기 제 17 내지 제 19 승산기(111~113)에서 각각 출력된 신호를 각각 저역 통과 필터링하는 제 1 내지 제 3 저역 통과 필터(114~116)와, 상기 제 m 무선 주파 모듈(101)에서 출력된 신호의 동기를 검출하는 동기신호 검출부(117)와, 상기 동기신호 검출부(117)에서 검출된 동기신호에 따라 PN신호를 발생하는 PN 발생부(118)와, 상기 제 1 내지 제 3 저역 통과 필터(114~116)에서 각각 출력된 신호를 상기 동기신호 검출부(117)에서 검출된 동기신호에 맞추어 PN을 역확산시킨다.5 is a detailed block diagram of the CDMA baseband and intermediate frequency receiver 102 of FIG. CDMA baseband and intermediate frequency receivers (N = 3) using a multicarrier CDMA system, wherein the signals output from the m-th radio frequency module 101 multiply individual subcarriers with each of the seventeenth to nineteenth periods. First to third low pass filters 114 to 116 for low pass filtering the signals output from the multipliers 111 to 113, the seventeenth to nineteenth multipliers 111 to 113, and the m th wireless A synchronization signal detector 117 for detecting synchronization of the signal output from the frequency module 101, a PN generator 118 for generating a PN signal according to the synchronization signal detected by the synchronization signal detector 117, and The PN is despread in accordance with the sync signals detected by the sync signal detector 117, respectively, from the signals output from the first to third low pass filters 114 to 116. FIG.
각 지연 핑거는 채널 환경에 의해 발생된 감쇄 및 위상 이동된 정보를 추정하여 보상하고 상기 역확산된 신호에 왈시 코드(Wn)를 각각 승산하여 가산한 후 상기 추정된 신호에 공액 복소수(*)처리하여 하여 I, Q채널을 다중화한다.Each delay finger estimates and compensates the attenuation and phase shifted information generated by the channel environment, multiplies and adds a Walsh code (Wn) to the despread signal, and conjugates the complex signal to the estimated signal. To multiplex the I and Q channels.
CDMA 기저 대역/ 및 중간 주파 전송기는 각각 상기 제 1 저역 통과 필터(114)에서 출력된 신호중 하나에 지연된 신호에 대하여 제 1 핑거(119)와 동일한 동작을 수행하고 지연된 I, Q채널을 출력하는 제 1-1 내지 제 1-n 지연 핑거(119-1~119-n)와; 각각 상기 제 2 저역 통과 필터(115)에서 출력된 신호중 하나에 지연된 신호에 대하여 상기 제 2 핑거(120)와 동일한 동작을 수행하고 지연된 I, Q채널을 출력하는 제 2-1 내지 제 2-n 지연 핑거(120-1~120-n)와; 그리고 상기 제 3 저역 통과 필터(116)에서 출력된 신호중 하나에 지연된 신호에 대하여 상기 제 3 핑거(121)와 동일한 동작을 수행하고 지연된 I, Q채널을 출력하는 제 3-1 내지 제 3-n 지연 핑거(121-1~121-n)로 구성된다.The CDMA baseband / and intermediate frequency transmitters perform the same operation as that of the first finger 119 with respect to a signal delayed to one of the signals output from the first low pass filter 114, respectively, and output the delayed I and Q channels. 1-1 to 1-n delay fingers 119-1 to 119-n; 2-1 to 2-n respectively performing the same operation as the second finger 120 with respect to a signal delayed to one of the signals output from the second low pass filter 115 and outputting delayed I and Q channels. Delay fingers 120-1 to 120-n; 3-1 to 3-n performing the same operation as the third finger 121 with respect to a signal delayed to one of the signals output from the third low pass filter 116 and outputting the delayed I and Q channels. It consists of delay fingers 121-1 to 121-n.
CDMA 기저 대역/ 및 중간 주파 전송기(102)는 제 1 핑거(119)에서 I, Q 채널 신호 심볼과 제 1-1에서 제 1-n 지연 핑거(119-1 ~ 119-n)에서 지연된 I, Q 채널 시그널을 결합하는 제 1 결합기(122)와; 제 2 핑거(120)에서 I, Q 채널 신호 심볼과 제 2-1에서 제 2-n 지연 핑거(120-1 ~120-n)에서 지연된 I, Q 채널 시그널을 결합하는 제 2 결합기(123)와; 그리고 제 3 핑거(121)에서 I, Q 채널 신호와 제 3-1에서 제 3-n 지연 핑거(121-1 ~ 121-n)에서서 지연된 I, Q 채널 시그널을 결합하다 제 1 결합기(124)로 구성된다.The CDMA baseband / and intermediate frequency transmitters 102 may include I, Q channel signal symbols at the first finger 119 and I, delayed at the 1-n delay fingers 119-1 to 119-n at 1-1, A first combiner 122 for coupling the Q channel signal; A second combiner 123 for combining the I, Q channel signal symbols at the second finger 120 and the I, Q channel signals delayed at the 2-n delay fingers 120-1 to 120-n in the 2-1; Wow; The first combiner 124 combines the I and Q channel signals in the third finger 121 and the I and Q channel signals delayed in the 3-n delay fingers 121-1 to 121-n in the 3-1. It is composed of
CDMA 기저 대역/ 및 중간 주파 수신기(102)는 또한, 상기 제 1 내지 제 3 핑거(119~121)와 상기 제 1-n 내지 제 3-n 지연 핑거(119-n~121-n)에서 채널 환경에 의해 발생된 감쇄 및 위상 이동된 정보의 추정값과 상기 제 1 내지 제 3 가산기(122~124)의 신호에 따라 전력을 추정하는 제 1 전력 추정부(125)와, 상기 제 1 내지 제 3 가산기(122~124)에서 각각 가선된 I, Q채널을 다중화하여 출력하는 제 1 다중화기(126)와, 상기 제 1 다중화기(126)에서 승산된 신호를 디코딩하여 데이터를 출력하고 에러를 체크하여 프레임 품질 지시자를 외부 루프 전력 제어 프로세서(103)에 출력하는 제 1 디코더(127)로 구성된다.The CDMA baseband / and intermediate frequency receiver 102 also has a channel at the first to third fingers 119 to 121 and the first to third to n delay fingers 119-n to 121-n. A first power estimator 125 for estimating power according to an estimated value of attenuated and phase shifted information generated by an environment and the signals of the first to third adders 122 to 124, and the first to third A first multiplexer 126 for multiplexing the I and Q channels wired by the adders 122 to 124 and outputting data by decoding a signal multiplied by the first multiplexer 126 to output data and check an error. And a first decoder 127 for outputting a frame quality indicator to the outer loop power control processor 103.
상기 제 1 내지 제 3 핑거(119~121)와 상기 제 1-1 내지 제 3-n 지연 핑거(119-1~121-n)는 상기 제 1 내지 제 3 저역 통과 필터(114~116)에서 각각 저역 통과 필터링된 신호와 상기 PN 발생부에서 발생된 PN 신호를 각각 승산하는 제 1 핑거 승산기(131)와; 상기 제 1 핑거 승산기(131)에서 승산된 신호로부터 PN 신호를 역확산시키는 PN 상관기와, 상기 PN 상관기에서 역확산된 신호에 왈시코드(Wn)를 승산하는 제 2 핑거 승산기(133)와; 상기 제 2 핑거 승산기(133)에서 승산된 신호를 가산하는 제 1 왈시 코드 상관기(134)와; 상기 제 1 핑거 승산기(131)에서 역확산된 신호로부터 채널 환경에 의해 발생된 감쇄 및 위상 이동된 정보를 추정하여 보상하는 제 1 채널 추정기(135)와, 상기 왈시 코드 상관기(134)와 제 1 채널 추정기(135)에서 추정된 신호의 공액 복소수(*) 신호를 승산하는 제 1 핑거 승산기(131)와, 상기 제 1 핑거 승산기(131)에서 승산된 신호를 다중화하여 출력하는 제 1 I/Q 다중화기(137)로 각각 구성된다.The first to third fingers 119 to 121 and the first to third n-th delay fingers 119-1 to 121-n may be formed by the first to third low pass filters 114 to 116. A first finger multiplier (131) for multiplying the low pass filtered signal and the PN signal generated by the PN generator, respectively; A PN correlator for despreading the PN signal from the signal multiplied by the first finger multiplier (131), and a second finger multiplier (133) for multiplying the Walsh code (Wn) by the despread signal at the PN correlator; A first Walsh code correlator (134) for adding the signal multiplied by the second finger multiplier (133); A first channel estimator 135 for estimating and compensating for the attenuation and phase shifted information generated by the channel environment from the despread signal from the first finger multiplier 131, the Walsh code correlator 134, and the first channel estimator 135; A first finger multiplier 131 multiplying the conjugate complex (*) signal of the signal estimated by the channel estimator 135 and a first I / Q multiplexing and outputting the signal multiplied by the first finger multiplier 131. Each consists of a multiplexer 137.
도 6은 도 4의 CDMA 기저 대역 및 중간 주파 수신기의 상세 구성을 나타낸 다른 실시 예를 보인 도면이다. CDMA 기저 대역/ 및 중간 주파 수신기(102)의 제 2 실시 예는 DS-CDMA 시스템을 사용하고, 상기 제 m 무선 주파 모듈(101)에서 출력된 신호를 소정 대역폭으로 기저 대역 필터링하는 제 11 기저 대역 필터(201)와; 상기 제 11 기저 대역 필터(201)에서 소정 대역폭으로 필터링된 신호를 저역 통과 필터링하여 출력하는 제 4 저역 통과 필터(202)와, 상기 제 4 저역 통과 필터(202)에서 저역 통과 필터링된 신호와 짧은 코드를 승산한 후 왈시 코드(Wn)와 각각 승산하여 가산하고 상기 짧은 코드와 승산된 신호로부터 채널 환경에 의해 발생된 감쇄 및 위상 이동된 정보를 추정하고 그 추정된 신호의 공액 복소수(*) 신호를 상기 가산된 신호와 승산한다.FIG. 6 is a diagram illustrating another embodiment of a detailed configuration of the CDMA baseband and intermediate frequency receivers of FIG. 4. A second embodiment of the CDMA baseband / and intermediate frequency receiver 102 uses a DS-CDMA system, and is an eleventh baseband for baseband filtering the signal output from the m-th radio frequency module 101 to a predetermined bandwidth. A filter 201; A fourth low pass filter 202 for low-pass filtering and outputting the signal filtered by the eleventh baseband filter 201 to a predetermined bandwidth, and a signal short with the low pass filtered signal in the fourth low pass filter 202. After multiplying the code by multiplying it by the Walsh code (Wn) and estimating the attenuated and phase shifted information generated by the channel environment from the shorted code and the multiplied signal, the conjugate complex (*) signal of the estimated signal Multiply by the added signal.
CDMA 기저 대역 및 중간 주파 수신기(102)는 또한, 상기 제 4 저역 통과 필터(202)에서 저역 통과 필터링된 신호의 소정 시간 지연된 신호를 상기 제 1레이크 핑거(203)와 동일한 동작을 수행하여 소정 시간 지연되어 가산된 신호를 각각 출력하는 제 1-1 및 제 1-p 지연 레이크 핑거(203-1)(203-p)와, 상기 제 4 저역 통과 필터(202)에서 저역 통과 필터링된 신호의 소정 시간 지연된 신호를 상기 제 2레이크 핑거(204)와 동일한 동작을 수행하여 소정 시간 지연되어 가산된 신호를 각각 출력하는 제 2-1 및 제 2-p 지연 레이크 핑거(204-1)(204-p)와; 상기 제 1 레이크핑거(203)와 제 1-1 및 제 1-p 지연 레이크 핑거(203-1)(203-p)에서 출력 신호 심볼을 결합하는 제 4 결합기(205)와; 그리고 상기 제 2 레이크 핑거(204)와 제 2-1 및 제 2-p 지연 레이크 핑거(204-1)(204-p)에서 출력 신호를 결합하는 제 5 결합기(206)로 구성된다.The CDMA baseband and intermediate frequency receiver 102 also performs a predetermined time delayed signal of the low pass filtered signal in the fourth low pass filter 202 by performing the same operation as the first lake finger 203 for a predetermined time. 1-1 and 1-p delay rake fingers 203-1 and 203-p for outputting a delayed added signal, respectively, and a predetermined low pass filtered signal in the fourth low pass filter 202. 2-1 and 2-p delayed rake fingers 204-1 (204-p) for performing the same operation as the second delay finger 204 by outputting a time delayed signal and adding the delayed signal, respectively. )Wow; A fourth combiner (205) for combining the output signal symbols at the first lake finger (203) and the 1-1 and 1-p delay rake fingers (203-1) (203-p); And a fifth coupler 206 coupling the output signal from the second rake finger 204 and the 2-1 and 2-p delay rake fingers 204-1 and 204-p.
CDMA 기저 대역/ 및 중간 주파 수신기(102)는 상기 제 4 및 제 5 가산기(205)(206)에서 각각 출력된 신호를 혼합하는 제 2 다중화기(207)와; 상기 제 1 내지 제 2 레이크 핑거(203)(204)와 제 1-1 및 제 2-p 지연 레이크 핑거(203-1)(204-p)에서 각각 추정된 채널 추정값과 상기 제 4 및 제 5 가산기(205)(206)에에서 각각 가산된 신호에 따른 전력을 추정하는 제 2 전력 추정부(208)와; 그리고 상기 제 2 다중화기(207)에서 혼합된 신호를 디코딩하여 데이터를 출력하고 오류를 체크하여 프레임 품질 지시자를 출력하는 제 2 디코더(209)로 구성된다.The CDMA baseband / and intermediate frequency receiver (102) comprises: a second multiplexer (207) for mixing the signals output from the fourth and fifth adders (205, 206), respectively; The channel estimates estimated by the first to second rake fingers 203 and 204 and the first to second and second p-p delay rake fingers 203-1 and 204-p, and the fourth and fifth, respectively. A second power estimator 208 for estimating power according to the signals added by the adders 205 and 206, respectively; And a second decoder 209 which decodes the mixed signal in the second multiplexer 207 to output data, checks for errors, and outputs a frame quality indicator.
상기 제 1 내지 제 2 레이크 핑거(203)(204)와 제 1-1 및 제 2-p 지연 레이크 핑거(203-1)(204-p)는 추적 루프로부터 지연 제어 신호에 따른 짧은 코드를 발생하는 짧은 PN 코드 발생기(210)와, 상기 제 4 저역 통과 필터(202)에서 저역 통과 필터링된 신호와 상기 짧은 PN 코드 발생기(210)에서 발생된 짧은 PN 코드의 공액 복소수(*) 신호를 승산하여 출력하는 제 4 핑거 승산기(211)와; 상기 제 4 핑거 승산기(211)에서 출력된 신호에 왈시 코드(Wn)를 각각 승산하는 제 5 핑거 승산기(212)와; 상기 제 5 핑거 승산기(212)에서 승산된 신호를 가산하는 제 2 왈시 코드 상관기(213)와, 상기 제 4 핑거 승산기(211)에서 출력된 신호로부터 채널 환경에 의한 발생된 감쇄 및 위상 이동된 정보를 추정하여 보상하는 제 2 채널 추정기(214)와, 상기 제 2 왈시 코드 상관기(213)에서 출력된 신호와 제 2 채널 추정기(214)에서 출력된 신호의 공액 복소수(*)된 신호를 승산하여 출력하는 제 6 핑거 승산기(215)와, 상기 제 6 핑거 승산기(215)에서 승산된 신호를 I/Q 다중화하여 출력하는 제 2 I/Q 다중화기(216)로 구성된다.The first to second rake fingers 203 and 204 and the first to second and second p-p delay rake fingers 203-1 and 204-p generate a short code according to the delay control signal from the tracking loop. Multiplying the short PN code generator 210, the low-pass filtered signal by the fourth low pass filter 202, and the conjugate complex (*) signal of the short PN code generated by the short PN code generator 210 An output fourth finger multiplier (211); A fifth finger multiplier (212) multiplying a Walsh code (Wn) by a signal output from the fourth finger multiplier (211); Attenuation and phase shifted information generated by a channel environment from a second Walsh code correlator 213 that adds a signal multiplied by the fifth finger multiplier 212 and a signal output by the fourth finger multiplier 211. Multiplying the second channel estimator 214 and the conjugated complex (*) signal of the signal output from the second Walsh code correlator 213 and the signal output from the second channel estimator 214 And a second I / Q multiplexer 216 for I / Q multiplexing and outputting the signal multiplied by the sixth finger multiplier 215.
본 발명의 제 1실시 예에 의한 전력 조절 장치의 작동은 도 1에서 3을 참조로 하여 상세하게 설명될 것이다.Operation of the power regulation apparatus according to the first embodiment of the present invention will be described in detail with reference to FIG.
도 1을 참조하면, CDMA 기저 대역/ 및 중간주파 전송기(1)는 입력 정보 신호와 출력 개별 중간 주파 신호를 처리한다. 제 1에서 K번째 RF모듈(2a-2c)은 개별 전송 캐리어-기본형 IF 신호를 CDMA 기저 대역/ 및 중간 주파 전송기(1)에서 개별 RF 신호로 전환시키고 전환된 개별 RF 신호를 상응하는 전송 안테나를 통하여 전송시킨다.Referring to FIG. 1, the CDMA baseband / and intermediate frequency transmitter 1 processes the input information signal and the output individual intermediate frequency signal. The first to Kth RF modules 2a-2c convert the individual transmit carrier-basic IF signals into individual RF signals at the CDMA baseband / and intermediate frequency transmitters 1 and convert the converted individual RF signals to corresponding transmit antennas. Send it through.
수신기(3)는 수신 안테나를 통해서 이동국에서 신호를 수신하고 수신된 신호를 출력 K개의 PCB와 디코딩된 데이터로 처리한다. 프로세서(4)는 수신기(3)에서 K개의 PCB에 상응하는 K개의 데이터 채널 이득을 생성하고 생성된 K개의 데이터 채널 이득을 CDMA 기저 대역/ 및 중간 주파 전송기(1)에 K개의 송신 안테나의 송신 전력을 조절하기 위해서 출력한다.The receiver 3 receives a signal from the mobile station via a receive antenna and processes the received signal into output K PCBs and decoded data. The processor 4 generates K data channel gains corresponding to the K PCBs at the receiver 3 and transmits the generated K data channel gains to the CDMA baseband / and intermediate frequency transmitter 1 of the K transmit antennas. Output to regulate power.
결과적으로, 제 1에서 K 번째 RF모듈(2a-2c)은 개별 전송 캐리어-기본형 IF 신호를 CDMA 기저 대역/ 및 중간주파 송신기(1)에서 개별 RF 신호로 전환하고 전환된 개별 무선 주파 모듈을 상응하는 전송 안테나를 통하여 전송한다. 예를 들어, K가 3이라고 가정하면, 수신기(3)는 수신된 신호를 입력 3 PCB와 디코드된 데이터로처리한다. 프로세서(4)는 세개의 데이터 채널 이득을 수신기(3)에서 세개의 PCB와 상응하게 생성하고 생성된 세개의 데이터 채널 이득을 CDMA 기저 대역/ 및 중간 주파 전송기(1)에 세개의 전송 안테나의 전송 전력을 제어하기 위해서 출력한다.As a result, the first to K th RF modules 2a-2c convert the individual transmit carrier-basic IF signals into individual RF signals at the CDMA baseband / and intermediate frequency transmitters 1 and convert the converted individual radio frequency modules to corresponding ones. The transmission is performed through a transmission antenna. For example, assuming K is 3, receiver 3 processes the received signal into an input 3 PCB and decoded data. The processor 4 generates three data channel gains corresponding to three PCBs at the receiver 3 and transmits the generated three data channel gains to the CDMA baseband / and intermediate frequency transmitter 1 for transmission of three transmit antennas. Output to control power.
결과적으로, 제 1에서 제 3 무선 주파 모듈(2a-2c)은 개별 전송 캐리어형 IF 모듈 신호를 CDMA 기저 대역/ 및 중간 주파 전송기(1)에서 개별 RF 신호로 전환하고 전환된 개별 RF 신호에 상응하는 송신 안테나(예, 안테나 1, 2, 3)를 통해서 송신한다.As a result, the first to third radio frequency modules 2a-2c convert the individual transmit carrier type IF module signals into individual RF signals at the CDMA baseband / and intermediate frequency transmitters 1 and correspond to the converted individual RF signals. Is transmitted through a transmission antenna (eg, antennas 1, 2, 3).
서브캐리어의 수는 안테나의 수보다 많을 수 있다. 그러한 경우에는, 각기 떨어져 있는 서브캐리어는 결합되어야 하고 전송되어야 한다. 예를 들면, 만일 서브캐리어의 수가 3이면 안테나의 수는 2다, 남아있는 서브캐리어가 또 다른 하나의 안테나를 통해 전송될 때, 각각 분리된 두 개의 서브캐리어는 하나의 안테나를 통해 결합되거나 전송된다.The number of subcarriers may be greater than the number of antennas. In such a case, each subcarrier must be combined and transmitted. For example, if the number of subcarriers is three, the number of antennas is two. When the remaining subcarriers are transmitted through another antenna, two separate subcarriers are combined or transmitted through one antenna. do.
그러므로, 수신기(3)는 수신된 신호를 두 개의 출력 PCB와 디코딩된 데이터로 처리한다. 프로세서(4)는 두 개의 데이터 채널 이득을 수신기(3)의 두 개의 PCB에 상응하도록 두 개의 전송 안테나의 전송 전력을 제어하기 위해서 생성한다. 그러므로, 프로세서(4)는 제1, 제 3 서브캐리어의 전력을 제어하는 제 1 PCB에 상응하는 데이터 채널 이득을 생성하므로, 안테나(1)의 전송전력을 제어한다. 프로세서(4)는 또한 제2 서브캐리어의 전력을 제어하는 제 2 PCB에 상응하는 데이터 채널 이득을 생성하므로 안테나(2)의 전송 전력을 제어한다.Therefore, the receiver 3 processes the received signal into two output PCBs and decoded data. The processor 4 generates two data channel gains to control the transmit power of the two transmit antennas to correspond to the two PCBs of the receiver 3. Therefore, the processor 4 generates a data channel gain corresponding to the first PCB for controlling the power of the first and third subcarriers, thereby controlling the transmit power of the antenna 1. The processor 4 also generates a data channel gain corresponding to the second PCB that controls the power of the second subcarrier, thus controlling the transmit power of the antenna 2.
결과적으로, 제 1, 제 2 무선 주파 모듈(2a, 2b)은 CDMA 기저 대역 및 중간주파 전송기(1)에서 개별 전송 캐리어-기본형 IF 신호를 개별 RF 신호로 전환하고 전환된 개별 RF 신호를 상응하는 전송 안테나(예, 안테나 1 또는 안테나 2)를 통해 전송한다.As a result, the first and second radio frequency modules 2a and 2b convert individual transmission carrier-based IF signals into individual RF signals in the CDMA baseband and intermediate frequency transmitters 1 and convert the converted individual RF signals correspondingly. Transmit through a transmit antenna (eg, antenna 1 or antenna 2).
이하, 멀티캐리어 CDMA 시스템을 사용하는 CDMA 기저 대역 및 중간 주파 전송기(1)의 작동은 도 2를 참조하여 상세하게 설명될 것이다.The operation of the CDMA baseband and intermediate frequency transmitters 1 using the multicarrier CDMA system will now be described in detail with reference to FIG.
제 1 인코더(11)는 정보 신호를 출력 직렬 데이터에 인코딩한다. DE-MUX(12)는 제 1 인코더(11)에서 직렬 데이터와 출력 N 서브캐리어 브렌치를 역다중화한다. 각각의 제 1에서 n번째 맵핑부(13-15)는 DE-MUX(12)에서 출력 신호 심볼중의 하나에 상응하는 것에 대하여 IQ 맵핑 작동을 수행하며 신호 심볼을 I, Q 채널 신호 심볼로 전환한다.The first encoder 11 encodes the information signal to output serial data. The DE-MUX 12 demultiplexes the serial data and the output N subcarrier branch at the first encoder 11. Each of the first to nth mapping units 13-15 performs an IQ mapping operation on one of the output signal symbols in the DE-MUX 12 and converts the signal symbols into I and Q channel signal symbols. do.
각각의 제 1에서 2N번재 승산기(16-21)는 월시 코드 Wn에 의한 제 1에서 제 N 번째 IQ 맵핑부(13-15)에서 상응하는 I, Q 채널 신호 심볼중 하나를 승산한다.Each of the first to second 2N multipliers 16-21 multiplies one of the corresponding I and Q channel signal symbols by the first to Nth IQ mapping units 13-15 according to the Walsh code Wn.
각각의 제 1에서 N 번째 데이터 채널 이득부(22-24)는 프로세서(4)에서 K 데이터 채널 이득에 의한 상기 한 쌍의 제 1에서 제 2N번째 승산기기(16-21)에서 각각 출력된 I, Q 채널에 K개의 이득 제어 신호를 승산한다.Each of the first to N th data channel gain units 22 to 24 is respectively output from the pair of first to second N th multipliers 16 to 21 by K data channel gains in the processor 4. , Multiplies the K gain control signals by the Q channel.
각각의 제 1에서 N번째 PN 확산부(25-27)는 상기 1 내지 제 N 데이터 채널 이득부(22-24) 각각 출력된 I, Q 채널에 PN 신호를 각각 확산시킨다. 이어 제 1 내지 제 2N 기저 대역 필터(28~33)는 상기 제 1 내지 제 N PN 확산부(25~27)에서 출력된 I, Q채널을 각각 소정 대역폭으로 필터링하여 각각 출력한다.Each of the first to Nth PN spreaders 25 to 27 spreads the PN signal to the I and Q channels output from the first to Nth data channel gain units 22 to 24, respectively. Subsequently, the first to second N baseband filters 28 to 33 respectively filter I and Q channels output from the first to Nth PN spreaders 25 to 27 with predetermined bandwidths, respectively, and output the filtered signals.
그러면 제 2N+1 내지 제 L 승산부(34~39)는 상기 제 1 내지 제 2N 기저 대역필터(28~33)에서 소정 대역폭으로 각각 필터링된 I, Q채널에 개별 전송캐리어{con(2f1t)~con(2fnt)} 또는 {sin(2f1t)~sin(2fnt)}를 각각 승산하여 출력한다. 이에 따라 제 1 내지 제 N 혼합기(40~42)는 상기 제 M+1 내지 제 L 승산부(34~39)에서 개별 전송캐리어가 승산된 I, Q채널을 혼합하여 출력한다.Then, the 2N + 1 to L th multipliers 34 to 39 respectively transmit separate transmission carriers {con (2) to I and Q channels respectively filtered by the predetermined bandwidths from the first to second N baseband filters 28 to 33. f 1 t) to con (2 f n t)} or {sin (2 f 1 t) ~ sin (2 f n t)} is multiplied and output. Accordingly, the first to Nth mixers 40 to 42 mix and output the I and Q channels multiplied by the individual transmission carriers in the M + 1 to L th multipliers 34 to 39.
그러면 결합기(43)는 상기 제 1 내지 제 N 혼합기(40~42)에서 각각 혼합되어 출력된 제 1 내지 제 N 캐리어를 결합하여 제 1 니재 제 K 안테나로 개별적으로 출력한다.Then, the combiner 43 combines the first to N-th carriers mixed and output from the first to N-th mixers 40 to 42, respectively, and outputs the first to N-th carriers individually.
여기서, 상기와 같은 과정에서 상기 제 1 DE_MUX(12)에서 출력된 N개의 서브캐리어가 3개이고 안테나의 개수 K가 3개인 경우를 예를 들어 설명하면 먼저, 제 1 내지 제 3 IQ 맵핑부(13~15)는 상기 제 1 DE_MUX(12)에서 역다중회된 신호를 각각 IQ 맵핑하여 I, Q채널로 변환하여 각각 출력한다.Herein, a case in which the N subcarriers output from the first DE_MUX 12 are three and the number K of antennas is three in the above process will be described. First, the first to third IQ mapping units 13 are described. 15) IQ-maps the signals demultiplexed by the first DE_MUX 12, converts them into I and Q channels, and outputs them.
그러면 제 1 내지 제 6 승산기는 상기 제 1 내지 제 3 IQ 맵핑부에서 IQ 맵핑되어 각각 출력된 I, Q채널 각각에 왈시 코드(Wn)를 각각 승산하여 출력한다.Then, the first to sixth multipliers multiply the Walsh codes (Wn) and output the I and Q channels respectively IQ mapped and output from the first to third IQ mapping units.
이에 따라 제 1 내지 제 3 데이터 채널 이득 제어부는 상기 제 1 내지 제 6 승산기에서 각각 출력된 I, Q채널에 3개의 이득 제어신호를 프로세서(4)에서 개별적으로 승산하여 각각 출력한다.Accordingly, the first to third data channel gain controllers individually multiply three gain control signals by the processor 4 to the I and Q channels respectively output from the first to sixth multipliers and output the respective gain control signals.
그러면 제 1 내지 제 3 PN 확산부는 상기 제 1 내지 제 3 데이터 채널 이득 제어부에서 각각 출력된 I,Q채널에 PN신호를 각각 확산시킨다. 이어 제 1 내지 제 6 기저 대역 필터는 상기 제 1 내지 제 3 PN 확산부에서 출력된 I, Q채널을 각각소정 대역폭으로 필터링하여 각각 출력한다.Then, the first to third PN spreaders spread the PN signals to the I and Q channels respectively output from the first to third data channel gain controllers. Subsequently, the first to sixth baseband filters respectively filter the I and Q channels output from the first to third PN spreaders by a predetermined bandwidth and output the filtered bandwidths.
그러면 제 7 내지 제 12 승산부는 상기 제 1 내지 제 6 기저 대역 필터에서 소정 대역폭으로 각각 필터링된 I, Q채널에 개별 전송캐리어{con(2f1t)~con(2fnt)} 또는 {sin(2f1t)~sin(2fnt)}를 각각 승산하여 출력한다. 이에 따라 제 1 내지 제 3 혼합기는 상기 제 7 내지 제 12 승산부에서 개별 전송캐리어가 승산된 I, Q채널을 혼합하여 출력한다.Then, the seventh to twelfth multipliers may transmit separate transmission carriers {con (2) to I and Q channels respectively filtered by the predetermined bandwidths in the first to sixth baseband filters. f 1 t) to con (2 f n t)} or {sin (2 f 1 t) ~ sin (2 f n t)} is multiplied and output. Accordingly, the first to third mixers mix and output the I and Q channels multiplied by the individual transmission carriers in the seventh to twelfth multipliers.
그러면 결합기(43)는 상기 제 1 내지 제 3 혼합기에서 각각 혼합되어 출력된 제 1 내지 제 3 캐리어를 결합하여 제 1 내지 제 3 안테나로 개별적으로 출력한다.Then, the combiner 43 combines the first to third carriers that are mixed and output from the first to third mixers, respectively, and separately outputs the first to third antennas.
한편, 상기 제 1 DE_MUX(12)에서 출력된 N개의 서브캐리어가 3개이고 안테나의 개수 K가 2개인 경우 결합기(43)는 상기 서브캐리어간의 상호 간섭을 줄이기 위해서 인접 서브캐리어를 동일 안테나를 통해 전송하는 것을 피해야 함으로, 상기 제 1 및 제 3 혼합기(40)(42)에서 출력된 제 1 및 제 3 캐리어를 결합하여 안테나(1)를 통해 송출한다. 아울러 결합기(43)는 상기 제 2 혼합기(41)에서 출력된 제 2 캐리어를 결합하여 안테나2를 통해 송출한다.Meanwhile, when the number of N subcarriers output from the first DE_MUX 12 is three and the number of antennas K is two, the combiner 43 transmits adjacent subcarriers through the same antenna to reduce mutual interference between the subcarriers. Since it should be avoided, the first and third carriers output from the first and third mixers 40 and 42 are combined and transmitted through the antenna 1. In addition, the combiner 43 combines the second carrier output from the second mixer 41 and transmits it through the antenna 2.
또한, DS-CDMA 시스템을 사용하는 CDMA 기저 대역 및 중간 주파 전송기(1)에 대하여 도 3 을 참조하여 좀더 상세히 설명하면 다음과 같다.In addition, the CDMA baseband and intermediate frequency transmitters 1 using the DS-CDMA system will be described in more detail with reference to FIG. 3 as follows.
먼저, 제 2 인코더(51)는 정보신호를 인코드하여 출력한다. 그러면 데이터 분배기(52)는 상기 제 2 인코더(51)에서 인코딩된 신호를 분리하여 출력한다. 이어 제 N+1 내지 제 R IQ 맵핑부(53)(54)는 상기 데이터 분배기(52)에서 분리된 신호를각각 IQ 맵핑하여 I, Q채널을 각각 출력한다.First, the second encoder 51 encodes and outputs an information signal. The data distributor 52 then separates and outputs the signal encoded by the second encoder 51. Subsequently, the N + 1 th to R th IQ mapping units 53 and 54 output I and Q channels by IQ mapping the signals separated from the data distributor 52, respectively.
그러면 제 L+1 내지 제 S 승산기(55~58)는 상기 제 N+1 내지 제 R IQ 맵핑부(53)(54)에서 각각 맵핑된 I, Q채널 각각에 왈시 코드(Wn)(Wm)를 각각 승산하여 출력한다. 이에 따라 제 N+1 내지 제 R 데이터 채널 이득 제어부(59)(60)는 상기 제 N+1 내지 제 S 승산기(55~58)에서 각각 출력된 I, Q채널에 K개의 이득 제어신호를 개별적으로 승산하여 각각 출력한다.Then, the L + 1 to S th multipliers 55 to 58 are Walsh codes Wn (Wm) for the I and Q channels respectively mapped by the N + 1 to R th IQ mapping units 53 and 54, respectively. Multiply by and output them. Accordingly, the N + 1 th to R th data channel gain control units 59 and 60 individually apply K gain control signals to the I and Q channels respectively output from the N + 1 th to S th multipliers 55 to 58. Multiply by and output each.
그러면 제 N+1 내지 제 R PN 확산부(61)(62)는 상기 제 N+1 내지 제 R 데이터 채널 이득 제어부(59)(60)에서 각각 출력된 I, Q채널에 PN신호를 각각 확산시켜 출력한다. 이어 제 2N+1 내지 제 2R 기저 대역 필터(63~66)는 상기 제 N+1 내지 제 R PN 확산부(61)(62)에서 출력된 I, Q채널을 각각 소정 대역폭으로 필터링하여 출력한다.Then, the N + 1 to R th PN spreaders 61 and 62 spread the PN signals to the I and Q channels respectively output from the N + 1 to R th data channel gain control units 59 and 60, respectively. And print it out. Subsequently, the 2N + 1 to 2R baseband filters 63 to 66 filter the I and Q channels output from the N + 1 to Rth PN spreaders 61 and 62 with predetermined bandwidths, respectively. .
그러면 제 S+1 내지 제 W 승산부(67~70)는 상기 제 2N+1 내지 제 2R 기저 대역 필터(63~66)에서 소정 대역폭으로 각각 필터링된 I, Q채널에 전송캐리어{con(2ft)~sin(2ft)}를 각각 승산하여 출력한다. 이에 따라 제 N+1 내지 제 R 혼합기(71)(72)는 상기 제 S+1 내지 제 W 승산부(67~70)에서 소정 전송캐리어 주파수가 승산된 I, Q채널을 각각 혼합하여 출력한다.Then, the S + 1 to Wth multipliers 67 to 70 transmit a transmission carrier {con (2) to the I and Q channels respectively filtered by the predetermined bandwidth by the 2N + 1 to 2R baseband filters 63 to 66. ft) ~ sin (2 multiply each ft)}. Accordingly, the N + 1 th to R th mixers 71 and 72 mix and output the I and Q channels respectively multiplied by a predetermined transmission carrier frequency in the S + 1 th to W th multipliers 67 to 70. .
이하, 본 발명의 제 2 실시 예를 따르는 전력 제어 장치의 작동은 도 4에서 6을 참조하여 상세하게 설명될 것이다.Hereinafter, the operation of the power control device according to the second embodiment of the present invention will be described in detail with reference to FIGS.
도 4에서는, 제 M번째 무선 주파 모듈(101)은 RF 신호를 수신 안테나를 통하여 수신하고 수신된 RF 신호를 처리한다. 그러면 CDMA 기저 대역 및 IF수신기(102)는 상기 제 m 무선 주파 모듈(101)에서 출력된 RF신호를 신호 처리하여 IF신호로 변환하여 출력한다. 이어 외부 루프 전력 제어 프로세서(103)는 상기 CDMA 기저 대역 및 IF 수신기(102)에서 출력된 프레임 품질 지시자에 따른 임계값을 출력한다.In FIG. 4, the M-th radio frequency module 101 receives an RF signal through a receiving antenna and processes the received RF signal. Then, the CDMA baseband and IF receiver 102 processes the RF signal output from the m-th radio frequency module 101 to convert the IF signal into an IF signal. The outer loop power control processor 103 then outputs a threshold according to the CDMA baseband and frame quality indicator output from the IF receiver 102.
그러면 비교기(104)는 상기 CDMA 기저 대역 및 IF 수신기(102)에서 출력된 K개의 추정 전력과 상기 외부 루프 전력 제어 프로세서(103)에서 출력된 임계값을 비교한 후 K개의 비교 결과값을 출력한다. 이에 따라 전력 상승/하강 명령 발생기(105)는 상기 비교기(104)에서 출력된 K개의 비교값에 따른 K개의 전력 상승/하강 명령을 발생한다. 그러면 전송기(106)는 상기 전력 상승/하강 명령 발생기(105)에서 발생된 K개의 전력 상승/하강 명령을 서브캐리어에 실어 안테나를 통해 송출한다.The comparator 104 then compares the K estimated powers output from the CDMA baseband and IF receiver 102 with the thresholds output from the outer loop power control processor 103 and outputs K comparison results. . Accordingly, the power rising / falling command generator 105 generates K power rising / falling commands according to the K comparison values output from the comparator 104. Then, the transmitter 106 loads the K power up / down commands generated by the power up / down command generator 105 on the subcarrier and transmits them through the antenna.
한편, 상기에서 K개가 3개인 경우, 비교기(104)는 상기 CDMA 기저 대역 및 IF 수신기(102)에서 출력된 2개의 추정 전력과 상기 외부 루프 전력 제어 프로세서(103)에서 출력된 임계값을 비교한 후 2개의 비교결과값을 출력한다. 이에 따라 전력 상승/하강 명령 발생기(105)는 상기 비교기(104)에서 출력된 2개의 비교값에 따른 2개의 전력 상승/하강 명령을 발생한다. 그러면 전송기(106)는 상기 전력 상승/하강 명령 발생기(105)에서 발생된 2개의 전력 상승/하강 명령을 서브캐리어에 실어 안테나를 통해 송출한다.On the other hand, when there are three K pieces, the comparator 104 compares the two estimated powers output from the CDMA baseband and the IF receiver 102 with the threshold values output from the outer loop power control processor 103. After that, the two comparison results are output. Accordingly, the power up / down command generator 105 generates two power up / down commands according to the two comparison values output from the comparator 104. The transmitter 106 then carries two power up / down commands generated by the power up / down command generator 105 on the subcarrier and transmits them through the antenna.
또한, 상기 멀티캐리어 CDMA 시스템을 사용하는 CDMA 기저 대역 및 IF 수신기(102)에 대하여 도 5를 참조하여 좀 더 상세히 설명하면 다음과 같다.In addition, the CDMA baseband and IF receiver 102 using the multicarrier CDMA system will be described in more detail with reference to FIG. 5 as follows.
먼저, 제 1 내지 제 3 승산기(111~113)는 상기 제 m 무선 주파 모듈(101)에서 출력된 신호 각각에 개별 서브캐리어를 승산하여 출력한다. 그러면 제 1 내지 제 3 저역 통과 필터(114~116)는 상기 제 1 내지 제 3 승산기(111~113)에서 각각 출력된 신호를 각각 저역 통과 필터링하여 출력한다.First, the first to third multipliers 111 to 113 multiply individual subcarriers by respective signals output from the m-th radio frequency module 101 to output the multipliers. Then, the first to third low pass filters 114 to 116 respectively perform low pass filtering on the signals output from the first to third multipliers 111 to 113, respectively.
이어 동기신호 검출부(117)는 상기 제 m 무선 주파 모듈(101)에서 출력된 신호의 동기를 검출하여 출력한다. 이에 따라 PN 발생부(118)는 상기 동기신호 검출부(117)에서 검출된 동기신호에 따라 PN 신호를 발생하여 출력한다.Subsequently, the synchronization signal detector 117 detects and outputs a synchronization of the signal output from the m-th radio frequency module 101. Accordingly, the PN generator 118 generates and outputs a PN signal according to the sync signal detected by the sync signal detector 117.
그러면 제 1 내지 제 3 핑거(Finger)(119~121)는 상기 제 1 내지 제 3 저역 통과 필터(114~116)에서 각각 출력된 신호를 상기 동기신호 검출부(117)에서 검출된 동기신호에 맞추어 PN신호를 역확산시킨 후 채널 환경에 의해 발생된 감쇄 및 위상 이동된 정보를 추정하여 보상하고 역확산된 신호에 왈시 코드(Wn)를 각각 승산하여 가산한 후 상기 추정된 신호에 복소수공액(*)처리하여 I, Q채널을 다중화한 후 각각 출력한다.Then, the first to third fingers 119 to 121 match the signals output from the first to third low pass filters 114 to 116 with the synchronization signals detected by the synchronization signal detector 117. After despreading the PN signal, the attenuated and phase shifted information generated by the channel environment is estimated and compensated. The Walsh code (Wn) is multiplied and added to the despread signal, and then the complex conjugate (* Process to multiplex I and Q channels and output them respectively.
각각의 제 1-1 내지 제 1-n 지연 핑거(119-1~119-N)는 상기 제 1 저역 통과 필터(114)와 출력 지연된 I, Q 채널 신호 샘플에 대하여 상기 제 1 핑거(119)와 동일한 동작을 수행한다. 각각의 제 2-1 내지 제 2-n 지연 핑거(120-1~120-N)는 상기 제 2 저역 통과 필터(115)와 출력 지연된 I, Q 채널 신호 샘플에 대하여 상기 제 2 핑거(120)와 동일한 동작을 수행한다. 각각의 제 3-n 내지 3-n 지연 핑거(121-1~121-N)는 상기 제 3 저역 통과 필터(116)와 출력 지연된 I, Q 채널 신호 샘플에 대하여 상기 제 3 핑거(121)와 동일한 동작을 수행한다.Each of the first to first delay fingers 119-1 to 119 -N includes the first low pass filter 114 and the first finger 119 for output delayed I and Q channel signal samples. Perform the same operation as Each of the second to second delay fingers 120-1 to 120 -N includes the second low pass filter 115 and the second finger 120 for output delayed I and Q channel signal samples. Perform the same operation as Each of the 3-n to 3-n delay fingers 121-1 to 121-N is connected to the third finger 121 with respect to the third low pass filter 116 and the output delayed I and Q channel signal samples. Do the same.
그러므로, 각각의 제 1에서 제 3 핑거(119-121)와 제 1-1에서 3-n 지연 핑거(119-1 ~ 121-n), 제 1 핑거 승산기(131)는 제 1에서 제 3 저역 통과 필터(114-116)에서 출력된 출력 신호 샘플과 PN 발생기(118)에서 PN 코드 시퀀스에 의해 지연된 신호 샘플중 하나를 가산한다. PN 상관기(132)는 PN 코드 열(118)에서 PN 코드 시퀀스를 이용하는 제1 핑거 승산기(131)에서 출력 신호를 역확산한다.Therefore, each of the first to third fingers 119-121, the first to third 3-n delay fingers 119-1 to 121-n, and the first finger multiplier 131 to the first to third low pass One of the output signal samples output from the pass filters 114-116 and the signal samples delayed by the PN code sequence in the PN generator 118 are added. PN correlator 132 despreads the output signal at first finger multiplier 131 using the PN code sequence in PN code string 118.
제 2 핑거 승산기(133)는 월시 코드(Wn)에 의하여 승산기(131)에서 출력 신호 샘플을 가산한다.The second finger multiplier 133 adds the output signal samples at the multiplier 131 by the Walsh code Wn.
제1 월시 코드 상관기(134)는 제 2 핑거 승산기(133)에서 출력된 출력 신호 샘플에 대하여 부가적인 작동을 수행한다.The first Walsh code correlator 134 performs additional operations on the output signal samples output from the second finger multiplier 133.
제 1 채널 추정기(135)는 채널 환경에서 감쇄와 위상 이동 결과에 대한 정보를 추정한다. 제 3 핑거 승산기(136)는 제 1 왈시 코드 상관기(134)에서 출력된 신호와 제 1 채널 추정기(135)에서 추정된 신호에 공액 복소수(*)된 신호를 승산하여 출력한다. 제 1 I/Q 다중화기(137)는 제 3 핑거 승산기(135)에서 출력 신호를 승산한다.The first channel estimator 135 estimates information on the attenuation and phase shift results in the channel environment. The third finger multiplier 136 multiplies the signal output from the first Walsh code correlator 134 and the signal estimated by the first channel estimator 135 to output a conjugated complex number (*) signal. The first I / Q multiplexer 137 multiplies the output signal by the third finger multiplier 135.
제 1 결합기(122)는 제 1 핑거(119)에서 I, Q 채널 신호 심볼과 제 1-1에서 제 1-n 지연 핑거(119-1~119-n)에서 지연된 I, Q 채널 시그널을 결합하고; 제 2 결합기는 제 2 핑거(120)에서 I, Q 채널 신호 심볼과 제 2-1에서 제 2-n 지연 핑거(120-1 ~ 120-n)에서 지연된 I, Q 채널 시그널을 결합한다. 유사하게 제 3 결합기는 제 3 핑거(121)에서 I, Q 채널 신호 심볼과 제 3-1에서 제 3-n 지연 핑거(121-1 ~ 121-n)에서 지연된 I, Q 채널 시그널을 결합한다.The first combiner 122 combines the I and Q channel signal symbols in the first finger 119 and the I and Q channel signals delayed in the 1-n delay fingers 119-1 to 119-n in 1-1. and; The second combiner combines the I and Q channel signal symbols at the second finger 120 and the I and Q channel signals delayed at the 2-n delay fingers 120-1 to 120-n in the 2-1. Similarly, the third combiner combines the I and Q channel signal symbols at the third finger 121 and the I and Q channel signals delayed at the 3-n delay fingers 121-1 to 121-n in the 3-1. .
여기서 λ는 상기 제 1 핑거(119) 내지 제 1-1에서 1-n 지연 핑거(119-1~119-n)와 제 2 핑거(120) 내지 제 2-1 에서 2-n 지연 핑거(120-1~120-n) 또는 제 3 핑거(121) 내지 제 3-1에서 3-n 지연 핑거(121-1 ~ 120-n)에서 각각 출력된 값을 나타낸다. 또한 L은 상기 제 1 핑거(119) 내지 제 1-1에서 1-n 지연 핑거(119-1~119-n)와 제 2 핑거(120) 내지 제 2-1에서 2-n 지연 핑거(120-1~120-n) 또는 제 3 핑거(121) 내지 제 3-1에서 3-n 지연 핑거(121-1 ~ 121-n)의 총 개수를 나타낸다.Λ is the 1-n delay fingers 119-1 to 119-n in the first fingers 119 to 1-1 and the 2-n delay fingers 120 in the second fingers 120 to 2-1. -1 to 120-n or the values output from the 3-n delay fingers 121-1 to 120-n in the third fingers 121 to 3-1, respectively. In addition, L is the 1-n delay fingers 119-1 to 119-n in the first fingers 119 to 1-1 and the 2-n delay fingers 120 in the second fingers 120 to 2-1. -1 to 120-n or the total number of 3-n delay fingers 121-1 to 121-n in the third fingers 121 to 3-1.
아울러 제 1 전력 추정부(125)는 상기 제 1 내지 제 3 핑거(119~121)와 상기 제 1-n 내지 제 3-n 지연 핑거(119-n~121-n)에서 채널 환경에 의해 발생된 감쇄 및 위상 이동된 정보의 추정값과 상기 제 1 내지 제 3 가산기(122~124)의 신호에 따라 전력을 추정하여 출력한다.In addition, the first power estimator 125 is generated by the channel environment in the first to third fingers 119 to 121 and the first to third delay fingers 119 to n to 121-n. The power is estimated and output according to the estimated values of the attenuated and phase shifted information and the signals of the first to third adders 122 to 124.
그리고 제 1 다중화기(126)는 상기 제 1 내지 제 3 가산기(122~124)에서 각각 승산된 I, Q채널을 다중화하여 출력한다. 결과적으로, 제 1 디코더(127)는 제 1 다중화기(126)에서 출력 디코드 된 데이터에서 출력된 출력 신호를 디코딩한다. 제 1 디코더(127)는 또한 체크된 결과에 의해서 외부 루프 전력 제어 프로세서(103)에 프레임 품질 지시자와 디코드된 데이터의 에러를 체크한다.The first multiplexer 126 multiplexes the I and Q channels multiplied by the first to third adders 122 to 124, respectively, and outputs them. As a result, the first decoder 127 decodes the output signal output from the data decoded by the first multiplexer 126. The first decoder 127 also checks the outer loop power control processor 103 for errors in the frame quality indicator and the decoded data based on the checked result.
DS-CDMA 시스템을 사용하는 CDMA 기저 대역 및 중간 주파 수신기(102)에 대하여 도 6을 참조하여 좀 더 상세히 설명하면 다음과 같다.A CDMA baseband and intermediate frequency receiver 102 using a DS-CDMA system will be described in more detail with reference to FIG. 6 as follows.
제 4 저역 통과 필터(202)는 소정 밴드 대역폭의 제 M 무선 주파 모듈(101)에서 수신된 신호를 필터링한다. 이어 제 1 및 제 2 레이크 핑거(203)(204)는 상기제 4 저역 통과 필터(202)에서 저역 통과 필터링된 신호와 짧은 코드를 승산한 후 왈시 코드(Wn)와 각각 승산하여 가산하고 상기 짧은 코드와 승산된 신호로부터 채널 환경에 의해 발생된 감쇄 및 위상 이동된 정보를 추정하고 그 추정된 신호의 공액 복소수(*) 신호를 상기 가산된 신호와 승산하여 각각 출력한다.The fourth low pass filter 202 filters the signal received by the Mth radio frequency module 101 of the predetermined band bandwidth. The first and second rake fingers 203 and 204 then multiply the low pass filtered signal by the fourth low pass filter 202 and the short code, multiply by the Walsh code Wn and add the short codes. The attenuated and phase shifted information generated by the channel environment is estimated from the signal multiplied by the code, and a conjugate complex (*) signal of the estimated signal is multiplied by the added signal and output.
아울러 제 1-1 및 제 1-p 지연 레이크 핑거(203-1)(203-p)는 상기 제 4 저역 통과 필터(202)에서 저역 통과 필터링된 신호의 소정 시간 지연된 신호를 상기 제 2 레이크 핑거(204)와 동일한 동작을 수행하여 소정 시간 지연되어 가산된 신호를 각각 출력한다.In addition, the 1-1 and 1-p delay rake fingers 203-1 and 203-p may transmit the second rake finger by a predetermined time delayed signal of the low pass filtered signal from the fourth low pass filter 202. The same operation as 204 is performed to output signals added with a delay for a predetermined time, respectively.
즉 상기 제 1 내지 제 2 레이크 핑거(203)(204)와 제 1-1 및 제 2-p 지연 레이크 핑거(203-1)(204-p)내 짧은 코드 발생기(210)는 추적 루프로부터 지연 제어 신호에 따른 짧은 코드를 발생하여 출력한다. 제 4 핑거 승산기(211)는 상기 제 4 저역 통과 필터(202)에서 저역 통과 필터링된 신호와 상기 짧은 코드 발생기(210)에서 발생된 짧은 코드의 공액 복소수(*) 신호를 승산하여 출력한다. 제 2 월시 코드 상관기(213)는 제 5 핑거 승산기(212)에서 출력 신호 샘플에 대하여 부가적인 작동을 수행한다.That is, the short code generator 210 in the first through second rake fingers 203 and 204 and the first through second rake fingers 203-1 and 204-p delays from the tracking loop. Generates and outputs a short code according to the control signal. The fourth finger multiplier 211 multiplies the low pass filtered signal by the fourth low pass filter 202 and the conjugate complex (*) signal of the short code generated by the short code generator 210 to output the multiplied signal. The second Walsh code correlator 213 performs additional operations on the output signal samples at the fifth finger multiplier 212.
아울러 제 2 채널 추정기(214)는 상기 제 4 핑거 승산기(211)에서 출력된 신호로부터 채널 환경에 의한 발생된 감쇄 및 위상 이동된 정보를 추정하여 보상하여 출력한다. 이에 따라 제 6 승산기(215)는 상기 제 2 왈시 코드 상관기(213)에서 출력된 신호와 제 2 채널 추정기(214)에서 출력된 신호의 공액 복소수(*) 신호를 승산하여 출력한다. 그러면 제 2 다중화기(216)는 상기 제 6 핑거 승산기(215)에서승산된 신호를 다중화한다.In addition, the second channel estimator 214 estimates and compensates for the attenuation and phase shifted information generated by the channel environment from the signal output from the fourth finger multiplier 211. Accordingly, the sixth multiplier 215 multiplies and outputs a conjugate complex (*) signal of the signal output from the second Walsh code correlator 213 and the signal output from the second channel estimator 214. The second multiplexer 216 then multiplexes the signal multiplied by the sixth finger multiplier 215.
제 4 결합기(205)는 상기 제 1 레이크 핑거(203)와 제 1-1 및 제 1-p 지연 레이크 핑거(203-1~204-p)에서 각각 출력된 신호를 가산하여 각각 출력한다. 제 5 결합기(206)는 상기 제 2 레이크 핑거(204)와 제 2-1 및 제 2-p 지연 레이크 핑거(204-1~204-p)에서 각각 출력된 신호를 가산하여 각각 출력한다.The fourth combiner 205 adds and outputs signals output from the first rake finger 203 and the 1-1 and 1-p delay rake fingers 203-1 to 204-p, respectively. The fifth combiner 206 adds and outputs signals output from the second rake finger 204 and the 2-1 and 2-p delay rake fingers 204-1 to 204-p, respectively.
여기서 λ는 상기 제 1 레이크 핑거(203) 내지 제 1-1에서 1-p 지연 레이크 핑거(203-1~203-p)와 제 2 레이크 핑거(204) 내지 제 2-1 에서 2-p 지연 레이크 핑거(204-1~204-p)에서 각각 출력된 값을 나타낸다. 또한 L은 상기 제 1 레이크 핑거(203) 내지 제 1-1에서 1-p 지연 레이크 핑거(203-1~203-p)와 제 2 레이크 핑거(204) 내지 제 2-1에서 2-p 지연 레이크 핑거(204-1~204-p)의 총 개수를 나타낸다.Λ is the 1-p delay rake fingers 203-1 to 203-p in the first rake fingers 203 to 1-1 and the 2-p delay in the second rake fingers 204 to 2-1. The values output from the rake fingers 204-1 to 204-p are shown. In addition, L is a 1-p delay rake fingers 203-1 to 203-p in the first rake fingers 203 to 1-1 and a 2-p delay in the second rake fingers 204 to 2-1. The total number of rake fingers 204-1 to 204-p is shown.
제2 다중화기(207)는 제 4, 제 5 가산기(205, 206)에서 외부 신호 심볼을 다중화한다. 아울러 제 2 전력 추정부(208)는 상기 제 1 내지 제 2 레이크 핑거(203)(204)와 제 1-1 및 제 2-p 지연 레이크 핑거(203-1)(204-p)에서 각각 추정된 채널 추정값과 상기 제 4 및 제 5 가산기(205)(206)에서 각각 가산된 신호에 따른 전력을 추정하여 출력한다. 추정의 결과로서, 제 2 전력 추정기(208)는 비교기(104)에 K개의 추정된 전력 값을 출력한다.The second multiplexer 207 multiplexes the external signal symbols in the fourth and fifth adders 205 and 206. In addition, the second power estimator 208 estimates the first to second rake fingers 203 and 204, and the first to second and second p-p delay rake fingers 203-1 and 204-p, respectively. The estimated channel estimate and the power according to the added signals in the fourth and fifth adders 205 and 206, respectively. As a result of the estimation, the second power estimator 208 outputs K estimated power values to the comparator 104.
그러므로, 제 2 디코더(209)는 제 2 다중화기(207)에서 출력 신호와 출력 디코드된 데이터를 디코딩한다. 또한, 제 2 다중화기(207)는 디코드된 데이터의 에러를 검사하고 검사된 결과에 의하여 외부 루프 전력 제어 프로세서(103)에 프레임품질 지시자를 출력한다.Therefore, the second decoder 209 decodes the output signal and the output decoded data in the second multiplexer 207. In addition, the second multiplexer 207 checks the error of the decoded data and outputs a frame quality indicator to the outer loop power control processor 103 based on the checked result.
이상에서 설명한 바와 같이 본 발명에 따른 CDMA 시스템에서의 전력 제어 장치 및 방법은 각기 다른 채널 환경을 고려하여 기지국 전송단의 각 안테나에 대한 송신 전력 제어를 개별적으로 제어하도록 함으로써 이동국의 수신 성능을 보다 더 향상시킬 수 있는 효과가 있다.As described above, the apparatus and method for controlling power in the CDMA system according to the present invention further control the reception performance of the mobile station by individually controlling the transmission power control for each antenna of the base station transmitting end in consideration of different channel environments. There is an effect that can be improved.
상기 실시 예는 본 발명을 설명하기 위함이지 제한하기 위함이 아니다. 본 발명은 또한 여러 가지 형태로 적용될 수 있다. 본 발명의 설명은 설명을 위함이지 본 발명의 청구의 범위를 제한하기 위함이 아니다. 다수의 실시 예와, 변형, 변화는 당업자에게는 명백하게 보일 것이다.The above embodiments are intended to illustrate the invention, not to limit it. The invention can also be applied in various forms. The description of the invention is intended to be illustrative, not limiting, of the claims of the invention. Many embodiments, modifications, and variations will be apparent to those skilled in the art.
Claims (15)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1998-0033368A KR100390398B1 (en) | 1998-08-14 | 1998-08-14 | Apparatus and method for controlling power in code division multiple access system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1998-0033368A KR100390398B1 (en) | 1998-08-14 | 1998-08-14 | Apparatus and method for controlling power in code division multiple access system |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000014138A KR20000014138A (en) | 2000-03-06 |
KR100390398B1 true KR100390398B1 (en) | 2003-08-19 |
Family
ID=19547486
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-1998-0033368A KR100390398B1 (en) | 1998-08-14 | 1998-08-14 | Apparatus and method for controlling power in code division multiple access system |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100390398B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010027391A (en) * | 1999-09-13 | 2001-04-06 | 박종섭 | Method and apparatus for detecting inter-FA power in apparatus for recieving radio frequency of a mobile communication system |
-
1998
- 1998-08-14 KR KR10-1998-0033368A patent/KR100390398B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20000014138A (en) | 2000-03-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6151328A (en) | Apparatus and method for controlling power in code division multiple access system | |
AU752866B2 (en) | A subscriber unit and method for use in a wireless communication system | |
US6400700B1 (en) | CDMA cellular radio transmission system | |
CA2141733C (en) | Mobile telecommunication system | |
KR100292318B1 (en) | Base station equipment for mobile communication | |
US5737326A (en) | Multi-code code division multiple access receiver | |
KR19980086626A (en) | Code Division Multiple Access Communication Device and Method | |
US5887021A (en) | Base station receiver and a method for receiving a signal | |
JP2000059274A (en) | Transmitter and base station device using the same | |
KR20030077888A (en) | Apparatus for receiving channel encoded using space time transmit diversity scheme in code division multiple access communication system | |
US6895038B2 (en) | Communication system | |
KR100390398B1 (en) | Apparatus and method for controlling power in code division multiple access system | |
KR20010043940A (en) | Cdma base station device and cdma communication method | |
JPH09102768A (en) | Mobile communication device | |
EP0968574A2 (en) | A method for combining signals, and a receiver | |
KR20000013750A (en) | Multicarrier direct spreading cdma communication system using plural walsh codes | |
JPH10262028A (en) | Cdma radio multiplex transmitting device and method therefor | |
JPH1093531A (en) | Code division multiplex communication equipment | |
KR20060014877A (en) | Method and apparatus for beamforming using forward auxiliary pilot channel in mobile telecommunication systems |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130514 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20140523 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20150522 Year of fee payment: 13 |
|
LAPS | Lapse due to unpaid annual fee |