KR100359818B1 - apparatus for automatically switching display data channel in digital monitor - Google Patents

apparatus for automatically switching display data channel in digital monitor Download PDF

Info

Publication number
KR100359818B1
KR100359818B1 KR1020000020678A KR20000020678A KR100359818B1 KR 100359818 B1 KR100359818 B1 KR 100359818B1 KR 1020000020678 A KR1020000020678 A KR 1020000020678A KR 20000020678 A KR20000020678 A KR 20000020678A KR 100359818 B1 KR100359818 B1 KR 100359818B1
Authority
KR
South Korea
Prior art keywords
signal
analog
ddc
digital
input
Prior art date
Application number
KR1020000020678A
Other languages
Korean (ko)
Other versions
KR20010096970A (en
Inventor
김문섭
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020000020678A priority Critical patent/KR100359818B1/en
Publication of KR20010096970A publication Critical patent/KR20010096970A/en
Application granted granted Critical
Publication of KR100359818B1 publication Critical patent/KR100359818B1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • H04N7/102Circuits therefor, e.g. noise reducers, equalisers, amplifiers
    • H04N7/104Switchers or splitters

Abstract

아날로그신호 또는 디지털신호 입력 상태에 따라 DDC 기능에 대한 정보를 아날로그신호와 디지털신호로 분리하여 자동으로 최상의 환경을 설정하도록 하기 위한 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치를 제공하기 위한 것으로서, PC로부터 입력되는 아날로그 신호 및 디지털 신호 모두 지원 가능한 모니터에서, 상기 아날로그 신호에 대한 DDC 데이터를 저장하는 제 1 DDC 메모리부, 상기 디지털 신호에 대한 DDC 데이터를 저장하는 제 2 DDC 메모리부, 상기 PC로부터 입력되는 신호가 아날로그 또는 디지털 신호인지 여부에 따라 아날로그 또는 디지털 신호 입력을 선택하는 입력 선택부, 상기 입력 선택부에서 선택된 아날로그 또는 디지털 신호에 따라 상기 제 1 또는 제 2 DDC 메모리부를 선택하는 DDC 스위칭부, 기 설정 주기마다 상기 PC로부터 신호를 입력받아 상기 입력된 신호가 아날로그 또는 디지털 신호인지 여부를 판단하고, 상기 판단결과에 따라 아날로그 또는 디지털 신호 입력 및 상기 제 1 또는 제 2 DDC 메모리부를 선택하도록 상기 입력 선택부 및 DDC 스위칭부에 해당 제어신호를 출력하는 마이크로 프로세서로 구성되며, PC의 비디오카드로부터 DDC 기능 요청시 아날로그신호 또는 디지털신호 입력 상태에 따라 DDC 기능에 대한 정보를 아날로그신호와 디지털신호로 분리하여 출력함으로써 자동으로 최상의 환경을 설정할 수 있는 효과가 있다.It is to provide automatic switching device of display data channel of digital monitor to automatically set the best environment by separating information about DDC function into analog signal and digital signal according to analog signal or digital signal input state. In a monitor capable of supporting both analog and digital signals, a first DDC memory unit for storing DDC data for the analog signal, a second DDC memory unit for storing DDC data for the digital signal, and a signal input from the PC An input selector that selects an analog or digital signal input according to whether the signal is an analog or digital signal, a DDC switching unit that selects the first or second DDC memory unit according to the analog or digital signal selected by the input selector, and preset From the PC every cycle The input selector and the DDC switching unit are configured to determine whether the input signal is an analog or digital signal by receiving a signal, and select the analog or digital signal input and the first or second DDC memory unit according to the determination result. It is composed of a microprocessor that outputs the control signal, and automatically requests the DDC function from the PC video card and automatically outputs the information about the DDC function by separating the analog and digital signals according to the analog signal or digital signal input status. There is an effect that can be set.

Description

디지털 모니터의 디스플레이 데이터 채널 자동 절환장치{apparatus for automatically switching display data channel in digital monitor}Apparatus for automatically switching display data channel in digital monitor}

본 발명은 디지털 모니터에 관한 것으로, 특히 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to digital monitors, and more particularly to an automatic switching device for display data channels of a digital monitor.

현재까지 LCD 모니터는 아날로그신호 또는 디지털신호만을 처리하도록 되어 있었다.Until now, LCD monitors were designed to process analog or digital signals only.

각 모니터에는 DDC(Display Data Channel) 데이터를 지닌 이이피롬(EEPROM)이나 DDC 기능을 지원하는 마이컴을 사용하여 DDC 기능에 대한 정보를 PC(비디오 카드)에 전송하게 된다.Each monitor uses an EEPROM with Display Data Channel (DDC) data or a microcomputer that supports the DDC function to send information about the DDC function to a PC (video card).

아날로그 모니터와 디지털 모니터는 기본 동작 주파수와 동작 특성이 다름으로 DDC 기능에 대한 정보도 아날로그 모니터와 디지털 모니터는 다른 데이터를 가지게 된다.Since analog monitors and digital monitors have different basic operating frequencies and operating characteristics, analog monitors and digital monitors have different data.

여기서, DDC(Display Data Channel)란 모니터의 스펙이나 제조일자 또는 일련번호등의 정보를 저장하여 사용자로 하여금 필요시 그 저장된 정보를 모니터의 화면상에 나타내도록 하는 방법으로, DDC1모드와 DDC2모드가 있으며, DDC1모드는 모니터를 제조할 당시에 입력된 정보를 단지 읽기만 하여 모니터 화면에 표시시켜 주는 방식이고, DDC2모드는 모니터 제조시 입력한 정보를 모니터 화면에 표시할 수 있을 뿐만 아니라 사용자의 제어에 의해 PC를 통해 새로운 정보를 모니터에 전송할수 있도록 한 방식으로 상기 모드중 DDC2B모드는 모니터내 롬(24LC21)에 저장된 메모리 데이터를 읽을 수 있는 단순한 방식이고, DDC2AB모드는 호스트 컴퓨터와 모니터가 액세스 버스(ACCESS BUS) 양식을 이용하여 마이컴에 데이터를 저장하고 변경가능하게 하는 통신방식이다.Here, the DDC (Display Data Channel) is a method of storing the information such as the specification, manufacturing date, or serial number of the monitor so that the user can display the stored information on the screen of the monitor if necessary. In the DDC1 mode, the information input at the time of manufacture of the monitor is read only and displayed on the monitor screen. In the DDC2 mode, the information input at the time of manufacture of the monitor can be displayed on the monitor screen. The DDC2B mode is a simple way to read the memory data stored in the ROM (24LC21) in the monitor. The DDC2AB mode allows the host computer and the monitor to access the ACCESS bus. BUS) is a communication method that can store and change data in microcomputer using form.

이하, 종래 기술에 따른 디지털 모니터를 첨부한 도면을 참조하여 설명하면 다음과 같다.Hereinafter, a digital monitor according to the prior art will be described with reference to the accompanying drawings.

도1은 종래 기술에 따른 아날로그신호가 입력되는 디지털 모니터의 일예를 나타낸 도면이고, 도2는 종래 기술에 따른 디지털신호가 입력되는 디지털 모니터의 다른 예를 나타낸 도면이다.1 is a diagram illustrating an example of a digital monitor to which an analog signal is input according to the prior art, and FIG. 2 is a diagram illustrating another example of a digital monitor to which a digital signal is input according to the prior art.

먼저, 종래 기술의 일예에 따른 디지털 모니터는 도 1에 도시된 바와 같이, 모니터의 DDC 기능을 수행하기 위한 프로그램이 기 저장되는 DDC 이이피롬(1)과, PC의 비디오카드(미도시)로부터 입력되는 아날로그신호중 시리얼 클럭 및 데이터신호(SCL, SDA)에 따라 내부 메모리에 저장된 DDC 정보를 상기 PC의 비디오카드로 출력하거나 상기 DDC 이이피롬(1)에 저장된 DDC 정보를 인출하여 상기 PC의 비디오카드로 출력하고, 상기 PC의 비디오카드로부터 입력되는 아날로그신호중 수평/수직동기신호(H, V)에 따라 모니터 회로의 전체 동작을 제어하는 마이크로 프로세서(2)와, 상기 마이크로 프로세서(2)의 제어신호에 따라 상기 PC의 비디오카드로부터 입력되는 아날로그신호중 영상신호(R, G, B)를 증폭하는 프리 앰프부(3)와, 상기 마이크로 프로세서(2)의 제어신호에 따라 상기 프리 앰프부(3)에서 증폭된 영상신호(R, G, B)를 각각 디지털신호로 변환한 후 위상 동기를 각각 맞추는 아날로그/디지털 변환 및 위상 동기 루프부(4)와, 상기 아날로그/디지털 변환 및 위상 동기 루프부(4)에서 각각 위상 동기된 영상신호(R0~R7, G0~G7, B0~B7)를 메모리(6)에 저장한 후 상기 마이크로 프로세서(2)의 제어신호에 따라 이를 인출하여 영상처리하여 출력하는 디지털 비디오 프로세서(5)와, 상기 디지털 비디오 프로세서(5)에서 영상처리된 신호(D0~D23)를 LCD 모듈(8)의 포맷에 맞게 압축하여 출력하는 디스플레이 데이터 송신부(7)로 구성된다.First, as shown in FIG. 1, a digital monitor according to an example of the prior art is inputted from a DDC Y pyrom 1 and a video card (not shown) of a PC in which a program for performing the DDC function of the monitor is stored. The DDC information stored in the internal memory is output to the video card of the PC according to the serial clock and data signals SCL and SDA among the analog signals, or the DDC information stored in the DDC Y pyrom 1 is extracted to the video card of the PC. And a microprocessor (2) for controlling the overall operation of the monitor circuit according to the horizontal / vertical synchronous signals (H, V) among the analog signals input from the video card of the PC, and the control signals of the microprocessor (2). According to the control signal of the preamplifier unit 3 and the microprocessor 2 which amplify the video signals R, G and B of the analog signals input from the video card of the PC. An analog / digital conversion and phase synchronization loop unit 4 for converting the video signals R, G, and B amplified by the preamplifier unit 3 into digital signals, and then matching phase synchronization with each other; The video signal R0 to R7, G0 to G7, and B0 to B7, which are phase-locked in the conversion and phase-locked loop unit 4, respectively, are stored in the memory 6 and then, according to the control signal of the microprocessor 2; A digital video processor (5) which draws out and processes the image and outputs the image data; and a display data transmission unit which compresses and outputs the signals D0 to D23 processed by the digital video processor according to the format of the LCD module (8). 7) consists of.

이때 DDC 이이피롬(3)에는 아날로그 모니터의 DDC 기능에 대한 정보가 저장되어 있다.At this time, the information about the DDC function of the analog monitor is stored in the DDC Y pyrom (3).

이와 같이 구성된 디지털 모니터의 동작을 설명하면 다음과 같다.The operation of the digital monitor configured as described above is as follows.

먼저, 도1에 도시된 바와 같이, 영상신호(R, G, B), 수평/수직 동기신호(H, V), 시리얼클럭 및 시리얼데이터신호(SCL, SDA)의 아날로그신호(A)가 입력되면 마이크로 프로세서(2)는 상기 수평/수직 동기신호(H, V)에 따라 제어신호를 I2C를 통해 출력한다.First, as shown in FIG. 1, the analog signals A of the image signals R, G and B, the horizontal / vertical synchronization signals H and V, the serial clock and the serial data signals SCL and SDA are input. The microprocessor 2 outputs a control signal through I 2 C according to the horizontal / vertical synchronization signals H and V.

여기서 시리얼클럭 및 시리얼데이터신호(SCL, SDA)는 하나의 라인을 통해 전송된다.The serial clock and serial data signals SCL and SDA are transmitted through one line.

그러면 프리 앰프부(3)는 상기 마이크로 프로세서(2)에서 출력된 제어신호에 따라 상기 PC의 비디오카드로부터 입력되는 아날로그신호중 영상신호(R, G, B)를 각각 증폭한다.Then, the preamplifier 3 amplifies the video signals R, G, and B of the analog signals input from the video card of the PC according to the control signal output from the microprocessor 2.

이어 아날로그/디지털 변환 및 위상 동기 루프부(4)는 상기 마이크로 프로세서(2)에서 출력된 제어신호에 따라 상기 프리 앰프부(3)에서 증폭된 영상신호(R, G, B)를 각각의 디지털신호로 변환한 후 위상 동기를 각각 맞춰 출력하게 된다.Subsequently, the analog / digital conversion and phase-locked loop unit 4 digitally outputs the image signals R, G, and B amplified by the preamplifier 3 according to the control signal output from the microprocessor 2. After converting to a signal, the phase synchronization is output in accordance with each.

그러면 디지털 비디오 프로세서(5)는 상기 아날로그/디지털 변환 및 위상 동기 루프부(2)에서 각각 위상 동기된 영상신호(R0~R7, G0~G7, B0~B7)를 메모리(6)에 저장한 후 상기 마이크로 프로세서(2)에서 출력된 제어신호에 따라 이를 인출하여 영상처리한 후 처리된 영상데이터(D0~D23)를 출력한다.Then, the digital video processor 5 stores the image signals R0 to R7, G0 to G7, and B0 to B7 which are phase-locked in the analog / digital conversion and phase-locked loop unit 2, respectively, in the memory 6 According to the control signal output from the microprocessor (2), it is extracted and processed to output the processed image data (D0 ~ D23).

그러면 디스플레이 데이터 송신부(7)는 상기 디지털 비디오 프로세서(5)에서 처리된 영상데이터(D0~D23)를 LCD 모듈(8)의 포맷에 맞게 압축하여 출력한다.Then, the display data transmitter 7 compresses and outputs the image data D0 to D23 processed by the digital video processor 5 according to the format of the LCD module 8.

이에 따라 LCD 모듈(8)은 상기 디스플레이 데이터 송신부(7)에서 출력된 신호의 압축을 신장한 후 신장된 신호를 디스플레이하게 된다.Accordingly, the LCD module 8 expands the compression of the signal output from the display data transmitter 7 and then displays the extended signal.

한편, 상기 PC의 비디오카드로부터 입력되는 아날로그신호중 시리얼클럭, 시리얼데이터신호(SCL, SDA)를 통해 DDC 기능을 요청할 경우 마이크로 프로세서(2)는 자신이 DDC 기능을 지원하는지 아닌지를 판단하여 DDC 기능을 지원하는 경우 내부의 메모리에 저장된 DDC 기능에 대한 정보를 시리얼클럭, 시리얼데이터신호(SCL, SDA)를 통해 상기 PC의 비디오카드로 출력한다.On the other hand, when requesting the DDC function through the serial clock and serial data signals (SCL, SDA) among the analog signals input from the video card of the PC, the microprocessor 2 determines whether the device supports the DDC function or not. If it supports, information on the DDC function stored in the internal memory is output to the video card of the PC through the serial clock and serial data signals (SCL, SDA).

상기 판단결과 DDC 기능을 지원하지 않는 경우 마이크로 프로세서(2)는 DDC 이이피롬(8)에 저장된 DDC 기능에 대한 정보를 인출한 후 이를 상기 PC의 비디오카드로 출력하게 된다.As a result of the determination, when the DDC function is not supported, the microprocessor 2 extracts information on the DDC function stored in the DDC Y pyrom 8 and outputs the information to the video card of the PC.

다음으로, 종래 기술의 다른 예에 따른 디지털 모니터를 도 2를 참조하여 설명하면 다음과 같다.Next, a digital monitor according to another example of the prior art will be described with reference to FIG. 2.

종래 기술에 따른 디지털 모니터는 PC의 비디오카드(미도시)로부터 입력되는 디지털신호를 영상신호(R, G, B)와 수평/수직 동기신호(H, V)를 분리하여 출력하는 디지털신호 수신부(11)와, 모니터의 DDC 기능을 수행하기 위한 프로그램이 기 저장되는 DDC 이이피롬(12)과, 상기 PC의 비디오카드(미도시)로부터 입력되는 디지털신호중 시리얼 클럭 및 데이터신호(SCL, SDA)에 따라 내부 메모리에 저장된 DDC 정보를 상기 PC의 비디오카드로 출력하거나 상기 DDC 이이피롬(1)에 저장된 DDC 정보를 인출하여 상기 PC의 비디오카드로 출력하고, 상기 디지털 신호 수신부(11)에서 출력된 수평/수직동기신호(H, V)에 따라 모니터 회로의 전체 동작을 제어하는 마이크로 프로세서(13)와, 상기 디지털신호 수신부(11)에서 출력된 영상신호(RB0~RB7, GB0~GB7, BB0~BB7)를 메모리(15)에 저장한 후 상기 마이크로 프로세서(13)의 제어신호에 따라 이를 인출하여 영상처리하여 출력하는 디지털 비디오 프로세서(14)와, 상기 디지털 비디오 프로세서(14)에서 영상처리된 신호(D0~D23)를 LCD 모듈(17)의 포맷에 맞게 압축하여 출력하는 디스플레이 데이터 송신부(16)로 구성된다.The digital monitor according to the prior art is a digital signal receiver for outputting a digital signal input from a video card (not shown) of a PC separately from the image signal (R, G, B) and the horizontal / vertical synchronization signal (H, V) ( 11) a DDC Y pyrom 12, in which a program for performing a DDC function of a monitor is stored, and a serial clock and data signals SCL and SDA of digital signals input from a video card (not shown) of the PC. Accordingly, the DDC information stored in the internal memory is outputted to the video card of the PC or the DDC information stored in the DDC Y pyrom 1 is outputted to the video card of the PC, and the horizontal output from the digital signal receiver 11 is output. / Microprocessor 13 for controlling the overall operation of the monitor circuit in accordance with the vertical synchronization signal (H, V), and the video signal (RB0 ~ RB7, GB0 ~ GB7, BB0 ~ BB7 output from the digital signal receiver 11) ) In memory (15) and then The digital video processor 14 outputs the image according to the control signal of the microprocessor 13 and outputs the processed image, and the signals D0 to D23 processed by the digital video processor 14 are output to the LCD module 17. And a display data transmission unit 16 for compressing and outputting the data according to the format of.

이때 DDC 이이피롬(12)에는 모니터의 DDC 기능을 수행하기 위한 프로그램이 저장된다.At this time, the DDC Y pyrom 12 stores a program for performing the DDC function of the monitor.

이와 같이 구성된 디지털 모니터의 동작을 설명하면 다음과 같다.The operation of the digital monitor configured as described above is as follows.

디지털신호 수신부(11)는 PC의 비디오카드(미도시)로부터 입력되는 디지털신호를 영상신호(R, G, B)와 수평/수직 동기신호(H, V)를 분리하여 출력한다.The digital signal receiver 11 separately outputs a digital signal input from a video card (not shown) of a PC by separating the image signals R, G, and B from the horizontal and vertical synchronization signals H and V.

그러면 마이크로 프로세서(13)는 상기 디지털 신호 수신부(11)에서 출력된 수평/수직동기신호(H, V)에 따라 모니터 회로의 전체 동작을 제어하기 위한 신호를출력한다.Then, the microprocessor 13 outputs a signal for controlling the overall operation of the monitor circuit according to the horizontal / vertical synchronization signals H and V output from the digital signal receiver 11.

이에 따라 디지털 비디오 프로세서(14)는 상기 디지털신호 수신부(11)에서 출력된 영상신호(RB0~RB7, GB0~GB7, BB0~BB7)를 메모리(15)에 저장한 후 상기 마이크로 프로세서(13)의 제어신호에 따라 이를 인출하여 영상처리한 후 처리된 영상 데이터(D0~D23)를 출력한다.Accordingly, the digital video processor 14 stores the image signals RB0 to RB7, GB0 to GB7, and BB0 to BB7 output from the digital signal receiver 11 in the memory 15 and then stores the image signals of the microprocessor 13. The controller outputs the processed image data D0 to D23 after the image is processed according to the control signal.

그러면 디스플레이 데이터 송신부(16)는 상기 디지털 비디오 프로세서(14)에서 영상처리된 영상 데이터(D0~D23)를 LCD 모듈(17)의 포맷에 맞게 압축하여 출력한다.Then, the display data transmitter 16 compresses and outputs the image data D0 to D23 processed by the digital video processor 14 according to the format of the LCD module 17.

이에 따라 LCD 모듈(17)은 상기 디스플레이 데이터 송신부(16)에서 출력된 신호의 압축을 신장한 후 신장된 신호를 디스플레이하게 된다.Accordingly, the LCD module 17 expands the compression of the signal output from the display data transmitter 16 and then displays the stretched signal.

한편, 상기 PC의 비디오카드로부터 입력되는 디지털신호중 시리얼클럭, 시리얼데이터신호(SCL, SDA)를 통해 DDC 기능을 요청할 경우 마이크로 프로세서(13)는 자신이 DDC 기능을 지원하는지 아닌지를 판단하여 DDC 기능을 지원하는 경우 내부의 메모리에 저장된 DDC 기능에 대한 정보를 시리얼클럭, 시리얼데이터(SCL, SDA)신호를 통해 상기 PC의 비디오카드로 출력한다.On the other hand, when requesting the DDC function through the serial clock and serial data signals SCL and SDA among the digital signals input from the video card of the PC, the microprocessor 13 determines whether the DDC function is supported by the microprocessor 13. If it supports, information on the DDC function stored in the internal memory is output to the video card of the PC through the serial clock and serial data (SCL, SDA) signals.

여기서, 시리얼클럭 및 시리얼데이터신호(SCL, SDA)는 하나의 라인을 통해 전송된다.Here, the serial clock and serial data signals SCL and SDA are transmitted through one line.

상기 판단결과 DDC 기능을 지원하지 않는 경우 마이크로 프로세서(13)는 DDC 이이피롬(12)에 저장된 DDC 기능에 대한 정보를 인출한 후 이를 상기 PC의 비디오카드로 출력하게 된다.As a result of the determination, when the DDC function is not supported, the microprocessor 13 extracts information on the DDC function stored in the DDC Y pyrom 12 and outputs it to the video card of the PC.

그러나 종래 기술에 따른 모니터에는 아날로그/디지털 모니터 각각에 대해 다른 DDC 기능에 대한 정보를 적용하여 하나만을 지원할 경우 문제가 발생하지 않지만, 두 개의 신호를 동시에 적용할 경우에는 다른 DDC 기능에 대한 정보를 전송해야 하는데, 하나의 SCL, SDA 라인이 연결되기 때문에 동일 DDC 기능에 대한 정보를 전송하지 못하는 문제점이 있다.However, the conventional monitor does not have a problem when only one is supported by applying information on different DDC functions for each analog / digital monitor, but when two signals are applied at the same time, information on other DDC functions is transmitted. There is a problem in that information about the same DDC function cannot be transmitted because one SCL and SDA lines are connected.

따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 아날로그신호 또는 디지털신호 입력 상태에 따라 DDC 기능에 대한 정보를 아날로그신호와 디지털신호로 분리하여 자동으로 최상의 환경을 설정하도록 하기 위한 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치를 제공하는데 그 목적이 있다.Therefore, the present invention has been made to solve the above problems, the digital monitor for automatically setting the best environment by separating the information about the DDC function into an analog signal and a digital signal according to the analog signal or digital signal input state It is an object of the present invention to provide a display data channel automatic switching device.

도1은 종래 기술에 따른 아날로그신호가 입력되는 디지털 모니터의 일예를 나타낸 도면1 is a view showing an example of a digital monitor to which an analog signal is input according to the prior art;

도2는 종래 기술에 따른 디지털신호가 입력되는 디지털 모니터의 다른 예를 나타낸 도면2 is a view showing another example of a digital monitor to which a digital signal is input according to the prior art;

도3은 본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치의 제1 실시예를 나타낸 도면Figure 3 shows a first embodiment of the automatic display data channel switching device of the digital monitor according to the present invention.

도4는 본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치의 제2 실시예를 나타낸 도면Figure 4 shows a second embodiment of the automatic display data channel switching device of the digital monitor according to the present invention.

도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings

101 : 신호 수신부 102 : 입력 선택부101: signal receiver 102: input selector

103 : 제1 DDC 메모리부 104 : 제2 DDC 메모리부103: first DDC memory unit 104: second DDC memory unit

105 : DDC 스위칭부 106 : 마이크로 프로세서105: DDC switching unit 106: microprocessor

107 : 프리 앰프부107: preamp section

108 : 아날로그/디지털 변환 및 위상 동기 루프부108: analog / digital conversion and phase locked loop

109 : 디지털 비디오 프로세서 110 : 메모리109: digital video processor 110: memory

111 : 디스플레이 데이터 송신부 112 : LCD 모듈111: display data transmitter 112: LCD module

상기와 같은 목적을 달성하기 위한 본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치의 제1 실시예는 PC로부터 입력되는 아날로그 신호 및 디지털 신호 모두 지원 가능한 모니터에서, 상기 아날로그 신호에 대한 DDC 데이터를 저장하는 제 1 DDC 메모리부, 상기 디지털 신호에 대한 DDC 데이터를 저장하는 제 2 DDC 메모리부, 상기 PC로부터 입력되는 신호가 아날로그 또는 디지털 신호인지 여부에 따라 아날로그 또는 디지털 신호 입력을 선택하는 입력 선택부, 상기 입력 선택부에서 선택된 아날로그 또는 디지털 신호에 따라 상기 제 1 또는 제 2 DDC 메모리부를 선택하는 DDC 스위칭부, 기 설정 주기마다 상기 PC로부터 신호를 입력받아 상기 입력된 신호가 아날로그 또는 디지털 신호인지 여부를 판단하고, 상기 판단결과에 따라 아날로그 또는 디지털 신호 입력 및 상기 제 1 또는 제 2 DDC 메모리부를 선택하도록 상기 입력 선택부 및 DDC 스위칭부에 해당 제어신호를 출력하는 마이크로 프로세서를 포함하여 구성됨을 특징으로 한다.The first embodiment of the automatic display data channel switching device of the digital monitor according to the present invention for achieving the above object is to monitor the DDC data for the analog signal in a monitor capable of supporting both an analog signal and a digital signal input from a PC. A first DDC memory unit for storing, a second DDC memory unit for storing DDC data for the digital signal, and an input selecting unit for selecting an analog or digital signal input according to whether the signal input from the PC is an analog or digital signal A DDC switching unit for selecting the first or second DDC memory unit according to the analog or digital signal selected by the input selecting unit; receiving a signal from the PC every predetermined period and whether the input signal is an analog or digital signal Judging and analog based on the determination result It is characterized by configured by comprising a digital signal input and a microprocessor for outputting the control signal to the input selector and DDC switching unit to select the first or second memory section 2 DDC.

상기와 같은 목적을 달성하기 위한 본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치의 제2 실시예는 PC로부터 입력되는 아날로그 신호 및 디지털 신호 모두 지원 가능한 모니터에서, 상기 PC로부터 입력되는 신호가 아날로그 또는 디지털 신호인지 여부에 따라 아날로그 또는 디지털 신호 입력을 선택하는 입력 선택부, 기 설정 주기마다 상기 PC로부터 입력된 신호가 아날로그 또는 디지털 신호인지 여부를 판단하고, 상기 판단결과에 따라 해당 신호가 선택되도록 상기 입력 선택부에 제어신호를 출력하며, 상기 선택된 신호에 따라 기 저장된 아날로그 또는 디지털에 대한 DDC 데이터를 출력하는 마이크로 프로세서를 포함하여 구성됨을 특징으로 한다.The second embodiment of the automatic display data channel switching device of the digital monitor according to the present invention for achieving the above object is in the monitor capable of supporting both the analog signal and the digital signal input from the PC, the signal input from the PC is analog Or an input selector for selecting an analog or digital signal input according to whether the signal is a digital signal, determining whether the signal input from the PC is an analog or digital signal every predetermined period, and selecting the corresponding signal according to the determination result. And a microprocessor outputting a control signal to the input selector and outputting DDC data for pre-stored analog or digital according to the selected signal.

본 발명은 PC의 비디오카드로부터 DDC 기능 요청시 아날로그신호 또는 디지털신호 입력 상태에 따라 DDC 기능에 대한 정보를 아날로그신호와 디지털신호로 분리하여 출력함으로써 자동으로 최상의 환경을 설정할 수 있다.When the DDC function is requested from the video card of the PC, the present invention can automatically set the best environment by separating and outputting information on the DDC function into an analog signal and a digital signal according to an analog signal or digital signal input state.

본 발명의 다른 목적, 특징 및 잇점들은 첨부한 도면을 참조한 실시예들의 상세한 설명을 통해 명백해질 것이다.Other objects, features and advantages of the present invention will become apparent from the following detailed description of embodiments taken in conjunction with the accompanying drawings.

이하, 본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치의 바람직한 실시예에 대하여 첨부한 도면을 참조하여 설명하면 다음과 같다.Hereinafter, a preferred embodiment of an automatic display data channel switching device of a digital monitor according to the present invention will be described with reference to the accompanying drawings.

도3은 본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치의 제1 실시예를 나타낸 도면이고, 도4는 본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치의 제2 실시예를 나타낸 도면이다.3 is a view showing a first embodiment of the automatic display data channel switching device of the digital monitor according to the present invention, Figure 4 is a view showing a second embodiment of the automatic display data channel switching device of the digital monitor according to the present invention. to be.

제1 실시예First embodiment

본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치의 제1 실시예는 도 3에 도시된 바와 같이, PC의 비디오카드(미도시)로부터 입력되는 아날로그 신호 및 디지털 신호 모두 지원 가능한 모니터에서, 상기 PC로부터 입력되는 디지털 신호를 수신하여 영상신호와 수평/수직 동기신호로 분리하는 신호 수신부(101)와, 상기 아날로그 신호에 대한 DDC 데이터를 저장하는 제 1 DDC 메모리부(103)와, 상기 디지털 신호에 대한 DDC 데이터를 저장하는 제 2 DDC 메모리부(104)와, 상기 PC로부터 입력되는 신호가 아날로그 또는 디지털 신호인지 여부에 따라 아날로그 디지털 신호 입력을 선택하는 입력 선택부(102)와, 상기 입력 선택부(102)에서 선택된 아날로그 또는 디지털 신호에 따라 상기 제 1 또는 제 2 DDC 메모리부(103, 104)를 선택하는 DDC 스위칭부(105)와, 기 설정 주기마다 상기 PC로부터 신호를 입력받아 상기 입력된 신호가 아날로그 또는 디지털 신호인지 여부를 판단하고, 상기 판단결과에 따라 아날로그 또는 디지털 신호 입력 및 상기 제 1 또는 제 2 DDC 메모리부(103, 104)를 선택하도록 상기 입력 선택부(102) 및 DDC 스위칭부(105)에 해당 제어신호를 출력하는 마이크로 프로세서(105)와, 상기 마이크로 프로세서(106)에서 출력된 제어신호에 따라 상기 PC의 비디오카드로부터 입력되는 아날로그신호중 영상신호(R, G, B)를 증폭하는 프리 앰프부(107)와, 상기 마이크로 프로세서(106)에서 출력된 제어신호에 따라 상기 프리 앰프부(107)에서 증폭된 영상신호(R, G, B)를 각각 디지털신호로 변환한 후 위상 동기를 각각 맞추는 아날로그/디지털 변환 및 위상 동기 루프부(108)와, 상기 아날로그/디지털 변환 및 위상 동기 루프부(108)에서 각각 디지털신호화되어 위상 동기된 영상신호(RA0~RA7, GA0~GA7, BA0~BA7) 또는 신호 수신부(110)에서 출력된 영상신호(RB0~RB7, GB0~GB7, BB0~BB7)를 메모리(110)에 저장한 후 상기 마이크로 프로세서(106)에서 출력된 제어신호에 따라 이를 인출하여 영상처리하여 출력하는 디지털 비디오 프로세서(109)와, 상기 디지털 비디오 프로세서(109)에서 영상처리된 신호(D0~D23)를 LCD 모듈(112)의 포맷에 맞게 변환하여 출력하는 디스플레이 데이터 송신부(111)를 포함하여 구성된다.The first embodiment of the automatic display data channel switching device of the digital monitor according to the present invention, as shown in Figure 3, in the monitor that can support both the analog signal and the digital signal input from the video card (not shown) of the PC, A signal receiver 101 for receiving a digital signal input from a PC and separating the video signal into a horizontal / vertical synchronization signal, a first DDC memory unit 103 for storing DDC data for the analog signal, and the digital signal A second DDC memory unit 104 for storing DDC data for an input unit, an input selection unit 102 for selecting an analog digital signal input depending on whether the signal input from the PC is an analog or digital signal, and the input selection unit A DDC switching unit 105 for selecting the first or second DDC memory units 103 and 104 according to the analog or digital signal selected by the unit 102; Receiving a signal from the PC every predetermined period, and determining whether the input signal is an analog or digital signal, and inputting an analog or digital signal and the first or second DDC memory unit 103 according to the determination result. A microprocessor 105 for outputting a corresponding control signal to the input selector 102 and the DDC switching unit 105 to select 104; and a video of the PC according to the control signal output from the microprocessor 106; A preamplifier 107 for amplifying the video signals R, G, and B among the analog signals input from the card, and amplified by the preamplifier 107 according to a control signal output from the microprocessor 106. An analog / digital conversion and phase synchronization loop unit 108 for converting signals R, G, and B into digital signals, and then phase synchronization respectively; and the analog / digital conversion and phase synchronization Image signals R0 to RA7, GA0 to GA7, BA0 to BA7, which are digitally signaled in the output unit 108 and output from the signal receiver 110, or RB0 to RB7, GB0 to GB7, and BB0 to The digital video processor 109 stores the BB7 in the memory 110 and extracts the image according to the control signal output from the microprocessor 106 to output the image. The digital video processor 109 processes the image. And a display data transmitter 111 for converting the output signals D0 to D23 according to the format of the LCD module 112 and outputting the converted signals.

이와 같이 구성된 본 발명의 동작을 설명하면 다음과 같다.Referring to the operation of the present invention configured as described above are as follows.

제1 DDC 메모리부(103)는 상기 아날로그신호의 DDC 기능에 대한 정보가, 제2 DDC 메모리부(104)는 상기 디지털신호의 DDC 기능에 대한 정보를 기 저장된다.먼저, 상기 입력 선택부(102)는 상기 PC로부터 아날로그 또는 디지털 신호의 수평/수직 동기신호를 입력받는다.이때, 디지털 신호는 우선적으로 신호 수신부(101)를 거쳐 신장한 후 영상신호와 수평/수직동기신호로 분리하여 출력한다.다시 말해, 상기 입력 선택부(102)는 아날로그 신호의 경우 상기 입력되는 아날로그 신호에 포함된 수평/수직 동기신호를 직접 입력되고, 디지털 신호의 경우 상기 신호 수신부(101)를 통해 분리된 수평/수직 동기신호를 입력받는다.The first DDC memory unit 103 stores information on the DDC function of the analog signal, and the second DDC memory unit 104 stores information on the DDC function of the digital signal. 102 receives a horizontal / vertical synchronization signal of an analog or digital signal from the PC. At this time, the digital signal is first extended through the signal receiving unit 101 and then separated into an image signal and a horizontal / vertical synchronization signal. In other words, the input selector 102 directly inputs a horizontal / vertical sync signal included in the input analog signal in the case of an analog signal, and separates the horizontal / vertical signal through the signal receiver 101 in the case of a digital signal. Receive a vertical sync signal.

그리고, 상기 입력 선택부(102)는 마이크로 프로세서(106)의 제어에 따라 기 설정된 소정 주기마다 상기 아날로그 및 디지털 수평/수직 동기신호를 입력받는다.The input selector 102 receives the analog and digital horizontal / vertical synchronization signals at predetermined intervals under the control of the microprocessor 106.

그러면 마이크로 프로세서(106)는 입력되는 신호가 상기 아날로그 또는 디지털 신호의 수평/수직 동기신호(H, V)인지 여부에 따라 상기 입력 선택부(102)의 입력 절환 포트 및 DDC 스위칭부(105)의 DDC 절환 포트를 절환하기 위한 제어신호를 출력한다.Then, the microprocessor 106 determines whether the input switching port of the input selector 102 and the DDC switching unit 105 depend on whether the input signal is the horizontal / vertical synchronizing signal (H, V) of the analog or digital signal. Outputs a control signal for switching the DDC switching port.

이에 따라 프리 앰프부(107)는 상기 마이크로 프로세서(106)에서 출력된 제어신호에 따라 상기 PC의 비디오카드로부터 입력되는 아날로그신호중 영상신호(R, G, B)를 증폭하여 그 결과신호를 출력한다.Accordingly, the preamplifier 107 amplifies the video signals R, G, and B among the analog signals input from the video card of the PC according to the control signal output from the microprocessor 106 and outputs the resultant signal. .

그러면 아날로그/디지털 변환 및 위상 동기 루프부(108)는 상기 마이크로 프로세서(106)에서 출력된 제어신호에 따라 상기 프리 앰프부(107)에서 증폭된 영상신호(R, G, B)를 각각 디지털신호로 변환한 후 위상 동기를 각각 맞춰 출력한다.The analog-to-digital conversion and phase-locked loop unit 108 then outputs the digital signals amplified by the preamplifier 107 according to the control signals output from the microprocessor 106, respectively. After converting to, output the phase synchronization accordingly.

이어 디지털 비디오 프로세서(109)는 상기 아날로그/디지털 변환 및 위상 동기 루프부(102)에서 각각 디지털신호화되어 위상 동기된 영상신호(RA0~RA7, GA0~GA7, BA0~BA7) 또는 신호 수신부(110)에서 출력된 영상신호(RB0~RB7, GB0~GB7, BB0~BB7)를 메모리(110)에 저장한 후 상기 마이크로 프로세서(106)에서 출력된 제어신호에 따라 이를 인출하여 영상처리하여 출력한다.Then, the digital video processor 109 is digitally signaled in the analog-to-digital conversion and phase-locked loop unit 102, and phase-locked image signals RA0 to RA7, GA0 to GA7, BA0 to BA7, or the signal receiver 110, respectively. The video signals RB0 to RB7, GB0 to GB7, and BB0 to BB7 stored in the memory 110 are stored in the memory 110, and the image signals are extracted and processed according to the control signal output from the microprocessor 106.

그러면 디스플레이 데이터 송신부(111)는 상기 디지털 비디오 프로세서(109)에서 영상처리된 신호(D0~D23)를 LCD 모듈(112)의 포맷에 맞게 변환하여 출력한다.Then, the display data transmitter 111 converts and outputs the signals D0 to D23 processed by the digital video processor 109 according to the format of the LCD module 112.

이에 따라 LCD 모듈(112)은 상기 디스플레이 데이터 송신부(111)에서 출력된 신호의 압축을 신장한 후 신장된 신호를 디스플레이하게 된다.Accordingly, the LCD module 112 expands the compression of the signal output from the display data transmitter 111 and then displays the extended signal.

한편, 상기 PC의 비디오카드로부터 DDC 기능을 요청하는 시리얼클럭 및 시리얼데이터신호(SCL, SDA)가 입력되면 상기 마이크로 프로세서(106)는 상기 입력 선택부(102)의 입력 절환 포트와 동일하게 DDC 스위칭부(105)의 DDC 절환 제어신호에 따라 제1 및 제2 DDC 메모리부(103)(104)를 스위칭하여 아날로그 또는 디지털 DDC 기능에 대한 정보를 상기 PC의 비디오카드로 출력한다.On the other hand, when a serial clock and a serial data signal (SCL, SDA) for requesting a DDC function is input from the video card of the PC, the microprocessor 106 switches the DDC in the same way as the input switching port of the input selector 102. The first and second DDC memory units 103 and 104 are switched according to the DDC switching control signal of the unit 105 to output information on the analog or digital DDC function to the video card of the PC.

여기서, 시리얼클럭 및 시리얼데이터신호(SCL, SDA)는 하나의 라인을 통해 전송된다.Here, the serial clock and serial data signals SCL and SDA are transmitted through one line.

제2 실시예Second embodiment

본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치의 제2 실시예는 도 4에 도시된 바와 같이, PC의 비디오카드(미도시)로부터 입력되는 디지털신호를 수신하여 신장한 후 영상신호와 수평/수직동기신호로 분리하는 신호 수신부(201)와, 상기 PC로부터 입력되는 신호가 아날로그 또는 디지털 신호인지 여부에 따라 아날로그 또는 디지털 신호 입력을 선택하는 입력 선택부(202)와, 기 설정 주기마다 상기 PC로부터 입력된 신호가 아날로그 또는 디지털 신호인지 여부를 판단하고, 상기 판단결과에 따라 해당 신호가 선택되도록 상기 입력 선택부(202)에 제어신호를 출력하며, 상기 선택된 신호에 따라 기 저장된 아날로그 또는 디지털에 대한 DDC 데이터를 출력하는 마이크로 프로세서(203)와, 상기 마이크로 프로세서(203)에서 출력된 제어신호에 따라 상기 PC의 비디오카드로부터 입력되는 아날로그신호중 영상신호(R, G, B)를 증폭하는 프리 앰프부(204)와, 상기 마이크로 프로세서(203)에서 출력된 제어신호에 따라 상기 프리 앰프부(204)에서 증폭된 영상신호(R, G, B)를 각각 디지털신호로 변환한 후 위상 동기를 각각 맞추는 아날로그/디지털 변환 및 위상 동기 루프부(205)와, 상기 아날로그/디지털 변환 및 위상 동기 루프부(205)에서 각각 디지털신호화되어 동기화된 영상신호(R0~R7, G0~G7, B0~B7)를 메모리(207)에 저장한 후 상기 마이크로 프로세서(203)에서 출력된 제어신호에 따라 이를 인출하여 영상처리하는 디지털 비디오 프로세서(206)와, 상기 디지털 비디오 프로세서(206)에서 영상처리된 영상 데이터(D0~D23)를 LCD 모듈(209)의 포맷에 맞게 변환하여 출력하는 디스플레이 데이터 송신부(208)를 포함하여 구성된다.According to a second embodiment of the automatic display data channel switching device of the digital monitor according to the present invention, as shown in FIG. 4, the digital signal inputted from the video card (not shown) of the PC is extended after receiving and extending the digital signal. And a signal receiver 201 for separating the vertical / synchronous signal, an input selector 202 for selecting an analog or digital signal input according to whether the signal input from the PC is an analog or digital signal, and the predetermined period. It is determined whether the signal input from the PC is an analog or digital signal, and outputs a control signal to the input selector 202 so that the corresponding signal is selected according to the determination result, and according to the selected signal, the previously stored analog or digital signal. Microprocessor 203 for outputting the DDC data for the control signal output from the microprocessor 203 Accordingly, the preamplifier 204 amplifies the video signals R, G, and B among the analog signals input from the video card of the PC, and the preamplifier 204 according to the control signal output from the microprocessor 203. An analog / digital conversion and phase synchronization loop unit 205 for converting the image signals R, G, and B amplified by the digital signal into digital signals, and then performing phase synchronization, respectively, and the analog / digital conversion and phase synchronization loop units. At 205, the digital signals, which are digitally signaled and synchronized, are stored in the memory 207, and then fetched according to the control signal output from the microprocessor 203. The video signals R0 to R7, G0 to G7, and B0 to B7 are stored in the memory 207. A digital video processor 206 for image processing and a display data transmitter 208 for converting and outputting the image data D0 to D23 processed by the digital video processor 206 according to the format of the LCD module 209. Sphere including It is made.

이와 같이 구성된 본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치의 동작을 상세히 설명하면 다음과 같다.먼저, 상기 입력 선택부(202)는 상기 PC로부터 아날로그 또는 디지털 신호의 수평/수직 동기신호를 입력받는다.이때, 디지털 신호는 우선적으로 신호 수신부(201)를 거쳐 신장한 후 영상신호와 수평/수직동기신호로 분리하여 출력한다.다시 말해, 상기 입력 선택부(202)는 아날로그 신호의 경우 상기 입력되는 아날로그 신호에 포함된 수평/수직 동기신호를 직접 입력되고, 디지털 신호의 경우 상기 신호 수신부(201)를 통해 분리된 수평/수직 동기신호를 입력받는다.The operation of the automatic display data channel switching device of the digital monitor according to the present invention configured as described above will be described in detail. First, the input selector 202 receives a horizontal / vertical synchronization signal of an analog or digital signal from the PC. In this case, the digital signal is first extended through the signal receiving unit 201 and then separated into an image signal and a horizontal / vertical synchronization signal, and then outputted. In other words, the input selector 202 is an analog signal. The horizontal / vertical sync signal included in the input analog signal is directly input, and in the case of the digital signal, the horizontal / vertical sync signal is separated through the signal receiver 201.

그리고, 상기 입력 선택부(202)는 마이크로 프로세서(206)의 제어에 따라 기 설정된 소정 주기마다 상기 아날로그 및 디지털 수평/수직 동기신호를 입력받는다.The input selector 202 receives the analog and digital horizontal / vertical synchronization signals at predetermined intervals under the control of the microprocessor 206.

이에 따라 마이크로 프로세서(203)는 상기 아날로그신호 또는 디지털신호의 수평/수직 동기신호(H, V)에 따라 입력 선택부(202)로 입력을 절환하기 위한 제어신호를 출력한 후 상기 입력 선택부(202)에서 출력된 수평/수직 동기신호(H, V)에 따라 모니터 회로 전체의 동작을 제어하기 위한 신호를 출력한다.Accordingly, the microprocessor 203 outputs a control signal for switching the input to the input selector 202 according to the horizontal / vertical synchronization signals H and V of the analog signal or the digital signal, and then the input selector ( A signal for controlling the operation of the entire monitor circuit is output in accordance with the horizontal / vertical synchronization signals H and V output from 202.

그러면 프리 앰프부(204)상기 마이크로 프로세서(203)에서 출력된 제어신호에 따라 상기 PC의 비디오카드로부터 입력되는 아날로그신호중 영상신호(R, G, B)를 증폭하여 그 결과신호를 출력한다.Then, the preamplifier 204 amplifies the video signals R, G, and B among the analog signals input from the video card of the PC according to the control signal output from the microprocessor 203 and outputs the resultant signal.

이어 아날로그/디지털 변환 및 위상 동기 루프부(205)는 상기 마이크로 프로세서(203)에서 출력된 제어신호에 따라 상기 프리 앰프부(204)에서 증폭된 영상신호(R, G, B)를 각각 디지털신호로 변환한 후 위상 동기를 각각 맞춰 출력한다.Subsequently, the analog / digital conversion and phase-locked loop unit 205 digitally outputs the image signals R, G, and B amplified by the preamplifier 204 according to the control signal output from the microprocessor 203. After converting to, output the phase synchronization accordingly.

그러면 디지털 비디오 프로세서(206)는 상기 아날로그/디지털 변환 및 위상 동기 루프부(205)에서 각각 디지털신호화되어 동기화된 영상신호(R0~R7, G0~G7, B0~B7)를 메모리(207)에 저장한 후 상기 마이크로 프로세서(203)에서 출력된 제어신호에 따라 이를 인출하여 영상처리하여 출력한다.Then, the digital video processor 206 stores the image signals R0 to R7, G0 to G7, and B0 to B7 that are digitally signaled and synchronized in the analog / digital conversion and phase synchronization loop unit 205, respectively, to the memory 207. After storage, the controller fetches the image according to the control signal output from the microprocessor 203 and outputs the image.

이에 따라 디스플레이 데이터 송신부(208)는 상기 디지털 비디오 프로세서(206)에서 영상처리된 영상 데이터(D0~D23)를 LCD 모듈(209)의 포맷에 맞게 변환하여 출력한다.Accordingly, the display data transmitter 208 converts the image data D0 to D23 processed by the digital video processor 206 according to the format of the LCD module 209 and outputs the converted data.

그러면 LCD 모듈(209)은 상기 디스플레이 데이터 송신부(208)에서 출력된 신호의 압축을 신장한 후 신장된 신호를 디스플레이하게 된다.Then, the LCD module 209 expands the compression of the signal output from the display data transmitter 208 and then displays the extended signal.

한편, 상기 PC의 비디오카드로부터 DDC 기능을 요청하는 시리얼클럭 및 시리얼데이터신호(SCL, SDA)가 입력되면 상기 마이크로 프로세서(203)는 상기 입력 선택부(202)에서 출력된 수평/수직 동기신호에 따라 내부에 저장된 아날로그 또는 디지털 DDC 기능에 대한 정보를 상기 PC의 비디오카드로 출력한다.On the other hand, when a serial clock and a serial data signal (SCL, SDA) requesting a DDC function are input from the video card of the PC, the microprocessor 203 is connected to the horizontal / vertical synchronization signal output from the input selector 202. Accordingly, information on the analog or digital DDC function stored therein is output to the video card of the PC.

여기서, 시리얼클럭 및 시리얼데이터신호(SCL, SDA)는 하나의 라인을 통해전송된다.Here, the serial clock and serial data signals SCL and SDA are transmitted through one line.

이상에서 설명한 바와 같이 본 발명에 따른 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치는 PC의 비디오카드로부터 DDC 기능 요청시 아날로그신호 또는 디지털신호 입력 상태에 따라 DDC 기능에 대한 정보를 아날로그신호와 디지털신호로 분리하여 출력함으로써 자동으로 최상의 환경을 설정할 수 있는 효과가 있다.As described above, the automatic display data channel switching device of the digital monitor according to the present invention separates information on the DDC function into an analog signal and a digital signal according to an analog signal or a digital signal input state when a DDC function is requested from a PC video card. It is effective to set the best environment automatically by outputting it.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있다.From the above description, those skilled in the art can appreciate that various changes and modifications can be made without departing from the spirit of the present invention.

Claims (4)

PC로부터 입력되는 아날로그 신호 및 디지털 신호 모두 지원 가능한 모니터에서,On monitors that can support both analog and digital signals from a PC, 상기 아날로그 신호에 대한 DDC 데이터를 저장하는 제 1 DDC 메모리부,A first DDC memory unit for storing DDC data for the analog signal, 상기 디지털 신호에 대한 DDC 데이터를 저장하는 제 2 DDC 메모리부,A second DDC memory unit for storing DDC data for the digital signal; 상기 PC로부터 입력되는 신호가 아날로그 또는 디지털 신호인지 여부에 따라 아날로그 또는 디지털 신호 입력을 선택하는 입력 선택부,An input selector which selects an analog or digital signal input according to whether the signal input from the PC is an analog or digital signal, 상기 입력 선택부에서 선택된 아날로그 또는 디지털 신호에 따라 상기 제 1 또는 제 2 DDC 메모리부를 선택하는 DDC 스위칭부,A DDC switching unit for selecting the first or second DDC memory unit according to the analog or digital signal selected by the input selection unit; 기 설정 주기마다 상기 PC로부터 신호를 입력받아 상기 입력된 신호가 아날로그 또는 디지털 신호인지 여부를 판단하고, 상기 판단결과에 따라 아날로그 또는 디지털 신호 입력 및 상기 제 1 또는 제 2 DDC 메모리부를 선택하도록 상기 입력 선택부 및 DDC 스위칭부에 해당 제어신호를 출력하는 마이크로 프로세서를 포함하여 구성됨을 특징으로 하는 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치.Receiving a signal from the PC every preset period, it is determined whether the input signal is an analog or digital signal, and the analog or digital signal input and the first or second DDC memory unit are selected according to the determination result. And a microprocessor for outputting a control signal to the selector and the DDC switching unit. 삭제delete PC로부터 입력되는 아날로그 신호 및 디지털 신호 모두 지원 가능한 모니터에서,On monitors that can support both analog and digital signals from a PC, 상기 PC로부터 입력되는 신호가 아날로그 또는 디지털 신호인지 여부에 따라 아날로그 또는 디지털 신호 입력을 선택하는 입력 선택부,An input selector which selects an analog or digital signal input according to whether the signal input from the PC is an analog or digital signal, 기 설정 주기마다 상기 PC로부터 입력된 신호가 아날로그 또는 디지털 신호인지 여부를 판단하고, 상기 판단결과에 따라 해당 신호가 선택되도록 상기 입력 선택부에 제어신호를 출력하며, 상기 선택된 신호에 따라 기 저장된 아날로그 또는 디지털에 대한 DDC 데이터를 출력하는 마이크로 프로세서를 포함하여 구성됨을 특징으로 하는 디지털 모니터의 디스플레이 데이터 채널 자동 절환장치.It is determined whether the signal input from the PC is an analog or digital signal at each preset period, and a control signal is output to the input selector so that the corresponding signal is selected according to the determination result. Or a microprocessor configured to output DDC data for digital display data channel automatic switching device. 삭제delete
KR1020000020678A 2000-04-19 2000-04-19 apparatus for automatically switching display data channel in digital monitor KR100359818B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000020678A KR100359818B1 (en) 2000-04-19 2000-04-19 apparatus for automatically switching display data channel in digital monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000020678A KR100359818B1 (en) 2000-04-19 2000-04-19 apparatus for automatically switching display data channel in digital monitor

Publications (2)

Publication Number Publication Date
KR20010096970A KR20010096970A (en) 2001-11-08
KR100359818B1 true KR100359818B1 (en) 2002-11-23

Family

ID=19665502

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000020678A KR100359818B1 (en) 2000-04-19 2000-04-19 apparatus for automatically switching display data channel in digital monitor

Country Status (1)

Country Link
KR (1) KR100359818B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100575153B1 (en) 2004-01-19 2006-04-28 삼성전자주식회사 Display system

Also Published As

Publication number Publication date
KR20010096970A (en) 2001-11-08

Similar Documents

Publication Publication Date Title
CN100558163C (en) Multi-screen system and driving method thereof
KR970019574A (en) Information and external signal display device using double screen
US20070132886A1 (en) Image display apparatus and operating method thereof
JP2001346121A (en) Display device with two-screen function
US6208326B1 (en) Apparatus and associated method for selecting video display parameter of a computer-system, video display monitor
GB2331438A (en) Flat panel display apparatus having on-screen-display function
MXPA00007414A (en) Over range image display device and method of monitor.
KR100668087B1 (en) Image Processing Unit, Image Storing System Comprising The Same And Control Method Thereof
KR100359818B1 (en) apparatus for automatically switching display data channel in digital monitor
US20020095534A1 (en) Method of matching cables and monitor for performing the method
JPH03192392A (en) Video signal output device
KR100826546B1 (en) An apparatus and method for providing information in a graphical user interface comprising a touch screen
JPH11261907A (en) Av equipment
KR100379417B1 (en) Method and apparatus for controlling selection input signal of LCD monitor
KR100516066B1 (en) How to automatically set the display mode of the liquid crystal display
KR0183113B1 (en) Method for return picture before in image signal processing apparatus
KR100777279B1 (en) Monitor and Method for Controlling Visible Screen of The Same
KR100588934B1 (en) Apparatus for multi-screen display
KR20010088129A (en) Method for controlling resolution of monitor
KR100277025B1 (en) Mode search method and device of monitor
KR100402903B1 (en) display apparatus
KR100452387B1 (en) Osd system capable of displaying osd data to desired position of screen regardless of frequency of input video signal
KR19980020290A (en) Key Help Display of Remote Controller and Method
JPH11331841A (en) Video transmitter
KR20000015939U (en) Device for auto-sharpness control of video signal

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090929

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee