KR100291173B1 - 에이티엠 교환 시스템에서의 트래픽 관리 장치 및 방법 - Google Patents

에이티엠 교환 시스템에서의 트래픽 관리 장치 및 방법 Download PDF

Info

Publication number
KR100291173B1
KR100291173B1 KR1019990011853A KR19990011853A KR100291173B1 KR 100291173 B1 KR100291173 B1 KR 100291173B1 KR 1019990011853 A KR1019990011853 A KR 1019990011853A KR 19990011853 A KR19990011853 A KR 19990011853A KR 100291173 B1 KR100291173 B1 KR 100291173B1
Authority
KR
South Korea
Prior art keywords
value
cell
atm cell
gtic
input atm
Prior art date
Application number
KR1019990011853A
Other languages
English (en)
Other versions
KR20000065503A (ko
Inventor
정용근
Original Assignee
서평원
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신주식회사 filed Critical 서평원
Priority to KR1019990011853A priority Critical patent/KR100291173B1/ko
Priority to CNB001057618A priority patent/CN1166129C/zh
Priority to US09/517,160 priority patent/US6741597B1/en
Publication of KR20000065503A publication Critical patent/KR20000065503A/ko
Application granted granted Critical
Publication of KR100291173B1 publication Critical patent/KR100291173B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5629Admission control
    • H04L2012/5631Resource management and allocation
    • H04L2012/5636Monitoring or policing, e.g. compliance with allocated rate, corrective actions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5647Cell loss
    • H04L2012/5648Packet discarding, e.g. EPD, PTD

Abstract

본 발명은 ATM(Asynchronous Transfer Mode) 교환 시스템에서의 트래픽 관리 장치 및 방법에 관한 것으로, 특히 다양한 형태의 서비스를 요구하는 가입자 또는 망으로부터 입력되는 ATM 셀에 대한 적합성을 확인한 결과에 따라 표기, 폐기, 감시 등의 트래픽 관리 동작을 수행하도록 한 ATM 교환 시스템에서의 트래픽 관리 장치 및 방법에 관한 것이다.
종래의 ATM 교환 시스템에서는 다양한 종류의 입력 ATM 셀에 대한 적합성 정의를 지원할 수 있는 트래픽 관리 기능을 제공하지 못한다는 문제점이 있다.
본 발명은 각 VPI/VCI(Virtual Path Indentifier/ Virtual Channel Indentifier)에 따라 호 설정시 계약된 트래픽 파라미터를 저장해 놓은 상태에서 ATM 셀이 입력되는 경우 해당 ATM 셀의 트래픽 파라미터와 해당 ATM 셀의 VPI/VCI에 대응하여 기저장된 트래픽 파라미터를 비교하여 해당 셀에 대한 적합성 여부를 확인하고, 그 결과에 따라 입력 ATM 셀에 대한 표기, 폐기, 감시 등의 트래픽 관리 동작을 수행함으로써, 다양한 종류의 입력 ATM 셀에 대한 효율적인 트래픽 관리를 수행할 수 있게 된다.

Description

에이티엠 교환 시스템에서의 트래픽 관리 장치 및 방법{Traffic Management Apparatus And Method In ATM Switching System}
본 발명은 ATM(Asynchronous Transfer Mode) 교환 시스템에서의 트래픽 관리 장치 및 방법에 관한 것으로, 특히 다양한 형태의 서비스를 요구하는 가입자 또는 망으로부터 입력되는 ATM 셀에 대한 적합성을 확인한 결과에 따라 표기, 폐기, 감시 등의 트래픽 관리 동작을 수행하도록 한 ATM 교환 시스템에서의 트래픽 관리 장치 및 방법에 관한 것이다.
일반적으로, ATM 교환 시스템에서 트래픽 파라미터들은 트래픽을 발생시킨 단말의 트래픽 특성을 나타내는 변수들로써 아래 표 1의 4가지 요소로 구성되는데, 통계적인 비트율을 갖는 서비스의 지원을 위하여 SCR 및 MBS 등의 트래픽 파라미터 및 서비스 품질(QOS ; Quality Of Service) 지원을 위한 파라미터가 추가된다.
트래픽 파라미터 수 식 단 위 설 명
PCR(Peak Cell Rate) 1/T Cells/sec T=셀들의 최소 간격 시간
SCR(Sustainable Cell Rate) MBS/Ti Cells/sec 온-오프 버스티 트래픽의 최대 평균 전송률
MBS(Maximum Burst Size) MBS Cells PCR시의 최대 전송 셀수
MCR(Minimum Cell Rate) - Cells/sec -
한편, 해당 ATM 교환 시스템에서 사용자가 필요로 하는 접속 대응에 적절한 자원을 할당하기 위해 사용자로부터 접속마다 제공받은 트래픽 특성으로는 설정될 호의 서비스 품질을 충족시키기 위하여 호 설정시 단말의 트래픽 특성을 규정하는 소스 트래픽 서술자(Source Traffic Descriptor)와 ATM 연결의 트래픽 특성을 나타내는 연결(Connection) 트래픽 서술자가 있다.
해당 소스 트래픽 서술자는 상술한 표 1의 트래픽 파라미터들과 CDVT(Cell Delay Variation Tolerance)의 조합으로 첨부도면 도 1과 같이 구성되는데, 도 1의 (가)는 CBR(Constant Bit Ratio) 트래픽 파라미터(PCR, CDVT)를 도시한 것이고, (나)는 VBR(Variable Bit Ratio) 트래픽 파라미터(PCR, CDV, SCR, MBS)를 도시한 것이다.
그리고, 해당 연결 트래픽 서술자는 소스 트래픽 서술자와 CDVT 및 셀의 적합성(Conformance)에 대한 정의를 나타내는 요소들로 구성된다.
또한, 종래에는 사용자 또는 다른 망으로부터 입력된 ATM 셀에 대해 계약된 트래픽의 적합성을 검증하기 위해 GCRA(Generic Cell Rate Algorithm)를 사용하는데, 이는 입력 ATM 셀들이 시스템과의 초기 트래픽 계약에서 규정한 트래픽 파라미터를 준수하는지를 검증하고, 해당 셀들의 규정 준수 여부에 따라 표기(Tag), 폐기(Discard), 감시(Monitor) 등의 동작을 수행하는 것으로써, 첨부도면 도 2의 (가)에 도시된 가상 스케쥴링 알고리즘 또는 도 2의 (나)에 도시된 LB(Leaky-bucket) 알고리즘으로 구현된다.
여기서, 각 알고리즘에 의한 셀 적합성 검사는 첨부도면 도 3과 같이 진행되는데, (가)는 가상 스케쥴링 알고리즘에 의한 셀 적합성 검사, (나)는 LB 알고리즘에 의한 셀 적합성 검사에 대한 진행 상태를 각각 도시한 것으로, 여기서, 해당 'TAT(Theoretical Arrival Time)'는 이론적인 셀 도착 시간을 나타내고, 해당 'ta(k)'는 셀이 도착한 시간(Time of arrival of a cell)을 나타내며, 해당 'X'는 LB 카운터 값(Value of the LB Counter)을 나타낸다. 그리고, 해당 'X'는 보조 변수(Auxiliary variable)를 나타내고, 'LCT(Last Compliance Time)'는 마지막 응답 시간을 나타내며, 'I(Increment)'는 셀 도착시 증분값을 'L(Limit)'은 한계값을 나타낸다.
한편, 광대역 종합정보통신망(B-ISDN)에서의 트래픽 제어 및 폭주 제어를 규정한 ITU-T(International Telecommunication Union-Telecommunication Standardization Sector)의 I.371 권고안과 ATM 포럼 트래픽 관리 V4.0에서는 PCR과 SCR 트래픽 파라미터에 의한 GCRA 변수를 아래 표 2와 같이 규정하였는데, 여기서, 해당 버스트 허용오차(Burst Tolerance ; BT)는 아래 수학식 1과 같이 정의되고, 첨부도면 도 4와 같이 유도된다.
적합성 체크 증분값(Increment) 한계값(Limit)
최대 속도 PCR CDV 허용오차(CDVT)
지속할 수 있는 속도 SCR 버스트 허용오차
버스트 허용오차=(MBS-1)×(1/SCR-1/PCR)
또한, 상술한 LB 알고리즘은 셀 도착시마다 계수하여 버킷(Bucket)을 넘치게 입력되는 셀을 시스템의 자원 상황에 따라 표기 또는 폐기하는 것으로, 첨부도면 도 5의 (가)에 해당 LB의 모델링을 도시하였으며, (나)와 (다)에 자원 상황에 따른 셀 표기 또는 폐기 상태를 도시하였는데, 여기서, 'I'와 'L' 파라미터는 트래픽 계약시 트래픽 파라미터들에 의해 특정값으로 할당된다.
그리고, 종래에는 ATM 교환 시스템에서 사용자 또는 다른 망으로부터 입력된 ATM 셀에 대해 계약된 트래픽의 적합성을 검증할 수 있도록 ITU-T I.371 권고안과 ATM 포럼 트래픽 관리 V4.0에서는 CBR과 VBR 접속의 적합성을 정의하기 위해 PCR, SCR, CDVT, BT(Burst Tolerance)를 정의하였는데, 이때, 해당 적합성은 호 설정시 결정된 트래픽 서술자에 연계되어 정의되는데, 입력 ATM 셀의 종류에 따라 다양하게 정의된다.
하지만, 종래의 ATM 교환 시스템에서는 다양한 종류의 입력 ATM 셀에 대한 다양한 적합성 정의를 지원할 수 있는 트래픽 관리 기능을 제공하지 못한다는 문제점이 있다.
본 발명은 전술한 바와 같은 문제점을 해결하기 위한 것으로 그 목적은, 각 VPI/VCI에 따라 호 설정시 계약된 트래픽 파라미터를 저장해 놓은 상태에서 ATM 셀이 입력되는 경우 해당 ATM 셀의 트래픽 파라미터와 해당 ATM 셀의 VPI/VCI에 대응하여 기저장된 트래픽 파라미터를 비교하여 해당 셀에 대한 적합성 여부를 확인하고, 그 결과에 따라 입력 ATM 셀에 대한 표기, 폐기, 감시 등의 트래픽 관리 동작을 수행함으로써, 다양한 종류의 입력 ATM 셀에 대한 효율적인 트래픽 관리를 수행할 수 있도록 하는데 있다.
도 1은 일반적인 트래픽 변수와 CDVT의 조합으로 구성된 소스 트래픽 서술자를 도시한 도면.
도 2의 (가)는 가상 스케쥴링 알고리즘을, (나)는 LB 알고리즘을 도시한 도면.
도 3은 GCRA 알고리즘에 의한 셀 적합성 검사의 진행 상태를 도시한 도면.
도 4는 버스트 허용오차를 유도하여 정의한 도면.
도 5의 (가)는 LB의 모델링을, (나)와 (다)는 자원 상황에 따른 셀 표기 또는 폐기 상태를 도시한 도면.
도 6은 본 발명에 따른 ATM 셀에 대한 적합성 정의를 나타낸 도면.
도 7은 본 발명에 따른 ATM 교환 시스템에서의 트래픽 관리 장치의 구성 블록도.
도 8은 본 발명에 따른 ATM 교환 시스템에서 입력 셀에 대한 적합성 정의를 LB로 모델링한 도면.
도 9는 도 7에 있어, 트래픽 제어 메모리부의 구조를 도시한 도면.
도 10은 도 7에 있어, 각 VPI/VCI에 할당된 트래픽 제어 메모리부의 어드레스 맵을 도시한 도면.
도 11은 본 발명에 따른 ATM 교환 시스템에서의 트래픽 관리 방법을 구현하기 위한 동작 순서도.
* 도면의 주요 부분에 대한 부호의 설명 *
71 : 입력셀 처리부 72 : 헤더큐
73 : 데이터큐 74 : 메모리 접속부
75 : 트래픽 제어 메모리부 76 : 트래픽 제어부
77 : 변환헤더큐 78 : 출력셀 처리부
상기와 같은 목적을 달성하기 위한 본 발명의 특징은, 다양한 종류의 입력 ATM 셀에 대한 적합성 정의에 따라 트래픽 관리를 수행하는 ATM 교환 시스템에 있어서, 입력 ATM 셀의 헤더부를 저장하는 헤더큐와; 입력 ATM 셀의 데이터부를 저장하는 데이터큐와; 입력 ATM 셀의 헤더부와 데이터부를 분리하여 상기 헤더큐와 데이터큐에 각각 저장하는 입력셀 처리부와; 입력 ATM 셀의 호 설정시 계약된 트래픽 파라미터와 해당 입력 ATM 셀과 관련된 계수값을 저장하는 트래픽 제어 메모리부와; 적합 셀인 입력 ATM 셀의 헤더부를 저장하는 변환헤더큐와; 입력 ATM 셀에 대한 트래픽 파라미터와 호 설정시 계약된 트래픽 파라미터를 비교하여 해당 입력 ATM 셀의 적합성 여부를 확인한 후, 확인한 결과 적합 셀인 경우 상기 헤더큐에 저장된 입력 ATM 셀의 헤더부를 상기 변환헤더큐에 기록하고, 비적합 셀인 경우 셀 폐기 제어신호를 인가하는 트래픽 제어부와; 상기 헤더큐에 저장된 ATM 셀의 헤더를 분석한 후, 상기 트래픽 제어 메모리부에 저장된 트래픽 파라미터를 판독하여 상기 트래픽 제어부에게 전달하고, 상기 트래픽 제어부의 처리 결과를 트래픽 제어 메모리부에 기록하는 메모리 접속부와; 상기 트래픽 제어부의 제어에 따라 변환헤더큐와 데이터큐를 판독하여 입력 ATM 셀을 출력하거나, 상기 트래픽 제어부로부터 셀 폐기 제어신호가 인가되는 경우 데이터큐를 판독하여 입력 ATM 셀을 폐기 처리하는 출력셀 처리부를 포함하는데 있다.
본 발명의 다른 특징은, 에이티엠 교환 시스템에서의 트래픽 관리 방법에 있어서, 입력 ATM 셀의 헤더부와 데이터부를 분리하여 저장하는 과정과; 상기 헤더부의 VPI/VCI를 이용하여 대응하는 영역에 기저장된 TMC부를 판독하는 과정과; 판독한 TMC부에 포함된 CT 필드 값에 따라 입력 ATM 셀에 대한 소정의 적합성을 점검하는 과정과; 점검한 결과 비적합 셀인 경우 해당 입력 ATM 셀을 폐기 처리하고, 적합 셀인 경우 해당 입력 ATM 셀의 헤더부를 변환하여 출력하는 과정을 포함하는데 있다.
이하, 본 발명의 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.
본 발명에서는 다양한 종류의 입력 ATM 셀에 대한 적합성 정의를 모두 지원할 수 있도록 ATM 교환 시스템에 입력되는 ATM 셀의 트래픽 감시(Policing)를 수행하고, 수행된 결과를 출력할 수 있어야 하는데, 해당 적합성 정의는 첨부한 도면 도 6과 같이 음성 관련 셀에 대한 CBR.1과, 데이터나 압축 음성/비디오 관련 셀에 대한 VBR.1, VBR.2, VBR.3과, 전자우편이나 화일 관련 특정 데이터 관련 셀에 대한 UBR1, UBR2와, 근거리 통신망 트래픽 관련 셀에 대한 ABR에 대하여 정의될 수 있다.
한편, 상술한 적합성 정의를 모두 지원 가능한 본 발명에 따른 ATM 교환 시스템에서의 트래픽 관리 장치는 첨부한 도면 도 7과 같이 입력셀 처리부(71)와, 헤더큐(72)와, 데이터큐(73)와, 메모리 접속부(74)와, 트래픽 제어 메모리부(75)와, 트래픽 제어부(76)와, 변환헤더큐(77) 및 출력셀 처리부(78)를 구비하여 이루어진다.
해당 입력셀 처리부(71)는 입력 ATM 셀의 헤더부와 데이터부를 분리한 후, 헤더큐(72)와 데이터큐(73)에 각각 저장하는 기능을 수행한다.
해당 헤더큐(72)는 입력셀 처리부(71)에 의해 분리된 입력 ATM 셀의 헤더부(셀 헤더의 HEC(Header Error Control) 필드를 제외한 4바이트)를 저장하며, 해당 데이터큐(73)는 입력셀 처리부(71)에 의해 분리된 입력 ATM 셀의 데이터부(페이로드 48바이트)를 저장한다.
해당 메모리 접속부(74)는 헤더큐(72)에 저장된 ATM 셀의 헤더를 분석한 후, 트래픽 제어 메모리부(75)에 저장된 트래픽 파라미터를 판독하여 트래픽 제어부(76)에게 전달하고, 트래픽 제어부(76)의 처리 결과를 트래픽 제어 메모리부(75)에 기록하는 역할을 한다.
해당 트래픽 제어 메모리부(75)는 입력 ATM 셀의 호 설정시 계약된 트래픽 파라미터와 해당 입력 ATM 셀에 대한 각종 계수값을 저장한다.
해당 트래픽 제어부(76)는 메모리 접속부(74)로부터 전달되는 입력 ATM 셀에 대한 트래픽 파라미터와 호 설정시 계약된 트래픽 파라미터를 비교하여 해당 입력 ATM 셀의 적합성 여부를 확인한 후, 확인한 결과 적합 셀인 경우 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부를 변환헤더큐(77)에 기록하고, 비적합 셀인 경우 출력셀 처리부(78)에 셀 폐기 제어신호를 인가하여 입력 ATM 셀을 폐기 처리하도록 지시한다.
해당 변환헤더큐(77)는 트래픽 제어부(76)에 의해 처리된 트래픽 파라미터가 일치하는 적합 셀인 입력 ATM 셀의 헤더부를 저장한다.
해당 출력셀 처리부(78)는 트래픽 제어부(76)의 제어에 따라 변환헤더큐(77)와 데이터큐(73)를 판독하여 입력 ATM 셀을 출력하거나, 해당 트래픽 제어부(76)로부터 셀 폐기 제어신호가 인가되는 경우 데이터큐(73)를 판독하여 입력 ATM 셀을 폐기 처리한다.
한편, ATM 교환 시스템에서 처리해야 하는 다양한 종류의 입력 ATM 셀에 대한 적합성 정의를 LB로 모델링하면 첨부한 도면 도 8과 같이 나타나며, 해당 적합성을 측정하기 위해 트래픽 제어 소프트웨어는 호 설정에서 정의된 트래픽 서술자를 직접적인 GCRA의 변수인 'I'와 'L'로 변환하여 트래픽 제어 메모리부(75)에 저장해야 하는데, 이때, 해당 트래픽 제어 메모리부(75)를 좀더 상세히 설명하면, 32비트 계수로 구성되어 아래 표 3과 같이 특정 대역당 계수시간 만큼 셀의 입출력을 감시할 수 있다.
VC 대역폭 CPS(Cell/Sec) 계수시간(초)
2,500 Mbps 5,849,056 687
622 Mbps 1,462,264 2,748
155 Mbps 365,566 10,534
45 Mbps 106,132 36,411
34 Mbps 80,188 48,090
2 Mbps 4,830 814,553
1.5 Mbps 3,537 1,086,147
한편, 해당 트래픽 제어 메모리부(75)의 구조는 첨부한 도면 도 9와 같으며, 각 VPI/VCI에 할당된 트래픽 제어 메모리부(75)의 어드레스 맵은 첨부한 도면 도 10과 같다.
그리고, 해당 트래픽 제어 메모리부(75)는 도 9에 도시한 바와 같이, 각 VPI/VCI에 대응하여 입력 ATM 셀에 대한 트래픽 관리를 위한 트래픽 파라미터를 저장하는 TMC(Traffic Management Content)부와 레지스터로 구성되어 입력 ATM 셀과 관련된 계수값을 저장하는 GSC(Global Statistic Counter)부로 구성되는데, 해당 TMC부는 CT(Conformance Type) 필드와, IF1(Increment Factor for Bucket-1) 필드와, LF1(Limit Factor for Bucket-1) 필드와, TAT1(Theoretical Arrival Time for Bucket-1) 필드와, ICC1(Ingress Cell Counter for Bucket-1) 필드와, NCC1(Non-conforming Cell Counter for Bucket-1) 필드와, IF2 필드와, LF2 필드와, TAT2 필드와, ICC2 필드 및 NCC2 필드를 포함하여 이루어진다.
해당 CT 필드는 다양한 종류의 입력 ATM 셀에 대한 소정의 적합성 측정 방법을 표시해 주는데, 아래 표 4와 같이 각 비트값에 따라 나타낸다.
CT(2:0) 적합성 측정 CT(2:0) 적합성 측정 CT(2:0) 적합성 측정
0 CBR.1 11 VBR.3 110 ABR
1 VBR.1 100 UBR.1 111 -
10 VBR.2 101 UBR.2 - -
해당 IF1 필드는 버킷 1의 GCRA 알고리즘 'I' 파라미터를 나타내는 16비트 값으로, 호 설정에서 정의된 트래픽 서술자를 GCRA 변수인 'I'로 변환한 값을 나타내고, 해당 LF1 필드는 버킷 1의 GCRA 알고리즘 'L' 파라미터를 나타내는 16 비트 값으로, 호 설정에서 정의된 트래픽 서술자를 GCRA 변수인 'L'로 변환한 값을 나타낸다.
해당 TAT1 필드는 버킷 1의 GCRA 알고리즘 TAT1을 저장하는 28비트 필드로, ATM 셀의 입력시마다 계산된 TAT1에 GTIC를 가산한 값을 저장하며, 해당 ICC1 필드는 버킷 1에 입력되는 셀들을 계수한 32비트의 입력셀 계수값을 나타낸다.
해당 NCC1 필드는 버킷 1에 입력되는 셀들 중에서 폐기 또는 표기된 셀을 계수한 32비트의 비적합셀 계수값을 나타낸다.
해당 IF2 필드는 버킷 2의 GCRA 알고리즘 'I' 파라미터를 나타내는 16비트 값으로, 호 설정에서 정의된 트래픽 서술자를 GCRA 변수인 'I'로 변환한 값을 나타내고, 해당 LF2 필드는 버킷 2의 GCRA 알고리즘 'L' 파라미터를 나타내는 16 비트 값으로, 호 설정에서 정의된 트래픽 서술자를 GCRA 변수인 'L'로 변환한 값을 나타낸다.
해당 TAT2 필드는 버킷 2의 GCRA 알고리즘 TAT2를 저장하는 28비트 필드로, ATM 셀의 입력시마다 계산된 TAT2에 GTIC를 가산한 값을 저장하며, 해당 ICC2 필드는 버킷 2에 입력되는 셀들을 계수한 32비트의 입력셀 계수값을 나타낸다.
해당 NCC2 필드는 버킷 2에 입력되는 셀들 중에서 폐기 또는 표기된 셀을 계수한 32비트의 비적합셀 계수값을 나타낸다.
한편, 해당 트래픽 제어 메모리부(75)에 레지스터로 구성된 GSC부는 TICC(Total Ingress Cell Counter) 레지스터와, TNCC(Total Non-conforming Cell Counter) 레지스터 및 GTIC(Global Time Indication Counter) 레지스터를 포함하는데, 해당 TICC 레지스터는 입력 ATM 셀에 대한 32비트의 입력셀 계수값을 저장하고, 해당 TNCC 레지스터는 입력 ATM 셀들 중에서 폐기 또는 표기된 셀에 대한 32비트의 비적합셀 계수값을 저장하며, 해당 GTIC 레지스터는 ATM 셀의 입력 여부와 무관하게 셀 슬롯시간마다 증가하는 TAT의 산정기준으로 사용되는 32비트의 계수값을 저장한다.
이와 같이 구성된 본 발명에 따른 ATM 교환 시스템에서의 트래픽 관리 동작을 첨부한 도면 도 9 및 도 11을 참조하여 설명하면 다음과 같다.
먼저, ATM 셀이 입력되면, 입력셀 처리부(71)는 입력 ATM 셀의 헤더 4바이트와 페이로드 48 바이트를 분리하여 각각 헤더큐(72)와 데이터큐(73)에 저장하게 된다.
이때, 해당 ATM 교환 시스템의 트래픽 제어 소프트웨어는 입력 ATM 셀에 대한 각종 계수값을 저장하고 있는 트래픽 제어 메모리부(75)의 TICC, GTIC, ICC1, ICC2 필드에 각각 기록된 계수값을 매 셀 시간마다 '1'씩 증가시켜 갱신하게 된다.
이에, 메모리 접속부(74)는 헤더큐(72)에 저장된 VPI 하위 5비트와 VCI 하위 9비트를 판독한 후, 판독한 값을 트래픽 제어 메모리부(75)의 어드레스로 인가하여 해당 영역에 저장된 TMC부를 판독하고, 판독한 TMC부를 트래픽 제어부(76)로 전달한다.
그러면, 해당 트래픽 제어부(76)는 전달된 TMC부에 포함된 CT 필드를 확인하여 입력 ATM 셀에 대한 소정의 적합성 측정 방법에 따라 적합성을 점검하여 해당하는 트래픽 제어를 수행하는데, 첫째로, 해당 CT 필드가 '000' 또는 '100'인 경우 즉, CBR.1 또는 UBR.1 관련 셀인 경우 해당 트래픽 제어부(76)는 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하게 된다.
만약, 해당 TAT1값과 GTIC값을 비교하여(스텝 S1), 해당 TAT1값이 GTIC값과 일치하지 않고, 해당 TAT1값과 GTIC값에 LF1값을 가산한 값을 비교하여(스텝 S2), 해당 TAT1값이 GTIC값에 LF1값을 가산한 값보다 큰 경우 즉, 비적합 셀인 경우 해당 트래픽 제어부(76)는 출력셀 처리부(78)에 셀 폐기 제어신호를 인가하게 되고(스텝 S3), 이에, 해당 출력셀 처리부(78)는 트래픽 제어부(76)로부터 셀 폐기 제어신호가 인가됨에 따라 데이터큐(73)를 판독하여 입력 ATM 셀을 폐기 처리하게 된다.
그런데, 스텝 S1에서 해당 TAT1값이 GTIC값과 일치하는 경우 또는 스텝 S2에서 해당 TAT1값이 GTIC값에 LF1값을 가산한 값보다 크지 않은 경우 즉, 적합 셀인 경우 해당 트래픽 제어부(76)는 TAT1값에 IF1값을 가산한 결과 값을 트래픽 제어 메모리부(75)의 TAT1 필드에 기록하고, 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부를 변환헤더큐(77)에 기록한 후, 출력셀 처리부(78)로 제어신호를 인가하게 되고(스텝 S4), 이에, 해당 출력셀 처리부(78)는 변환헤더큐(77)와 데이터큐(73)를 판독하여 입력 ATM 셀을 출력하게 된다.
둘째로, 해당 CT 필드가 '001'인 경우 즉, VBR.1 관련 셀인 경우 해당 트래픽 제어부(76)는 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값과 TAT2값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는데, 만약, 해당 TAT1값과 TAT2값을 GTIC값과 각각 비교하여(스텝 S1, S5), 해당 TAT1값과 TAT2값 중에서 어느 하나의 TAT값이 GTIC값과 일치하지 않고, 해당 GTIC값과 일치하지 않는 TAT값이 GTIC값에 LF값을 가산한 값(TAT1값인 경우 GTIC값에 LF1값을 가산한 값을 의미하고, TAT2값인 경우 GTIC값에 LF2값을 가산한 값을 의미)을 비교하여(스텝 S2, S6), 해당 GTIC값과 일치하지 않는 TAT값이 GTIC값에 LF값을 가산한 값보다 큰 경우 즉, 비적합 셀인 경우 해당 트래픽 제어부(76)는 출력셀 처리부(78)에 셀 폐기 제어신호를 인가하게 되고(스텝 S3, S7), 이에, 해당 출력셀 처리부(78)는 트래픽 제어부(76)로부터 셀 폐기 제어신호가 인가됨에 따라 데이터큐(73)를 판독하여 입력 ATM 셀을 폐기 처리하게 된다.
그런데, 스텝 S1과 S5에서 해당 TAT1값과 TAT2값이 각각 GTIC값과 일치하는 경우 또는 스텝 S2나 S6에서 해당 GTIC값과 일치하지 않는 TAT값이 GTIC값에 LF값을 가산한 값보다 크지 않은 경우 즉, 적합 셀인 경우 해당 트래픽 제어부(76)는 TAT값에 IF값을 가산한 결과 값(TAT1값에는 IF1값을 가산하고, TAT2값에는 IF2값을 가산한 결과 값을 의미)을 트래픽 제어 메모리부(75)의 TAT1 필드와 TAT2 필드에 각각 기록하고, 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부를 변환헤더큐(77)에 기록한 후, 출력셀 처리부(78)로 제어신호를 인가하게 되고(스텝 S4, S8), 이에, 해당 출력셀 처리부(78)는 변환헤더큐(77)와 데이터큐(73)를 판독하여 입력 ATM 셀을 출력하게 된다.
셋째로, 해당 CT 필드가 '010'인 경우 즉, VBR.2 관련 셀인 경우 해당 트래픽 제어부(76)는 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하여, 해당 CLP 필드가 '0'인 경우 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값과 TAT2값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는데, 만약, TAT1값과 TAT2값을 GTIC값과 각각 비교하여(스텝 S1, S5), 해당 TAT1값과 TAT2값 중에서 어느 하나의 TAT값이 GTIC값과 일치하지 않고, 해당 GTIC값과 일치하지 않는 TAT값이 GTIC값에 LF값을 가산한 값(TAT1값인 경우 GTIC값에 LF1값을 가산한 값을 의미하고, TAT2값인 경우 GTIC값에 LF2값을 가산한 값을 의미)을 비교하여(스텝 S2, S5), 해당 GTIC값과 일치하지 않는 TAT값이 GTIC값에 LF값을 가산한 값보다 큰 경우 즉, 비적합 셀인 경우 해당 트래픽 제어부(76)는 출력셀 처리부(78)에 셀 폐기 제어신호를 인가하게 되고(스텝 S3, S7), 이에, 해당 출력셀 처리부(78)는 트래픽 제어부(76)로부터 셀 폐기 제어신호가 인가됨에 따라 데이터큐(73)를 판독하여 입력 ATM 셀을 폐기 처리하게 된다.
그런데, 스텝 S1과 S5에서 해당 TAT1값과 TAT2값이 각각 GTIC값과 일치하는 경우 또는 스텝 S2나 S6에서 해당 GTIC값과 일치하지 않는 TAT값이 GTIC값에 LF값을 가산한 값보다 크지 않은 경우 즉, 적합 셀인 경우 해당 트래픽 제어부(76)는 TAT값에 IF값을 가산한 결과 값(TAT1값에는 IF1값을 가산하고, TAT2값에는 IF2값을 가산한 결과 값을 의미)을 트래픽 제어 메모리부(75)의 TAT1 필드와 TAT2 필드에 각각 기록하고, 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부를 변환헤더큐(77)에 기록한 후, 출력셀 처리부(78)로 제어신호를 인가하게 되고(스텝 S4, S8), 이에, 해당 출력셀 처리부(78)는 변환헤더큐(77)와 데이터큐(73)를 판독하여 입력 ATM 셀을 출력하게 된다.
한편, 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하여, 해당 CLP 필드가 '1'인 경우 해당 트래픽 제어부(76)는 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT2값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는데, 만약, 해당 TAT2값과 GTIC값을 비교하여(스텝 S5), 해당 TAT2값이 GTIC값과 일치하지 않고, 해당 TAT2값과 GTIC값에 LF2값을 가산한 값을 비교하여(스텝 S6), 해당 TAT2값이 GTIC값에 LF2값을 가산한값보다 큰 경우 즉, 비적합 셀인 경우 해당 트래픽 제어부(76)는 출력셀 처리부(78)에 셀 폐기 제어신호를 인가하게 되고(스텝 S7), 이에, 해당 출력셀 처리부(78)는 트래픽 제어부(76)로부터 셀 폐기 제어신호가 인가됨에 따라 데이터큐(73)를 판독하여 입력 ATM 셀을 폐기 처리하게 된다.
그런데, 스텝 S5에서 해당 TAT2값이 GTIC값과 일치하는 경우 또는 스텝 S6에서 해당 TAT2값이 GTIC값에 LF2값을 가산한 값보다 크지 않은 경우 즉, 적합 셀인 경우 해당 트래픽 제어부(76)는 TAT2값에 IF2값을 가산한 결과 값을 트래픽 제어 메모리부(75)의 TAT2 필드에 기록하고, 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부를 변환헤더큐(77)에 기록한 후, 출력셀 처리부(78)로 제어신호를 인가하게 되고(스텝 S8), 이에, 해당 출력셀 처리부(78)는 변환헤더큐(77)와 데이터큐(73)를 판독하여 입력 ATM 셀을 출력하게 된다.
넷째로, 해당 CT 필드가 '011'인 경우 즉, VBR.3 관련 셀인 경우 해당 트래픽 제어부(76)는 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하여, 해당 CLP 필드가 '0'인 경우 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값과 TAT2값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는데, 해당 TAT1값과 TAT2값을 GTIC값과 각각 비교하여(스텝 S1, S5), 해당 TAT1값과 TAT2값이 각각 GTIC값과 일치하는 경우 또는 해당 TAT1값과 TAT2값이 GTIC값과 일치하지 않고 해당 TAT1값과 TAT2값을 GTIC값에 각각 LF1값 또는 LF2값을 가산한 값을 비교하여(스텝 S2, S6), 해당 TAT1값과 TAT2값이 각각 GTIC값에 LF1값 또는 LF2값을 가산한 값보다 크지 않은 경우 즉, TAT1과 TAT2에 대해 모두 적합 셀인 경우 해당 트래픽 제어부(76)는 TAT1값에 IF1값을 가산한 결과 값과 TAT2값에 IF2값을 가산한 결과 값을 트래픽 제어 메모리부(75)의 TAT1필드와 TAT2 필드에 각각 기록하고, 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부를 변환헤더큐(77)에 기록한 후, 출력셀 처리부(78)로 제어신호를 인가하게 되고(스텝 S4, S8), 이에, 해당 출력셀 처리부(78)는 변환헤더큐(77)와 데이터큐(73)를 판독하여 입력 ATM 셀을 출력하게 된다.
그런데, 만약 입력 ATM 셀이 TAT1에 대해서만 비적합 셀인 경우 즉, 스텝 S1에서 TAT1값이 GTIC값과 일치하지 않고, 스텝 S2에서 TAT1값이 GTIC값에 LF1값을 가산한 값보다 큰 경우 해당 트래픽 제어부(76)는 TAT2값에 IF2값을 가산한 결과 값을 트래픽 제어 메모리부(75)의 TAT2 필드에 기록하고, 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부를 변환헤더큐(77)에 기록하되, 해당 헤더부의 PT(Payload Type) 필드 3비트 중에서 가운데 비트를 '1'로 변환하여 기록함으로써, 해당 입력 ATM 셀이 한번의 혼잡이 발생되었음을 나타낸 후, 출력셀 처리부(78)로 제어신호를 인가하게 되고(스텝 S8), 이에, 해당 출력셀 처리부(78)는 변환헤더큐(77)와 데이터큐(73)를 판독하여 입력 ATM 셀을 출력하게 된다.
한편, 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하여, 해당 CLP 필드가 '1'인 경우 해당 트래픽 제어부(76)는 입력 ATM 셀의 GTIC값과 TMC부의 TAT2값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는데, 만약, 해당 TAT2값과 GTIC값을 비교하여(스텝 S5), 해당 TAT2값이 GTIC값과 일치하지 않고, 해당 TAT2값과 GTIC값에 LF2값을 가산한 값을 비교하여(스텝 S6), 해당 TAT2값이 GTIC값에 LF2값을 가산한 값보다 큰 경우 즉, 비적합 셀인 경우 해당 트래픽 제어부(76)는 출력셀 처리부(78)에 셀 폐기 제어신호를 인가하게 되고(스텝 S7), 이에, 해당 출력셀 처리부(78)는 트래픽 제어부(76)로부터 셀 폐기 제어신호가 인가됨에 따라 데이터큐(73)를 판독하여 입력 ATM 셀을 폐기 처리하게 된다.
다섯째로, 해당 CT 필드가 '101'인 경우 즉, UBR.2 관련 셀인 경우 해당 트래픽 제어부(76)는 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는데, 만약, 해당 TAT1값과 GTIC값을 비교하여(스텝 S1), 해당 TAT1값이 GTIC값과 일치하지 않고, 해당 TAT1값과 GTIC값에 LF1값을 가산한 값을 비교하여(스텝 S2), 해당 TAT1값이 GTIC값에 LF1값을 가산한 값보다 큰 경우 즉, 비적합 셀인 경우 해당 트래픽 제어부(76)는 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하게 된다.
만약, 해당 CLP 필드가 '0'인가를 확인하여, 해당 CLP 필드가 '0'인 경우 해당 트래픽 제어부(76)는 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부를 변환헤더큐(77)에 기록하되, 해당 헤더부의 PT(Payload Type) 필드 3비트 중에서 가운데 비트를 '1'로 변환하여 기록함으로써, 해당 입력 ATM 셀이 한번의 혼잡이 발생되었음을 나타낸 후, 출력셀 처리부(78)로 제어신호를 인가하게 되고(스텝 S4), 이에, 해당 출력셀 처리부(78)는 변환헤더큐(77)와 데이터큐(73)를 판독하여 입력 ATM 셀을 출력하게 된다.
그런데, 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하여, 해당 CLP 필드가 '1'인 경우 해당 트래픽 제어부(76)는 출력셀 처리부(78)에 셀 폐기 제어신호를 인가하게 되고(스텝 S3), 이에, 해당 출력셀 처리부(78)는 트래픽 제어부(76)로부터 셀 폐기 제어신호가 인가됨에 따라 데이터큐(73)를 판독하여 입력 ATM 셀을 폐기 처리하게 된다.
마지막으로, 해당 CT 필드가 '110'인 경우 즉, ABR 관련 셀인 경우 해당 트래픽 제어부(76)는 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하여, 해당 CLP 필드가 '0'인 경우 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인한다.
만약, 해당 TAT1값과 GTIC값을 비교하여(스텝 S1), 해당 TAT1값이 GTIC값과 일치하지 않고, 해당 TAT1값과 GTIC값에 LF1값을 가산한 값을 비교하여(스텝 S2), 해당 TAT1값이 GTIC값에 LF1값을 가산한 값보다 큰 경우 즉, 비적합 셀인 경우 해당 트래픽 제어부(76)는 출력셀 처리부(78)에 셀 폐기 제어신호를 인가하게 되고(스텝 S3), 이에, 해당 출력셀 처리부(78)는 트래픽 제어부(76)로부터 셀 폐기 제어신호가 인가됨에 따라 데이터큐(73)를 판독하여 입력 ATM 셀을 폐기 처리하게 된다.
그런데, 스텝 S1에서 해당 TAT1값이 GTIC값과 일치하는 경우 또는 스텝 S2에서 해당 TAT1값이 GTIC값에 LF1값을 가산한 값보다 크지 않은 경우 즉, 적합 셀인 경우 해당 트래픽 제어부(76)는 TAT1값에 IF1값을 가산한 결과 값을 트래픽 제어 메모리부(75)의 TAT1 필드에 기록하고, 헤더큐(72)에 저장된 입력 ATM 셀의 헤더부를 변환헤더큐(77)에 기록한 후, 출력셀 처리부(78)로 제어신호를 인가하게 되고(스텝 S4), 이에, 해당 출력셀 처리부(78)는 변환헤더큐(77)와 데이터큐(73)를 판독하여 입력 ATM 셀을 출력하게 된다.
한편, 해당 ATM 교환 시스템의 트래픽 제어 소프트웨어는 입력 ATM 셀 중에서 폐기 또는 표기되는 셀에 대한 각종 계수값을 저장하고 있는 트래픽 제어 메모리부(75)의 TNCC, NCC1, NCC2 필드를 상술한 동작 중에 입력 ATM 셀을 폐기 처리할 때마다 '1'씩 증가시켜 갱신하게 된다.
이상과 같이, 본 발명은 각 VPI/VCI에 따라 호 설정시 계약된 트래픽 파라미터를 저장해 놓은 상태에서 ATM 셀이 입력되는 경우 해당 ATM 셀의 트래픽 파라미터와 해당 ATM 셀의 VPI/VCI에 대응하여 기저장된 트래픽 파라미터를 비교하여 해당 셀에 대한 적합성 여부를 확인하고, 그 결과에 따라 입력 ATM 셀에 대한 표기, 폐기, 감시 등의 트래픽 관리 동작을 수행함으로써, 다양한 종류의 입력 ATM 셀에 대한 효율적인 트래픽 관리를 수행할 수 있게 된다.

Claims (14)

  1. 다양한 종류의 입력 ATM 셀에 대한 적합성 정의에 따라 트래픽 관리를 수행하는 ATM 교환 시스템에 있어서,
    입력 ATM 셀의 헤더부를 저장하는 헤더큐와; 입력 ATM 셀의 데이터부를 저장하는 데이터큐와; 입력 ATM 셀의 헤더부와 데이터부를 분리하여 상기 헤더큐와 데이터큐에 각각 저장하는 입력셀 처리부와; 입력 ATM 셀의 호 설정시 계약된 트래픽 파라미터와 해당 입력 ATM 셀과 관련된 계수값을 저장하는 트래픽 제어 메모리부와; 적합 셀인 입력 ATM 셀의 헤더부를 저장하는 변환헤더큐와; 입력 ATM 셀에 대한 트래픽 파라미터와 호 설정시 계약된 트래픽 파라미터를 비교하여 해당 입력 ATM 셀의 적합성 여부를 확인한 후, 확인한 결과 적합 셀인 경우 상기 헤더큐에 저장된 입력 ATM 셀의 헤더부를 상기 변환헤더큐에 기록하고, 비적합 셀인 경우 셀 폐기 제어신호를 인가하는 트래픽 제어부와; 상기 헤더큐에 저장된 ATM 셀의 헤더를 분석한 후, 상기 트래픽 제어 메모리부에 저장된 트래픽 파라미터를 판독하여 상기 트래픽 제어부에게 전달하고, 상기 트래픽 제어부의 처리 결과를 트래픽 제어 메모리부에 기록하는 메모리 접속부와; 상기 트래픽 제어부의 제어에 따라 변환헤더큐와 데이터큐를 판독하여 입력 ATM 셀을 출력하거나, 상기 트래픽 제어부로부터 셀 폐기 제어신호가 인가되는 경우 데이터큐를 판독하여 입력 ATM 셀을 폐기 처리하는 출력셀 처리부를 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 장치.
  2. 제 1항에 있어서,
    상기 트래픽 제어 메모리부는, 각 VPI/VCI에 대응하여 입력 ATM 셀에 대한 트래픽 관리를 위한 트래픽 파라미터를 저장하는 TMC부와; 레지스터로 구성되어 입력 ATM 셀과 관련된 계수값을 저장하는 GSC부를 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 장치.
  3. 제 2항에 있어서,
    상기 TMC부는, 입력 ATM 셀에 대한 소정의 적합성 측정 방법을 표시해 주는 CT 필드와; 호 설정에서 정의된 트래픽 서술자를 버킷 1의 GCRA 알고리즘 'I' 파라미터로 변환한 값을 나타내는 IF1 필드와; 호 설정에서 정의된 트래픽 서술자를 버킷 1의 GCRA 알고리즘 'L' 파라미터로 변환한 값을 나타내는 LF1 필드와; ATM 셀의 입력시마다 계산된 TAT1에 GTIC를 가산한 버킷 1의 GCRA 알고리즘 TAT1값을 저장하는 TAT1 필드와; 버킷 1에 대한 입력셀 계수값을 나타내는 ICC1 필드와; 버킷 1에 대한 폐기 또는 표기된 비적합셀 계수값을 나타내는 NCC1 필드와; 호 설정에서 정의된 트래픽 서술자를 버킷 2의 GCRA 알고리즘 'I' 파라미터로 변환한 값을 나타내는 IF2 필드와; 호 설정에서 정의된 트래픽 서술자를 버킷 2의 GCRA 알고리즘 'L' 파라미터로 변환한 값을 나타내는 LF2 필드와; ATM 셀의 입력시마다 계산된 TAT2에 GTIC를 가산한 버킷 2의 GCRA 알고리즘 TAT2값을 저장하는 TAT2 필드와; 버킷 2에 대한 입력셀 계수값을 나타내는 ICC2 필드와; 버킷 2에 대한 폐기 또는 표기된 비적합셀 계수값을 나타내는 NCC2 필드를 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 장치.
  4. 제 2항에 있어서,
    상기 GSC부는, 입력 ATM 셀에 대한 입력셀 계수값을 저장하는 TICC 레지스터와; 입력 ATM 셀들 중에서 폐기 또는 표기된 셀에 대한 비적합셀 계수값을 저장하는 TNCC 레지스터와; ATM 셀의 입력 여부와 무관하게 셀 슬롯시간마다 증가하는 TAT의 산정기준으로 사용되는 계수값을 저장하는 GTIC 레지스터를 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 장치.
  5. 에이티엠 교환 시스템에서의 트래픽 관리 방법에 있어서,
    입력 ATM 셀의 헤더부와 데이터부를 분리하여 저장하는 과정과; 상기 헤더부의 VPI/VCI를 이용하여 대응하는 영역에 기저장된 TMC부를 판독하는 과정과; 판독한 TMC부에 포함된 CT 필드 값에 따라 입력 ATM 셀에 대한 소정의 적합성을 점검하는 과정과; 점검한 결과 비적합 셀인 경우 해당 입력 ATM 셀을 폐기 처리하고, 적합 셀인 경우 해당 입력 ATM 셀의 헤더부를 변환하여 출력하는 과정을 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 방법.
  6. 제 5항에 있어서,
    상기 CT 필드 값에 따라 입력 ATM 셀에 대한 소정의 적합성을 점검하는 과정에서, 해당 CT 필드가 '000' 또는 '100'인 경우 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는 단계와; 상기 TAT1값이 GTIC값과 일치하지 않고, 해당 GTIC값에 LF1값을 가산한 값보다 큰 경우 셀 폐기 제어신호를 인가하여 입력 ATM 셀을 폐기 처리하는 단계와; 상기 TAT1값이 GTIC값과 일치하는 경우 또는 GTIC값에 LF1값을 가산한 값보다 크지 않은 경우 해당 TAT1값에 IF1값을 가산하여 TAT1 필드에 기록한 후, 입력 ATM 셀을 출력하는 단계를 더 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 방법.
  7. 제 5항에 있어서,
    상기 CT 필드 값에 따라 입력 ATM 셀에 대한 소정의 적합성을 점검하는 과정에서, 해당 CT 필드가 '001'인 경우 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값과 TAT2값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는 단계와; 상기 TAT1값과 TAT2값 중에서 어느 하나의 TAT값이 GTIC값과 일치하지 않고, 해당 GTIC값과 일치하지 않는 TAT값이 GTIC값에 LF값을 가산한 값보다 큰 경우 셀 폐기 제어신호를 인가하여 입력 ATM 셀을 폐기 처리하는 단계와; 상기 TAT값이 각각 GTIC값과 일치하는 경우 또는 해당 GTIC값과 일치하지 않는 TAT값이 GTIC값에 LF값을 가산한 값보다 크지 않은 경우 해당 TAT값에 IF값을 가산하여 TAT1 필드와 TAT2 필드에 각각 기록한 후, 입력 ATM 셀을 출력하는 단계를 더 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 방법.
  8. 제 5항에 있어서,
    상기 CT 필드 값에 따라 입력 ATM 셀에 대한 소정의 적합성을 점검하는 과정에서, 해당 CT 필드가 '010'인 경우 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하는 단계와; 해당 CLP 필드가 '0'인 경우 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값과 TAT2값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는 단계와; 상기 TAT1값과 TAT2값 중에서 어느 하나의 TAT값이 GTIC값과 일치하지 않고, 해당 GTIC값과 일치하지 않는 TAT값이 GTIC값에 LF값을 가산한 값보다 큰 경우 셀 폐기 제어신호를 인가하여 입력 ATM 셀을 폐기 처리하는 단계와; 상기 TAT값이 각각 GTIC값과 일치하는 경우 또는 해당 GTIC값과 일치하지 않는 TAT값이 GTIC값에 LF값을 가산한 값보다 크지 않은 경우 해당 TAT값에 IF값을 가산하여 TAT1 필드와 TAT2 필드에 각각 기록한 후, 입력 ATM 셀을 출력하는 단계를 더 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 방법.
  9. 제 8항에 있어서,
    상기 CLP 필드를 확인한 결과, 해당 CLP 필드가 '1'인 경우 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT2값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는 단계와; 상기 TAT2값이 GTIC값과 일치하지 않고, 해당 GTIC값에 LF2값을 가산한 값보다 큰 경우 셀 폐기 제어신호를 인가하여 입력 ATM 셀을 폐기 처리하는 단계와; 상기 TAT2값이 GTIC값과 일치하는 경우 또는 GTIC값에 LF2값을 가산한 값보다 크지 않은 경우 해당 TAT2값에 IF2값을 가산하여 TAT2 필드에 기록한 후, 입력 ATM 셀을 출력하는 단계를 더 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 방법.
  10. 제 5항에 있어서,
    상기 CT 필드 값에 따라 입력 ATM 셀에 대한 소정의 적합성을 점검하는 과정에서, 해당 CT 필드가 '011'인 경우 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하는 단계와; 해당 CLP 필드가 '0'인 경우 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값과 TAT2값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는 단계와; 해당 TAT1값과 TAT2값이 각각 GTIC값과 일치하는 경우 또는 GTIC값에 각각 LF1값 또는 LF2값을 가산한 값보다 크지 않은 경우 TAT1값과 TAT2값에 각각 IF1값과 IF2값을 가산하여 TAT1 필드와 TAT2 필드에 각각 기록한 후, 입력 ATM 셀을 출력하는 단계를 더 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 방법.
  11. 제 10항에 있어서,
    상기 입력 ATM 셀이 적합 셀인가를 확인하는 과정에서, 상기 TAT1값이 GTIC값과 일치하지 않고, GTIC값에 LF1값을 가산한 값보다 큰 경우 상기 TAT2값에 IF2값을 가산하여 TAT2 필드에 기록하는 단계와; 입력 ATM 셀의 헤더부에 기록된 PT 필드 3비트 중에서 가운데 비트를 '1'로 변환한 후, 해당 입력 ATM 셀을 출력하는 단계를 더 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 방법.
  12. 제 10항에 있어서,
    상기 CLP 필드를 확인한 결과, 해당 CLP 필드가 '1'인 경우 입력 ATM 셀의 GTIC값과 TMC부의 TAT2값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는 단계와; 상기 TAT2값이 GTIC값과 일치하지 않고, GTIC값에 LF2값을 가산한 값보다 큰 경우 셀 폐기 제어신호를 인가하여 입력 ATM 셀을 폐기 처리하는 단계를 더 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 방법.
  13. 제 5항에 있어서,
    상기 CT 필드 값에 따라 입력 ATM 셀에 대한 소정의 적합성을 점검하는 과정에서, 해당 CT 필드가 '101'인 경우 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는 단계와; 상기 TAT1값이 GTIC값과 일치하지 않고, GTIC값에 LF1값을 가산한 값보다 큰 경우 상기 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하는 단계와; 해당 CLP 필드가 '0'인 경우 입력 ATM 셀의 헤더부에 기록된 PT 필드 3비트 중에서 가운데 비트를 '1'로 변환한 후, 해당 입력 ATM 셀을 출력하는 단계와; 해당 CLP 필드가 '1'인 경우 셀 폐기 제어신호를 인가하여 입력 ATM 셀을 폐기 처리하는 단계를 더 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 방법.
  14. 제 5항에 있어서,
    상기 CT 필드 값에 따라 입력 ATM 셀에 대한 소정의 적합성을 점검하는 과정에서, 해당 CT 필드가 '110'인 경우 입력 ATM 셀의 헤더부 중에서 CLP 필드를 확인하는 단계와; 해당 CLP 필드가 '0'인 경우 입력 ATM 셀에 대한 GTIC값과 TMC부의 TAT1값을 이용하여 입력 ATM 셀이 적합 셀인가를 확인하는 단계와; 상기 TAT1값이 GTIC값과 일치하지 않고, GTIC값에 LF1값을 가산한 값보다 큰 경우 셀 폐기 제어신호를 인가하여 입력 ATM 셀을 폐기 처리하는 단계와; 상기 TAT1값이 GTIC값과 일치하는 경우 또는 GTIC값에 LF1값을 가산한 값보다 크지 않은 경우 해당 TAT1값에 IF1값을 가산하여 TAT1 필드에 기록한 후, 입력 ATM 셀을 출력하는 단계를 더 포함하는 것을 특징으로 하는 에이티엠 교환 시스템에서의 트래픽 관리 방법.
KR1019990011853A 1999-04-06 1999-04-06 에이티엠 교환 시스템에서의 트래픽 관리 장치 및 방법 KR100291173B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019990011853A KR100291173B1 (ko) 1999-04-06 1999-04-06 에이티엠 교환 시스템에서의 트래픽 관리 장치 및 방법
CNB001057618A CN1166129C (zh) 1999-04-06 2000-04-05 用于管理异步传输模式交换系统业务的装置和方法
US09/517,160 US6741597B1 (en) 1999-04-06 2000-04-05 Apparatus and method for managing traffic of an asynchronous transfer mode (ATM) switching system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990011853A KR100291173B1 (ko) 1999-04-06 1999-04-06 에이티엠 교환 시스템에서의 트래픽 관리 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20000065503A KR20000065503A (ko) 2000-11-15
KR100291173B1 true KR100291173B1 (ko) 2001-05-15

Family

ID=19578791

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990011853A KR100291173B1 (ko) 1999-04-06 1999-04-06 에이티엠 교환 시스템에서의 트래픽 관리 장치 및 방법

Country Status (3)

Country Link
US (1) US6741597B1 (ko)
KR (1) KR100291173B1 (ko)
CN (1) CN1166129C (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7382736B2 (en) 1999-01-12 2008-06-03 Mcdata Corporation Method for scoring queued frames for selective transmission through a switch
KR100460486B1 (ko) * 2000-12-01 2004-12-08 엘지전자 주식회사 전자교환기시스템의 호 재전송 방법
US7002980B1 (en) * 2000-12-19 2006-02-21 Chiaro Networks, Ltd. System and method for router queue and congestion management
US6914883B2 (en) * 2000-12-28 2005-07-05 Alcatel QoS monitoring system and method for a high-speed DiffServ-capable network element
US7042881B1 (en) * 2001-06-29 2006-05-09 Cisco Technology, Inc. Asynchronous transfer mode system and method to verify a connection
US20060018322A1 (en) * 2004-07-21 2006-01-26 Moshe Oron Dedicated service class for voice traffic
CN101594201B (zh) * 2009-05-20 2012-05-23 清华大学 链式队列管理结构整合错误数据过滤的方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4755986A (en) * 1985-09-13 1988-07-05 Nec Corporation Packet switching system
EP0762695B1 (de) * 1995-08-18 2004-10-06 Alcatel Verfahren und Vorrichtung zur Konformitätsüberprüfung einer Verkehrsüberwachungsanlage
US5758089A (en) * 1995-11-02 1998-05-26 Sun Microsystems, Inc. Method and apparatus for burst transferring ATM packet header and data to a host computer system
US6108303A (en) * 1995-12-06 2000-08-22 Pmc-Sierra Ltd. Method and apparatus for traffic control in a cell-based network
US5959994A (en) * 1996-08-19 1999-09-28 Ncr Corporation ATM/SONET network enhanced as a universal computer system interconnect
US6377549B1 (en) * 1998-06-30 2002-04-23 U.S. Philips Corporation Call admission control system for wireless ATM networks

Also Published As

Publication number Publication date
CN1166129C (zh) 2004-09-08
US6741597B1 (en) 2004-05-25
KR20000065503A (ko) 2000-11-15
CN1269652A (zh) 2000-10-11

Similar Documents

Publication Publication Date Title
US5519689A (en) Traffic control apparatus and method of user-network interface of asynchronous transfer mode
Eckberg B-ISDN/ATM traffic and congestion control
JP2928452B2 (ja) Atm交換機及びatm交換機における呼受付け装置及び呼受付け方法
US6314098B1 (en) ATM connectionless communication system having session supervising and connection supervising functions
CA2076803A1 (en) Arrangement for monitoring the bit rate in atm networks
US6032272A (en) Method and apparatus for performing packet based policing
Sykas et al. Overview of ATM networks: functions and procedures
US6628614B2 (en) Traffic control apparatus and method thereof
US6266327B1 (en) Non-conformance indicator for the guaranteed frame rate service
KR100291173B1 (ko) 에이티엠 교환 시스템에서의 트래픽 관리 장치 및 방법
US6084857A (en) Cell rate supervising apparatus
JPH10229405A (ja) Atmスイッチおよび呼受付優先制御方法
US6829241B1 (en) AAL-2/AAL-5 processing apparatus in mobile communication system
US6731637B2 (en) Method of and an apparatus for releasing a cut-through connection
KR100265070B1 (ko) 실시간으로 트래픽을 관리하는 비동기 전송모드의 감시정보처리유닛에서 셀 율 및 평균 셀 율 제어방법
KR0158918B1 (ko) Atm 사용자망접면에서 호 및 접속 제어방법
KR0123223B1 (ko) Aal3/4 수신처리장치
KR100210392B1 (ko) Aal 타입 1에서의 셀 손실 및 오삽입 감지를 위한 순서번호 처리방법
KR0133794B1 (ko) Atm 사용자망접면에서 호 및 접속 제어 방법
KR0133787B1 (ko) Atm 사용자망접면에서 호 및 접속 제어 방법
KR0134444B1 (ko) 비동기 전송모드에서 에이티엠 적응계층 파라메터 메시지내의 항등 비트율 메시지 검출방법
KR0133790B1 (ko) Atm 사용자망접면에서 호 및 접속 제어 방법
He The performance evaluation of a UPC algorithm in ATM networks
KR0134438B1 (ko) 비동기 전송모드에서 에이티엠 적응계층 파라메터 메시지내의 부분적 화일된 셀 메시지 검출방법
JP3491135B2 (ja) Atmネットワークにおける警報セルの挿入方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120220

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee