KR100271875B1 - Discrete indication device for operation of plural devices connected with 1 channel ide controller - Google Patents

Discrete indication device for operation of plural devices connected with 1 channel ide controller Download PDF

Info

Publication number
KR100271875B1
KR100271875B1 KR1019970063979A KR19970063979A KR100271875B1 KR 100271875 B1 KR100271875 B1 KR 100271875B1 KR 1019970063979 A KR1019970063979 A KR 1019970063979A KR 19970063979 A KR19970063979 A KR 19970063979A KR 100271875 B1 KR100271875 B1 KR 100271875B1
Authority
KR
South Korea
Prior art keywords
dasp
voltage
pins
ide
channel
Prior art date
Application number
KR1019970063979A
Other languages
Korean (ko)
Other versions
KR19990043014A (en
Inventor
이재신
Original Assignee
강병호
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강병호, 대우통신주식회사 filed Critical 강병호
Priority to KR1019970063979A priority Critical patent/KR100271875B1/en
Publication of KR19990043014A publication Critical patent/KR19990043014A/en
Application granted granted Critical
Publication of KR100271875B1 publication Critical patent/KR100271875B1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information
    • G06F11/325Display of status information by lamps or LED's
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network

Abstract

PURPOSE: An apparatus for separating and displaying operations of a plurality of devices connected to 1 channel IDE controller is provided to discriminate and display the operation state of each device in case that a plurality of devices are connected to an 1 channel IDE controller. CONSTITUTION: A luminescence display unit displays the operation state of each device connected to each IDE(Integrated Device Electronics) interface connector. A switching unit controls the state of an electric connection of each DASP pin according to a determined control signal. A comparator compares a determined reference voltage with a pressure voltage. In addition, the comparator outputs a voltage level signal for controlling the state of the electric connection of the switching unit. A time delay circuit delays an operation voltage applied in case that a system is initially booted, and provides the voltage to the inside of the system. A switching control unit compares an electric potential level of a voltage signal outputted from the time delay circuit on the basis of the reference voltage.

Description

1채널 아이디이 콘트롤러에 접속된 복수 디바이스의 동작 표시 분리장치Device for displaying operation of multiple devices with 1 channel ID connected to the controller

본 발명은 IDE 인터페이스 커넥터에 접속되는 디바이스의 동작표시장치에 관한 것으로, 특히 1채널 IDE콘트롤러에 복수의 디바이스가 접속되는 경우, 이들 디바이스 각각의 동작상태가 구분되어 표시되도록 하는 1채널 IDE콘트롤러에 접속된 복수 디바이스의 동작 표시 분리장치에 관한 것이다.The present invention relates to an operation display device of a device connected to an IDE interface connector, and in particular, when a plurality of devices are connected to a one-channel IDE controller, the operation state of each of these devices is connected to the one-channel IDE controller so that the operation state is displayed. The present invention relates to an operation display separator of a plurality of devices.

주지된 바와 같이, IDE(Integrated Device Electronics;통합 디바이스 일렉트로닉스) 콘트롤러는 디스크 드라이브 인터페이스의 일종으로서, 그 드라이브 자체에 제어기능의 전자회로가 내장된 것이다.As is well known, IDE (Integrated Device Electronics) controllers are a type of disk drive interface in which the electronics of control functions are built into the drive itself.

한편, 최근 개발되고있는 프로그램들을 살펴보면 대개 큰 용량의 메모리가 기본적으로 요구된다는 특징을 나타내고 있는 바, 이에 따라 컴팩트 디스크를 하드 디스크의 대용으로 전용하여 사용하는 경우가 늘고 있다. 이러한 경우, 통상의 퍼스널 컴퓨터에서는 도1에 예시된 바와 같이, 1채널 IDE 콘트롤러를 채용하고, 2개의 IDE 인터페이스 커넥터(CN1,CN2)를 이용, 각각에 하드 디스크 드라이버와 컴팩트 디스크 드라이버(이하, 'CD-ROM 드라이버'라 칭함)를 접속함으로써 이들을 각각 마스터 및 슬레이브 디스크로서 활용하는 것이 일반적이다.On the other hand, the recent development of programs show that a large amount of memory is basically required. Accordingly, a compact disk is increasingly used as a substitute for a hard disk. In this case, a typical personal computer employs a one-channel IDE controller, as illustrated in Fig. 1, and uses two IDE interface connectors CN1 and CN2, respectively, for a hard disk driver and a compact disk driver (hereinafter, ' It is common to utilize them as master and slave disks, respectively, by connecting CD-ROM drivers'.

이러한 형태로 구현된 시스템에서는 1채널 콘트롤러의 특성상, 상기 두 IDE 인터페이스 커넥터(CN1,CN2)의 39번 접속핀(DASP#)을 서로 접속함으로써, 마스터 디스크가 슬레이브 디스크를 검지하는 신호로서 사용함과 더불어 ATAPI SPEC.에 의해 해당 디바이스의 동작상태를 나타내는 신호(time-multiplexed signal)로서도 사용되게 되는 바, 이는 컴퓨터 본체의 표면에 설치되는 발광표시기(LED Indicator)를 동작시킴으로써 표시기능을 실행하도록 되어 있다.In the system implemented in this form, the master disk uses the signal for detecting the slave disk by connecting the 39 connection pins (DASP #) of the two IDE interface connectors CN1 and CN2 with each other. It is also used as a time-multiplexed signal indicative of the operating state of the device by ATAPI SPEC. It executes a display function by operating an LED indicator provided on the surface of the computer main body.

따라서, 상술한 구성으로 된 시스템에 있어서는 도1에 도시된 바와 같이, 상기 두 IDE 인터페이스 커넥터(CN1,CN2)의 해당 접속핀이 서로 연결되어 있는 상태이므로, 둘 중 어느 하나가 동작되게 되면 발광다이오드(LED)가 점등되도록 되어 있다.Accordingly, in the system having the above-described configuration, as shown in FIG. 1, the corresponding connection pins of the two IDE interface connectors CN1 and CN2 are connected to each other. (LED) is turned on.

그러므로, 사용자로서는 상기 발광다이오드(LED)의 점등상태만으로 어느 쪽이 구동되고 있는 상태인지 알 수 없는 상황이 발생되게 되는 바, 결과적으로 동작상태 표시기로서의 기능이 제대로 발휘되지 못하는 문제가 있었다.Therefore, a situation arises in which the user cannot know which is driven only by the lighting state of the light emitting diodes (LEDs). As a result, there is a problem that the function as an operation state indicator is not properly exhibited.

본 발명은 상기한 사정을 감안하여 안출된 것으로서, 1채널 IDE콘트롤러에 복수의 디바이스가 접속되는 경우, 이들 디바이스 각각의 동작상태가 구분되어 표시되도록 하는 1채널 IDE콘트롤러에 접속된 복수 디바이스의 동작 표시 분리장치를 제공함에 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made in view of the above circumstances and, when a plurality of devices are connected to a one-channel IDE controller, the operation display of the plurality of devices connected to the one-channel IDE controller such that the operation state of each of these devices is displayed separately. The purpose is to provide a separation device.

도1은 1채널 IDE(Integrated Device Electronics) 콘트롤러에 접속된 복수 디바이스의 동작표시등 점등동작을 설명하기 위한 도면.BRIEF DESCRIPTION OF THE DRAWINGS Fig. 1 is a view for explaining operation indicator lighting operation of a plurality of devices connected to a one-channel integrated device electronics (IDE) controller.

도2는 본 발명의 1실시예에 따른 동작 표시 분리장치의 구성을 나타낸 회로도.2 is a circuit diagram showing a configuration of an operation display separating apparatus according to an embodiment of the present invention.

******* 도면의 주요부분에 대한 부호의 설명 ************** Explanation of symbols on the main parts of the drawings *******

CN1,CN2 : IDE 인터페이스 커넥터 P : 비교기CN1, CN2: IDE Interface Connector P: Comparator

LED,LED1,LED2 : 발광다이오드 R,R1∼R6 : 저항LED, LED1, LED2: Light emitting diodes R, R1 to R6: Resistance

C : 캐패시터 D : 다이오드C: Capacitor D: Diode

Q : 스위칭 트랜지스터Q: switching transistor

상기 목적을 실현하기 위한 본 발명에 따른 동작표시 분리장치는 1채널 IDE 콘트롤러를 채용하고, 복수의 IDE 인터페이스 커넥터를 이용, 각각에 하드 디스크 드라이버와 컴팩트 디스크 드라이버를 접속함으로써 이들을 각각 마스터 및 슬레이브 디스크로서 활용하도록 된 컴퓨터 시스템에 있어서; 상기 각 IDE 인터페이스 커넥터의 DASP핀에 각각 접속되어 이 DASP핀의 전위레벨에 따라 구동됨으로써 각 IDE 인터페이스 커넥터에 접속된 각 디바이스의 동작상태를 표시하는 발광표시부와, 소정 제어신호에 따라 상기 각 DASP핀간의 전기적인 연결상태를 단속하는 스위칭부, 시스템의 초기 부팅시 인가되는 동작전압을 소정 시간 지연시켜 시스템 내부로 공급하는 시간지연회로부, 및 약정된 기준전압을 근거로 상기 시간지연회로부로부터 출력되는 전압신호의 전위레벨을 비교하여 상기 시간지연회로부의 출력전압이 기준전압 이상이 되게 되면 상기 스위칭부를 제어하여 각 DASP핀간의 전기적인 연결상태가 단절되도록 스위칭하는 스위칭제어부를 포함하여 구성된 것을 특징으로 한다.The operation display separating apparatus according to the present invention for realizing the above object employs a one-channel IDE controller, and connects a hard disk driver and a compact disk driver to each of them by using a plurality of IDE interface connectors, thereby making them as master and slave disks, respectively. In a computer system adapted for utilization; A light emitting display unit connected to the DASP pins of the respective IDE interface connectors and driven according to the potential level of the DASP pins to display an operation state of each device connected to each IDE interface connector; and the DASP pins according to a predetermined control signal. A switching unit for intermitting an electrical connection state between the circuit, a time delay circuit unit for supplying the system to the system by delaying an operating voltage applied during initial booting of the system for a predetermined time, and a voltage output from the time delay circuit unit based on a predetermined reference voltage. Comparing the potential level of the signal and the output voltage of the time delay circuit unit is more than the reference voltage, characterized in that it comprises a switching control unit for controlling the switching unit to switch so that the electrical connection state between each DASP pin is disconnected.

즉, 상기한 구성으로 된 본 발명에 의하면 1채널 IDE콘트롤러에 접속된 복수의 디바이스에 대해서, 각 디바이스들의 동작상태 표시를 디바이스별로 구분지어 표시할 수 있게 된다.That is, according to the present invention having the above-described configuration, it is possible to display the operation status of each device separately for each of the devices connected to the one-channel IDE controller.

이하, 첨부된 도면을 참조하여 본 발명에 따른 실시예를 설명한다.Hereinafter, with reference to the accompanying drawings will be described an embodiment according to the present invention.

도2는 본 발명의 1실시예에 따른 1채널 IDE콘트롤러에 접속된 복수 디바이스의 동작 표시 분리장치를 나타낸 회로도이다.FIG. 2 is a circuit diagram showing an operation display separator of a plurality of devices connected to a one-channel IDE controller according to an embodiment of the present invention.

참조부호 CN1,CN2는 각각 하드 디스크 드라이버(HDD)(도시되지 않음)와 CD-ROM 드라이버(도시되지 않음)가 결합되는 제1,제2 IDE 인터페이스 커넥터로서, 이들 커넥터(CN1,CN2)에 구성된 다수의 접속핀 가운데 39번 접속핀(DASP#)은 이들 커넥터(CN1,CN2)에 접속되어 운용되는 마스터 디스크와 슬레이브 디스크간의 인지신호 전송 및 동작상태 표시를 위한 발광표시부 구동신호 출력단자로 설정되어 있다.Reference numerals CN1 and CN2 denote first and second IDE interface connectors to which a hard disk driver (HDD) (not shown) and a CD-ROM driver (not shown) are combined, respectively, configured at these connectors CN1 and CN2. Among the plurality of connection pins, the 39th connection pin (DASP #) is set as the light emitting display drive signal output terminal for transmitting the recognition signal and displaying the operation status between the master disk and the slave disk connected to these connectors CN1 and CN2. have.

한편, 상기 두 IDE 인터페이스 커넥터(CN1,CN2) 각각의 39번 접속핀(DASP#)에는 각각의 커넥터에 접속된 디바이스, 즉 제1 IDE 인터페이스 커넥터(CN1)에 접속된 하드 디스크 드라이버(HDD)와 제2 IDE 인터페이스 커넥터(CN2)에 접속된 CD-ROM 드라이버의 동작상태를 각각 표시하기 위한 제1,제2 발광다이오드(LED1,LED2)의 캐소우드 단자가 접속되어 있고, 이 제1,제2 발광다이오드(LED1,LED2)의 애노드 단자에는 저항(R1,R2)을 통해 각각 DC 5[V]의 전압이 인가되어 있어서, 상기 제1,제2 IDE 인터페이스 커넥터(CN1,CN2)의 39번 접속핀(DASP#) 전위가 로우레벨로 설정되게 되면 턴온(TURN ON)되어 점등되도록 되어 있다.On the other hand, the 39th connection pin (DASP #) of each of the two IDE interface connector (CN1, CN2) has a device connected to each connector, that is, a hard disk driver (HDD) connected to the first IDE interface connector (CN1) and The cathode terminals of the first and second light emitting diodes LED1 and LED2 for displaying the operating states of the CD-ROM driver connected to the second IDE interface connector CN2 are connected. A voltage of 5 V is applied to the anode terminals of the light emitting diodes LED1 and LED2 through resistors R1 and R2, respectively, so that the 39th connection of the first and second IDE interface connectors CN1 and CN2 is performed. When the pin (DASP #) potential is set to the low level, it is turned on and turned on.

참조부호 Q는 소정 전압신호에 따라 온/오프 스위칭되는 pnp형 스위칭 트랜지스터로서, 그 콜렉터단과 에미터단이 각각 상기 제1,제2 IDE 인터페이스 커넥터(CN1,CN2)의 39번 접속핀(DASP#)과 접속되어 있어서, 베이스단 전위가 에미터단 전위보다 소정 레벨 낮은 상태로 되게 되면 턴온되어 상기 두 접속핀(DASP#) 사이를 단락시키도록 된 것이다.Reference numeral Q denotes a pnp-type switching transistor which is switched on / off according to a predetermined voltage signal, and its collector and emitter terminals are connected to the 39th connection pin (DASP #) of the first and second IDE interface connectors CN1 and CN2, respectively. When the base end potential becomes a predetermined level lower than the emitter end potential, it is turned on to short between the two connection pins DASP #.

한편, 상기 스위칭 트랜지스터(Q)의 베이스단에는 저항(R4,R5)에 의해 분압된 기준전압을 근거로 입력전압이 기준전압 이상이 되게 되면, 상기 스위칭 트랜지스터(Q)의 베이스단 입력으로 하이레벨의 스위칭신호를 출력하도록 된 비교기(P)를 포함하여 구성된 슈미트 트리거회로(1)가 구성되어 있다.On the other hand, when the input voltage is greater than or equal to the reference voltage based on the reference voltage divided by the resistors R4 and R5 at the base terminal of the switching transistor Q, the high level is input to the base terminal input of the switching transistor Q. A Schmitt trigger circuit 1 including a comparator P configured to output a switching signal of?

또한, 참조번호 2는 시스템의 초기 부팅시 인가되는 동작전압(Vcc)을 소정 시간 지연시켜, 상기 슈미트 트리거회로(1)의 전압신호 입력단자로 인가하기 위한 시간지연회로인 바, 이 시간지연회로(2)는 상기 동작전압(Vcc)이 비교기(P)의 입력단에 인가되는 경로상에 설치된 저항(R6)과 상기 비교기(P)의 입력단과 접지사이에 구비된 캐패시터(C), 및 상기 저항(R6)에 병렬접속된 다이오드(D)로 구성된 것이다. 한편, 상기 다이오드(D)는 시스템 전원 오프시, 상기 캐패시터(C)에 충전되어 있던 전하를 신속하게 방전시키기 위한 방전통로로서 제공된 것이다.Further, reference numeral 2 denotes a time delay circuit for delaying the operating voltage Vcc applied at the initial boot of the system for a predetermined time and applying it to the voltage signal input terminal of the Schmitt trigger circuit 1. (2) is a capacitor (C) provided between a resistor (R6) provided on the path of the operating voltage (Vcc) is applied to the input terminal of the comparator (P) and the input terminal and the ground of the comparator (P), and the resistance It consists of a diode (D) connected in parallel to (R6). On the other hand, the diode D is provided as a discharge passage for quickly discharging the charge charged in the capacitor C when the system power is off.

이어, 상기한 구성으로 된 장치의 동작을 설명한다.Next, the operation of the device having the above configuration will be described.

사용자가 상기 두 IDE 인터페이스 커넥터(CN1,CN2)에 각각 하드 디스크 드라이버(HDD)와 CD-ROM 드라이버를 접속하고, 이 가운데 제1 IDE 인터페이스 커넥터(CN1)에 접속된 하드 디스크 드라이버(HDD)를 마스터 디스크로, 제2 IDE 인터페이스 커넥터(CN2)에 접속된 CD-ROM 드라이버를 슬레이브 디스크 드라이버로 각각 설정한 상태에서, 전원스위치(도시되지 않음) 또는 시스템 리셋 스위치(도시되지 않음)를 눌러 시스템을 부팅시키게 되면, 소정 전위의 동작전압(Vcc)이 상기 시간지연회로(2)로 인가됨과 더불어 상기 스위칭 트랜지스터(Q)의 베이스단을 포함한 장치전반에 전원이 공급되게 된다.A user connects a hard disk driver (HDD) and a CD-ROM driver to the two IDE interface connectors CN1 and CN2, respectively, and masters the hard disk driver (HDD) connected to the first IDE interface connector CN1. As a disk, boot the system by pressing the power switch (not shown) or the system reset switch (not shown) with the CD-ROM driver connected to the second IDE interface connector (CN2) set as the slave disk driver, respectively. In this case, an operating voltage Vcc of a predetermined potential is applied to the time delay circuit 2 and power is supplied to the entire device including the base terminal of the switching transistor Q.

한편, 시간지연회로(2)에 인가된 동작전압(Vcc)은 상기 슈미트 트리거회로(1)의 비교기(P) 입력단과 접지사이에 설치된 캐패시터(C)를 서서히 충전시키게 되는 바, 그 결과 상기 비교기(P)의 입력단 전위는 저항(R6)과 캐패시터(C)에 의해 설정된 RC 시정수에 따라 서서히 상승하게 된다.Meanwhile, the operating voltage Vcc applied to the time delay circuit 2 gradually charges the capacitor C provided between the comparator P input terminal of the Schmitt trigger circuit 1 and the ground, and as a result, the comparator The input terminal potential of (P) gradually rises in accordance with the RC time constant set by the resistor R6 and the capacitor C.

이때, 상기 스위칭 트랜지스터(Q)의 에미터단과 베이스단에는 시스템 전원이 온(ON)됨과 동시에 DC 5[V]의 동작전압이 인가되게 되는 바, 그 결과 저항(R8)을 통해 베이스단으로 인가되는 전위가 저항(R7)을 통해 에미터단으로 인가되는 전위 보다 소정 레벨 낮아짐으로써, 스위칭 트랜지스터(Q)는 턴온되게 되며, 결과적으로 시스템이 부팅되는 시기의 일정시간동안 두 IDE 인터페이스 커넥터(CN1,CN2)의 39번 접속핀(DASP#)은 단락상태로 있게 된다.At this time, the system power is turned on and the operating voltage of DC 5 [V] is applied to the emitter terminal and the base terminal of the switching transistor Q. As a result, the operating voltage is applied to the base terminal through the resistor R8. When the potential becomes lower than the potential applied to the emitter terminal through the resistor R7, the switching transistor Q is turned on, and as a result, the two IDE interface connectors CN1 and CN2 for a predetermined time period when the system is booted. ) 39th pin (DASP #) is short-circuited.

즉, 상기 제1 IDE 인터페이스 커넥터(CN1)에 접속된 마스터 디스크가 슬레이브 디스크를 인식하는데 걸리는 시간은 리셋(AT BUS Reset)이 끝난 시점으로부터 400[ms] 이내인 바, 상기 저항(R6)과 캐패시터(C)의 특성값은 시정수가 이 시간을 충분히 넘어서도록 설정되게 된다.That is, since the time required for the master disk connected to the first IDE interface connector CN1 to recognize the slave disk is within 400 [ms] from the end of the AT BUS Reset, the resistor R6 and the capacitor The characteristic value in (C) is set so that the time constant sufficiently exceeds this time.

한편, 상기 시간지연회로(2)에 의한 동작전압(Vcc) 지연공급에 의해 슈미트 트리거회로(1) 내부의 비교기(P) 입력단 전압이 꾸준히 상승하여, 이윽고 저항값(R6)과 캐패시턴스(C)의 곱에 의해 산정된 지연시간(τ, 예컨대 900ms)이 경과되게 되면, 결국 비교기(P)의 입력단 전위가 다른 일측입력으로 인가되는 기준전압 보다 높게 되면서, 비교기(P)의 출력단으로는 소정 전위값의 하이레벨신호가 출력되게 된다.On the other hand, the voltage of the input terminal of the comparator P in the Schmitt trigger circuit 1 rises steadily by supplying the delay of the operating voltage Vcc by the time delay circuit 2, and thus the resistance value R6 and the capacitance C When the delay time? (E.g., 900 ms) calculated by the product of 2 elapses, the input terminal potential of the comparator P becomes higher than the reference voltage applied to the other side input, and the predetermined potential is output to the output terminal of the comparator P. The high level signal of the value is output.

그 결과, 상기 스위칭 트랜지스터(Q)의 베이스단 전위가 높아지면서 트랜지스터(Q)가 오프(OFF)되게 되는 바, 결국 단락상태에 있던 제1 IDE 인터페이스 커넥터(CN1)의 39번 접속핀(DASP#)과 제2 IDE 인터페이스 커넥터(CN2)의 39번 접속핀(DASP#)은 전기적으로 단절되게 된다.As a result, as the base terminal potential of the switching transistor Q increases, the transistor Q is turned off. Consequently, the 39th connection pin DASP # of the first IDE interface connector CN1 which is in a short circuit state is eventually turned off. ) And the 39th connection pin DASP # of the second IDE interface connector CN2 are electrically disconnected.

즉, 상기 시간지연회로(2)를 이용하여, 시스템의 전원이 온(ON)된 시점으로부터 소정시간동안(마스터 디스크가 슬레이브 디스크의 존재를 인식하는데 걸리는 예상시간)에는 상기 두 IDE 인터페이스 커넥터(CN1,CN2)의 39번 접속핀(DASP#)이 단락된 상태로 있도록 하고, 그 이후에는 두 접속핀(DASP#)간을 전기적으로 분리함으로써, 각각에 구비된 발광표시기(LED1,LED2)를 통해 각각의 동작상태가 표시되도록 동작시키게 된다.That is, using the time delay circuit 2, the two IDE interface connectors CN1 for a predetermined time (an estimated time for the master disk to recognize the existence of the slave disk) from the time when the system is powered on. The 39th connection pin (DASP #) of CN2 is in a shorted state, and thereafter, the two connection pins (DASP #) are electrically separated from each other, so that the light emitting indicators (LED1 and LED2) are provided. Each operation state is operated to be displayed.

따라서, 상기 실시예에 의하면 1채널 IDE콘트롤러에 복수의 디바이스가 접속되는 경우, 이들 디바이스 각각의 동작상태가 구분되어 표시되도록 하는 1채널 IDE콘트롤러에 접속된 복수 디바이스의 동작표시 분리장치를 실현할 수 있게 된다.Therefore, according to the embodiment, when a plurality of devices are connected to the one-channel IDE controller, the operation display separation device of the plurality of devices connected to the one-channel IDE controller can be realized so that the operation states of each of these devices are displayed separately. do.

한편, 본 발명은 상기 실시예에 한정되지 않고, 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형실시할 수 있는 바, 예컨대 3이상의 복수 디바이스가 1채널 IDE콘트롤러에 접속되는 경우에도 각각의 동작표시등을 디바이스의 수와 동수로 구비하여 각각의 DASP신호 접속핀에 연결하고, 시간지연회로를 통해 일정시간 경과이후 상호 접속된 노드(node)가 자동으로 단절되도록 함으로써, 3이상의 디바이스가 접속된 경우에도 동일한 효과를 얻을 수 있도록 구성할 수도 있다.Meanwhile, the present invention is not limited to the above embodiments, and various modifications can be made without departing from the technical scope of the present invention, for example, each of three or more devices is connected to a one-channel IDE controller. The number of devices is the same as the number of devices and connected to each DASP signal connecting pin, and the time delay circuit allows the interconnected nodes to be automatically disconnected after a certain time has elapsed. In this case, it can also be configured to achieve the same effect.

이상 설명한 바와 같이, 본 발명에 의하면 1채널 IDE콘트롤러에 접속된 복수의 디바이스에 대해서, 각 디바이스들의 동작상태 표시를 디바이스별로 구분지어 표시할 수 있게 된다.As described above, according to the present invention, an operation state display of each device can be displayed for each of the devices connected to the one-channel IDE controller.

Claims (3)

1채널 IDE 콘트롤러를 채용하고, 복수의 IDE 인터페이스 커넥터를 이용, 각각에 하드 디스크 드라이버와 컴팩트 디스크 드라이버를 접속함으로써 이들을 각각 마스터 및 슬레이브 디스크로서 활용하도록 된 컴퓨터 시스템에 있어서;A computer system employing a one-channel IDE controller and using a plurality of IDE interface connectors to connect a hard disk driver and a compact disk driver to each of them to utilize them as master and slave disks, respectively; 상기 각 IDE 인터페이스 커넥터의 DASP핀에 각각 접속되어 이 DASP핀의 전위레벨에 따라 구동됨으로써 각 IDE 인터페이스 커넥터에 접속된 각 디바이스의 동작상태를 표시하는 발광표시부와,A light emitting display unit connected to the DASP pins of the respective IDE interface connectors and driven according to the potential level of the DASP pins to display an operation state of each device connected to each IDE interface connector; 소정 제어신호에 따라 상기 각 DASP핀간의 전기적인 연결상태를 단속하는 스위칭부,A switching unit for controlling an electrical connection state between the DASP pins according to a predetermined control signal; 소정 기준전압과 압력전압을 비교하여 상기 스위칭부의 전기적인 연결상태를 단속하는 전압레벨신호를 출력하도록 된 비교기를 포함하여 구성된 슈미트 트리거회로,A Schmitt trigger circuit configured to include a comparator configured to output a voltage level signal for controlling an electrical connection state of the switching unit by comparing a predetermined reference voltage and a pressure voltage; 상기 슈미트 트리거회로의 전압신호 입력단자에 접속되어 시스템 부팅시 인가되는 동작전압을 적어도 마스터 디스크가 슬레이브 디스크를 인식하는데 걸리는 시간동안 지연시키도록 시정수가 설정된 시간지연회로 및,A time delay circuit set to a time constant connected to the voltage signal input terminal of the Schmitt trigger circuit and delaying an operating voltage applied at system booting for at least the time required for the master disk to recognize the slave disk; 상기 기준전압을 근거로 상기 슈미트 트리거회로로부터 출력되는 전압신호의 전위레벨을 비교하여 상기 시간지연회로부의 출력전압이 기준전압 이상이 되게 되면 상기 스위칭부를 제어하여 각 DASP핀간의 전기적인 연결상태가 단절되도록 스위칭하는 스위칭제어부를 포함하여 구성된 것을 특징으로 하는 1채널 IDE콘트롤러에 접속된 복수 디바이스의 동작 표시 분리장치.By comparing the potential level of the voltage signal output from the Schmitt trigger circuit based on the reference voltage, if the output voltage of the time delay circuit portion is equal to or greater than the reference voltage, the switching unit is controlled to disconnect the electrical connection between the DASP pins. The operation display separation device of a plurality of devices connected to the one-channel IDE controller, characterized in that it comprises a switching control unit for switching. 제 1 항에 있어서,The method of claim 1, 상기 발광표시부는 상기 각 DASP핀과 동수로 구성된 발광다이오드로 구성되고, 각 발광다이오드의 애노드단으로는 소정 동작전압이 그리고, 캐소우드단으로는 DASP핀이 접속되어, DASP핀의 전위가 로우레벨로 설정되게 되면 턴온되면서 점등되도록 구성된 것을 특징으로 하는 1채널 IDE콘트롤러에 접속된 복수 디바이스의 동작 표시 분리장치.The light emitting display portion is composed of light emitting diodes having the same number as the DASP pins, a predetermined operating voltage is connected to an anode end of each light emitting diode, and a DASP pin is connected to a cathode end, and the potential of the DASP pin is low. The operation display separator of a plurality of devices connected to the one-channel IDE controller, characterized in that configured to be turned on when turned on. 제 1 항에 있어서,The method of claim 1, 상기 스위칭부는 다수의 pnp형 스위칭 트랜지스터로 구성되며, 각 트랜지스터의 콜렉터단과 에미터단이 각각 상기 각 IDE 인터페이스 커넥터의 DASP핀과 접속되어 있어서, 베이스단 전위가 에미터단 전위보다 소정 레벨 낮은 상태로 되게 되면 턴온되어 상기 콜렉터단에 접속된 DASP핀과 에미터단에 접속된 DASP핀 사이를 단락시키도록 된 것을 특징으로 하는 1채널 IDE콘트롤러에 접속된 복수 디바이스의 동작 표시 분리장치.The switching unit is composed of a plurality of pnp type switching transistors, and when the collector terminal and the emitter terminal of each transistor are connected to the DASP pins of the respective IDE interface connectors, the base end potential becomes a predetermined level lower than the emitter end potential. And turning on to short-circuit between the DASP pin connected to the collector end and the DASP pin connected to the emitter end.
KR1019970063979A 1997-11-28 1997-11-28 Discrete indication device for operation of plural devices connected with 1 channel ide controller KR100271875B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970063979A KR100271875B1 (en) 1997-11-28 1997-11-28 Discrete indication device for operation of plural devices connected with 1 channel ide controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970063979A KR100271875B1 (en) 1997-11-28 1997-11-28 Discrete indication device for operation of plural devices connected with 1 channel ide controller

Publications (2)

Publication Number Publication Date
KR19990043014A KR19990043014A (en) 1999-06-15
KR100271875B1 true KR100271875B1 (en) 2000-11-15

Family

ID=19525896

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970063979A KR100271875B1 (en) 1997-11-28 1997-11-28 Discrete indication device for operation of plural devices connected with 1 channel ide controller

Country Status (1)

Country Link
KR (1) KR100271875B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100839958B1 (en) * 2001-10-09 2008-06-19 삼성전자주식회사 Portable Computer

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950015039A (en) * 1993-11-20 1995-06-16 김광호 Compact Disc-ROM Drive Interface Circuitry

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950015039A (en) * 1993-11-20 1995-06-16 김광호 Compact Disc-ROM Drive Interface Circuitry

Also Published As

Publication number Publication date
KR19990043014A (en) 1999-06-15

Similar Documents

Publication Publication Date Title
US11799300B2 (en) Method and apparatus for connecting a plurality of battery cells in series or parallel
US5477130A (en) Battery pack with short circuit protection
CN102779085A (en) Control circuit of indicator light
WO2018040381A1 (en) Reversible plugging-recognizing power supply device and smart charging device
CN110390904B (en) Electronic device and driving device and method of LED array
JP4648195B2 (en) Communication circuit for equipment
CN101720147A (en) LED driving circuit and LED device
US11860243B2 (en) Plug status detection circuit, controller, and vehicle
CN1199512A (en) Power supply
KR100500177B1 (en) Bus Communication system
KR100271875B1 (en) Discrete indication device for operation of plural devices connected with 1 channel ide controller
JPH0398312A (en) Control circuit
CN111225472B (en) Temperature detection and LED drive pin multiplexing circuit, power supply chip and working method of pin multiplexing circuit
CN110190841A (en) I/O port multiplexing control circuit and electronic equipment
US7141814B2 (en) Input circuit
CN210678794U (en) Electric shaver with electric quantity reminding function
CN109996378B (en) Control circuit and control method
CN219394448U (en) Charging input control circuit and outdoor power supply device
US5153523A (en) Selective fused circuit continuity test apparatus
CN214481392U (en) Induction lamp controller and system
CN213210319U (en) Output signal testing device
CN112486060B (en) Reset circuit, circuit board and electronic product of singlechip
EP3849048B1 (en) Converter unit using a status lamp
CN107017872B (en) Input circuit
CN102955062A (en) Electronic device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060911

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee