KR100257683B1 - Apparatus for storing data in a computer system - Google Patents

Apparatus for storing data in a computer system Download PDF

Info

Publication number
KR100257683B1
KR100257683B1 KR1019970057663A KR19970057663A KR100257683B1 KR 100257683 B1 KR100257683 B1 KR 100257683B1 KR 1019970057663 A KR1019970057663 A KR 1019970057663A KR 19970057663 A KR19970057663 A KR 19970057663A KR 100257683 B1 KR100257683 B1 KR 100257683B1
Authority
KR
South Korea
Prior art keywords
data
power supply
control
unit
data storage
Prior art date
Application number
KR1019970057663A
Other languages
Korean (ko)
Other versions
KR19990038039A (en
Inventor
박양선
김준래
Original Assignee
박양선
김준래
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박양선, 김준래 filed Critical 박양선
Priority to KR1019970057663A priority Critical patent/KR100257683B1/en
Publication of KR19990038039A publication Critical patent/KR19990038039A/en
Application granted granted Critical
Publication of KR100257683B1 publication Critical patent/KR100257683B1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Power Sources (AREA)

Abstract

PURPOSE: An apparatus for storing data in a computer system is provided to store data by using a dynamic random access memory in a computer system. CONSTITUTION: An interface unit(100) provides data called from a computer system, position information on the data and control data. A clock generating unit(200) provides a standard clock signal(201) to a control unit(300). The control unit(300) is composed of a system control unit(310), a decoder(320) and an adder(330). The first data latch unit(400) stores data called from the interface unit(100), and provides the data to a data storage unit(500). The data storage unit(500) responds to an address(331) from the adder(330) and an input/output control signal from the control unit(310). The second data latch unit(600) stores the data from the data storage unit(500). A power supplying unit(700) is composed of an external power supplying unit(710), the first internal power supplying unit(720), the second internal power supplying unit(730), a power supply control unit(740) and an alarm unit(750).

Description

컴퓨터 시스템에서 데이터를 저장하기 위한 장치Devices for storing data in computer systems

본 발명은 컴퓨터 시스템에서 다이내믹 랜덤 액세스 메모리를 이용하여 데이터를 저장하기 위한 장치에 관한 것이다.The present invention relates to an apparatus for storing data using a dynamic random access memory in a computer system.

일반적으로, 컴퓨터 시스템은 몸체, 모니터 그리고 키보드로 이루어져 있다. 상기 몸체는 컴퓨터 프로그램을 수행한다. 상기 모니터는 사용자가 컴퓨터 프로그램의 수행 결과를 확인할 수 있도록 상기 몸체에 의해서 제시되는 수행 결과를 표시한다. 상기 키보드는 컴퓨터 시스템의 동작을 제어하기 위한 사용자로부터의 명령들을 입력한다.Generally, a computer system consists of a body, a monitor and a keyboard. The body executes a computer program. The monitor displays the performance results presented by the body so that the user can confirm the performance results of the computer program. The keyboard enters commands from a user to control the operation of the computer system.

상기 몸체는 데이터 저장 장치, 전원 공급 장치, 데이터 입출력 장치 그리고 제어 장치로 이루어져 있다. 상기 데이터 저장 장치는 그 자신에 저장된 데이터를 갖는다. 상기 전원 공급 장치는 상기 컴퓨터 시스템으로 전원을 공급한다. 상기 데이터 입출력 장치는 데이터를 입력하고 출력한다. 상기 제어 장치는 상기 몸체를 제어한다. 상기 데이터 저장 장치는 하드 디스크라는 자기 저장 디스크 유닛에 의해서 수행된다.The body consists of a data storage device, a power supply, a data input / output device and a control device. The data storage device has data stored thereon. The power supply supplies power to the computer system. The data input / output device inputs and outputs data. The control device controls the body. The data storage device is performed by a magnetic storage disk unit called a hard disk.

그러나, 하드 디스크 유닛은 데이터를 저장하고 출력하는 동안에 모터를 이용하여 기계적으로 동작한다. 특히, 컴퓨터 시스템의 운영 체계는 컴퓨터 시스템을 운영하기 위하여 주 기억 장치와 보조 기억 장치 사이의 데이터 스왑핑을 자주 수행한다. 이때, 상기 보조 기억 장치의 데이터 처리 속도는 주 기억 장치의 데이터 처리 속도 보다 느리다. 따라서, 컴퓨터 시스템의 동작 효율이 저하된다.However, the hard disk unit operates mechanically using a motor while storing and outputting data. In particular, the operating system of the computer system frequently performs data swapping between the main memory and the auxiliary memory to operate the computer system. At this time, the data processing speed of the auxiliary memory device is slower than that of the main memory device. Thus, the operating efficiency of the computer system is lowered.

또한, 하드 디스크 유닛의 전력 소모량은 기계적인 동작 방식으로 인해 매우 크다. 특히, 하드 디스크 유닛은 많은 전력을 소모하고 사용자가 컴퓨터 시스템을 장시간 사용할 수 없는 단점이 있다.In addition, the power consumption of the hard disk unit is very large due to the mechanical operation. In particular, a hard disk unit consumes a lot of power and has a disadvantage that a user cannot use a computer system for a long time.

그리고, 하드 디스크 유닛이 동작하고 있을 때, 컴퓨터 시스템이 외부로부터 물리적인 충격을 받는 경우에는 데이터를 독출 및 기입하는 헤더가 데이터를 저장하고 있는 자기 디스크의 표면에 직접적으로 접촉한다. 그 결과, 자기 디스크의 표면이 긁히는 손상을 입게되고, 이로 인해 긁힌 부분에 저장된 데이터 또한 손상된다.Then, when the hard disk unit is in operation, when the computer system is physically impacted from the outside, a header for reading and writing the data directly contacts the surface of the magnetic disk storing the data. As a result, the surface of the magnetic disk is scratched and damaged, thereby damaging the data stored in the scratched portion.

또한, 기계적으로 동작하는 헤더는 장시간 사용하는 동안 마모되고, 자기 디스크의 자성은 열화된다. 따라서, 사용자는 컴퓨터 시스템에 있어서 하드 디스크 유닛에 데이터를 기입하고 독출하는 기능을 수행할 수 없게 된다.In addition, the mechanically operated headers wear out over long periods of use, and the magnetism of the magnetic disks deteriorates. Therefore, the user cannot perform the function of writing and reading data into the hard disk unit in the computer system.

상술한 문제점을 해결하기 위해 제안된 본 발명은 컴퓨터 시스템에서 다이내믹 랜덤 액세스 메모리를 이용하여 데이터를 저장하기 위한 장치를 제공하는 데 그 목적이 있다.The present invention proposed to solve the above problems is to provide an apparatus for storing data using a dynamic random access memory in a computer system.

본 발명의 다른 목적은 하드 디스크로서 인식되고 내부적으로 다이내믹 랜덤 액세스 메모리 또는 스태틱 다이내믹 랜덤 액세스 메모리로서 동작하는 저장 장치를 제공하는 데 있다.Another object of the present invention is to provide a storage device that is recognized as a hard disk and internally operates as a dynamic random access memory or a static dynamic random access memory.

본 발명의 또 다른 목적은 컴퓨터 시스템의 구조적인 변경없이 하드 디스크 유닛을 대신하는 저장 장치를 제공하는 데 있다.It is another object of the present invention to provide a storage device in place of a hard disk unit without structural modification of the computer system.

도 1은 본 발명에 따른 컴퓨터 시스템에서 데이터를 저장하기 위한 장치의 회로 구성을 보여주기 위한 블록도이다.1 is a block diagram showing a circuit configuration of an apparatus for storing data in a computer system according to the present invention.

<도면의 주요 부분에 대한 부호 설명><Description of the symbols for the main parts of the drawings>

100 : 인터페이스부 200 : 클럭 발생부100: interface unit 200: clock generator

310 : 시스템 제어부 320 : 디코더310: system control unit 320: decoder

330 : 가산기 400 : 버퍼330: adder 400: buffer

500 : 데이터 저장부 600 : 선입 선출 메모리500: data storage 600: first-in first-out memory

710 : 외부 전원 공급부 720 : 제1 내부 전원 공급부710: external power supply unit 720: first internal power supply unit

730 : 제2 내부 전원 공급부 740 : 전원 공급 제어부730: second internal power supply unit 740: power supply control unit

750 : 경고부750: warning unit

상술한 목적을 달성하기 위하여 본 발명에 따른 컴퓨터에서 데이터를 저장하기 위한 장치는, 호출된 데이터, 상기 호출된 데이터의 위치 정보, 그리고 제어 데이터를 제공하기 위한 인터페이스 수단; 기준 클럭 신호를 발생하기 위한 클럭 발생 수단; 상기 클럭 발생 수단으로부터의 기준 클럭 신호에 동기되어서 상기 인터페이스 수단으로부터의 호출된 데이터, 상기 호출된 데이터의 위치 정보, 그리고 제어 데이터에 응하여 어드레스 및 데이터의 입출력 제어 신호를 제공하기 위한 제어 수단; 상기 인터페이스 수단으로부터의 호출된 데이터를 저장하고, 상기 제어 수단으로부터의 제어 신호에 응하여 상기 인터페이스 수단으로부터의 호출된 데이터를 제공하기 위한 제1 데이터 래치 수단; 상기 제어 수단으로부터의 어드레스 및 입출력 제어 신호에 응하여 상기 제1 데이터 래치 수단으로부터 제공되는 호출된 데이터를 저장하고 상기 제어 수단으로부터의 상기 입출력 제어 신호의 독출에 의해 발생되는 독출 데이터를 제공하기 위한 데이터 저장 수단; 상기 데이터 저장 수단으로부터의 독출된 데이터를 저장하고, 상기 제어 수단으로부터의 제어 신호에 응하여 상기 데이터 저장 수단으로부터의 독출 데이터를 상기 인터페이스 수단으로 제공하기 위한 제2 데이터 래치 수단; 그리고 상기 클럭 발생 수단, 제어 수단, 제1 및 제2 데이터 래치 수단, 그리고 데이터 저장 수단으로 각각 전원을 공급하기 위한 전원 공급 수단으로 이루어져 있다.In order to achieve the above object, an apparatus for storing data in a computer according to the present invention comprises: interface means for providing called data, position information of the called data, and control data; Clock generating means for generating a reference clock signal; Control means for providing an input / output control signal of address and data in response to the called data from the interface means, position information of the called data, and control data in synchronization with a reference clock signal from the clock generating means; First data latch means for storing called data from the interface means and providing called data from the interface means in response to a control signal from the control means; Data storage for storing called data provided from said first data latching means in response to an address and an input / output control signal from said control means and for providing read data generated by reading said input / output control signal from said control means. Way; Second data latch means for storing data read from said data storage means and for providing read data from said data storage means to said interface means in response to a control signal from said control means; And a power supply means for supplying power to the clock generation means, the control means, the first and second data latch means, and the data storage means, respectively.

본 발명에 따른 컴퓨터 시스템에서 데이터를 저장하기 위한 장치에 있어서, 데이터 저장 장치는 상기 몸체에 의해 상기 데이터 저장 장치가 하드 디스크 유닛으로 취급되는 동안 컴퓨터 시스템 내부적으로 보조 메모리로서 동작한다.In the device for storing data in the computer system according to the present invention, the data storage device operates as a secondary memory internally within the computer system while the data storage device is treated by the body as a hard disk unit.

따라서, 데이터 저장 장치의 데이터 기입 및 독출 속도가 향상되고 컴퓨터 시스템의 동작 효율이 상승된다. 또한, 데이터 저장 장치가 전자적으로 동작하기 때문에 데이터 저장 장치의 전력 소모량이 절감된다. 그러므로, 상기 데이터 저장 장치가 휴대형 컴퓨터 시스템에 채용되는 경우 사용자는 휴대형 컴퓨터 시스템을 장시간 사용할 수 있다.Thus, the data writing and reading speed of the data storage device is improved and the operating efficiency of the computer system is increased. In addition, since the data storage device operates electronically, the power consumption of the data storage device is reduced. Therefore, when the data storage device is employed in the portable computer system, the user can use the portable computer system for a long time.

이하, 도 1을 참조하여 본 발명의 실시예에 따른, 컴퓨터에서 데이터를 저장하기 위한 장치의 구성과 동작이 설명된다.Hereinafter, a configuration and operation of an apparatus for storing data in a computer according to an embodiment of the present invention will be described with reference to FIG. 1.

도 1은 본 발명에 따른 컴퓨터 시스템에서 데이터를 저장하기 위한 장치의 회로 구성을 보여주기 위한 블록도이다. 도 1에서 보여준 바와 같이, 데이터 저장 장치는, 인터페이스부(100), 클럭 발생부(200), 제어부(300), 제1 데이터 래치부(400), 데이터 저장부(500), 제2 데이터 래치부(600) 그리고 전원 공급부(700)로 이루어져 있다.1 is a block diagram showing a circuit configuration of an apparatus for storing data in a computer system according to the present invention. As shown in FIG. 1, the data storage device may include an interface unit 100, a clock generator 200, a controller 300, a first data latch unit 400, a data storage unit 500, and a second data latch. The unit 600 and the power supply 700 is made up.

인터페이스부(100)는 인티그레이티드 드라이브 일렉트로닉스(Integrated Drive Electronics), 스몰 컴퓨터 시스템 인터페이스(Small Computer System Interface) 그리고 페리프럴 컴포넨트 인터커넥트(Peripheral Component Interconnect) 방식 중 어느 하나로 이루어져 있다. 상기 인터페이스부(100)는 컴퓨터 시스템에서 호출된 데이터, 상기 호출된 데이터의 위치 정보 그리고 제어 데이터를 제공한다.The interface unit 100 includes one of integrated drive electronics, a small computer system interface, and a peripheral component interconnect method. The interface unit 100 provides data called from a computer system, location information of the called data, and control data.

클럭 발생부(200)는 기준 클럭 신호(201)를 상기 제어부(300)로 제공한다.The clock generator 200 provides a reference clock signal 201 to the controller 300.

제어부(300)는 시스템 제어부(310), 디코더(320) 그리고 가산기(330)로 이루어져 있다. 상기 시스템 제어부(310)는 상기 클럭 발생부(200)로부터의 기준 클럭 신호(201)에 응하여 다수의 제어 신호(311a, 311b, 311c, 311d, 311e)를 제공하고 컴퓨터 시스템의 데이터 저장 장치의 동작을 제어한다.The controller 300 includes a system controller 310, a decoder 320, and an adder 330. The system controller 310 provides a plurality of control signals 311a, 311b, 311c, 311d, and 311e in response to the reference clock signal 201 from the clock generator 200 and operates the data storage device of the computer system. To control.

디코더(320)는 상기 시스템 제어부(310)로부터의 제1 제어 신호(311a)에 응하여 상기 인터페이스부(100)로부터 제공된 호출된 데이터의 위치 정보를 디코딩하여 시작 어드레스(321)를 제공한다.The decoder 320 decodes the position information of the called data provided from the interface unit 100 in response to the first control signal 311a from the system control unit 310 and provides a start address 321.

가산기(330)는 상기 디코더(320)로부터의 시작 어드레스(321)와 상기 시스템 제어부(310)로부터의 제2 제어 신호(311b)에 응하여 상기 데이터 저장부(500)로 어드레스(331)를 제공한다. 상기 가산기(330)로부터의 상기 어드레스(331)는 상기 시스템 제어부(310)로부터의 상기 제2 제어 신호(311b)에 응하여 한 비트씩 증가한다.The adder 330 provides the address 331 to the data storage unit 500 in response to the start address 321 from the decoder 320 and the second control signal 311b from the system controller 310. . The address 331 from the adder 330 increases by one bit in response to the second control signal 311b from the system controller 310.

제1 데이터 래치부(400)는 버퍼로 이루어져 있다. 상기 제1 데이터 래치부(400)는 상기 인터페이스부(100)로부터의 호출된 데이터를 저장하고, 상기 시스템 제어부(310)로부터의 제3 제어 신호(311c)에 응하여 상기 인터페이스부(100)로부터의 상기 호출 데이터를 상기 데이터 저장부(500)로 제공한다.The first data latch unit 400 is composed of a buffer. The first data latch unit 400 stores the data called from the interface unit 100 and from the interface unit 100 in response to a third control signal 311c from the system control unit 310. The call data is provided to the data storage unit 500.

데이터 저장부(500)는 다이내믹 랜덤 액세스 메모리와 스태틱 다이내믹 랜덤 액세스 메모리 중 어느 하나로 이루어져 있다. 상기 데이터 저장부(500)는 상기 가산기(330)로부터의 어드레스(331)와 상기 시스템 제어부(310)로부터의 입출력 제어 신호(311d)에 응하여 상기 제1 데이터 래치부(400)로부터 제공되는 호출된 데이터(401)를 저장한다. 또한, 상기 데이터 저장부(500)는 상기 가산기(330)로부터의 어드레스(331)와 상기 시스템 제어부(310)로부터의 입출력 제어 신호(311d)의 독출에 의해 발생되는 독출 데이터(501)를 제공한다.The data storage unit 500 includes one of a dynamic random access memory and a static dynamic random access memory. The data storage unit 500 is provided from the first data latch unit 400 in response to an address 331 from the adder 330 and an input / output control signal 311d from the system control unit 310. Store data 401. In addition, the data storage unit 500 provides read data 501 generated by reading the address 331 from the adder 330 and the input / output control signal 311d from the system controller 310. .

제2 데이터 래치부(600)는 선입 선출 메모리로 이루어져 있다. 상기 제2 데이터 래치부(600)는 상기 데이터 저장부(500)로부터의 독출 데이터를 저장한다. 그리고, 상기 제2 데이터 래치부(600)는 상기 시스템 제어부(310)로부터의 제4 제어 신호(311e)에 응하여 상기 데이터 저장부(500)로부터의 독출 데이터를 상기 인터페이스부(100)로 제공한다.The second data latch unit 600 includes a first-in first-out memory. The second data latch unit 600 stores read data from the data storage unit 500. In addition, the second data latch unit 600 provides read data from the data storage unit 500 to the interface unit 100 in response to the fourth control signal 311e from the system control unit 310. .

전원 공급부(700)는 외부 전원 공급부(710), 제1 내부 전원 공급부(720), 제2 내부 전원 공급부(730), 전원 공급 제어부(740) 그리고 경고부(750)로 이루어져 있다.The power supply unit 700 includes an external power supply unit 710, a first internal power supply unit 720, a second internal power supply unit 730, a power supply control unit 740, and a warning unit 750.

외부 전원 공급부(710)는 상기 클럭 발생부(200), 시스템 제어부(310), 디코더(320), 가산기(330), 제1 데이터 래치부(400), 데이터 저장부(500) 그리고 제2 데이터 래치부(600)로 외부 전원을 공급한다.The external power supply unit 710 includes the clock generator 200, the system controller 310, the decoder 320, the adder 330, the first data latch unit 400, the data storage unit 500, and the second data. External power is supplied to the latch unit 600.

제1 내부 전원 공급부(720)는 충전 가능한 배터리로 이루어져 있다. 상기 제1 내부 전원 공급부(720)는 상기 클럭 발생부(200), 시스템 제어부(310), 디코더(320), 가산기(330), 제1 데이터 래치부(400), 데이터 저장부(500) 그리고 제2 데이터 래치부(600)로 제1 전원을 공급한다. 또한, 상기 제1 내부 전원 공급부(720)는 상기 외부 전원 공급부(710)로부터의 외부 전원이 상기 클럭 발생부(200), 시스템 제어부(310), 디코더(320), 가산기(330), 제1 데이터 래치부(400), 데이터 저장부(500) 그리고 제2 데이터 래치부(600)로 공급되는 동안 충전 동작을 수행한다.The first internal power supply 720 is made of a rechargeable battery. The first internal power supply 720 may include the clock generator 200, the system controller 310, the decoder 320, the adder 330, the first data latch unit 400, the data storage unit 500, and the like. The first power supply is supplied to the second data latch unit 600. In addition, the first internal power supply unit 720 is the external power from the external power supply unit 710 is the clock generator 200, the system control unit 310, decoder 320, the adder 330, the first The charging operation is performed while being supplied to the data latch unit 400, the data storage unit 500, and the second data latch unit 600.

제2 내부 전원 공급부(730)는 상기 클럭 발생부(200), 시스템 제어부(310), 디코더(320), 가산기(330), 제1 데이터 래치부(400), 데이터 저장부(500) 그리고 제2 데이터 래치부(600)로 제2 전원을 공급한다.The second internal power supply unit 730 may include the clock generator 200, the system controller 310, the decoder 320, the adder 330, the first data latch unit 400, the data storage unit 500, and The second power supply is supplied to the second data latch unit 600.

전원 공급 제어부(740)는 상기 외부 전원 공급부(710)로부터의 외부 전원이 공급되지 않을 때, 상기 제1 전원이 상기 클럭 발생부(200), 시스템 제어부(310), 디코더(320), 가산기(330), 제1 데이터 래치부(400), 데이터 저장부(500) 그리고 제2 데이터 래치부(600)로 공급되도록 상기 제1 내부 전원 공급부(720)를 관리한다.When the external power is not supplied from the external power supply 710, the power supply control unit 740 may provide the first power to the clock generator 200, the system controller 310, the decoder 320, and the adder ( The first internal power supply unit 720 is managed to be supplied to the first data latch unit 400, the data storage unit 500, and the second data latch unit 600.

또한, 상기 전원 공급 제어부(740)는 상기 외부 전원 공급부(710)로부터의 외부 전원 및 상기 제1 내부 전원 공급부(720)로부터의 제1 전원이 공급되지 않을 때, 상기 제2 전원이 상기 클럭 발생부(200), 시스템 제어부(310), 디코더(320), 가산기(330), 제1 데이터 래치부(400), 데이터 저장부(500) 그리고 제2 데이터 래치부(600)로 공급되도록 상기 제2 내부 전원 공급부(730)를 관리한다.In addition, when the external power from the external power supply 710 and the first power from the first internal power supply 720 are not supplied, the power supply controller 740 generates the clock. The second controller 200, the system controller 310, the decoder 320, the adder 330, the first data latch unit 400, the data storage unit 500 and the second data latch unit 600. 2 manages the internal power supply 730.

경고부(750)는 상기 제2 내부 전원 공급부(730)로부터의 제2 전원이 상기 클럭 발생부(200), 시스템 제어부(310), 디코더(320), 가산기(330), 제1 데이터 래치부(400), 데이터 저장부(500) 그리고 제2 데이터 래치부(600)로 공급될 때, 사용자가 상기 외부 전원 공급부(710) 및 상기 제1 내부 전원 공급부(720)의 오동작 에러를 사용자가 감지할 수 있도록 경고 신호를 발생한다.The warning unit 750 may be configured such that the second power source from the second internal power supply unit 730 is the clock generator 200, the system controller 310, the decoder 320, the adder 330, and the first data latch unit. The user detects a malfunction error of the external power supply unit 710 and the first internal power supply unit 720 when supplied to the data storage unit 400, the data storage unit 500, and the second data latch unit 600. To generate a warning signal.

본 발명에 따른 컴퓨터 시스템에서 데이터를 저장하기 위한 장치에 있어서, 데이터 저장 장치는 상기 몸체에 의해 상기 데이터 저장 장치가 하드 디스크 유닛으로 취급되는 동안 컴퓨터 시스템 내부적으로 보조 메모리로서 동작한다.In the device for storing data in the computer system according to the present invention, the data storage device operates as a secondary memory internally within the computer system while the data storage device is treated by the body as a hard disk unit.

따라서, 데이터 저장 장치의 데이터 기입 및 독출 속도가 향상되고 컴퓨터 시스템의 동작 효율이 상승된다. 또한, 데이터 저장 장치가 전자적으로 동작하기 때문에 데이터 저장 장치의 전력 소모량이 절감된다. 그러므로, 상기 데이터 저장 장치가 휴대형 컴퓨터 시스템에 채용되는 경우 사용자는 휴대형 컴퓨터 시스템을 장시간 사용할 수 있다.Thus, the data writing and reading speed of the data storage device is improved and the operating efficiency of the computer system is increased. In addition, since the data storage device operates electronically, the power consumption of the data storage device is reduced. Therefore, when the data storage device is employed in the portable computer system, the user can use the portable computer system for a long time.

이상, 본 발명을 상기한 실시예를 들어 구체적으로 설명하였지만, 본 발명은 이에 한정되는 것이 아니고, 당업자의 통상의 지식의 범위내에서 그 변형이나 개량이 가능하다.As mentioned above, although this invention was demonstrated concretely by the above-mentioned Example, this invention is not limited to this, The deformation | transformation and improvement are possible within the range of common knowledge of a person skilled in the art.

Claims (9)

호출된 데이터, 상기 호출된 데이터의 위치 정보, 그리고 제어 데이터를 제공하기 위한 인터페이스 수단;Interface means for providing called data, position information of said called data, and control data; 기준 클럭 신호를 발생하기 위한 클럭 발생 수단;Clock generating means for generating a reference clock signal; 상기 클럭 발생 수단으로부터의 기준 클럭 신호에 동기되어서 상기 인터페이스 수단으로부터의 호출된 데이터, 상기 호출된 데이터의 위치 정보, 그리고 제어 데이터에 응하여 어드레스 및 데이터의 입출력 제어 신호를 제공하기 위한 제어 수단;Control means for providing an input / output control signal of address and data in response to the called data from the interface means, position information of the called data, and control data in synchronization with a reference clock signal from the clock generating means; 상기 인터페이스 수단으로부터의 호출된 데이터를 저장하고, 상기 제어 수단으로부터의 제어 신호에 응하여 상기 인터페이스 수단으로부터의 호출된 데이터를 제공하기 위한 제1 데이터 래치 수단;First data latch means for storing called data from the interface means and providing called data from the interface means in response to a control signal from the control means; 상기 제어 수단으로부터의 어드레스 및 입출력 제어 신호에 응하여 상기 제1 데이터 래치 수단으로부터 제공되는 호출된 데이터를 저장하고 상기 제어 수단으로부터의 상기 입출력 제어 신호의 독출에 의해 발생되는 독출 데이터를 제공하기 위한 데이터 저장 수단;Data storage for storing called data provided from said first data latching means in response to an address and an input / output control signal from said control means and for providing read data generated by reading said input / output control signal from said control means. Way; 상기 데이터 저장 수단으로부터의 독출된 데이터를 저장하고, 상기 제어 수단으로부터의 제어 신호에 응하여 상기 데이터 저장 수단으로부터의 독출 데이터를 상기 인터페이스 수단으로 제공하기 위한 제2 데이터 래치 수단; 그리고Second data latch means for storing data read from said data storage means and for providing read data from said data storage means to said interface means in response to a control signal from said control means; And 상기 클럭 발생 수단, 제어 수단, 제1 및 제2 데이터 래치 수단, 그리고 데이터 저장 수단으로 각각 전원을 공급하기 위한 전원 공급 수단으로 이루어져 있는 것을 특징으로 하는 컴퓨터 시스템에서 데이터를 저장하기 위한 장치.And power supply means for supplying power to the clock generating means, the control means, the first and second data latch means, and the data storage means, respectively. 제1항에 있어서, 상기 제어 수단은,The method of claim 1, wherein the control means, 상기 인터페이스 수단으로부터의 제어 데이터에 응하여 제어 신호를 발생하기 위한 시스템 제어부;A system controller for generating a control signal in response to the control data from the interface means; 상기 시스템 제어부로부터의 제어 신호에 응하여 상기 인터페이스 수단으로부터 제공되는 호출된 데이터의 위치 정보를 디코딩하여 시작 어드레스를 제공하기 위한 디코더; 그리고A decoder for decoding a positional information of called data provided from said interface means in response to a control signal from said system control section to provide a start address; And 상기 디코더로부터의 시작 어드레스와 상기 시스템 제어부로부터의 제어 신호에 의거하여 상기 데이터 저장 수단으로 어드레스를 제공하기 위한 가산기로 이루어져 있는 것을 특징으로 하는 컴퓨터 시스템에서 데이터를 저장하기 위한 장치.And an adder for providing an address to the data storage means based on a start address from the decoder and a control signal from the system control unit. 제2항에 있어서, 상기 가산기로부터의 어드레스는 상기 시스템 제어부로부터의 제어 신호에 응하여 한 비트씩 증가하는 것을 특징으로 하는 컴퓨터 시스템에서 데이터를 저장하기 위한 장치.3. The apparatus of claim 2, wherein the address from the adder is incremented by one bit in response to a control signal from the system controller. 제1항에 있어서, 상기 데이터 저장 수단은 다이내믹 랜덤 액세스 메모리와 스태틱 다이내믹 랜덤 액세스 메모리 중 어느 하나인 것을 특징으로 하는 컴퓨터 시스템에서 데이터를 저장하기 위한 장치.2. The apparatus of claim 1, wherein the data storage means is one of a dynamic random access memory and a static dynamic random access memory. 제1항에 있어서, 상기 전원 공급 수단은,The method of claim 1, wherein the power supply means, 상기 클럭 발생 수단, 제어 수단, 제1 및 제2 데이터 래치 수단 그리고 데이터 저장 수단으로 외부 전원을 공급하기 위한 외부 전원 공급부;An external power supply for supplying external power to the clock generating means, the control means, the first and second data latching means and the data storage means; 상기 클럭 발생 수단, 제어 수단, 제1 및 제2 데이터 래치 수단 그리고 데이터 저장 수단으로 제1 전원을 공급하기 위한 제1 내부 전원 공급부;A first internal power supply for supplying a first power source to said clock generating means, control means, first and second data latching means and data storage means; 상기 클럭 발생 수단, 제어 수단, 제1 및 제2 데이터 래치 수단 그리고 데이터 저장 수단으로 제2 전원을 공급하기 위한 제2 내부 전원 공급부; 그리고A second internal power supply for supplying a second power source to said clock generating means, control means, first and second data latching means and data storage means; And 상기 외부 전원 공급부의 외부 전원이 공급되지 않을 때, 제1 전원이 상기 클럭 발생 수단, 제어 수단, 제1 및 제2 데이터 래치 수단, 그리고 데이터 저장 수단으로 공급되도록 상기 제1 내부 전원 공급부를 관리하고, 상기 외부 전원 공급부로부터의 외부 전원 및 제1 내부 전원 공급부로부터의 제1 전원이 공급되지 않을 때, 상기 제2 전원이 상기 클럭 발생 수단, 제어 수단, 제1 및 제2 데이터 래치 수단, 그리고 데이터 저장 수단으로 공급되도록 상기 제2 내부 전원 공급부를 관리하기 위한 전원 공급 제어부로 이루어져 있는 것을 특징으로 하는 컴퓨터 시스템에서 데이터를 저장하기 위한 장치.When the external power of the external power supply is not supplied, the first internal power supply is managed such that a first power is supplied to the clock generating means, the control means, the first and second data latch means, and the data storage means. When the external power supply from the external power supply and the first power supply from the first internal power supply are not supplied, the second power supply is the clock generating means, the control means, the first and second data latching means, and the data. And a power supply controller for managing said second internal power supply to be supplied to a storage means. 제5항에 있어서,The method of claim 5, 상기 제2 내부 전원 공급부로부터의 제2 전원이 상기 클럭 발생 수단, 제어 수단, 제1 및 제2 데이터 래치 수단, 그리고 데이터 저장 수단으로 공급될 때, 상기 전원 공급 수단의 오동작을 사용자가 감지하도록 경고 신호를 발생하기 위한 경고 수단을 더 포함하는 것을 특징으로 하는 컴퓨터 시스템에서 데이터를 저장하기 위한 장치.Warn the user to detect a malfunction of the power supply means when the second power from the second internal power supply is supplied to the clock generating means, the control means, the first and second data latch means, and the data storage means Warning means for generating a signal, the apparatus for storing data in a computer system. 제5항에 있어서, 상기 제1 내부 전원 공급부는,The method of claim 5, wherein the first internal power supply, 상기 외부 전원 공급부로부터의 외부 전원이 상기 클럭 발생 수단, 제어 수단, 제1 및 제2 데이터 래치 수단, 그리고 데이터 저장 수단으로 공급되는 동안, 충전 동작을 수행하는 충전 가능한 배터리인 것을 특징으로 하는 컴퓨터 시스템에서 데이터를 저장하기 위한 장치.And a rechargeable battery which performs a charging operation while the external power from the external power supply is supplied to the clock generating means, the control means, the first and second data latch means, and the data storage means. Device for storing data on a computer. 제1항에 있어서, 상기 제1 데이터 래치 수단은 버퍼이고, 상기 제2 데이터 래치 수단은 선입 선출 메모리인 것을 특징으로 하는 컴퓨터 시스템에서 데이터를 저장하기 위한 장치.2. The apparatus of claim 1, wherein the first data latching means is a buffer and the second data latching means is a first-in first-out memory. 제1항에 있어서, 상기 인터페이스 수단은 인티그레이티드 드라이브 일렉트로닉스, 스몰 컴퓨터 시스템 인터페이스 그리고 페리프럴 컴포넨트 인터커넥트 방식 중 어느 하나로 이루어져 있는 것을 특징으로 하는 컴퓨터 시스템에서 데이터를 저장하기 위한 장치.2. The apparatus of claim 1, wherein the interface means comprises one of an integrated drive electronics, a small computer system interface, and a peripheral component interconnect scheme.
KR1019970057663A 1997-11-03 1997-11-03 Apparatus for storing data in a computer system KR100257683B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970057663A KR100257683B1 (en) 1997-11-03 1997-11-03 Apparatus for storing data in a computer system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970057663A KR100257683B1 (en) 1997-11-03 1997-11-03 Apparatus for storing data in a computer system

Publications (2)

Publication Number Publication Date
KR19990038039A KR19990038039A (en) 1999-06-05
KR100257683B1 true KR100257683B1 (en) 2000-06-01

Family

ID=19524020

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970057663A KR100257683B1 (en) 1997-11-03 1997-11-03 Apparatus for storing data in a computer system

Country Status (1)

Country Link
KR (1) KR100257683B1 (en)

Also Published As

Publication number Publication date
KR19990038039A (en) 1999-06-05

Similar Documents

Publication Publication Date Title
US20020051375A1 (en) Memory card system
TW200500859A (en) Memory command handler for use in an image signal processor having a data driven architecture
KR970019620A (en) Visitor Identification System and Method
US5515539A (en) Apparatus and method for reducing power consumption by peripheral devices after downloading a program therefrom
US5832285A (en) Battery powered computer capable of switching to a suspend mode based on the connection status of an external device
JP2003530640A (en) Data processing circuit including cache memory and apparatus provided with such a circuit
KR20020007294A (en) Data processing unit with access to the memory of another data processing unit during standby
MY119069A (en) A printer for a drive bay
KR100257683B1 (en) Apparatus for storing data in a computer system
CN100530041C (en) Electric power management method of memory mechanism and system thereof
KR100303280B1 (en) Power supply for computer system
KR970013888A (en) PORTABLE TELEPHONE UNIT
US5343436A (en) Electronic apparatus having backup power source
GB2289146A (en) Data buffering between processors.
JPH10320082A (en) Information terminal having touch panel
KR960038979A (en) A dynamic semiconductor memory device capable of controlling a through current of an input buffer circuit with respect to an external input / output control signal
US20040233772A1 (en) Semiconductor device, semiconductor circuit, electronic equipment, and method of controlling clock-supply
CN115096339B (en) Circuit for detecting opening of cover body of electronic equipment and electronic equipment
JPH05233475A (en) Information processor
US20040240307A1 (en) Semiconductor device, semiconductor circuit, electronic equipment, and method of controlling clock-supply
JPH0728712A (en) Storage
JPS60239988A (en) Magnetic bubble memory controller
KR940006805B1 (en) Method of power interruption and power supply using keyboard scanner
JPS5880178A (en) Magnetic bubble memory device
KR930002304B1 (en) Keyboard

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee