KR100241309B1 - 디지탈 통신시스템의 보코더 동기획득 방법 - Google Patents
디지탈 통신시스템의 보코더 동기획득 방법 Download PDFInfo
- Publication number
- KR100241309B1 KR100241309B1 KR1019970028435A KR19970028435A KR100241309B1 KR 100241309 B1 KR100241309 B1 KR 100241309B1 KR 1019970028435 A KR1019970028435 A KR 1019970028435A KR 19970028435 A KR19970028435 A KR 19970028435A KR 100241309 B1 KR100241309 B1 KR 100241309B1
- Authority
- KR
- South Korea
- Prior art keywords
- transmission
- offset
- reception
- vocoder
- central processing
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B14/00—Transmission systems not characterised by the medium used for transmission
- H04B14/02—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation
- H04B14/04—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation using pulse code modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4917—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes
- H04L25/4927—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes using levels matched to the quantisation levels of the channel
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Transceivers (AREA)
- Mobile Radio Communication Systems (AREA)
- Telephone Function (AREA)
Abstract
본 발명은 중앙처리장치의 제어부에서 송신데이타를 처리할 수 있는 시간을 고려하여 1개의 보코더로서 각각 송신 및 수신옵셋 내에서 데이타를 처리하고, 중앙처리장치에서 인터럽트시간(틱)을 자동으로 조정하여 송신옵셋 및 수신옵셋을 수식적인 계산방식에 의해 1 샘플씩 적당하게 맞추어 사용하여 데이타의 손실을 방지할 수 있는 디지탈 통신시스템의 보코더 동기획득방법에 관한 것으로, 고주파신호를 송수신하기 위한 고주파부와, 중앙처리장치 제어부와, CDMA 셀룰라에서 사용하는 송수신 신호의 주파수의 대역폭을 압축하기 위한 송수신 보코더와, 아날로그/디지탈 신호를 디지탈/아날로그 신호로 변환하기 위한 피씨엠 코덱으로 구성된 디지탈통신시스템에 있어서, 상기 송수신 보코더를 제어하기 위한 중앙처리장치의 제어부에 송신옵셋 및 수신옵셋을 1샘플 단위로 지연시킬 수 있는 레지스터를 구비하고 송신옵셋 및 수신옵셋을 증감시켜서 원하는 보코더의 송수신신호 동기시간을 획득할 수 있도록 중앙처리장치의 제어부에서 인터럽트시간(틱)을 자동으로 조정하는 구성을 갖는다.
Description
본 발명은 디지탈 통신시스템의 보코더 동기신호 획득방법에 관한 것으로, 특히 보코더와 PCM 코덱을 사용하여 디지탈통신 방식에 적당한 송수신신호의 동기시간을 획득하기 위한 디지탈 통신시스템의 보코더 동기획득방법에 관한 것이다.
통신시스템에는 수신, 송신신호가 존재하며, 각각에 대하여 음성데이타의 처리가 필요하다. 이러한 각각의 송수신 음성데이타를 동시간(실시간) 처리를 하다보면, 송수신신호가 잘못 동기되어 음성데이타를 처리하지 못하는 경우가 발생하게 되고, 이 경우 음성이 단절되는 현상이 발생된다.
도 1은 종래 일반적인 디지탈 통신시스템의 구성을 나타낸 블럭도로서, 고주파신호를 송수신하기 위한 고주파부(110)와, 중앙처리장치(CPU) 제어부(120)와, 수신신호의 주파수의 대역폭을 압축하기 위한 수신 보코더(131)와, 송신신호의 주파수의 대역폭을 압축하기 위한 송신 보코더(132)와, 아날로그/디지탈 신호를 디지탈/아날로그 신호로 변환하기 위한 PCM 코덱(140)으로 구성되어 있다. 상기 도면설명에 있어서 미설명 부호 150은 스피커, 160은 마이크를 나타낸다.
상기 보코더(131,132)에서는 CDMA 셀룰라에서 사용하는 주파수의 대역폭이 1.23㎒이므로 64kbps의 PCM 코덱 데이타를 전송하는 것이 불가능하므로, 64kbps를 8kbps나 13kbps로 압축한다. 전송된 비트류는 음성응답장치를 트리거하여 송화메시지를 재생하며, 메시지의 길이와 부호화의 복잡성의 균형에 따라 그 압축의 정도는 다양해진다.
또, 상기 PCM 코덱(140)은 아날로그 신호를 디지탈신호로 변환하고, 처리를 마친 디지탈 신호를 다시 아날로그 신호로 변환하는 장치로서, 아날로그신호를 64kbps 디지탈신호로 변환하거나, 64kbps의 디지탈신호를 아날로그 신호로 변환시키게 된다.
상기 수신 및 송신 보코더(131,132)에서 64Kbps의 PCM 데이타를 받은 다음, 해당하는 인터럽트신호를 발생시켜 중앙처리장치의 제어부로 PCM 데이타를 전송하여 음성데이타를 처리하여 데이타전송 및 처리동작을 하게 된다. 즉, 종래에는 데이타전송을 위한 인터럽트신호 발생을 위해 독립적인 보코더가 2개 필요하게 되어 시간옵셋 만큼의 인터럽트 시간차이가 발생하고, 이 시간옵셋을 잘못설정하거나 중앙처리장치의 처리속도가 지연되면 수신신호를 중앙처리장치가 처리하기도 전에 송신신호에 해당하는 인터럽트가 발생하게 되므로 음성데이타를 일부 소실하거나 정보를 잃게 되는 문제가 있다.
본 발명은 상기한 종래기술의 문제점을 감안하여 창안한 것으로서, 중앙처리장치의 제어부에서 송신데이타를 처리할 수 있는 시간을 고려하여 1개의 보코더로서 각각 송신 및 수신옵셋 내에서 데이타를 처리하고, 중앙처리장치에서 인터럽트시간(틱)을 자동으로 조정하여 송신옵셋 및 수신옵셋을 수식적인 계산방식에 의해 1 샘플씩 적당하게 맞추어 사용하여 데이타의 손실을 방지할 수 있는 디지탈 통신시스템의 보코더 동기신호 획득방법을 제공하는데 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명에 따른 디지탈 통신시스템의 보코더 동기신호 획득방법은, 고주파신호를 송수신하기 위한 고주파부와, 중앙처리장치 제어부와, CDMA 셀룰라에서 사용하는 송수신 신호의 주파수의 대역폭을 압축하기 위한 송수신 보코더와, 아날로그/디지탈 신호를 디지탈/아날로그 신호로 변환하기 위한 피씨엠 코덱으로 구성된 디지탈통신시스템에 있어서, 상기 송수신 보코더를 제어하기 위한 중앙처리장치의 제어부에 송신옵셋 및 수신옵셋을 1샘플 단위로 지연시킬 수 있는 레지스터를 구비하고 송신옵셋 및 수신옵셋을 증감시켜서 원하는 보코더의 송수신 동기신호를 획득할 수 있도록 중앙처리장치의 제어부에서 인터럽트시간(틱)을 자동으로 조정하는 구성을 갖는다.
상기 보코더 동기신호의 획득은, 초기의 송신 및 수신옵셋을 설정하는 제1단계와, 수신옵셋과 송신옵셋의 차를 중앙처리장치가 송신데이타를 처리하는 시간과 비교하는 제2단계와, 상기 수신옵셋과 송신옵셋이 차와 중앙처리장치가 송신데이타를 처리하는 시간의 비교결과 중앙처리장치의 송신데이타 처리시간이 작은 경우 상기 제2단계를 반복수행하는 과정과, 중앙처리장치의 송신데이타 처리시간이 큰 경우에는 수신옵셋을 1 단위만큼 증가시킨 다음 상기 제2과정을 반복수행하는 과정을 구비한 제3단계를 포함하여 중앙처리장치의 제어부에서 자동으로 이루어지는 것을 특징으로 한다.
도 1은 종래 일반적인 디지탈 통신시스템의 구성을 나타낸 블럭도,
도 2는 본 발명에 따른 디지탈 통신시스템의 구성을 나타낸 블럭도이고.
도 3은 본 발명에 따른 디지탈 통신시스템의 보코더 동기획득방법을 나타내고 있는 흐름도,
도 4는 본 발명에 따른 디지탈 통신시스템의 보코더 송수신신호 동기획득 타이밍도이다.
* 도면의 주요부분에 대한 부호의 설명
110,210 : 고주파부 120,220 : 중앙처리장치 제어부
131 : 수신보코더 132 : 송신보코더
140,240 : PCM 코덱 150,250 : 스피커
160,260 : 마이크 230 : 송수신 보코더
이하, 첨부도면을 참조하여 본 발명에 따른 실시예를 보다 상세히 설명하기로 한다.
도 2는 본 발명에 따른 디지탈 통신시스템의 구성을 나타낸 블럭도이고. 도 3은 본 발명에 따른 디지탈 통신시스템의 보코더 동기획득방법을 나타내고 있는 흐름도이고, 도 4는 본 발명에 따른 디지탈 통신시스템의 보코더 송수신신호 동기획득 타이밍도이다.
본 발명의 디지탈 통신시스템의 구성은 도 1과 유사하며, 단지 보코더가 1개로 구성되어 있으며, 보코더의 알고리즘이 기존방식과 다르다.
본 발명의 디지탈 통신시스템의 구성을 도 2를 참조하여 보면, 고주파신호를 송수신하기 위한 고주파부(210)와, 중앙처리장치 제어부(220)와, CDMA 셀룰라에서 사용하는 송수신 신호의 주파수의 대역폭을 압축하기 위한 송수신 보코더(230)와, 아날로그/디지탈 신호를 디지탈/아날로그 신호로 변환하기 위한 PCM 코덱(240)으로 구성되어 있다. 상기 도면설명에 있어서 미설명 부호 250은 스피커, 260은 마이크를 나타낸다.
상기한 구성으로 된 본 발명에 따른 디지탈 통신시스템의 보코더 동기획득방법을 도 3 및 도 4를 참조하여 살펴보면 다음과 같다.
상기 송수신 보코더를 제어하기 위한 중앙처리장치의 제어부에 송신옵셋 및 수신옵셋을 1샘플 단위로 지연시킬 수 있는 레지스터를 구비하고 송신옵셋 및 수신옵셋을 증감시켜서 원하는 보코더의 송수신 동기신호를 획득할 수 있도록 중앙처리장치의 제어부에서 송수신 인터럽트시간(틱)을 자동으로 조정하여 데이타의 손실을 방지하는게 되는 것이다.
상기 보코더 동기신호의 획득과정은 도 3에서 보듯이, 초기의 송신 및 수신옵셋을 설정하는 제1단계(310)와, 수신옵셋과 송신옵셋의 차를 중앙처리장치가 송신데이타를 처리하는 시간과 비교하는 제2단계(320)와, 상기 수신옵셋과 송신옵셋이 차와 중앙처리장치가 송신데이타를 처리하는 시간의 비교결과 중앙처리장치의 송신데이타 처리시간이 작은 경우 상기 제2단계(320)를 반복수행하는 과정과, 중앙처리장치의 송신데이타 처리시간이 큰 경우에는 수신옵셋을 1 단위만큼 증가시킨 다음 상기 제2단계(320)를 반복수행하는 과정을 구비한 제3단계(330)를 포함하여 이루어진다.
도 2에서 중앙처리장치의 제어부(220)는 연속적인 음성을 변복조하기 위하여 고주파부(210)로 보낼 데이타를 보코더(230)에 요청하여 보내주고, 수신된 음성데이타를 보코더(230)에 보내주게 된다. 이 과정에서 동시에 송수신 요구가 되면, 보코더는 한계를 느끼고 우선순위를 갖는 데이타를 처리하거나, 또는 제어부에서 혼란을 가져와 음성데이타의 일부를 상실하게 된다.
그러나, 도 4에서 처럼 보코더 DSP는 송신옵셋 및 수신옵셋을 1샘플 단위로 지연시킬 수 있는 레지스터를 갖고 있으므로, 중앙처리장치의 제어부에서 처리할 수 있는 시간을 고려할때 각각 송신 및 수신옵셋 내에서 데이타를 처리하게 되므로, 기존 방법에서의 송신옵셋 및 수신옵셋 만큼의 지연요소는 있으나, 음성데이타의 안정성 면에서는 유리한 잇점이 있다. 또, 송신옵셋 및 수신옵셋은 수식적인 계산으로 1샘플씩 적당하게 맞추어 사용하게 되고, 씨피유에서는 인터럽트시간(틱)을 자동으로 조정하게 하여 데이타의 손실을 방지한다. 즉, 송신옵셋 및 수신옵셋을 증감하여 최적의 상태를 찾게 된다. 그리고, 1개의 보코더로 송수신을 동시에 처리하게 되므로 경제적이다.
상술한 바의 본 발명에 따르면, 1개의 보코더로 송수신을 동시에 처리하게 되므로 디지탈 통신시스템의 제작비용이 절감되며, 중앙처리장치의 제어부에서 송신데이타를 처리할 수 있는 시간을 고려하여 각각 송신 및 수신옵셋 내에서 데이타를 처리하게 되므로, 종래와 같이 송신옵셋 및 수신옵셋 만큼의 시간지연요소는 있으나, 중앙처리장치에서 인터럽트시간(틱)을 자동으로 조정하여 송신옵셋 및 수신옵셋을 수식적인 계산방식에 의해 1 샘플씩 적당하게 맞추어 사용하게 되어 데이타의 손실을 방지하여 동실시간 처리시 발생되는 음성데이타의 분실을 방지함으로써 단절없는 음성데이타를 송수신할 수 있는 효과가 있다.
Claims (2)
- 고주파신호를 송수신하기 위한 고주파부와, 중앙처리장치 제어부와, CDMA 셀룰라에서 사용하는 송수신 신호의 주파수의 대역폭을 압축하기 위한 송수신 보코더와, 아날로그/디지탈 신호를 디지탈/아날로그 신호로 변환하기 위한 피씨엠 코덱으로 구성된 디지탈통신시스템에 있어서, 상기 송수신 보코더를 제어하기 위한 중앙처리장치의 제어부에 송신옵셋 및 수신옵셋을 1샘플 단위로 지연시킬 수 있는 레지스터를 구비하고 송신옵셋 및 수신옵셋을 증감시켜서 원하는 보코더의 송수신 동기신호를 획득할 수 있도록 중앙처리장치의 제어부에서 인터럽트시간(틱)을 자동으로 조정하여 데이타의 손실을 방지하는 것을 특징으로 하는 디지탈 통신시스템의 보코더 동기신호 획득방법.
- 제1항에 있어서, 상기 보코더 동기신호의 획득은, 초기의 송신 및 수신옵셋을 설정하는 제1단계와, 수신옵셋과 송신옵셋의 차를 중앙처리장치가 송신데이타를 처리하는 시간과 비교하는 제2단계와, 상기 수신옵셋과 송신옵셋이 차와 중앙처리장치가 송신데이타를 처리하는 시간의 비교결과 중앙처리장치의 송신데이타 처리시간이 작은 경우 상기 제2단계를 반복수행하는 과정과, 중앙처리장치의 송신데이타 처리시간이 큰 경우에는 수신옵셋을 1 단위만큼 증가시킨 다음 상기 제2과정을 반복수행하는 과정을 구비한 제3단계를 포함하여 이루어지는 것을 특징으로 하는 디지탈 통신시스템의 보코더 동기신호 획득방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970028435A KR100241309B1 (ko) | 1997-06-27 | 1997-06-27 | 디지탈 통신시스템의 보코더 동기획득 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970028435A KR100241309B1 (ko) | 1997-06-27 | 1997-06-27 | 디지탈 통신시스템의 보코더 동기획득 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990004348A KR19990004348A (ko) | 1999-01-15 |
KR100241309B1 true KR100241309B1 (ko) | 2000-02-01 |
Family
ID=19511862
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970028435A KR100241309B1 (ko) | 1997-06-27 | 1997-06-27 | 디지탈 통신시스템의 보코더 동기획득 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100241309B1 (ko) |
-
1997
- 1997-06-27 KR KR1019970028435A patent/KR100241309B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19990004348A (ko) | 1999-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2146420C1 (ru) | Способ и устройство синхронизации передачи пакетов в системах связи | |
TW318304B (en) | Method for providing high speed packet data services for a wireless system | |
AU2001262828A1 (en) | Arrangement and method relating to communication of speech | |
AU2001286076A1 (en) | Method of synchronising data | |
AU2002304613A1 (en) | A method and system of automatic delay detection and receiver adjustment for synchronous bus interface | |
US6304761B1 (en) | Mobile unit communication apparatus having digital and analog communication modes and a method of controlling the same | |
EP0935853B1 (en) | Method for propagation delay control | |
JP3649447B2 (ja) | 通信システムにおけるフレームを時間整列するための方法およびシステム | |
JPH0851451A (ja) | 同期方法および同期装置、端末、交換装置 | |
KR100241309B1 (ko) | 디지탈 통신시스템의 보코더 동기획득 방법 | |
CA2202124C (en) | Analog time division duplex | |
US6118770A (en) | Voice-channel frequency synchronization | |
US6700901B1 (en) | System and method for digital telephones on H.323 networks | |
WO2003017576A3 (de) | Verfahren und anordnung zur kommunikation in einem drahtlosen kommunikationsnetz | |
TW428386B (en) | Radio communication device and method of bit synchronization pull-in in the same | |
JP2002185936A (ja) | 遅延時間補正機能付き伝送装置 | |
US5706393A (en) | Audio signal transmission apparatus that removes input delayed using time time axis compression | |
KR20010019950A (ko) | 통신 시스템의 제어국내 제어부와 디에스피간의 인터페이스방법 | |
JP3833164B2 (ja) | クロック信号調整装置 | |
JP3078236B2 (ja) | データ伝送装置 | |
JPH1013392A (ja) | フレーム同期調整をとる通信端末装置 | |
JPH11112458A (ja) | データ伝送方式 | |
JPH11252625A (ja) | ページングシステム用時間遅延装置及びこれを用いたページングシステム | |
JPS63294026A (ja) | 調歩同期式デ−タ通信方式 | |
JPH05153077A (ja) | デイジタル信号伝送回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20061031 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |