KR100204223B1 - Apparatus for removing electric field of image displayer - Google Patents

Apparatus for removing electric field of image displayer Download PDF

Info

Publication number
KR100204223B1
KR100204223B1 KR1019960016268A KR19960016268A KR100204223B1 KR 100204223 B1 KR100204223 B1 KR 100204223B1 KR 1019960016268 A KR1019960016268 A KR 1019960016268A KR 19960016268 A KR19960016268 A KR 19960016268A KR 100204223 B1 KR100204223 B1 KR 100204223B1
Authority
KR
South Korea
Prior art keywords
electric field
cpt
signal
generated
transistor
Prior art date
Application number
KR1019960016268A
Other languages
Korean (ko)
Other versions
KR970078669A (en
Inventor
노영현
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019960016268A priority Critical patent/KR100204223B1/en
Publication of KR970078669A publication Critical patent/KR970078669A/en
Application granted granted Critical
Publication of KR100204223B1 publication Critical patent/KR100204223B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • H04N9/29Picture reproducers using cathode ray tubes using demagnetisation or compensation of external magnetic fields
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/04Mounting of components, e.g. of leadless components
    • H05K13/046Surface mounting

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명은 영상 표시기기의 전면에 발생하는 전기장을 제거하기 위한 장치에 관한 것으로서, 특히, CPT면에서 발생되는 전기장 신호를 검출하고, 검출된 전기장 신호의 역전압을 생성하여 CPT면 또는 전기장을 상쇄용 수단에 인가하여 CPT면에서 발생되는 전기장을 제거할 수 있도록 한 영상표시기기의 전기장 제거 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an apparatus for removing an electric field generated in front of an image display device. In particular, the present invention relates to a device for detecting an electric field signal generated from a CPT plane and generating a reverse voltage of the detected electric field signal to cancel a CPT plane or an electric field. The present invention relates to an electric field removing device of an image display device which is applied to a means for removing an electric field generated on a CPT surface.

CPT 또는 CRT 등을 탈자 시키기 위한 목적으로 기존 설치된 디가우징 코일에 디가우징 코일의 초기 동작후 전기장 제거를 위한 부펄스 파형을 공급하여 CPT 또는 CRT의 전면에 발생하는 전기장을 제거할 수 있도록 하는 종래 영상표시기기의 전기장 제거 장치의 경우에 있어서는 부펄스를 생성하기 위한 회로가 복잡해지므로서, 기기의 생산성이 저하되며, 복잡해지는 회로에 의하여 기기에 대한 사용자의 신뢰도가 떨어지게 되는 문제점이 발생하게 된다.For the purpose of demagnetizing the CPT or CRT, supply the negative pulse waveform for the electric field removal after the initial operation of the degaussing coil to the existing degaussing coil to remove the electric field generated on the front of the CPT or CRT. In the case of the conventional electric field removing device of the image display device, the circuit for generating the negative pulse is complicated, the productivity of the device is lowered, the problem that the user's reliability of the device is reduced by the complicated circuit. .

따라서, 본 발명에서는 상기에서와 같은 문제점을 해결하기 위하여 CPT의 측면 유리면에 전기장 검출 및 역전압 생성용 인쇄회로기판(PCB)의 동박면을 부착하여 CPT에서 발생되는 전기장을 검출한후, 검출된 전기장의 역전압을 발생시켜 CPT에서 발생되는 전기장을 제거할 수 있도록 하므로서, 간단한 회로구성을 통하여 신뢰성있는 인체에 유해한 전기장을 제거할 수 있도록 하는 것이다.Therefore, in the present invention, in order to solve the above problems, the copper foil surface of the printed circuit board (PCB) for electric field detection and reverse voltage generation is attached to the side glass surface of the CPT, and then the electric field generated in the CPT is detected. By generating a reverse voltage of the electric field to remove the electric field generated in the CPT, it is possible to remove the electric field harmful to the human body reliably through a simple circuit configuration.

Description

영상표시기기의 전기장 제거 장치Electric field removing device of image display device

제1도는 종래 영상표시기기의 전기장 제거 장치의 구성을 보인 회로도.1 is a circuit diagram showing the configuration of an electric field removing device of a conventional video display device.

제2a∼e도는 종래 영상표시기기의 전기장 제거 장치의 각부 출력 파형도.2A to 2E are respective waveform output waveforms of the electric field removing device of the conventional video display apparatus.

제3도는 본 발명 영상표시기기의 전기장 제거 장치의 구성을 보인 도면.3 is a view showing the configuration of an electric field removing device of the image display device of the present invention.

제4a도는 본 발명에 있어서, CPT면에 부착되어지는 동박면의 상세구조도.Figure 4a is a detailed structural diagram of the copper foil surface is attached to the CPT surface in the present invention.

b도는 본 발명에 있어서, CPT면에 부착되는 신호검출부의 신호전달을 설명하기 위한 도면.b is a view for explaining the signal transmission of the signal detection unit attached to the CPT surface in the present invention.

제5a, b도는 본 발명에 있어서, CPT면에 발생되는 전기장의 파형도로서,5a and b are waveform diagrams of electric fields generated in the CPT plane according to the present invention.

a도는 수평성분 파형도.a is a horizontal component waveform diagram.

b도는 수직성분 파형도.b is a vertical component waveform diagram.

제6a, b도는 본 발명에 있어서, 트랜지스터(Q12)의 콜렉터에 발생되는 신호의 파형도로서,6A and 6B are waveform diagrams of signals generated in the collector of transistor Q12 in the present invention.

a도는 수평성분 파형도.a is a horizontal component waveform diagram.

b도는 수직성분 파형도.b is a vertical component waveform diagram.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 도전성 판넬 2 : PCB 애시1: Conductive Panel 2: PCB Ash

3 : 동박면3: copper foil noodles

본 발명은 영상 표시기기의 전면에 발생하는 전기장을 제거하기 위한 장치에 관한 것으로서, 특히, CPT면에서 발생되는 전기장 신호를 검출하고, 검출된 전기장 신호의 역전압을 생성하여 CPT면 또는 전기장을 상쇄용 수단에 인가하여 CPT면에서 발생되는 전기장을 제거할 수 있도록 한 영상표시기기의 전기장 제거 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an apparatus for removing an electric field generated in front of an image display device. In particular, the present invention relates to a device for detecting an electric field signal generated from a CPT plane and generating a reverse voltage of the detected electric field signal to cancel a CPT plane or an electric field. The present invention relates to an electric field removing device of an image display device which is applied to a means for removing an electric field generated on a CPT surface.

종래 영상표시기기의 전기장 제거 장치는 CPT 또는 CRT 등을 탈자 시키기 위한 목적으로 기존 설치된 디가우징(Degaussing) 코일에 디가우징 코일의 초기 동작후 전기장 제거를 위한 부펄스 파형을 공급하여 CPT 또는 CRT의 전면에 발생하는 전기장을 효과적으로 제거할 수 있도록 하는 것으로, 도면 제1도는 종래 영상표시기기의 전기장 제거 장치의 구성을 나타낸 회로도로서, CPT의 탈자를 위해 CRT의 전면에 체결된 디가우징 코일(10)과, CPT의 동작 초기에 디가우징 코일(10)로 교류 전류를 공급하는 전류 공급부(11)와, 상기 전류 공급부(11)에서 발생된 교류 전류를 디가우징 코일(10)로 공급 또는 차단하는 스위칭부(12)와, 입력되는 수평펄스에 따라 고전압을 발생시키는 고압 발생부(13)와, 상기 고압 발생부(13)에서 발생된 고전압 펄스를 반전 증폭하는 반전 증폭부(14)와, 상기 반전 증폭부(14)에서 반전 증폭된 펄스의 위상과 레벨을 CPT의 전면에서 발생되는 전기장을 상쇄시킬 수 있도록 조정하여 디가우징 코일(10)로 공급하는 위상 및 레벨 조정부(15)로 종래 영상표시기기의 전기장 제거 장치는 구성된다.The electric field removal device of the conventional image display device supplies a CPT or CRT by supplying a negative pulse waveform for electric field removal after the initial operation of the degaussing coil to the existing degaussing coil for the purpose of demagnetizing the CPT or the CRT. In order to effectively remove the electric field generated in the front of the Figure 1 is a circuit diagram showing the configuration of the electric field removing device of the conventional image display device, the degaussing coil fastened to the front of the CRT for removing the CPT ( 10), a current supply unit 11 for supplying an alternating current to the degaussing coil 10 at the beginning of the operation of the CPT, and an alternating current generated from the current supply unit 11 to the degaussing coil 10. Or a switching unit 12 for blocking, a high voltage generator 13 for generating a high voltage according to an input horizontal pulse, and an inverted amplification for inverting and amplifying the high voltage pulse generated by the high voltage generator 13. (14) and the phase and level adjusting unit for adjusting the phase and level of the pulse inverted and amplified by the inverting amplifier 14 so as to cancel the electric field generated in front of the CPT to supply to the degaussing coil 10. At 15, the electric field removing apparatus of the conventional video display apparatus is comprised.

그리고, 상기 전류 공급부(11)는 일정 교류 전류를 발생시키는 전류원(111)과, 상기 전류원(111)에서 발생된 교류 전류가 디가우징 코일(10)로 공급될 수 있도록 스위칭부(12)의 스위칭 동작을 제어하는 스위칭 제어부(112)로 구성되며, 상기 스위칭부(12)는 상기 스위칭 제어부(112)의 제어신호에 따라 스위칭 동작하여 전류원(111)에서 발생된 교류 전류를 디가우징 코일(10)로 공급 또는 제거하는 스위치(SW)로 구성되며, 상기 고압 발생부(13)는 입력되는 수평펄스에 따라 스위칭 동작하는 트랜지스터(Q1)와, 상기 트랜지스터(Q1)의 스위칭 동작에 따라 1차측 코일(L1)로 공급되는 일정 전압에 따라 2차측 코일(L2)에 유기되는 고전압 펄스를 CPT의 애노드 단자로 공급하는 플라이백 트랜스(FBT)와, 애노드 단자로 공급되는 고전압 펄스를 감지 및 분압하여 출력하는 저항(R1,R2)으로 구성되며, 상기 반전 증폭부(14)는 상기 고압 발생부(13)의 저항(R1,R2)에서 출력된 일정 전압의 펄스신호를 전달하는 완충기용 트랜지스터(Q2)와, 상기 트랜지스터(Q2)에서 증폭된 펄스신호를 반전증폭하는 트랜지스터(Q3)로 구성되며, 상기 위상 및 레벨 조정부(15)는 상기 반전 증폭부(14)의 트랜지스터(Q3)에서 출력된 펄스의 위상을 소정의 RC시정수에 따라 조정하는 저항(R3) 및 콘덴서(C3)와, 상기 콘덴서(C3)와 결합되어 상기 트랜지스터(Q3)에서 출력된 펄스의 레벨(진폭)을 조정하는 콘덴서(C4)로 구성된다.The current supply unit 11 includes a current source 111 for generating a constant alternating current and an alternating current generated from the current source 111 to be supplied to the degaussing coil 10. And a switching control unit 112 for controlling a switching operation, wherein the switching unit 12 performs a switching operation according to a control signal of the switching control unit 112 to decouple the alternating current generated from the current source 111. 10. The high voltage generator 13 may include a transistor Q1 for switching according to an input horizontal pulse and a primary side according to a switching operation of the transistor Q1. The flyback transformer (FBT) for supplying the high voltage pulse induced in the secondary coil (L2) to the anode terminal of the CPT and the high voltage pulse supplied to the anode terminal according to the constant voltage supplied to the coil (L1) are detected and divided. Output resistance (R1, R2), the inverting amplifier 14 includes a buffer transistor Q2 for transmitting a pulse signal of a constant voltage output from the resistors R1 and R2 of the high voltage generator 13, and the transistor ( And a transistor Q3 for inverting and amplifying the pulse signal amplified by Q2), and the phase and level adjusting unit 15 sets the phase of the pulse output from the transistor Q3 of the inverting amplifier 14 to a predetermined RC. A resistor R3 and a capacitor C3 adjusted according to the time constant, and a capacitor C4 coupled to the capacitor C3 to adjust the level (amplitude) of the pulse output from the transistor Q3.

그리고, 상기 미설명된 도면부호 D1은 다이오드, C1, C2는 콘덴서 그리고, R4∼R8은 저항이다.Reference numeral D1 described above denotes a diode, C1 and C2 denote capacitors, and R4 to R8 denote resistors.

이와 같이 구성된 종래 영상표시기기의 전기장 제거 장치의 동작을 도면 제1도 및 제2도를 참조하여 그 작용을 설명하면 다음과 같다.The operation of the electric field removing device of the conventional image display device configured as described above will be described with reference to FIGS. 1 and 2.

먼저, 전원이 인가되면, 전류 공급부(11)의 전류원(111)에서는 교류 전류가 발생되고, 스위칭 제어부(112)는 스위칭부(12)의 스위치(SW)를 온동작시켜 상기 전류원(111)에서 발생된 교류 전류가 CPT의 전면에 체결된 디가우징 코일(10)에 공급되도록 한다.First, when power is applied, an alternating current is generated in the current source 111 of the current supply unit 11, and the switching controller 112 turns on the switch SW of the switching unit 12 to turn on the current source 111. The generated alternating current is supplied to the degaussing coil 10 fastened to the front of the CPT.

상기와 같이 디가우징 코일(10)에 교류 전류가 공급되면, 교류 전류가 공급된 초기에는 디가우징 코일(10)에 고전류가 걸리고 일정시간(약 3초)이 경과하면 디가우징 코일(10)에 흐르는 전류가 감소하게 된다.As described above, when an alternating current is supplied to the degaussing coil 10, a high current is applied to the degaussing coil 10 at the initial stage when the alternating current is supplied, and when a predetermined time (about 3 seconds) elapses, the degaussing coil ( The current flowing in 10 is reduced.

그리고, 상기 설명과 같이 디가우징 코일(10)에 흐르는 전류가 감소하면, 스위칭 제어부(112)가 스위칭부(12)를 오프 시키므로서, 전류원(111)에서 발생되어 디가우징 코일(10)로 공급되던 교류 전류가 차단되며, 이때가 디가우징 코일(10)에 의해 CPT가 탈자된 상태가 된다.As described above, when the current flowing in the degaussing coil 10 decreases, the switching control unit 112 turns off the switching unit 12 and is generated from the current source 111 to generate the degaussing coil 10. AC current supplied to is cut off, and this time, the CPT is demagnetized by the degaussing coil 10.

한편, 상기 설명과 같이 CPT가 동작하여 CPT 상에 일정 영상이 화면에 표시되면, CPT의 전면으로 제2도의 (e)와 같은 전기장이 발생된다.On the other hand, when the CPT operates as described above and a certain image is displayed on the screen, the electric field as shown in FIG. 2 (e) is generated in front of the CPT.

제2도의 (e)와 같은 전기장은 CPT의 동작시 편향요크에 인가되는 수평 펄스로 부터 유기되어 발생되며, 이 전기장을 제거하기 위한 동작은 다음과 같다.The electric field as shown in (e) of FIG. 2 is induced from the horizontal pulse applied to the deflection yoke during the operation of the CPT, and the operation for removing the electric field is as follows.

상기 설명과 같이 CPT가 온 동작하면, 고압 발생부(13)의 트랜지스터(Q1)로 제2도의 (a)와 같은 수평 펄스가 발생되고, 상기 트랜지스터(Q1)는 입력되는 수평 펄스에 의해 온/오프 스위칭 동작하여 플라이백 트랜스(FBT)의 1차측 코일(L1)에 일정 전압(B+)이 공급되도록 한다.As described above, when the CPT is turned on, a horizontal pulse as shown in FIG. 2A is generated by the transistor Q1 of the high voltage generator 13, and the transistor Q1 is turned on / off by an input horizontal pulse. The off switching operation causes a constant voltage B + to be supplied to the primary coil L1 of the flyback transformer FBT.

플라이백 트랜드(FBT)의 1차측 코일(L1)에 일정 전압(B+)이 인가되면, 플라이백 트랜스(FBT)의 2차측 코일(L2)에는 코일(L2)의 권선비에 따른 고전압의 펄스가 유기되어 CPT의 애노드 단자로 공급되고, 저항(R1,R2)은 상기 애노드 단자로 공급되는 전압을 검출, 분압하여 제2도의 (b)와 같은 펄스를 반전 증폭부(14)로 출력한다.When a constant voltage B + is applied to the primary coil L1 of the flyback trend FBT, a high voltage pulse is applied to the secondary coil L2 of the flyback transformer FBT according to the turns ratio of the coil L2. It is induced and supplied to the anode terminal of the CPT, and the resistors R1 and R2 detect and divide the voltage supplied to the anode terminal, and output the pulse shown in FIG. 2B to the inverting amplifier 14.

그리고, 반전 증폭부(14)의 트랜지스터(Q2)는 완충기로서, 상기 저항(R1,R2)으로 부터 공급되는 일정 전압의 펄스를 트랜지스터(Q3)에 전달하고, 상기 트랜지스터(Q3)는 입력되는 펄스를 반전 증폭하여 제2도의 (c)와 같이 극성이 반전된 부펄스를 위상 및 레벨 조정부(15)로 출력한다.The transistor Q2 of the inverting amplifier 14 is a buffer, and transmits a pulse of a constant voltage supplied from the resistors R1 and R2 to the transistor Q3, and the transistor Q3 is input to the pulse. Inverted and amplified, the negative pulse whose polarity is inverted as shown in (c) of FIG. 2 is output to the phase and level adjusting unit 15.

이때, 상기 위상 및 레벨 조정부(15)의 저항(R3) 및 콘덴서(C3)는 소정의 RC시정수에 따라 트랜지스터(Q3)로부터 입력되는 부펄스의 위상을 CPT의 전면에서 발생되는 전기장의 위상과 동일하게 조정하고, 또한 콘덴서(C4)는 상기 콘덴서(C3)와 결합되어 트랜지스터(Q3)로 부터 입력되는 부펄스의 레벨 즉, 진폭을 CPT의 전면에서 발생되는 전기장의 레벨과 동일하게 조정하여 제2도의 (e)와 같은 부펄스를 CPT의 전면에 체결되어 있는 디가우징 코일(10)에 공급하므로서, CPT의 전면에서 발생되는 전기장이 제거되는 것이다.In this case, the resistor R3 and the capacitor C3 of the phase and level adjuster 15 may match the phase of the negative pulse input from the transistor Q3 to the phase of the electric field generated in front of the CPT according to a predetermined RC time constant. In the same manner, the capacitor C4 is combined with the capacitor C3 to adjust the level of the negative pulse input from the transistor Q3, that is, the amplitude equal to the level of the electric field generated in front of the CPT. By supplying a negative pulse such as (e) of FIG. 2 to the degaussing coil 10 fastened to the front of the CPT, the electric field generated in the front of the CPT is removed.

즉, CPT의 전면에서 발생되는 제2도의 (d)와 같은 전기장의 노이즈와 그 레벨 및 위상이 동일하며 그 극성이 반대인 제2도의 (e)와 같은 부펄스를 디가우징 코일(10)에 공급하여 주므로서, CPT의 전면에서 발생되는 전기장이 상쇄되어 제거되는 것이다.That is, the degaussing coil 10 receives the noise of the electric field generated in the front surface of the CPT as shown in (d) of FIG. 2 and the negative pulse as shown in (e) of FIG. By supplying to, the electric field generated in front of the CPT is canceled and removed.

그리고, 상기 위상 및 레벨 조정부(15)의 저항(R3) 및 콘덴서(C3)의 RC시정수 값을 조정하여 디가우징 코일(10)로 공급되는 부펄스의 위상을 조정하고, 콘덴서(C3,C4)의 정전용량 값을 조정하여 디가우징 코일(10)로 공급되는 부펄스의 레벨(진폭)을 조정함으로서, CPT의 전면에 발생되는 전기장의 파형변화에 대처할 수 있게 된다.In addition, the phase of the negative pulse supplied to the degaussing coil 10 is adjusted by adjusting the resistance R3 of the phase and level adjusting unit 15 and the RC time constant of the capacitor C3, and the capacitors C3, By adjusting the capacitance value of C4) by adjusting the level (amplitude) of the negative pulse supplied to the degaussing coil 10, it is possible to cope with the waveform change of the electric field generated in front of the CPT.

그러나, CPT 또는 CRT 등을 탈자 시키기 위한 목적으로 기존 설치된 디가우징 코일에 디가우징 코일의 초기 동작후 전기장 제거를 위한 부펄스 파형을 공급하여 CPT 또는 CRT의 전면에 발생하는 전기장을 제거할 수 있도록 하는 종래 영상표시기기의 전기장 제거 장치의 경우에 있어서는 부펄스를 생성하기 위한 회로가 복잡해지므로서, 기기의 생산성이 저하되며, 복잡해지는 회로에 의하여 기기에 대한 사용자의 신뢰도가 떨어지게 되는 문제점이 발생하게 된다.However, it is possible to remove the electric field generated in front of the CPT or CRT by supplying a negative pulse waveform for removing the electric field after the initial operation of the degaussing coil to the existing degaussing coil for the purpose of demagnetizing the CPT or the CRT. In the case of an electric field removing device of a conventional video display device, a circuit for generating a negative pulse is complicated, and thus productivity of the device is reduced, and a complicated circuit causes a problem that a user's reliability on the device is reduced. Done.

본 발명에서는 상기에서와 같은 문제점을 해결하기 위하여 CPT의 측면 유리면에 전기장 검출 및 역전압 생성용 인쇄회로기판(PCB)의 동박면을 부착하여 CPT에서 발생되는 전기장을 검출한후, 검출된 전기장의 역전압을 발생시켜 CPT에서 발생되는 전기장을 제거할 수 있도록 하므로서, 간단한 회로구성을 통하여 신뢰성있는 인체에 유해한 전기장을 제거할 수 있도록 한 것이다.In the present invention, in order to solve the problems as described above, by attaching the copper foil surface of the printed circuit board (PCB) for electric field detection and reverse voltage generation on the side glass surface of the CPT to detect the electric field generated in the CPT, By generating a reverse voltage to remove the electric field generated in the CPT, it is possible to remove the electric field harmful to the human body through a simple circuit configuration.

본 발명 영상표시기기의 전기장 차단 장치의 구성을 제3도 및 제4도를 참조하여 설명하면 다음과 같다.The configuration of the electric field blocking device of the image display device of the present invention will be described with reference to FIGS. 3 and 4.

CPT에서 발생하는 전기장을 제거하기 위하여 전면에 도전성 패널(1)을 체결하고, CPT의 측유리면에 CPT에서 발생되는 전기장의 검출 및 역전압 생성용 PCB 애시(ASSY)(2)의 동박면(3)을 부착시킨 것을 특징으로 하며, 상기 CPT 측유리면에 부착되는 PCB 애시(2)는 부착되는 동박면(3)의 CPT부착부위에는 발생되는 전기장을 검출하기 위한 신호검출부(3A)와, 접지부(3B)가 구성되며, 검출된 전기장을 회로부에 전달하기 위하여 상기 신호검출부(3A)와 접지부(3B)에는 구멍(3C1,3C2)이 형성되며, 형성된 구멍(3C1,3C2)을 통하여 검출된 신호를 전달받는 펄스 입력부(3D)와, 펄스 입력부(3D)로 입력된 검출 신호전압의 펄스를 감지 및 분압하여 출력하는 저항(R11,R12)과, 저항(R11,R12)에서 출력된 일정 전압의 펄스신호를 전달하는 완충기용 트랜지스터(Q11)와, 상기 트랜지스터(Q11)로부터 전달된 펄스신호를 반전증폭하는 트랜지스터(Q12)와, 트랜지스터(Q12)에서 출력된 펄스의 위상을 조정하여 도전성 판넬(1) 또는 CPT면에 전달하도록 병렬로 접속된 저항(R19) 및 콘덴서(C12)의 구성요소를 포함하여 구성된다.The conductive panel 1 is fastened to the front to remove the electric field generated from the CPT, and the copper foil surface of the PCB ash (2) for detecting the electric field generated from the CPT and generating the reverse voltage on the side glass surface of the CPT (3). ), Wherein the PCB ash (2) attached to the CPT side glass surface has a signal detector (3A) for detecting an electric field generated at the CPT attachment portion of the copper foil surface (3) to be attached, and a ground portion. 3B, holes 3C1 and 3C2 are formed in the signal detection part 3A and the ground part 3B to transmit the detected electric field to the circuit part, and are detected through the formed holes 3C1 and 3C2. Pulse input unit 3D receiving the signal, resistors R11 and R12 for detecting, dividing and outputting pulses of the detection signal voltage input to the pulse input unit 3D, and constant voltages output from the resistors R11 and R12. A buffer transistor Q11 for transmitting a pulse signal of Transistor Q12 for inverting and amplifying the transmitted pulse signal, and resistor R19 and capacitor C12 connected in parallel so as to adjust the phase of the pulse output from transistor Q12 and transmit it to the conductive panel 1 or the CPT surface. It is configured to include the components of).

이와 같이 구성된 본 발명 영상표시기기의 전기장 제거 장치는 CPT의 측유리면에 상기와 같은 구성요소를 포함하는 PCB 애시(2)의 동박면(3)을 부착하여 발생되는 전기장을 검출하고, 검출된 전기장의 역전압을 생성하여 도전성 판넬(1) 또는 CPT면에 전달하여 인체에 해로운 전기장을 제거하고자 하는 것으로, 먼저, CPT의 측유리면에 부착하게 될 PCB 애시(2)의 동박면(3) 구조를 살펴보면, 도면 제4도의 (a)에 도시된 바와 같이, 유리면의 부착부위에 신호검출부(3A)와 접지부(3B)가 형성되며, 형성된 신호검출부(3A)는 (b)에서와 같이, CPT 유리면에 부착되어 구멍(3C1)을 통하여 펄스 입력부(3D)로 CPT면에 발생되는 전기장의 신호를 검출하여 전달하게 된다.The electric field removing device of the image display device of the present invention configured as described above detects an electric field generated by attaching the copper foil surface 3 of the PCB ash 2 including the above components to the side glass surface of the CPT, and detects the detected electric field. To generate the reverse voltage of the transfer to the conductive panel (1) or CPT surface to remove the harmful electric field, first, the copper foil surface (3) structure of the PCB ash (2) to be attached to the side glass surface of the CPT As shown in (a) of FIG. 4, the signal detecting portion 3A and the grounding portion 3B are formed at the attachment portion of the glass surface, and the formed signal detecting portion 3A is formed as shown in (b). It is attached to the glass surface and detects and transmits a signal of an electric field generated on the CPT surface to the pulse input unit 3D through the hole 3C1.

여기서, CPT 애노드 전압은 CPT 유리 내측의 알루미늄 판에 인가되어지게 된다.Here, the CPT anode voltage is applied to the aluminum plate inside the CPT glass.

상기에서와 같이, CPT 측 유리면에 부착되는 PCB 애시(2)의 동박면(3)에서는 CPT에서 발생되는 전기장 신호를 검출하여 제5도의 (a)(b)와 같은 파형을 펄스 입력부(3D)로 전달하게 된다.As described above, the copper foil surface 3 of the PCB ash 2 attached to the CPT side glass surface detects an electric field signal generated from the CPT and outputs a waveform such as (a) (b) of FIG. 5 to the pulse input unit 3D. Will be sent to.

도면 제5도의 (a)는 수평성분의 파형을 보인것이며, (b)는 수직성분의 파형을 보인 도면으로서, 상기와 같은 파형은 펄스 입력부(3D)로 입력되어 저항(R11, R12)에 의하여 분압되어 트랜지스터(Q11)의 베이스로 입력되어진다.Figure 5 (a) shows the waveform of the horizontal component, (b) is a view showing the waveform of the vertical component, such a waveform is input to the pulse input unit (3D) by the resistors (R11, R12) The voltage is divided and input to the base of the transistor Q11.

여기서, 저항(R11,R12)은 트랜지스터(Q11)의 바이어스 설정용 저항이다.Here, the resistors R11 and R12 are bias resistors for the transistor Q11.

이후, 트랜지스터(Q11)의 에미터에서는 제 5도의 파형과 동일한 파형이 생성되어, 콘덴서(C11)를 통하여 트랜지스터(Q12)의 베이스에 입력된다.Subsequently, the emitter of the transistor Q11 generates the same waveform as the waveform of FIG. 5 and inputs it to the base of the transistor Q12 through the capacitor C11.

상기와 같이 입력된 신호는 트랜지스터(Q12)에서 반전 증폭되어, 콜렉터단에 제6도와 같이, 제5도의 파형의 위상이 역상된 신호가 발생하게 된다.The signal input as described above is inverted and amplified by the transistor Q12 to generate a signal in which the phase of the waveform of FIG.

이때, 트랜지스터(Q12)의 반전증폭도는 +B1, 저항(R15∼R18)에 의하여 결정되며, 상기와 같이 트랜지스터(Q12)의 콜렉터단에 형성된 신호는 저항(R19)과 콘덴서(C12)를 통하여 CPT면 또는 도전성 판넬(1)에 인가되어 전기장을 제거하는 역할을 하게 된다.At this time, the inversion amplification of the transistor Q12 is determined by + B1 and resistors R15 to R18, and the signal formed at the collector terminal of the transistor Q12 as described above is CPT through the resistor R19 and the capacitor C12. Is applied to the surface or conductive panel (1) serves to remove the electric field.

이와 같이, 발생되는 전기장의 신호를 검출하고, 검출된 전압을 이용하여 역전압을 생성하여 CPT면 또는 전기장을 상쇄하기 위한 수단인 도전성 판넬에 인가하여 발생되는 전기장을 제거하도록 하므로서, 간단한 회로구성을 통하므로 생산성의 향상을 꾀할 수 있게 되고, 또한 신뢰성있는 전기장 제거장치를 사용자에게 제공하게 되는 효과가 있는 것이다.In this way, a simple circuit configuration is detected by detecting a signal of the generated electric field and generating a reverse voltage by using the detected voltage to remove the electric field generated by applying it to the CPT plane or the conductive panel which is a means for canceling the electric field. Through this, it is possible to improve productivity, and also to provide a reliable electric field removing device to the user.

Claims (3)

CPT의 탈자를 위하여 전면에 도전성 패널(1)을 체결한 CPT의 측유리면에 CPT에서 발생되는 전기장의 검출 및 역전압 생성용 PCB 애시(2)의 동박면(3)을 부착시킨 것을 특징으로 하며, 부착된 PCB 애시(2)의 동박면(3)을 통하여 CPT에서 발생되는 전기장을 검출하고, 검출된 전기장 신호의 역전압을 생성하여 CPT전면에 체결된 도전성 패널(1)에 인가하여 전기장을 제거하는 것을 특징으로 하는 영상표시기기의 전기장 제거 장치.The copper foil surface 3 of the PCB ash 2 for detecting the electric field generated from the CPT and generating the reverse voltage is attached to the side glass surface of the CPT in which the conductive panel 1 is fastened to the front of the CPT. The electric field generated from the CPT is detected through the copper foil surface 3 of the PCB ash 2 attached thereto, and a reverse voltage of the detected electric field signal is generated and applied to the conductive panel 1 fastened to the front surface of the CPT to apply the electric field. Removing the electric field of the image display device, characterized in that for removing. 제1항에 있어서, 상기 CPT 측유리면에 부착되는 PCB 애시(2)는 CPT에 부착되는 동박면(3)의 CPT부착부위에는 발생되는 전기장을 검출하기 위한 신호검출부(3A)와 접지부(3B)가 구성되며, 검출된 전기장을 회로부에 전달하기 위하여 상기 신호검출부(3A)와 접지부(3B)에는 구멍(3C1,3C2)이 형성되며, 형성된 구멍(3C1,3C2)을 통하여 검출된 신호를 전달받는 펄스 입력부(3D)와, 펄스 입력부(3D)로 입력된 검출 신호전압의 펄스를 감지 및 분압하여 출력하는 저항(R11,R12)과, 저항(R11,R12)에서 출력된 일정 전압의 펄스신호를 전달하는 트랜지스터(Q11)와, 상기 트랜지스터(Q11)로부터 전달된 펄스신호를 반전증폭하는 트랜지스터(Q12)와, 트랜지스터(Q12)에서 출력된 펄스의 위상을 조정하여 도전성 판넬(1)에 인가하도록 병렬로 접속된 저항(R19) 및 콘덴서(C12)의 구성요소를 포함하여 구성된 것을 특징으로 하는 영상표시기기의 전기장 제거 장치.The PCB ash (2) attached to the CPT side glass surface is a signal detecting portion (3A) and a ground portion (3B) for detecting an electric field generated at the CPT attachment portion of the copper foil surface (3) attached to the CPT And a hole (3C1, 3C2) are formed in the signal detector (3A) and the ground (3B) to transfer the detected electric field to the circuit portion, and the signal detected through the formed holes (3C1, 3C2) The pulse input unit 3D to be transmitted, the resistors R11 and R12 for detecting and dividing a pulse of the detection signal voltage inputted to the pulse input unit 3D, and outputting the pulses having a predetermined voltage output from the resistors R11 and R12. Transistor Q11 for transmitting the signal, transistor Q12 for inverting and amplifying the pulse signal transmitted from the transistor Q11, and applying the phase of the pulse output from the transistor Q12 to the conductive panel 1 Components of resistor R19 and capacitor C12 connected in parallel to Removing the electric field device of the video display device, it characterized in that configured. 제1항 또는 제2항에 있어서, 상기 전기장 신호의 역전압을 CPT면에 인가하여 전기장을 제거하는 것을 특징으로 하는 영상표시기기의 전기장 제거 장치.The apparatus of claim 1 or 2, wherein the electric field is removed by applying a reverse voltage of the electric field signal to the CPT plane.
KR1019960016268A 1996-05-15 1996-05-15 Apparatus for removing electric field of image displayer KR100204223B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960016268A KR100204223B1 (en) 1996-05-15 1996-05-15 Apparatus for removing electric field of image displayer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960016268A KR100204223B1 (en) 1996-05-15 1996-05-15 Apparatus for removing electric field of image displayer

Publications (2)

Publication Number Publication Date
KR970078669A KR970078669A (en) 1997-12-12
KR100204223B1 true KR100204223B1 (en) 1999-06-15

Family

ID=19458811

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960016268A KR100204223B1 (en) 1996-05-15 1996-05-15 Apparatus for removing electric field of image displayer

Country Status (1)

Country Link
KR (1) KR100204223B1 (en)

Also Published As

Publication number Publication date
KR970078669A (en) 1997-12-12

Similar Documents

Publication Publication Date Title
US9473686B2 (en) Camera device, camera system and camera control method
KR100204223B1 (en) Apparatus for removing electric field of image displayer
JPS59182673A (en) Frequency phase control circuit of television display unit
TW319939B (en)
JP2801183B2 (en) Degaussing circuit for cathode ray tube
KR100228386B1 (en) Radiated interference elimination apparatus of an image displayer
JP4172823B2 (en) Video display device
KR100270974B1 (en) Degaussing circuit
RU2122296C1 (en) Internal pattern generator for monitor
EP0455146B1 (en) Parabolic voltage generating circuit
JPS63144662A (en) Parabola periodical signal generator
KR100218011B1 (en) Generating circuit of horizontal retrace time adjusting pulse in a display device
US5943103A (en) Picture display apparatus with a cathode ray tube and a self-oscillating switched-mode power supply
KR19980043489A (en) High voltage prevention circuit when no signal of monitor
KR950023041A (en) CRT element circuit using DC power
KR0138370B1 (en) Horizontal blanking signal compensation
JP3092168B2 (en) High voltage power supply
KR19990016407A (en) Unnecessary radiation wave removing device of video display device
US4107737A (en) Synchronization signal powered television transmitter
KR200204163Y1 (en) Vertical launching circuit for display device
KR100331816B1 (en) Apparatus for controlling brightness of monitor
KR100250517B1 (en) Ripple noise canceller circuit of image apparatus
KR950009659B1 (en) Honizontal driving circuit for transfert aspect ritio
JPH0811063Y2 (en) Isolation power supply
KR860003726A (en) Vertical Modulation Phase and Amplitude Control Unit for High Resolution Television

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090223

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee