KR100201278B1 - Circuit for both time switching and conference phoning - Google Patents
Circuit for both time switching and conference phoning Download PDFInfo
- Publication number
- KR100201278B1 KR100201278B1 KR1019920017723A KR920017723A KR100201278B1 KR 100201278 B1 KR100201278 B1 KR 100201278B1 KR 1019920017723 A KR1019920017723 A KR 1019920017723A KR 920017723 A KR920017723 A KR 920017723A KR 100201278 B1 KR100201278 B1 KR 100201278B1
- Authority
- KR
- South Korea
- Prior art keywords
- conference
- data
- highway
- pcm
- parallel
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M3/00—Automatic or semi-automatic exchanges
- H04M3/42—Systems providing special services or facilities to subscribers
- H04M3/56—Arrangements for connecting several subscribers to a common circuit, i.e. affording conference facilities
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
본 발명은 널리 쓰이고 있는 타임 스위치 구조에 회의 그룹조정 메모리를 추가하여 스위칭시 각 채널의 회의 참가 여부가 판정되도록 하는 구조 및 이에 적합한 회의 기능을 구현토록 되어 있다.The present invention is to add a conference group adjustment memory to the widely used time switch structure to implement a structure and a conference function suitable for determining whether to participate in the meeting of each channel when switching.
Description
제1도는 종래의 타임스위칭 및 회의 회로도.1 is a conventional time switching and conference circuit diagram.
제2도는 종래의 시분할 스위칭 원리도.2 is a conventional time division switching principle diagram.
제3도는 종래의 타임스위칭 회로도.3 is a conventional time switching circuit diagram.
제4도는 본 발명에 따른 회로도.4 is a circuit diagram according to the present invention.
본 발명은 교환기에 있어서 회의 회로에 관한 것으로, 특히 시분할 타임 스위칭 및 3자이상의 회의통화(conference call)기능을 동시에 실현할 수 있는 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a conference circuit in an exchange, and more particularly to a circuit capable of simultaneously realizing time division time switching and a conference call function of three or more characters.
일반적으로 스위칭 및 회의 기능의 구현 방법은 각각을 별도의 회로로 설계되어 교환기 시스템의 PCB 보드내에서 결합하여 사용하는 방식을 체용하고 있다. 즉, 일정 갯수의 하이웨이 입력을 받아들여 각 채널 데이타를 출력 하이웨이의 다른 채널로 할당하는 기능을 갖고 있는 타임 스위치 회로와 회의 기능을 구현하기 위해 필요한 연산장치 및 입출력 변환장치를 포함하는 회의용 회로가 각각 사용되고 있다.In general, the method of implementing switching and conferencing functions is designed by using separate circuits, which are combined and used in the PCB board of the exchanger system. That is, a conference circuit including a time switch circuit having a function of accepting a certain number of highway inputs and assigning each channel data to a different channel of an output highway, and a computing device and an input / output converter necessary to implement the conference function, respectively. It is used.
상기 회의에 참여할 채널을 먼저 타임스위치에 의해 단일 하이웨이로 모으고, 회의 회로는 그 하이웨이를 입력으로 받아들여 회의 기능을 수행하고 결과를 다시 타임스위치의 입력 하이웨이로 되돌러 주도룩 설계되어 있다.The channels to participate in the conference are first assembled into a single highway by the time switch, and the conference circuit takes the highway as an input, performs the conference function, and returns the result back to the input highway of the time switch.
제1도에서 종래 교환시스템에서 사용되고 있는 시분할 교환 및 디지탈 회의 기능을 살펴보면 다음과 같다.Referring to FIG. 1, the time division exchange and digital conference functions used in the conventional exchange system are as follows.
201은 타임스위치로서, n개의 입력 하이웨이를 입력으로 받아들여 스위칭 기능을 수행하고, 그 결과를 다시 n개의 출력 하이웨이로 출력한다.201 is a time switch, which takes n input highways as inputs, performs a switching function, and outputs the result back to n output highways.
301은 디지탈 회의 전용 회로로 하나의 입력 하이웨이의 각 채널간의 회의 기능을 위한 연산을 수행하여 그 결과를 출력 하이웨이로 출력한다.301 is a digital conference dedicated circuit and performs an operation for a conference function between each channel of one input highway and outputs the result to the output highway.
중앙처리장치(101)는 시스템의 주제어부로서 타임스위치 및 회의 통화제어를 담당한다.The central processing unit 101 is the main control unit of the system and is responsible for time switches and conference call control.
일반적으로 하나의 하이웨이에는 32기의 가입자 채널이 실려 있으며 이중 일부 가입자가 회의에 참여하게 된다. 이경우 중앙처리장치(101)의 제어에 의해 타임스위치(201)는 제2도와 같이 총 n × 32의 가입자 채널중 회의에 참여할 채널만을 하나의 하이웨이에 모아 회의회로(301)의 입력 하이웨이로 인가한다. 상기 회의회로(301)는 입력을 받아 연산을 수행하고, 그 걸과를 타임 스위치(201)의 입력 하이웨이쪽으로 출력한다. 최종적으로 타임스위치(201)는 그 결과를 각각의 채널로스위칭해서 출력한다.Typically, one highway has 32 subscriber channels, some of which will join the conference. In this case, under the control of the central processing unit 101, the time switch 201 collects only the channels to participate in the conference among the total of n × 32 subscriber channels in one highway and applies them to the input highway of the conference circuit 301 as shown in FIG. . The conference circuit 301 receives an input, performs an operation, and outputs the hook to the input highway of the time switch 201. Finally, the time switch 201 outputs the results by switching each channel.
즉, (1)은 하이웨이를, (2)는 스위칭 기능이 수행된 출력 하이웨이의 채널을 나타내고, 하나의 하이웨이는 32개의 가입자의 음성신호가 실릴 수 있는 32개의 채널이 있으며, 타임스위치 (271)는입력 하이웨이의 각 채널의 내용을 서로 다른 채널에 할당함으로 이루어진다.That is, (1) represents a highway, (2) represents a channel of an output highway on which a switching function is performed, and one highway has 32 channels capable of carrying voice signals of 32 subscribers, and a time switch 271 Consists of assigning the contents of each channel of the input highway to different channels.
상기 타임스위치(271)부의 구체적인 구성은 제3도와 같다.The detailed configuration of the time switch 271 is as shown in FIG.
그러나 종래의 타임스위칭 및 회의 기능의 구현방식은 별도의 전용회로를 사용하여 구성함으로써 타임스위치의 입출력 하이웨이중의 하나는 반드시 회의 전용으로 할당하여야 하며, 이로 인하여 총 교환가능한 채널의 수가 감소하게 되고, 또한 별도의 전용회로를 각각 사용함으로서 각 칩내부의 공통적인 회로의 낭비가 있으며, 전체적으로 시스탬 코스트(cost)가 올라가게 되는 문제점이 있었다.However, the conventional implementation of the time switching and conferencing functions is configured by using a separate dedicated circuit so that one of the input and output highways of the time switch must be allocated exclusively for meeting, thereby reducing the total number of exchangeable channels. In addition, by using separate dedicated circuits, there is a waste of common circuits in each chip, and there is a problem in that a system cost increases.
따라서 본 발명의 목적은 교환기, 기폰 시스템 등의 교환 시스템에서 현재 널리 쓰이고 있는 교환방식인 시분할 스위칭 방식과 교환 시스템의 필수적인 기능중의 하나인 3자통화(conference call) 기능을 동시에 겸용할 수 있는 회로를 제공함에 있다.Accordingly, an object of the present invention is a circuit capable of simultaneously using a time division switching method, which is widely used in an exchange system such as an exchanger, a Gipon system, and a three-party call function, which is one of the essential functions of the exchange system. In providing.
이하 본 발명을 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
제4도는 본 발명에 따른 회로도로서,4 is a circuit diagram according to the present invention,
하이웨이 (1)과 연결되며 각 하이웨이의 각 채널 입력 직렬 음성 데이타를 병렬 PCM데이타로 변환하는 직/병렬 변환 및 멀티플렉서(401)와,A serial / parallel conversion and multiplexer 401 connected to the highway 1 to convert each channel input serial voice data of each highway into parallel PCM data,
상기 직/병렬변환 및 멀티플렉서(401)의 출력음성 데이타를 고유 어드레스에 저장되는 스피치 메모리(402)와,Speech memory 402 for storing the output voice data of the serial / parallel conversion and multiplexer 401 at a unique address,
회의 그룹 조정을 채킹하여 상기 스피치 메모리(402)에 회의 기능을 제공하기 위한 스위칭 어드레스 신호를 발생하고 상기 회의통화에 있어 그룹을 조정하기 위한 체킹신호를 제공하는 컨트롤 메모리(407)와,A control memory 407 that checks conference group coordination to generate a switching address signal for providing conferencing functionality to the speech memory 402 and provides a checking signal for coordinating a group in the conference call;
상기 스피치 메모리(402)의 데이타를 리니어(linear) 데이타로 변환하는 PCM컨버터(403)와,A PCM converter 403 for converting data of the speech memory 402 into linear data;
상기 PCM컨버터(403)의 출력 리니어 데이타를 상기 컨트롤 메모리(407)의 회의 그룹에 의해 각 가입자의 총 음성의 합을 구하여 그 총합과 개별 가입자간의 차이를 연산하는 회의 연산부(404)와,A conference operation unit 404 for calculating the sum of the total voices of the respective subscribers using the output linear data of the PCM converter 403 by the conference group of the control memory 407, and calculating the difference between the sum and the individual subscribers;
상기 회의 연산부(404)의 연산값을 PCM으로 변환하는 PCM컨버터(405)와,A PCM converter 405 for converting an operation value of the conference operation unit 404 into a PCM;
상기 PCM컨버터(405)의 병렬 PCM데이타를 각 하이웨이로 전송토록 직렬로 변환하는 병/직렬 변환 및 디멀티플렉서(406)로 구성된다.A parallel / serial conversion and demultiplexer 406 converts the parallel PCM data of the PCM converter 405 in series for transmission to each highway.
따라서 본 발명의 구체적 일실시예를 제4도를 참조하여 상세히 설명하면,Therefore, a specific embodiment of the present invention will be described in detail with reference to FIG.
일반적으로 타임스위칭은 제3도에서와 같이 직/병렬 변환기(301)의 입력 하이웨이(1)로 부터 병/직렬 변환기(304)를 출력 하이웨이로 하여 스피치메모리(302)를 사용하며, 상기 각 입력 하이웨이(1)의 각 채널의 음성 데이타가 스피치 메모리(302)의 고유 어드레스에 저장된다. 그리고 컨넥션 메모리(305)는 입력 채널과 출력 채널간의 교환 정보가 저장된다. 상기 직/병렬 교환기(301)는 입력 하이웨이의 직렬 데이타를 내부적으로 처리하기 위해 병렬 데이타로 바꾸는 직렬-병렬 변환기이며, 병/직렬 변환기(304)는 그 역기능을 수행하는 병렬-직렬 변환 기능을 실행한다. 출력 멀티플렉서(303)는 상기 컨넥선 메모리(305)의 교환 정보에 따라 스피치 메모리(302)에서 해당 채널의 데이타를 읽어내서 출력하는 기능을 수행토륵 되어 있다.In general, time switching uses the speech memory 302 using the parallel / serial converter 304 as the output highway from the input highway 1 of the serial / parallel converter 301 as shown in FIG. Voice data of each channel of the highway 1 is stored at a unique address of the speech memory 302. The connection memory 305 stores exchange information between the input channel and the output channel. The serial / parallel exchanger 301 is a serial-to-parallel converter that converts serial data of an input highway into parallel data for internal processing, and the parallel / serial converter 304 executes a parallel-to-serial conversion function to perform its inverse function. do. The output multiplexer 303 performs a function of reading and outputting data of a corresponding channel from the speech memory 302 according to the exchange information of the connector memory 305.
제4도는 제3도와 같이 일반적인 타임 스위칭에 의해 통화를 실현하는 데 있어 3자 이상의 회의 통화를 실현하려면 콘트롤 메모리(407)의 회의그룹 조정값에 의해 가산기 및 어큐뮬레이터를 포함하고 있는 회의 연산부(404)의 제어로 실현토륵 되어 있다.4 illustrates a conference operation unit 404 including an adder and an accumulator by a conference group adjustment value of the control memory 407 in order to realize a conference call of three or more characters in realizing a call by general time switching as shown in FIG. It is realized by the control.
입력 하이웨이(1)를 통해 입력되는 직렬 PCM데이타를 직/병렬 변환기(401)를 통해 병렬 데이타로 변환하여 스피치 메모리(402)에다 컨트롤 메모리(407)에서 발생되는 스위칭 어드레스에 따라 기록한다. 상기 스피치메모리(402)에서 출력되는 PCM데이타는 PCM컨버터(403)에서 리니어 데이타로 변환된다.Serial PCM data input through the input highway 1 is converted into parallel data through the serial / parallel converter 401 and written to the speech memory 402 according to the switching address generated from the control memory 407. The PCM data output from the speech memory 402 is converted into linear data by the PCM converter 403.
상기 리니어 데이타는 회의 연산부(404)에 입력되어 상기 컨트롤 메모리(407)에서 발생되는 회의 그룹 조정값에 따라 각 가입자의 총음성의 합을 구하고 그 총합과 개별 가입자간의 차이를 연산하여 각 채널의 회의 참가 여부를 판정한 후 입력 리니어 데이타에 대해 처리한다. 이를 PCM컨버터(405)에서 PCM데이타로 변환시킨다.The linear data is input to the conference operation unit 404 to obtain the sum of the total voices of each subscriber according to the conference group adjustment value generated in the control memory 407, and calculate the difference between the sum and the individual subscribers. After determining whether to participate, the input linear data is processed. This is converted into PCM data by the PCM converter 405.
상기 PCM컨버터(405)에서 변환된 PCM데이타는 병/직렬 및 디멀티플렉서(405)에서 직렬로 변환하여 하이웨이로 전송하여 회의통화 가동시에 가능토록 되어 있다.The PCM data converted by the PCM converter 405 is serially converted by the bottle / serial and demultiplexer 405 and transmitted to the highway so that the conference call can be operated.
상술한 바와같이 종래의 두 기능을 별개로 처리한 칩을 하나의 칩으로 이룰 수 있음으로 하이웨이 구성과 제어를 단순화 시킬 수 있는 이점이 있다.As described above, since a chip that processes two conventional functions separately may be formed as a single chip, there is an advantage of simplifying highway configuration and control.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920017723A KR100201278B1 (en) | 1992-09-28 | 1992-09-28 | Circuit for both time switching and conference phoning |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920017723A KR100201278B1 (en) | 1992-09-28 | 1992-09-28 | Circuit for both time switching and conference phoning |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940008359A KR940008359A (en) | 1994-04-29 |
KR100201278B1 true KR100201278B1 (en) | 1999-06-15 |
Family
ID=19340244
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920017723A KR100201278B1 (en) | 1992-09-28 | 1992-09-28 | Circuit for both time switching and conference phoning |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100201278B1 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100528742B1 (en) * | 1998-12-30 | 2006-02-09 | 삼성탈레스 주식회사 | Multi-party Conference Call Device of Exchange System |
KR100463847B1 (en) * | 2000-10-27 | 2004-12-29 | 엘지전자 주식회사 | Apparatus and Method for Notifing All at Once in Switching System |
-
1992
- 1992-09-28 KR KR1019920017723A patent/KR100201278B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940008359A (en) | 1994-04-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1090909A (en) | Communication system using intelligent network processor | |
US4301531A (en) | Three-party conference circuit for digital time-division-multiplex communication systems | |
US3984643A (en) | Method and apparatus for establishing a plurality of simultaneous conferences in a PCM switching system | |
US3967070A (en) | Memory operation for 3-way communications | |
IE43367B1 (en) | Method and apparatus for establishing a plurality of simultaneous conferences in a pcm switching system | |
US5959977A (en) | Apparatus for embodying combined time switching and conference calling functions | |
US3978290A (en) | Digital private automatic branch exchange | |
KR100201278B1 (en) | Circuit for both time switching and conference phoning | |
US4686512A (en) | Integrated digital circuit for processing speech signal | |
EP0151917B1 (en) | Time slot exchange with interchange memory | |
US3399387A (en) | Time division electronic modular matrix switching system | |
GB2146506A (en) | Telephone conference bridge circuit arrangements | |
US5511071A (en) | Circuit arrangement for setting up conference calls in a digital time-division multiplex telecommunications switching center | |
KR0151628B1 (en) | Pcm data conversion system | |
US3657698A (en) | Signalling supervision unit | |
USRE31814E (en) | Three-party conference circuit for digital time-division-multiplex communication systems | |
US4835767A (en) | Additive PCM speaker circuit for a time shared conference arrangement | |
USRE31651E (en) | Communication system using intelligent network processor | |
JP2643268B2 (en) | Conference call circuit | |
JP2820015B2 (en) | Multipoint conference call device | |
SU1297098A1 (en) | Digital speech synthesizer | |
DE58906158D1 (en) | Digital time division multiplex switching system. | |
RU97113718A (en) | MULTI-POINT VIDEO CONFERENCE DEVICE | |
SU949839A1 (en) | Switching system for asynchronous digital signals | |
KR20000073079A (en) | A conference call card and method for expanding a conference call group |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080228 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |