KR0184132B1 - Power trip circuit of of computer built-in type monitor - Google Patents
Power trip circuit of of computer built-in type monitor Download PDFInfo
- Publication number
- KR0184132B1 KR0184132B1 KR1019960000657A KR19960000657A KR0184132B1 KR 0184132 B1 KR0184132 B1 KR 0184132B1 KR 1019960000657 A KR1019960000657 A KR 1019960000657A KR 19960000657 A KR19960000657 A KR 19960000657A KR 0184132 B1 KR0184132 B1 KR 0184132B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- power
- frequency
- power supply
- circuit
- Prior art date
Links
Abstract
본 발명은 컴퓨터 일체형 모니터에서 영상신호의 유무를 판별한 결과와, 수평 동기신호의 주파수를 판별한 결과와, 동기신호의 유무를 판별한 결과를 가지고, TV신호가 수신되지 않을 때 기기의 전원 공급을 자동적으로 차단시켜 주는 회로에 관한 것이다.The present invention has a result of determining the presence or absence of an image signal on a computer integrated monitor, a result of determining a frequency of a horizontal synchronization signal, and a result of determining the presence or absence of a synchronization signal, and supplying power to the device when a TV signal is not received. To a circuit that automatically shuts off.
종래의 컴퓨터 일체형 모니터의 전원 자동 차단회로는, 방송신호가 없는 경우에도 동기신호 판별부가 동기신호 유를 검출하기 때문에 전원부에 의한 전원 공급 동작이 계속되어 전력 소비가 커지는 문제점과, 이상 주파수(15.75kHz)가 입력됨에 따른 고압 상승과, 이로인한 유해 전자파 발생의 문제점도 초래되고, 부품 손상이 초래될 위험이 커지며, 고해상도 모니터의 수평 주파수는 일반적으로 31.5kHz 이상인데, 상기 15.75kHz가 입력되면 고압이 상승하게 되어 상기의 문제점은 더욱 커지게 되는 단점이 있다.In the conventional automatic power shut-off circuit of a computer integrated monitor, even when there is no broadcast signal, the synchronization signal discrimination unit detects the synchronization signal, so that the power supply operation continues by the power supply unit, resulting in increased power consumption, and an abnormal frequency (15.75 kHz). As a result of the input of the high pressure, the problem of harmful electromagnetic waves is generated, and the risk of component damage is increased, and the horizontal frequency of the high-resolution monitor is generally 31.5 kHz or more. There is a disadvantage that the above problem is further increased.
본 발명은 상기한 종래의 문제점을 해결하기 위하여, 영상신호 판별부(8)와 주파수 판별부(9) 및 동기신호 판별부(10)를 구비하여, 영상신호 처리부에서 출력되는 동기신호의 유무 판별은 물론, 영상신호의 유무도 판별함과 함께 그 수평 주파수도 판별하여 이들 판별 결과를 가지고 게이트 회로(11)와 전원 제어신호 발생부(5)에서 전원 차단부(6)를 통해 전원부(6)를 제어하여 전원부의 전원 공급 여부를 제어함으로써, TV방송신호가 없는 경우에도 기기 전원 공급의 차단동작을 수행할 수 있도록 한 컴퓨터 일체형 모니터의 전원 자동 차단회로를 제공한다.In order to solve the above-mentioned problems, the present invention includes a video signal discrimination unit 8, a frequency discrimination unit 9, and a synchronization signal discrimination unit 10 to determine the presence or absence of a synchronization signal output from the image signal processing unit. In addition, the presence or absence of a video signal is determined and the horizontal frequency thereof is also determined, and the power supply unit 6 is connected to the gate circuit 11 and the power supply control signal generator 5 through the power interrupter 6. By controlling the power supply to control whether the power supply, by providing an automatic power off circuit of a computer-integrated monitor that can perform the power-off operation even if there is no TV broadcast signal.
Description
제1도는 종래의 컴퓨터 일체형 모니터의 전원부 회로도.1 is a circuit diagram of a power supply unit of a conventional computer integrated monitor.
제2도는 본 발명의 컴퓨터 일체형 모니터의 전원 자동 차단회로의 회로도.2 is a circuit diagram of an automatic power off circuit of the computer integrated monitor of the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 안테나 2 : TV 수신부1 antenna 2 TV receiver
3 : 영상신호 처리부 5 : 전원 제어신호 발생부3: Image signal processor 5: Power control signal generator
6 : 전원 차단부 7 : 전원부6: power cut off part 7: power part
8 : 영상신호 판별부 9 : 주파수 판별부8: Image signal discrimination unit 9: Frequency discrimination unit
10 : 동기신호 판별부 11 : 게이트 회로10: synchronization signal discrimination unit 11: the gate circuit
본 발명은 컴퓨터 일체형 모니터에서 영상신호의 유무를 판별한 결과와 수평 동기신호의 주파수를 판별한 결과와, 동기신호의 유무를 판별한 결과를 가지고, TV 신호가 수신되지 않을 때 기기의 전원 공급을 자동적으로 차단시켜 주는 회로에 관한 것이다.The present invention has a result of determining the presence or absence of an image signal, a result of determining the frequency of a horizontal synchronizing signal, and a result of determining the presence or absence of a synchronizing signal on a computer integrated monitor. It relates to a circuit that automatically shuts off.
종래의 컴퓨터 일체형 모니터의 전원 자동 차단회로 구성은 도면 제 1 도에 도시된 바와 같이 안테나(1)로 수신된 TV방송신호를 입력받아 내부의 튜너로 선국하고 또 선국된 방송신호를 내부의 디코더에 의해서 디지털 영상신호(RGB)로 변환시켜 출력하는 TV수신부(2)와, 상기 TV수신부에서 출력된 영상 및 동기신호를 입력받아 모니터 환경 조건에 적절하게 주파수 변환하여 영상신호 및 동기신호를 출력하는 영상신호 처리부(3)와, 상기 영상신호 처리부(3)에서 출력된 수평 및 수직 동기신호의 유무를 판별하는 동기신호 판별부(4)와, 상기 동기신호 판별부(4)의 출력을 입력받아 전원 제어신호를 발생하는 전원 제어신호 발생부(5)와, 상기 전원 제어신호 발생부(5)의 출력을 입력받아 제어되어, 동기신호가 없는 경우 전원 공급을 차단하게 하는 전원 차단부(6)와, 상기 전원 차단부(6)의 제어를 받으며, 기기에 전원을 공급하는 전원부(7)로 구성된 회로이다.As shown in FIG. 1, the automatic power cut-off circuit configuration of a conventional computer integrated monitor receives TV broadcast signals received by the antenna 1 and tunes them into an internal tuner and transmits the tuned broadcast signals to an internal decoder. A TV receiver 2 for converting and outputting a digital video signal RGB by means of a video signal and a video signal and a sync signal outputted from the TV receiver, and outputting a video signal and a sync signal by frequency converting according to the monitor environmental conditions. A signal processor 3, a synchronization signal discrimination unit 4 for discriminating the presence or absence of horizontal and vertical synchronization signals output from the image signal processing unit 3, and an output from the synchronization signal discrimination unit 4 A power control signal generator 5 for generating a control signal and a power cut-off unit 6 for receiving and controlling the output of the power control signal generator 5 to cut off the power supply when there is no synchronization signal. ) And a power supply unit 7 which is controlled by the power cutoff unit 6 and supplies power to the device.
상기의 종래 회로에 의한 전원 차단 동작은 다음과 같이 이루어진다.The power cut operation by the above conventional circuit is performed as follows.
안테나(1)로 수신된 TV방송신호는 TV수신부-TV수신카드(2)에 입력되고, TV수신부(2)는 입력된 방송신호를 내부의 튜너에서 선국하고 또 중간주파수 처리를 수행하며, 아날로그 영상신호를 디지털 영상신호(RGB)로 변환하여 출력하는 한편, 수평 동기신호(H. Sync)와 수직 동기신호(V. Sync)를 출력한다.The TV broadcast signal received by the antenna 1 is input to the TV receiver-TV receiver card 2, and the TV receiver 2 tunes the input broadcast signal through an internal tuner and performs intermediate frequency processing. A video signal is converted into a digital video signal RGB and output, while a horizontal sync signal and a vertical sync signal are output.
TV수신부(2)에서 출력된 상기 영상신호와 수평 및 수직 동기신호는 영상신호 처리부-비디오 카드(3)에 입력된다.The video signal and horizontal and vertical synchronizing signals output from the TV receiver 2 are input to the video signal processor-video card 3.
영상신호 처리부(3)는 입력된 영상신호를 내부 시스템칩(System Chip)에 의해서 모니터 환경 조건에 알맞게 주파수 변환하여 영상신호(RGB)와 수평 동기신호(H. Sync) 및 수직동기신호(V. Sync)를 출력한다.The video signal processing unit 3 converts the input video signal into a frequency according to the monitor environmental conditions by using an internal system chip, so that the video signal RGB, the horizontal synchronization signal H. Sync, and the vertical synchronization signal V. Sync).
상기 영상신호 처리부(3)에서 출력된 수평 동기신호와 수직 동기신호는 동기신호 판별부(4)에 입력되고, 동기신호 판별부(4)는 동기신호의 입력 여부를 판별하는데, 수평 동기신호와 수직 동기신호가 둘 다 입력되는 경우에는 로우레벨의 신호를 출력하고, 수평 동기신호 또는 수직 동기신호 중 어느 하나의 혹은 둘다 동기신호가 입력되지 않으면 하이 레벨의 신호를 출력한다.The horizontal synchronizing signal and the vertical synchronizing signal output from the image signal processing unit 3 are input to the synchronizing signal discriminating unit 4, and the synchronizing signal discriminating unit 4 determines whether or not the synchronizing signal is inputted. When both of the vertical synchronizing signals are input, a low level signal is output, and when one or both of the horizontal synchronizing signal and the vertical synchronizing signal are not input, a high level signal is output.
동기신호 판별부(4)에서 로우 레벨의 신호가 출력되면 전원 제어신호 발생부(5)에서 로우 레벨의 신호를 발생시켜 전원 차단부(6)에 공급하며, 전원 차단부(6)는 로우 레벨의 신호가 입력되면 동작하지 않아, 전원부(7)에 의한 기기 전원 공급이 지속되게 한다.When the low level signal is output from the synchronization signal determination unit 4, the power control signal generator 5 generates a low level signal and supplies the low level signal to the power cutoff unit 6, and the power cutoff unit 6 has a low level. When the signal is inputted, it does not operate so that the power supply of the device by the power supply unit 7 is continued.
그러나, 동기신호 판별부(4)에서 하이 레벨의 신호가 출력되면 전원 제어신호 발생부(5)에서 하이 레벨의 신호를 발생시켜 전원 차단부(6)에 공급하며, 전원 차단부(6)는 하이 레벨의 신호가 입력되면 동작하여, 전원부(7)에 의한 기기 전원 공급을 중단시킨다.However, when the high level signal is output from the synchronizing signal determination unit 4, the power control signal generator 5 generates a high level signal and supplies the high level signal to the power cutoff unit 6. When a high level signal is input, the signal is operated to stop the supply of device power by the power supply unit 7.
그런데, 컴퓨터 일체형 모니터를 온시켜 놓은 상태에서 TV방송신호가 입력되지 않을 경우에는 안테나(1)로 다른 채널의 방송신호가 잡음 성분과 함께 TV수신부(2)에 입력되고, 이 신호가 다시 영상신호 처리부(3)로 전송되기 때문에, 영상신호 처리부(3)는 입력을 감지하여 모니터의 환경 조건에 관계없이 일정한 수평 주파수(15.75kHz)와 수직 주파수(60Hz)의 신호를 출력하게 된다.(수평 및 수직 편향 회로의 동작을 위한 것임).However, when the TV broadcast signal is not input while the computer integrated monitor is turned on, the broadcast signal of another channel is input to the TV receiver 2 together with the noise component by the antenna 1, and the signal is input again. Since it is transmitted to the processor 3, the image signal processor 3 detects an input and outputs a signal having a constant horizontal frequency (15.75 kHz) and vertical frequency (60 Hz) regardless of the environmental conditions of the monitor. For the operation of the vertical deflection circuit).
그러므로, 이 경우에도 상기한 바와같은 종래의 컴퓨터 일체형 모니터의 전원 자동 차단 회로에 의하면, 동기신호 판별부(4)가 동기신호 유를 검출하기 때문에 전원부(7)에 의한 상기의 전원 공급 동작이 계속되어 전력 소비가 커지는 문제점이 발생한다.Therefore, even in this case, according to the conventional automatic power off circuit of the computer integrated monitor as described above, the power supply operation by the power supply unit 7 continues because the synchronization signal discrimination unit 4 detects the synchronization signal flow. This causes a problem that the power consumption is increased.
또한, 이상 주파수(15.75kHz)가 입력됨에 따른 고압 상승과, 이로인한 유해 전자파 발생의 문제점도 초래되고, 부품 손상이 초래될 위험이 커진다.In addition, a high voltage rise as the abnormal frequency (15.75 kHz) is input and a problem of generation of harmful electromagnetic waves is also caused, which increases the risk of component damage.
더구나, 고해상도 모니터의 수평 주파수는 일반적으로 31.5kHz 이상인데, 상기 15.75kHz가 입력되면 고압이 상승하게 되어 상기의 문제점은 더욱 커진다.Moreover, the horizontal frequency of the high-resolution monitor is generally 31.5 kHz or more. When the 15.75 kHz is input, the high pressure increases, and the above problem is further increased.
본 발명은 상기한 종래의 문제점을 해결하기 위하여, 영상신호 처리부에서 출력되는 동기신호의 유무 판별은 물론, 영상신호의 유무도 판별함과 함께 그 수평 주파수도 판별하여, 이들 판별 결과를 가지고 전원부의 전원 공급 여부를 제어함으로써, TV방송신호가 없는 경우에 기기 전원 공급의 차단동작을 수행할 수 있도록 한 컴퓨터 일체형 모니터의 전원 자동 차단회로를 제공함을 목적으로 한다.The present invention, in order to solve the above-mentioned problems, to determine whether there is a synchronization signal output from the video signal processing unit, as well as the presence or absence of the video signal, and also to determine the horizontal frequency of the power supply unit with these determination results It is an object of the present invention to provide an automatic power cut-off circuit of a computer-integrated monitor capable of performing a cut-off operation of a device power supply in the absence of a TV broadcast signal by controlling whether power is supplied.
상기의 목적을 달성하는 본 발명의 컴퓨터 일체형 모니터의 전원 자동 차단회로의 실시예 회로 구성을 도면 제 2 도에 도시하였다.A circuit configuration of an embodiment of an automatic power off circuit of a computer-integrated monitor of the present invention which achieves the above object is shown in FIG.
제2도를 참조하면 본 발명의 컴퓨터 일체형 모니터의 전원 자동 차단회로는, 안테나(1)로 수신된 TV방송신호를 입력받아 내부의 튜너로 선국하고 또 선국된 방송신호를 내부의 디코더에 의해서 디지털 영상신호(RGB)로 변환시켜 출력하는 TV수신부(2)와, 상기 TV수신부에서 출력된 영상 및 동기신호를 입력받아 모니터 환경과 조건에 적절하게 주파수 변환하여 영상신호 및 동기신호를 출력하는 영상신호 처리부(3)와, 상기 주파수 판별부(9)에서 출력된 영상신호의 유무를 판별하는 영상신호 판별부(8)와, 상기 영상신호 처리부(3)에서 출력된 동기신호의 주파수를 판별하는 주파수 판별부(9)와, 상기 영상신호 처리부(3)에서 출력된 수평 및 수직 동기신호의 유무를 판별하는 동기신호 판별부(10)와, 상기 영상신호 판별부(8)와 주파수 판별부(9) 및 동기신호 판별부(10)의 판별 결과를 입력받아 전원 제어신호 발생부(5)의 동작을 제어하는 게이트 회로(11)와, 상기 게이트 회로(11)의 출력을 입력받아 전원 제어신호를 발생하는 전원 제어신호 발생부(5)와, 상기 전원 제어신호 발생부(5)의 출력을 입력받아 제어되어 전원 공급을 차단하게 하는 전원 차단부(6)와, 상기 전원 차단부(6)의 제어를 받으며, 기기에 전원을 공급하는 전원부(7)로 구성된 컴퓨터 일체형 모니터의 전원 자동 차단회로이다.Referring to FIG. 2, the automatic power cut-off circuit of the integrated computer monitor of the present invention receives a TV broadcast signal received by the antenna 1 and tunes it to an internal tuner, and digitally tunes the tuned broadcast signal by an internal decoder. TV receiver 2 for converting and outputting video signal RGB, and video signal for receiving video and sync signal outputted from the TV receiver and converting frequency according to the monitor environment and condition to output video signal and sync signal. A frequency for discriminating the frequency of the synchronization signal outputted from the processor 3, the video signal discriminator 8 for determining the presence or absence of the video signal output from the frequency discriminator 9, and the video signal processor 3 A discriminating unit 9, a synchronizing signal discriminating unit 10 for determining the presence or absence of horizontal and vertical synchronizing signals output from the image signal processing unit 3, the image signal discriminating unit 8 and a frequency discriminating unit 9 ) And motivation A gate circuit 11 that receives the determination result of the determination unit 10 to control the operation of the power control signal generator 5 and a power control that receives the output of the gate circuit 11 to generate a power control signal; Under the control of the signal generator 5, the power cut-off unit 6 for receiving and controlling the output of the power control signal generator 5 to cut off the power supply, and the power cut-off unit 6, It is an automatic power off circuit of a computer integrated monitor composed of a power supply unit 7 for supplying power to equipment.
상기의 본 발명 컴퓨터 일체형 모니터의 전원 자동 차단회로에 의한 전원 차단 동작은 다음과 같이 이루어진다.The power cut operation by the automatic power cut circuit of the computer integrated monitor of the present invention is performed as follows.
안테나(1)로 수신된 TV방송신호는 TV수신부-TV수신카드(2)에 입력되고, TV수신부(2)는 입력된 방송신호를 내부의 튜너에서 선국하고 또 중간주파수 처리를 수행하며, 아날로그 영상신호를 디지털 영상신호(RGB)로 변환하여 출력하는 한편, 수평 동기신호(H. Sync)와 수직 동기신호(V. Sync)를 출력한다.The TV broadcast signal received by the antenna 1 is input to the TV receiver-TV receiver card 2, and the TV receiver 2 tunes the input broadcast signal through an internal tuner and performs intermediate frequency processing. A video signal is converted into a digital video signal RGB and output, while a horizontal sync signal and a vertical sync signal are output.
TV수신부(2)에서 출력된 상기 영상신호와 수평 및 수직 동기신호는 영상신호 처리부-비디오 카드(3)에 입력된다.The video signal and horizontal and vertical synchronizing signals output from the TV receiver 2 are input to the video signal processor-video card 3.
영상신호 처리부(3)는 입력된 영상신호를 내부 시스템칩에 의해서 모니터 환경 조건에 알맞게 주파수 변환하여 영상신호(RGB)와 수평 동기신호(H. Sync) 및 수직 동기신호(V. Sync)를 출력한다.The image signal processing unit 3 converts the input image signal by the internal system chip according to the monitor environmental condition to output the image signal RGB, the horizontal synchronization signal H. Sync, and the vertical synchronization signal V. Sync. do.
상기 영상신호 처리부(3)에서 출력된 영상신호(RGB)는 영상신호 판별부(8)에 입력되고, 영상신호 판별부(8)는 영상신호의 입력 여부를 판별하는데, 영상신호가 입력되는 경우에는 로우레벨의 신호를 출력하고, 영상신호가 입력되지 않으면 하이 레벨의 신호를 출력한다.The video signal RGB output from the video signal processor 3 is input to the video signal discriminator 8, and the video signal discriminator 8 determines whether or not the video signal is input. Outputs a low level signal, and outputs a high level signal if no video signal is input.
그리고, 상기 영상신호 처리부(3)에서 출력된 수평 동기신호(H. Sync)와 수직 동기신호(V. Sync)는 주파수 판별부(9)에 입력되고, 주파수 판별부(9)는 수평 동기신호(H. Sync)의 주파수를 설정된 소정의 기준 주파수(fr; 예, 20kHz)와 비교하여, 입력 수평 주파수가 기준 주파수보다 높은 값이면 로우 레벨의 신호를 출력하고, 기준 주파수보다 낮은 값이면 하이 레벨의 신호를 출력한다.The horizontal synchronizing signal (H. Sync) and the vertical synchronizing signal (V. Sync) output from the video signal processing unit 3 are input to the frequency discriminating unit 9, and the frequency discriminating unit 9 receives the horizontal synchronizing signal. Compares the frequency of (H. Sync) with a predetermined reference frequency (fr; e.g., 20 kHz), and outputs a low level signal if the input horizontal frequency is higher than the reference frequency, and a high level if it is lower than the reference frequency. Outputs the signal of.
그리고, 상기 주파수 판별부(3)에서 출력된 수평 동기신호와 수직 동기신호는 동기신호 판별부(10)에 입력되고, 동기신호 판별부(10)는 동기신호의 입력 여부를 판별하는데, 수평 동기신호와 수직 동기신호가 둘다 입력되는 경우에는 로우레벨의 신호를 출력하고, 수평 동기신호 또는 수직 동기신호 중 적어도 어느 하나의 혹은 둘다 동기신호가 입력되지 않으면 하이 레벨의 신호를 출력한다.The horizontal synchronizing signal and the vertical synchronizing signal output from the frequency discriminating unit 3 are input to the synchronizing signal discriminating unit 10, and the synchronizing signal discriminating unit 10 determines whether or not the synchronizing signal is inputted. When both the signal and the vertical synchronizing signal are input, a low level signal is output. When at least one or both of the horizontal synchronizing signal and the vertical synchronizing signal are not input, a high level signal is output.
상기의 영상신호 판별부(8)와 주파수 판별부(9)의 출력은 모두 게이트 회로(11)에 입력된다.The outputs of the video signal discriminator 8 and the frequency discriminator 9 are input to the gate circuit 11.
게이트 회로(11)의 앤드(AND) 게이트(11a)에는 영상신호 판별 결과와 주파수 판별 결과가 입력되어 논리곱된다.The video signal discrimination result and the frequency discrimination result are input to the AND gate 11a of the gate circuit 11 to be ANDed.
그러므로, 상기 영상신호가 검출되거나 또는 수평 주파수가 20kHz 이상이면 앤드 게이트(11a)의 출력은 로우가 되어 전원 제어신호 발생부(5)에 이 로우 신호가 입력되며, 한편 동기신호가 그 판별부(10)에서 검출되면 로우 레벨의 신호가 또한 전원 제어신호 발생부(5)에 입력된다.Therefore, when the video signal is detected or the horizontal frequency is 20 kHz or more, the output of the AND gate 11a becomes low, and this low signal is inputted to the power supply control signal generator 5, while the synchronization signal is determined by the discriminator ( When detected at 10), a low level signal is also input to the power supply control signal generator 5.
이와같이 앤드 게이트(11a)에서 로우 레벨의 신호가 전원 제어신호 발생부(5)에 입력되고 또 동기신호 판별부(10)에서 로우레벨의 신호가 입력되면, 전원 제어신호 발생부(5)에서 로우 레벨의 신호를 발생시켜 전원 차단부(6)에 공급하며, 전원 차단부(6)는 로우 레벨의 신호가 입력되면 동작하지 않아, 전원부(7)에 의한 기기 전원 공급은 지속되게 한다.In this way, when the low level signal is input to the power supply control signal generator 5 and the low level signal is input from the synchronization signal discrimination unit 10 at the AND gate 11a, the power supply control signal generator 5 is low. A level signal is generated and supplied to the power cutoff unit 6, and the power cutoff unit 6 does not operate when a low level signal is input, so that the device power supply by the power supply unit 7 is continued.
그런데, 컴퓨터 일체형 모니터를 온시켜 놓은 상태에서 TV방송신호가 입력되지 않을 경우에는 안테나(1)로 다른 채널의 방송신호가 잡음 성분과 함께 TV수신부(2)에 입력되고, 이 신호가 다시 영상신호 처리부(3)로 전송되기 때문에, 영상신호 처리부(3)는 입력을 감지하여 모니터의 환경 조건과 관계없이 일정한 수평 주파수(15.75kHz)와 수직 주파수(60Hz)의 신호를 출력하게 된다.(수평 및 수직 편향 회로의 동작을 위한 것임)However, when the TV broadcast signal is not input while the computer integrated monitor is turned on, the broadcast signal of another channel is input to the TV receiver 2 together with the noise component by the antenna 1, and the signal is input again. Since it is transmitted to the processor 3, the image signal processor 3 detects an input and outputs a signal having a constant horizontal frequency (15.75 kHz) and vertical frequency (60 Hz) regardless of the environmental conditions of the monitor. For operation of vertical deflection circuits)
이 경우에 상기한 바와같은 본 발명의 컴퓨터 일체형 모니터의 전원 자동 차단회로에 의하면, 동기신호 판별부(10)가 동기신호 유를 검출하기 때문에 로우 레벨의 신호를 출력하고, TV방송신호가 없어서 영상신호가 검출되지 않기 때문에 영상신호 판별부(8)의 출력이 하이레벨이 되며, 또한 수평 주파수가 기준 주파수(20kHz) 이하이기 때문에 주파수 판별부(9)의 출력이 하이 레벨이 된다.In this case, according to the automatic power shut-off circuit of the computer-integrated monitor of the present invention as described above, since the synchronization signal discrimination unit 10 detects the synchronization signal oil, it outputs a low level signal and there is no TV broadcast signal. Since no signal is detected, the output of the video signal discriminator 8 becomes high level, and since the horizontal frequency is less than or equal to the reference frequency (20 kHz), the output of the frequency discriminator 9 becomes high level.
그러므로 이러한 경우에 게이트 회로(11)의 출력이 하이가 되며, 게이트 회로(11)에서 하이 레벨의 신호가 출력되면 전원 제어신호 발생부(5)에서 하이 레벨의 신호를 발생시켜 전원 차단부(6)에 공급하며, 전원 차단부(6)는 하이 레벨의 신호가 입력되면 동작하여, 전원부(7)에 의한 기기 전원 공급을 중단시킨다.Therefore, in this case, the output of the gate circuit 11 becomes high, and when a high level signal is output from the gate circuit 11, the power control signal generator 5 generates a high level signal to generate a power interruption unit 6. ), And the power cutoff unit 6 operates when a high level signal is input to stop supplying the device power by the power source unit 7.
이와 같이 하면, 이상 주파수(15.75kHz)가 입력됨에 따른 고압 상승과, 이로인한 유해 전자파 발생의 문제점도 방지되고, 부품 손상이 초래될 위험도 배제된다.In this way, the problem of high voltage rise and the generation of harmful electromagnetic waves caused by the input of the abnormal frequency (15.75 kHz) is also prevented, and the risk of component damage is eliminated.
더구나, 고해상도 모니터의 수평 주파수는 일반적으로 31.5kHz 이상인데, TV방송 신호가 입력되지 않을 때 상기 15.75kHz가 입력되면 전원을 차단하기 때문에, 고압 상승에 의한 상기 문제점은 초래되지 않는다.Moreover, the horizontal frequency of the high-resolution monitor is generally 31.5 kHz or more, but when the 15.75 kHz is input when the TV broadcast signal is not input, the power is cut off, so that the problem due to the high voltage rise is not caused.
상기한 바와같이 본 발명의 컴퓨터 일체형 모니터의 전원 자동 차단회로에 의하면, TV방송신호가 없을 때 전원 공급을 차단하여, 회로 손상을 방지하고 유해 전자파 발생을 예방하며, 절전을 기할 수 있다.As described above, according to the automatic power cut-off circuit of the computer integrated monitor of the present invention, the power supply is cut off when there is no TV broadcast signal, thereby preventing circuit damage, preventing harmful electromagnetic waves, and saving power.
Claims (4)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960000657A KR0184132B1 (en) | 1996-01-15 | 1996-01-15 | Power trip circuit of of computer built-in type monitor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960000657A KR0184132B1 (en) | 1996-01-15 | 1996-01-15 | Power trip circuit of of computer built-in type monitor |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970059883A KR970059883A (en) | 1997-08-12 |
KR0184132B1 true KR0184132B1 (en) | 1999-05-15 |
Family
ID=19449417
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960000657A KR0184132B1 (en) | 1996-01-15 | 1996-01-15 | Power trip circuit of of computer built-in type monitor |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0184132B1 (en) |
-
1996
- 1996-01-15 KR KR1019960000657A patent/KR0184132B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR970059883A (en) | 1997-08-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930019036A (en) | How to reduce HRC mode reception time in cable television | |
US20020154246A1 (en) | Method and apparatus for control of auxiliary video information display | |
KR0184132B1 (en) | Power trip circuit of of computer built-in type monitor | |
US5144441A (en) | Quieting receiver during power interruption | |
KR0151046B1 (en) | Television power off circuit at the time of no-signal | |
KR960016844B1 (en) | 3-system malfunction protecting circuit in response to selection of no video signal | |
KR100216942B1 (en) | Apparatus and method for changing from 2-screen in fading tv | |
EP1394956A2 (en) | Power saving facility for radio receiver | |
JP2545816B2 (en) | Television receiver | |
KR100968454B1 (en) | Display apparatus and control method thereof | |
KR970003440B1 (en) | Electric power controlling apparatus of catv converter | |
KR960015504B1 (en) | T.v. receiver of power saving type | |
KR0127219Y1 (en) | Tv sound carrier mute circuit | |
KR100252095B1 (en) | Power control method for video signal processing apparatus connected to television receiver | |
KR0174638B1 (en) | Apparatus and method for outputing/inputing a converter using a cable television | |
KR950005276B1 (en) | Channel memory circuit | |
KR950008537Y1 (en) | Non stationary wave erasing circuit on auto program search | |
KR970019483A (en) | Television receiver with other channel program guide | |
KR20000034594A (en) | Television with fire prevention function | |
KR980013337A (en) | Automatic Turn-On Device of TV and Method Thereof | |
KR19990028810U (en) | Vertical size automatic changer of TV | |
KR19990009254U (en) | Automatic reset circuit when the latch up of the microcomputer occurs | |
KR19990009261U (en) | Automatic reset circuit when a microcomputer latches up | |
KR19990043325A (en) | Television Doming Prevention Circuit | |
KR19980056952A (en) | VSI System with Auto Power Off |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090929 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |