KR0181534B1 - Computer having monitoring apparatus of cpu - Google Patents

Computer having monitoring apparatus of cpu Download PDF

Info

Publication number
KR0181534B1
KR0181534B1 KR1019950026161A KR19950026161A KR0181534B1 KR 0181534 B1 KR0181534 B1 KR 0181534B1 KR 1019950026161 A KR1019950026161 A KR 1019950026161A KR 19950026161 A KR19950026161 A KR 19950026161A KR 0181534 B1 KR0181534 B1 KR 0181534B1
Authority
KR
South Korea
Prior art keywords
central processing
processing unit
address
cpu
program
Prior art date
Application number
KR1019950026161A
Other languages
Korean (ko)
Other versions
KR970012165A (en
Inventor
변정건
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019950026161A priority Critical patent/KR0181534B1/en
Publication of KR970012165A publication Critical patent/KR970012165A/en
Application granted granted Critical
Publication of KR0181534B1 publication Critical patent/KR0181534B1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3024Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a central processing unit [CPU]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3051Monitoring arrangements for monitoring the configuration of the computing system or of the computing system component, e.g. monitoring the presence of processing resources, peripherals, I/O links, software programs

Abstract

프로그램을 수행하고 이에 따라 데이터를 처리하며 다양한 입출력을 제어하는 중앙처리장치(10)와; 상기 중앙처리장치(10)와 외부 장치를 연결시키는 버스 인터페이스 장치(20)와; 상기 버스 인터페이스 장치(20)에 의해 상기 중앙처리장치(10)에 연결되는 주변 장치(30)와; 상기 중앙처리장치(10)가 출력하는 실행 사이클 시작 신호에 의해 인에이블된 후, 상기 중앙처리정보장치(10)가 출력하는 어드레스를 검출하기 위한 검출장치(40)와; 검출한 어드레스를 표시하는 표시장치(50)로 이루어지는 중앙처리장치 신호 상태의 모니터링 장치는 중앙처리장치(10)의 어드레스를 외부 표시장치(50)를 통하여 사용자가 항상 관측이 가능하게 됨으로서 시스템의 동작 상태와 시스템 오류의 원인을 보다 정확하게 판단할 수 있으므로 시스템의 재부팅으로 인한 데이타의 손실을 예방할 수 있다.A central processing unit 10 which executes a program, processes data, and controls various input / output accordingly; A bus interface device 20 connecting the CPU 10 and an external device; A peripheral device (30) connected to the central processing unit (10) by the bus interface device (20); A detection device (40) for detecting an address output by the central processing information device (10) after being enabled by the execution cycle start signal output by the central processing device (10); The central processing unit signal state monitoring device comprising the display device 50 displaying the detected address enables the user to always observe the address of the central processing unit 10 through the external display device 50, thereby operating the system. You can more accurately determine the status and cause of system failures to prevent data loss due to system reboots.

Description

중앙처리장치의 모니터링 장치를 갖는 컴퓨터Computer with monitoring unit of central processing unit

제1도는 종래의 중앙처리장치 모니터링 장치를 갖는 컴퓨터의 내부 블럭구성도이고,1 is an internal block diagram of a computer having a conventional CPU monitoring device,

제2도는 이 발명의 실시예에 따른 중앙처리장치의 모니터링 장치를 갖는 컴퓨터의 블럭 구성도이고,2 is a block diagram of a computer having a monitoring device of a central processing unit according to an embodiment of the present invention,

제3도는 이 발명의 실시예에 따른 중앙처리장치의 모니터링 장치를 갖는 컴퓨터의 상세 구성도이다.3 is a detailed configuration diagram of a computer having a monitoring device of a central processing unit according to an embodiment of the present invention.

이 발명은 중앙처리장치의 모니터링 장치를 갖는 컴퓨터에 관한 것으로, 더욱 상세하게 말하자면, 컴퓨터의 중앙처리장치가 현재 처리하고 있는 프로그램의 어드레스를 컴퓨터의 외부에서 모니터링할 수 있게 함으로서, 현재 동작중인 컴퓨터의 동작 상태를 확인하고 오동작의 경우에는 오동작의 원인을 정확히 판단할 수 있게 하고자 하는 중앙처리장치의 모니터링 장치를 갖는 컴퓨터에 관한 것이다.The present invention relates to a computer having a monitoring device of a central processing unit, and more specifically, to the computer's central processing unit to monitor the address of the program currently being processed from the outside of the computer, The present invention relates to a computer having a monitoring device of a central processing unit for checking the operation state and in the case of a malfunction, to accurately determine the cause of the malfunction.

이하, 첨부된 도면을 첨조로 종래의 중앙처리장치의 모니터링 장치를 갖는 컴퓨터에 대하여 설명하기로 한다.Hereinafter, a computer having a monitoring apparatus of a conventional central processing unit will be described with reference to the accompanying drawings.

제1도는 종래의 중앙처리장치의 모니터링 장치를 갖는 컴퓨터이다.1 is a computer having a monitoring device of a conventional central processing unit.

첨부한 제1도에 도시되어 있는 바와 같이, 종래의 중앙처리장치의 모니터링 장치를 갖는 컴퓨터의 구성은, 프로그램을 수행하고 이에 따라 데이터를 처리하며 다양한 입출력을 제어하는 중앙처리장치와, 상기 중앙처리장치(10)와 외부 장치를 연결시키는 버스 인터페이스 장치(20)와; 상기 버스 인터페이스 장치(20)에 의해 상기 중앙처리장치(10)에 연결되는 주변 장치(30)로 이루어진다.As shown in FIG. 1, the configuration of a computer having a monitoring apparatus of a conventional central processing unit includes a central processing unit that executes a program, processes data accordingly, and controls various input / output, and the central processing unit. A bus interface device 20 for connecting the device 10 and an external device; The peripheral device 30 is connected to the CPU 10 by the bus interface device 20.

상기의 주변 장치(30)는 다수의 옵션 카드(31,32,33)로 이루어진다.The peripheral device 30 is composed of a plurality of option cards 31, 32, 33.

상기 구성에 의한 종래의 중앙처리장치 신호 상태의 모니터링 장치의 동작은 다음과 같다.The operation of the conventional central processing unit signal status monitoring device by the above configuration is as follows.

상기 중앙처리장치(10)는 수행하고자 하는 프로그램을 하드 디스크 장치(31)나 플로피 디스크 장치(32)등의 주변 장치(30)로부터 버스 인터페이스 장치(20)를 통하여 읽어 들여 프로그램을 수행한다.The CPU 10 reads a program to be executed from the peripheral device 30 such as the hard disk device 31 or the floppy disk device 32 through the bus interface device 20 and executes the program.

상기의 프로그램 수행 과정에서 중앙처리장치(10)가 정상적으로 동작하는지 동작하지 않는지의 판별은 모니터 화면에 표시되는 프로그램 수행 결과나 또는 주변 장치(30)에서 제공하는 발광 다이오드에 나타나는 현상으로 중앙처리장치의 상태를 모니터링할 수 있다.The determination of whether the central processing unit 10 operates normally or not during the program execution may be a result of a program displayed on a monitor screen or a phenomenon appearing on a light emitting diode provided by the peripheral device 30. Status can be monitored.

그러나 상기한 종래의 중앙처리장치의 모니터링 장치를 갖는 컴퓨터는, 임의의 프로그램을 사용하는 경우에 프로그램의 실행 속도가 느리거나 시스템 오류가 발생하여 시스템이 동작하고 있지 않은 것과 같은 상황이 발생되는 경우에 주변장치(30)에서 제공하는 발광 다이오드나 모니터 화면만으로는 시스템이 정상적으로 동작하는지 알 수 없는 단점이 있다.However, a computer having a monitoring device of the above-described conventional central processing unit has a situation in which a program is running slowly when a random program is used or a system error occurs such that the system is not operating. Only the light emitting diode or the monitor screen provided by the peripheral device 30 does not know whether the system operates normally.

따라서 상기의 경우에 시스템 오류에 의한 상태와 프로그램이 정상적으로 동작중인 상태가 구분되지 않아 대부분의 사용자는 시스템 오류로 판단하고 시스템을 재부팅하여 수행중인 프로그램의 중요한 데이타를 손상시키게 되는 문제점과, 중앙 처리장치가 수행하고 있는 프로그램의 어드레스 상태를 정확히 알 수 없기 때문에 어떤 문제가 프로그램에 의하여 발생되더라도 문제의 원인에 정확히 접근할 수 없는 문제점이 있다.Therefore, in the above case, the state caused by the system error and the state in which the program is normally operated are not distinguished, so most users judge the system error and reboot the system to damage important data of the running program, and the central processing unit Since the address status of the program being executed is not known exactly, there is a problem that the cause of the problem cannot be accurately accessed even if any problem is caused by the program.

그러므로 이 발명의 목적은 상기한 종래의 단점 및 문제점을 해결하기 위한 것으로, 컴퓨터의 중앙처리장치가 현재 처리하고 있는 어드레스 상태를 컴퓨터의 외부에서 모니터링할 수 있게 함으로서 현재 동작중인 컴퓨터의 동작 상태를 확인하고 오동작의 경우에는 오동작의 원인을 정확히 판단할 수 있게 하고자 하는 중앙처리장치의 모니터링 장치를 갖는 컴퓨터를 제공하고자 하는 데 있다.Therefore, an object of the present invention is to solve the above-mentioned disadvantages and problems, and to check the operation state of a computer currently running by allowing the central processing unit of the computer to monitor the address state currently being processed from the outside of the computer. In the case of a malfunction is to provide a computer having a monitoring device of the central processing unit to be able to accurately determine the cause of the malfunction.

상기 목적을 달성하기 위한 수단으로서 이 발명의 구성은, 프로그램을 수행하고 이에 따라 데이터를 처리하며 다양한 입출력을 제어하는 중앙처리장치와; 상기 중앙처리장치와 외부 장치를 연결시키는 버스 인터페이스 장치와; 상기 버스 인터페이스 장치에 의하 상기 중앙처리장치에 연결되는 주변 장치와; 상기 중앙처리장치(10)가 출력하는 실행 사이클 시작 신호에 의해 인에이블된 후, 상기 중앙처리장치(10)가 출력하는 어드레스를 검출하기 위한 검출장치(40)와; 상기 검출한 어드레스를 표시하는 표시장치로 이루어진다.As a means for achieving the above object, the configuration of the present invention comprises: a central processing unit for executing a program, processing data accordingly, and controlling various input / output; A bus interface device connecting the CPU and an external device; A peripheral device connected to the central processing unit by the bus interface device; A detection device (40) for detecting an address output by the central processing unit (10) after being enabled by the execution cycle start signal output by the central processing unit (10); And a display device for displaying the detected address.

상기 구성에 의한 이 발명을 용이하게 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 첨부로 설명하면 다음과 같다.Referring to the accompanying drawings, the most preferred embodiment which can easily carry out this invention by the above configuration is as follows.

제2도는 이 발명의 실시예에 따른 중앙처리장치의 모니터링 장치를 갖는 컴퓨터의 블럭 구성도이고, 제3도는 이 발명의 실시예에 따른 중앙처리장치의 모니터링 장치를 갖는 컴퓨터의 상세 구성도이다.2 is a block diagram of a computer having a monitoring device of a central processing unit according to an embodiment of the present invention, and FIG. 3 is a detailed block diagram of a computer having a monitoring device of a central processing unit according to an embodiment of the present invention.

첨부한 제2도 및 제3도에 도시되어 있듯이 이 발명의 실시예에 따른 중앙처리장치의 모니터링 장치를 갖는 컴퓨터의 구성은, 프로그램을 수행하고 이에 따라 데이터를 처리하며 다양한 입출력의 제어를 수행하는 중앙처리장치(10)와; 상기 중앙처리장치(10)와 외부 장치를 연결시키는 버스 인터페이스 장치(20)와; 상기 버스 인터페이스 장치(20)에 의해 상기 중앙처리장치(10)에 연결되는 주변 장치(30)와; 상기 중앙처리장치(10)가 출력하는 실행 사이클 시작 신호에 의해 인에이블된 후, 상기 중앙처리장치(10)가 출력하는 어드레스를 검출하기 위한 검출장치(40)와; 검출한 어드레스를 표시하는 표시장치(50)로 이루어진다.As shown in FIG. 2 and FIG. 3, the configuration of a computer having a monitoring apparatus of a central processing unit according to an embodiment of the present invention is to perform a program, process data accordingly, and perform various input / output control. A central processing unit (10); A bus interface device 20 connecting the CPU 10 and an external device; A peripheral device (30) connected to the central processing unit (10) by the bus interface device (20); A detection device (40) for detecting an address output by the central processing unit (10) after being enabled by the execution cycle start signal output by the central processing unit (10); The display device 50 displays the detected address.

상기 주변 장치(30)는, 다수의 옵션 카드(31,32,33)로 이루어진다.The peripheral device 30 is composed of a plurality of option cards 31, 32, 33.

상기 표시장치(50)는, 상기 검출장치(40)에서 검출되는 어드레스를 입력받아 출력하는 표시 구동부(51)와; 상기 표시 구동부(51)에서 출력되는 어드레스를 외부에 표시하는 표시부(50)로 이루어진다.The display device 50 includes a display driver 51 for receiving and outputting an address detected by the detection device 40; The display unit 50 is configured to display an address output from the display driver 51 to the outside.

상기 구성에 의한 이 발명의 실시예에 따른 중앙처리장치의 모니터링 장치를 갖는 컴퓨터가 중앙처리장치의 어드레스를 모니터링하고자 하는 경우의 동작은 다음과 같다.The operation when the computer having the monitoring device of the central processing unit according to the embodiment of the present invention intends to monitor the address of the central processing unit is as follows.

상기 중앙처리장치(10)는 수행하고자 하는 프로그램을 하드 디스크 장치(31)나 플로피 디스크 장치(32) 등의 주변 장치(30)로부터 버스 인터페이스 장치(20)를 통하여 읽어 들여 프로그램을 수행한다.The CPU 10 reads a program to be executed from the peripheral device 30 such as the hard disk device 31 or the floppy disk device 32 through the bus interface device 20 and executes the program.

이때, 중앙처리장치(10)의 실행 사이클의 시작을 알리는 신호에 의하여 래치(41)는 온/오프 제어된다. 여기서, 실행 사이클의 시작을 알리는 신호는, 예를 들어, 인텔 80286 중앙처리장치인 경우에는 ALE(address latch enable) 신호이고, 인텔 80386/80486인 경우에는 ADS#(address status)이다.At this time, the latch 41 is controlled on / off by a signal indicating the start of the execution cycle of the central processing unit 10. Here, the signal indicating the start of an execution cycle is, for example, an address latch enable (ALE) signal for an Intel 80286 CPU, and an ADS # (address status) for an Intel 80386/80486.

상기 중앙처리장치(10) 사이클의 시작을 나타내는 신호가 래치(41)에 입력되면, 래치(41)는 이때부터 중앙처리장치(10)에서 출력되는 어드레스를 입력받는다.When a signal indicating the start of the CPU 10 cycle is input to the latch 41, the latch 41 receives an address output from the CPU 10 from this time.

상기 입력된 어드레스는 래치(41)의 출력단자에 의하여 표시 구동부(51)로 전송되며, 상기 표시 구동부(51)는 이에 따라 표시부(52)를 구동시키고 표시부(52)는 상기 중앙처리장치(10)의 어드레스를 외부로 표시한다. 여기서, 표시부(52)로는 액정 표시 장치나 LED 등이 사용될 수 있다.The input address is transmitted to the display driver 51 by the output terminal of the latch 41, and the display driver 51 drives the display unit 52 accordingly, and the display unit 52 is the central processing unit 10. ) Address is displayed externally. As the display unit 52, a liquid crystal display, an LED, or the like may be used.

상기 표시부(52)에 표시되는 현재 중앙처리장치(10)의 어드레스 값은 빠른 속도로 표시되나, 대부분의 프로그램이 지역성을 가져 상위 어드레스 변화가 하위 어드레스의 변화에 비하여 상대적으로 느리므로 현재 수행중인 프로그램이 어떤 프로그램인지 파악하는데 도움을 줄 수 있다.The address value of the current CPU 10 displayed on the display unit 52 is displayed at a high speed. However, since most programs have locality, the change in the upper address is relatively slow compared to the change in the lower address. This can help you figure out what kind of program it is.

예를 들어, 인텔 486 중앙처리장치(10)를 7-세그먼트 다이오드(52)에 표시하는 경우에는 수행하고자 하는 프로그램을 하드 디스크 장치(31)나 플로피 디스크 장치(32) 등의 주변 장치(30)로부터 버스 인터페이스 장치(20)를 통하여 읽어들여 프로그램을 수행한다.For example, when the Intel 486 CPU 10 is displayed on the 7-segment diode 52, the peripheral device 30 such as the hard disk device 31 or the floppy disk device 32 is to be executed. The program is read from the bus interface device 20 through the program.

이때, 인텔 486 중앙처리장치(10)의 실행 사이클의 시작을 나타내는 ADS#(Adress Status)를 이용하여 래치(41)를 인에이블시킨다.At this time, latch 41 is enabled using ADS # (Adress Status), which indicates the start of an execution cycle of Intel 486 central processing unit 10.

상기 인에이블된 래치(41)는 인텔 486 중앙처리장치(10)가 실행하고 있는 프로그램의 어드레스를 입력받아 표시 구동부(51)로 전송한다.The enabled latch 41 receives an address of a program executed by the Intel 486 CPU 10 and transmits the address to the display driver 51.

상기 표시 구동부(51)의 제어에 의하여 7-세그먼트 다이오드(52)는 구동되어 인텔 486 중앙처리장치(10)의 어드레스를 표시하게 된다.Under the control of the display driver 51, the 7-segment diode 52 is driven to display the address of the Intel 486 CPU 10.

이때 7-세그먼트 다이오드(52)는 인텔 486 중앙처리장치(10)가 32비트의 어드레스 크기를 가지므로 8개의 7-세그먼트 다이오드(52)와 8개의 7-세그먼트 다이오드를 구동할 수 있는 표시 구동회로(51)가 필요하다.In this case, the 7-segment diode 52 is a display driving circuit capable of driving 8 7-segment diodes 52 and 8 7-segment diodes because the Intel 486 CPU 10 has an address size of 32 bits. (51) is required.

상기의 동작과 같이 표시장치를 통하여 중앙처리장치의 어드레스를 사용자가 관측이 가능하므로 프로그램 오류나 하드웨어 오류에 의하여 시스템이 동작을 멈추는 경우에도 오류의 원인을 찾을 수 있다.As described above, the user can observe the address of the central processing unit through the display device, so that the cause of the error can be found even when the system is stopped due to a program error or a hardware error.

그러므로, 상기와 같이 동작하는 이 발명의 효과는, 중앙처리장치(10)의 어드레스 신호나 데이타 신호 등의 신호 상태를 외부 표시장치(50)를 통하여 사용자가 항상 관측이 가능하게 됨으로서 시스템의 동작 상태와 시스템 오류의 원인을 정확하게 판단할 수 있으므로 시스템의 재부팅으로 인한 데이타의 손실을 예방할 수 있다.Therefore, the effect of the present invention operating as described above is that the user can always observe the signal state of the central processing unit 10 such as the address signal or the data signal through the external display device 50 so that the operating state of the system It can accurately determine the cause of system failures and prevent data loss due to system reboots.

Claims (2)

프로그램을 수행하고 이에 따라 데이터를 처리하며 다양한 입출력을 제어하는 중앙처리장치(10)와; 상기 중앙처리장치(10)와 외부 장치를 연결시키는 버스 인터페이스 장치(20)와; 상기 버스 인터페이스 장치(20)에 의해 상기 중앙처리장치(10)에 연결되는 주변 장치(30)와; 상기 중앙처리장치(10)가 출력하는 실행 사이클 시작 신호에 의해 인에이블된 후, 상기 중앙처리장치(10)가 출력하는 어드레스를 검출하기 위한 검출장치(40)와; 상기 검출한 어드레스를 표시하는 표시장치(50)로 이루어지는 것을 특징으로 하는 중앙처리장치의 모니터링 장치를 갖는 컴퓨터.A central processing unit 10 which executes a program, processes data, and controls various input / output accordingly; A bus interface device 20 connecting the CPU 10 and an external device; A peripheral device (30) connected to the central processing unit (10) by the bus interface device (20); A detection device (40) for detecting an address output by the central processing unit (10) after being enabled by the execution cycle start signal output by the central processing unit (10); And a display device (50) for displaying the detected address. 제1항에 있어서, 상기 표시장치(51)는, 상기 검출장치(40)에서 검출되는 어드레스를 입력받아 출력하는 표시 구동부(51)와; 상기 표시 구동부(51)에 의하여 출력되는 어드레스를 표시하는 표시부(50)로 이루어지는 것을 특징으로 하는 중앙처리장치의 모니터링 장치를 갖는 컴퓨터.The display device of claim 1, wherein the display device (51) comprises: a display driver (51) for receiving and outputting an address detected by the detection device (40); And a display unit (50) for displaying an address output by said display driver (51).
KR1019950026161A 1995-08-23 1995-08-23 Computer having monitoring apparatus of cpu KR0181534B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950026161A KR0181534B1 (en) 1995-08-23 1995-08-23 Computer having monitoring apparatus of cpu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950026161A KR0181534B1 (en) 1995-08-23 1995-08-23 Computer having monitoring apparatus of cpu

Publications (2)

Publication Number Publication Date
KR970012165A KR970012165A (en) 1997-03-29
KR0181534B1 true KR0181534B1 (en) 1999-05-15

Family

ID=19424241

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950026161A KR0181534B1 (en) 1995-08-23 1995-08-23 Computer having monitoring apparatus of cpu

Country Status (1)

Country Link
KR (1) KR0181534B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100439218B1 (en) * 2001-09-19 2004-07-05 엘지전자 주식회사 Apparatus and method for display of access address

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100474716B1 (en) * 1997-08-05 2005-07-07 삼성전자주식회사 I / O data monitoring method between exchange and external device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100439218B1 (en) * 2001-09-19 2004-07-05 엘지전자 주식회사 Apparatus and method for display of access address

Also Published As

Publication number Publication date
KR970012165A (en) 1997-03-29

Similar Documents

Publication Publication Date Title
KR100471053B1 (en) Computer and method for controlling the same
EP0211308A2 (en) Data processing machine
US7127531B2 (en) System and method for processing computer I/O port post codes
KR20010050126A (en) Method and system for automatic technical support for computers
KR930007675B1 (en) Resume process controller and its system
KR100621095B1 (en) Booting-system and booting-method for initializing peripherals
CN106980569B (en) Method for representing BIOS POST progress by USB keyboard lamp
US7213159B2 (en) Method for testing and verifying power management features of computer system
KR0181534B1 (en) Computer having monitoring apparatus of cpu
KR910001518A (en) Personal computer that performs normal display / reverse display, device connection status, and automatic display stop setting by setup processing.
CN110232881A (en) Front board measuring method
CN113126946A (en) Display system and panel parameter automatic adjusting method
CN1170223C (en) Method for detecting and displaying errors of electronic package
CN112634977A (en) Chip with debugging memory interface and debugging method thereof
US20070239976A1 (en) Message displaying system and method
KR100212194B1 (en) Self-diagnosis method of mobile phone
KR100310098B1 (en) Computer system having interface control function of internal and expansion vga card
KR20000008628A (en) Booting music outputting method of computer system
CN101114247A (en) Display system capable of self-testing information and display process
JP6856884B1 (en) Information processing systems, information processing equipment and programs
KR940008556Y1 (en) Activity-state display unit of computer
JPH1185559A (en) Emulator
KR970002406B1 (en) A monitoring apparatus for a computer
KR100584624B1 (en) System status indicating apparatus and method
KR20160044125A (en) Computer Hardware Fault Detection System

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051129

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee