KR0176451B1 - Encoding system - Google Patents

Encoding system Download PDF

Info

Publication number
KR0176451B1
KR0176451B1 KR1019920017003A KR920017003A KR0176451B1 KR 0176451 B1 KR0176451 B1 KR 0176451B1 KR 1019920017003 A KR1019920017003 A KR 1019920017003A KR 920017003 A KR920017003 A KR 920017003A KR 0176451 B1 KR0176451 B1 KR 0176451B1
Authority
KR
South Korea
Prior art keywords
signal
screen
clock
horizontal
control signal
Prior art date
Application number
KR1019920017003A
Other languages
Korean (ko)
Other versions
KR940008478A (en
Inventor
김기범
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019920017003A priority Critical patent/KR0176451B1/en
Publication of KR940008478A publication Critical patent/KR940008478A/en
Application granted granted Critical
Publication of KR0176451B1 publication Critical patent/KR0176451B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/12Systems in which the television signal is transmitted via one channel or a plurality of parallel channels, the bandwidth of each channel being less than the bandwidth of the television signal

Abstract

이 발명은 NTSC TV 방식과 호환성을 유지하기 위한 횡장 TV를 위한 엔코딩 시스템에 관한 것이다.The present invention relates to an encoding system for horizontal TVs to maintain compatibility with NTSC TV systems.

이 발명은 인간의 시각특성상 화면중심부에서는 해상도가 높지만, 주변부에서는 감도가 떨어지고, 동화상에서는 더욱 전체적으로 시력감도가 떨어질 뿐만아니라 TV 시청시 대부분이 화면중심부를 주시하게 되고, 횡장 TV에서의 좌, 우측화상은 주로 박력이나 현장감을 나타내기 위한 배경화면으로서 사용되므로 좌, 우측화상의 해상도를 떨어뜨려도 인간의 눈으로 인식하기 쉽지 않다는 점을 이용하며, 또한 수평등기펄스폭을 축소변형하여 그 여분의 장소에 횡장 TV의 좌,우측 영상신호를 압축, 다중하여 전송함으로써 기존 수상기와의 양립성을 갖는 횡장 TV 화상을 전송하는 시스템을 제공하는 것이다.This invention has high resolution in the center of the screen due to human visual characteristics, but sensitivity is decreased in the periphery, and the overall sensitivity is reduced in the moving picture, and most of the time when watching TV, the left and right images on the horizontal TV are observed. Since it is mainly used as a background screen to express force or realism, it is not easy to recognize the human eye even if the resolution of the left and right images is reduced, and the horizontal registration pulse width is narrowed and deformed to the extra place. The present invention provides a system for transmitting a horizontal TV image having compatibility with an existing receiver by compressing, multiplexing, and transmitting the left and right video signals of the horizontal TV.

Description

횡장 텔레비젼을 위한 엔코딩 시스템Encoding System for Rail TV

제1도는 이 발명에 따른 횡장 텔레비젼을 위한 엔코딩 시스템의 일실시예를 나타낸 블럭도.1 is a block diagram showing one embodiment of an encoding system for a transverse television according to the present invention.

제2도의 (a)~(c)는 이 발명의 개념을 설명하기 위한 도면이다.(A)-(c) of FIG. 2 is a figure for demonstrating the concept of this invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10,90 : 버퍼 20,80 : 제1, 제2 증폭기10,90: buffer 20,80: first and second amplifier

30 : 제어신호 발생기 40 : 스위칭부30: control signal generator 40: switching unit

50 : 어드레스 발생기 60,70 : 제1, 제2 메모리부50: address generator 60, 70: first and second memory sections

DMUX1 : 디멀티플렉서 MUX1 : 멀티플렉서DMUX1: Demultiplexer MUX1: Multiplexer

ADC1 : 아날로그 디지탈 변환기 DAC1 : 디지탈 아날로그 변환기ADC1: Analog Digital Converter DAC1: Digital Analog Converter

LPF1,LPF2 : 저역통과 필터 IN : 영상신호 입력단LPF1, LPF2: Low pass filter IN: Video signal input terminal

이 발명은 엔티에스시(이하 NTSC라 함) 방식과 호환성을 유지하기 위한 횡장(Wide Screen) 텔레비젼(이하 TV라 함)에 관한 것으로서, 더욱 상세하게는 영상신호의 전송대역 증가없이 NTSC 전송대역만을 사용하여 횡장 TV 신호를 수신측으로 전송할 수 있도록 하는 횡장 TV 를 위한 엔코딩 시스템에 관한 것이다.The present invention relates to a wide screen television (hereinafter referred to as a TV) for maintaining compatibility with the NTS (hereinafter referred to as NTSC) scheme, and more specifically, to the NTSC transmission band without increasing the transmission band of a video signal. The present invention relates to an encoding system for a horizontal TV which enables the transmission of the horizontal TV signal to a receiver.

일반적으로 TV 방송의 고화질화를 추진하고 있는 방식중의 하나인 ED (Enhancement Definition) TV 방식은 제1세대의 화질의 고화질화와 제2세대의 화면의 와이드(Wide)화 두가지로 나뉘어 추진되고 있다.In general, the ED (Enhancement Definition) TV method, which is one of the methods to promote the high quality of TV broadcasting, is being divided into two types of high quality of the first generation and wider screen of the second generation.

따라서 화면의 와이드화에 따라 와이드화한 정보신호를 보내기 위한 채널이 하나더 필요하게 되며 전송대역도 넓어야만 하므로 현행 TV 방식과의 양립성이 결여되는 문제점이 발생하였다.Accordingly, as the screen becomes wider, one channel for transmitting a wider information signal is required and the transmission band must be wider, thus causing a problem of lack of compatibility with the current TV system.

이 발명은 이러한 문제점을 해결하기 위한 것으로, 이 발명의 목적은 수평동기 펄스폭을 축소변형하여 그 여분의 장소에 횡자 TV 의 좌,우측 영상신호를 압축, 다중하여 전송함으로써 영상신호 대역의 증가없이 일반 수상기와의 양립성을 갖는 횡장 TV 화상을 전송할 수 있도록 한 횡장 TV 를 위한 엔코딩 시스템을 제공하고자 함에 있다.SUMMARY OF THE INVENTION The present invention has been made to solve this problem, and an object of the present invention is to reduce and deform the horizontal synchronous pulse width to compress and multiplex the left and right video signals of the TV in the redundant place without increasing the video signal band. It is an object of the present invention to provide an encoding system for a horizontal TV that can transmit a horizontal TV image compatible with a general water receiver.

이러한 목적을 달성하기 위한 이 발명의 특징은 영상신호 입력단에 연결되어 입력되는 아날로그 영상신호의 임피던스 매칭과 완충작용을 하는 버퍼와, 상기 버퍼에 연결되어 영상신호의 베이스 밴드만을 통과시키는 저역통과필터와, 상기 저역통과필터에 연결되어 이 저역통과필터를 거친 영상신호를 일정한 진폭으로 증폭하는 제1증폭기와, 각종 제어신호를 발생하여 시스템을 제어하는 제어신호 발생기와, 상기 제어신호 발생기에 연결되어 이 제어신호 발생기의 제어신호에 따라 주파수가 다른 두 개의 클럭을 절환하는 스위칭부와, 상기 제1증폭기 및 스위칭부에 연결되어 상기 제1증폭기를 거친 영상신호를 일정한 전압레벨로 크램프한 다음 디지탈신호로 변환하는 아날로그 디지탈 변환기와 ,상기 아날로그 디지탈 변환기 및 제어신호 발생기에 연결되어 제어신호 발생기의 제어신호에 따라 영상신호중 화면의 중앙부에 해당하는 부분과 양사이드에 해당하는 부분을 분리하는 디멀티플렉서와, 메모리용 어드레스를 발생하는 어드레스 발생기와, 상기 디멀티플렉서 및 제어신호 발생기 및 어드레스 발생기에 연결되어 제어신호 발생기의 제어신호에 따라 화면의 중앙부분과 양사이드 부분을 기억하는 제1, 제2 메모리부와, 상기 제어신호 발생기 및 제1, 제2 메모리부에 연결되어 제어신호 발생기의 제어신호에 따라 상기 제1,제2 메모리부로부터의 출력신호를 일정한 모양으로 재배치하는 멀티플렉서와, 상기 멀티플렉서에 연결되어 이 멀티플렉서를 통한 영상신호를 아날로그 신호로 변환하는 디지탈 아날로그 변환기와, 상기 디지탈 아날로그 변화기에 연결되어 아날로그 신호로 변환된 영상신호를 일정크기로 증폭하는 제2증폭기와, 상기 제2증폭기에 연결되어 전송대역이외의 주파수성분을 제거하는 저역통과필터와, 상기 저역통과필터에 연결되어 영상신호의 출력 임피던스 매칭과 완층작용을 하는 버퍼로 구비되는 횡장 TV 를 위한 엔코딩 시스템에 있다.Features of the present invention for achieving the above object is a buffer for impedance matching and buffering of the analog video signal input to the video signal input terminal, and a low pass filter connected to the buffer to pass only the base band of the video signal; A first amplifier connected to the low pass filter to amplify the video signal passing through the low pass filter with a constant amplitude, a control signal generator for generating various control signals to control the system, and a control signal generator A switching unit for switching two clocks having different frequencies according to the control signal of the control signal generator, and the image signal connected to the first amplifier and the switching unit and clamped through the first amplifier to a predetermined voltage level and then converted into a digital signal. An analog digital converter for converting and the analog digital converter and a control signal generator A demultiplexer connected to separate a portion corresponding to the center of the screen and a portion of both sides of the image signal according to a control signal of the control signal generator, an address generator for generating an address for a memory, the demultiplexer and a control signal generator and an address A first and a second memory unit connected to the generator for storing a central portion and both side portions of the screen according to a control signal of the control signal generator, and a control signal generator connected to the control signal generator and the first and second memory units A multiplexer for rearranging the output signals from the first and second memory units into a predetermined shape according to a control signal of the digital signal; a digital analog converter connected to the multiplexer to convert an image signal through the multiplexer into an analog signal; Video scene connected to analog converter and converted into analog signal A low pass filter connected to the second amplifier to remove a frequency component other than a transmission band, and a low pass filter connected to the low pass filter, and coupled to the low pass filter to perform output impedance matching of a video signal It is an encoding system for a horizontal TV provided with a buffer.

이하, 이 발명의 바람직한 일실시예를 첨부도면을 참조로 하여 상세히 설명한다.Hereinafter, a preferred embodiment of the present invention will be described in detail with reference to the accompanying drawings.

제1도는 이 발명에 따른 횡장 TV 를 위한 엔코딩 시스템의 블록도로써, 영상신호 입력단 (IN)에 연결되어 입력되는 아날로그 영상신호의 임피던스 매칭과 완충착용을 하는 버퍼(10)에 영상신호의 베이스 밴드만을 통과시키는 저역통과필터(LPF1)를 연결시키며, 이 저역통과필터(LPF1)에는 제1 증폭기(20)를 연결시켜 저역통과필터(LPF1)를 통과한 영상신호를 일정 진폭으로 증폭한다.1 is a block diagram of an encoding system for a horizontal TV according to the present invention, the baseband of the video signal to the buffer 10 for impedance matching and buffer wear of the analog video signal input connected to the video signal input terminal (IN) A low pass filter LPF1 passing through the bay is connected, and a first amplifier 20 is connected to the low pass filter LPF1 to amplify the image signal passing through the low pass filter LPF1 to a predetermined amplitude.

그리고 각종 제어신호를 발생하여 시스템을 제어하는 제어신호 발생기(30)의 제어신호에 따라 주파수가 따른 두 개의 클럭을 절환하는 스위칭부(40) 및 상기 제1증폭기(20)를 통한 영상신호를 디지탈 신호로 변환하며, 이 제1증폭기(20) 및 상기 제어신호 발생기(30)에는 디멀티플렉서(DMUX1)를 연결시켜 제어신호 발생기(30)의 제어신호에 따라 영상신호중 화면의 중앙부분에 해당하는 부분과 양사이드에 해당하는 부분을 분리한다.And digitally converts the video signal through the switching unit 40 and the first amplifier 20 to switch two clocks according to the frequency according to the control signal of the control signal generator 30 generating various control signals to control the system. The first amplifier 20 and the control signal generator 30 are connected to a demultiplexer DMUX1 to convert a signal into a portion corresponding to the center of the screen of the video signal according to the control signal of the control signal generator 30. Separate the parts corresponding to both sides.

또한, 메모리용 어드레스를 발생하는 어드레스 발생기(50) 및 상기 디멀티플렉서(DMUX1) 및 제어신호 발생기(30)에는 이 제어신호 발생기(30)의 제어신호에 따라 화면의 중앙부분과 양사이드부분을 기억하는 제1,제2 메모리부(60),(70)를 연결시키며, 이 제1,제2 메모리부(60),(70)에는 상기 제어신호 발생기(30)의 제어신호에 따라 상기 제1, 제2메모리부(60),(70)로부터의 출력신호를 일정한 모양으로 재배치하는 멀티플렉서(MUX1)를 연결시킨다.In addition, the address generator 50 generating the memory address, the demultiplexer DMUX1 and the control signal generator 30 store the center portion and both side portions of the screen according to the control signal of the control signal generator 30. The first and second memory units 60 and 70 are connected to each other, and the first and second memory units 60 and 70 are connected to the first and second memory units 60 and 70 according to the control signal of the control signal generator 30. The multiplexer MUX1 for rearranging the output signals from the second memory units 60 and 70 into a predetermined shape is connected.

그리고 상기 멀티플렉서(MUX1)에는 디지탈 아날로그 변환기(DAC1)를 연결시켜 상기 멀티플렉서(MUX1)를 통한 영상신호를 아날로그 신호로 변환하며, 이 디지탈 아날로그 변환기(DAC1)에는 제2증폭기(80)를 연결시켜 아날로그 신호로 변환된 영상신호를 일정크기로 증폭한다.A digital analog converter (DAC1) is connected to the multiplexer (MUX1) to convert an image signal through the multiplexer (MUX1) into an analog signal, and a second amplifier (80) is connected to the digital analog converter (DAC1). The video signal converted into the signal is amplified to a certain size.

또한, 상기 제2증폭기(80)에는 전송대역이외의 주파수성분을 제거하는 저역통과필터(LPF2)를 연결시키며, 이저역통과필터(LPF2)에는 영상신호의 출력임피던스 매칭과 완충작용을 하는 버퍼(90)를 연결시켜 구성된다.In addition, the second amplifier 80 is connected to the low pass filter (LPF2) for removing the frequency components other than the transmission band, the low pass filter (LPF2) to the output impedance matching and buffering of the output impedance of the video signal ( 90) is configured by connecting.

상기와 같이 구성된 이 발명은 영상신호 입력단(IN)으로 제2도(a)와 같은 영상신호가 입력되면 버퍼(10)에서 임피던스 매칭 및 버퍼링 작용을 거친다음 저역통과필터(LPF1)에서 필요대역 이상의 불필요한 성분, 예로 NTSC 방식에서는 4 2MHz 이상의 성분은 제거한 다음 증폭 및 클램프회로인 제1 증폭기(20)에서 아날로그 디지탈 변환기(ADC1)에 필요한 크기로 신호를 증폭하고, 일정한 전압레벨로 클램프한 다음 아날로그 디지탈 변환기(ADC1)에서 디지탈 신호로 변환된다.According to the present invention configured as described above, when an image signal as shown in FIG. 2 (a) is input to the image signal input terminal IN, the buffer 10 undergoes impedance matching and buffering, and then the low pass filter LPF1 has a band above the required band. In the NTSC method, unnecessary components, for example, 4 2 MHz or more are removed, and then the signal is amplified to the size required for the analog digital converter ADC1 in the first amplifier 20, which is an amplification and clamping circuit, clamped to a constant voltage level, and then analog digital. The converter ADC1 converts the digital signal.

이때 화면중심부는 클럭 1을 이용하여 아날로그 디지탈 변환하고, 화면의 양사이드인 좌,우는 클럭2를 이용하여 아날로그 디지탈 변환한다. 그리고 클럭절환 신호는 제어신호 발생기(30)에서 발생하는 제어신호를 사용하여 스위칭부(20)에서 절환되어 상기 아날로그 디지탈 변환기(ADC1)로 제공된다.At this time, the screen center unit performs analog digital conversion using clock 1, and the left and right sides of the screen perform analog digital conversion using clock 2. The clock switching signal is switched by the switching unit 20 using the control signal generated by the control signal generator 30 and provided to the analog digital converter ADC1.

이렇게 아날로그 디지탈 변화된 영상신호는 디멀티플렉서(DMUX1)에서 화면중심부와 좌, 우 화면신호가 분리되어 화면중심부 처리 메모리인 제1메모리부(60)와 좌, 우화면 처리 메모리인 제2 메모리부(70)로 분리되어 입력되며, 이때 절환신호는 클럭을 절환하는데 사용한 제어신호를 사용한다.The analog digitally changed video signal is separated from the screen center part and the left and right screen signals by the demultiplexer DMUX1, so that the first memory part 60 which is the screen center processing memory and the second memory part 70 which is the left and right screen processing memory are separated. The input signal is separated into, and the switching signal uses the control signal used to switch the clock.

상기 제1메모리부(60)로 입력된 신호는 제2도(b)의 화면중심부와 같이 확장(Companding)되고, 제2 메모리부(70)로 입력된 화면 좌,우신호는 제2도(b)의 좌, 우부분과 같이 축소(Compress)된다.The signal input to the first memory unit 60 is expanded like the screen center of FIG. 2 (b), and the left and right signals of the screen input to the second memory unit 70 are shown in FIG. Compresses like the left and right parts of b).

이때 이 두 메모리부(60),(70)를 제어하는 어드레스 신호는 어드레스 발생기(50)에서 발생되어 제공되고 기타 제어신호는 제어신호 발생기(30)에서 제공된다.At this time, address signals for controlling the two memory units 60 and 70 are generated and provided by the address generator 50, and other control signals are provided by the control signal generator 30.

이와같이 확장 및 축소된 신호는 멀티플렉서(MUX1)에서 제2도(c)와 같은 배열로 재배치되는데 화면중심부는 기존 NTSC 영상신호의 액티브 라인(Active Line)에 위치하게되고, 우,좌화면 신호는 기존 NTSC 영상신호의 수평동기신호의 펄스폭을 축소함으로써 생기는 여분의 위치에 다중시킨다. 이때의 제어신호는 제어신호 발생기(30)에서 만들어져 제공된다. 이렇게 NTSC 영상신호 대역에 다중된 신호는 디지탈 아날로그 변환기(DAC1)에서 아날로그 신호로 변환된 다음 제2증폭기(80)에서 일정크기로 증폭된다. 이 증폭된 신호는 다음 저역통과필터(LPF2)에서 NTSC 대역으로 대역제한된 후 버퍼(90)에서 출력될 영상신호의 임피던스 매칭 및 버퍼링된 후 출력된다.The expanded and reduced signals are rearranged in the multiplexer (MUX1) in the arrangement as shown in FIG. 2 (c). The center of the screen is located on the active line of the existing NTSC video signal, and the right and left screen signals are Multiplexed to an extra position caused by reducing the pulse width of the horizontal synchronization signal of the NTSC video signal. The control signal at this time is made and provided by the control signal generator (30). The signal multiplexed in the NTSC video signal band is converted into an analog signal by the digital analog converter DAC1 and then amplified to a predetermined size by the second amplifier 80. The amplified signal is band-limited by the next low pass filter LPF2 to the NTSC band and then output after the impedance matching and buffering of the image signal to be output from the buffer 90.

위와같이 화면 좌, 우측신호를 압축, 다중하여 전송하면 그부분에 있어서는 해상도가 저하된다. 그러나 인간의 시각특성상 화면 중심부에서는 해상도가 높지만 주변부에서는 감도가 떨어지고, 동화상에서는 더욱 전체적으로 시력감도가 떨어질 뿐만 아니라 TV 시청시 대부분이 화면의 중심부를 주사하게 되고, 횡장 TV 에서의 좌,우측화상은 주로 박력이나 현장감을 나타내기 위한 배경화면으로서 사용되므로 좌,우측화상의 해상도를 떨어뜨려도 인간의 눈으로 인식하기 쉽지 않다는 이점을 이용한 것이다.As described above, if the left and right signals of the screen are compressed and multiplexed and transmitted, the resolution decreases in the portion. However, due to human visual characteristics, the resolution is higher in the center of the screen but less sensitive in the periphery, and the overall sensitivity is lowered in the moving picture, and most of the screens are scanned in the center of the screen when watching TV. As it is used as a background screen to express force or realism, it takes advantage of the fact that it is not easy to recognize the human eye even if the resolution of left and right images is reduced.

이상에서 살펴본 바와같이 이 발명은 수평동기펄스폭을 축소변형하여 그 여분의 장소에 횡장 TV 의 좌,우측 영상신호를 압축,다중하여 전송함으로써 영상신호대역의 증가없이 NTSC 방식과 양립성을 갖는 횡장 TV 화상을 전송하는 시스템을 제공할 수 있게된 효과가 있다.As described above, the present invention reduces and deforms the horizontal synchronous pulse width, compresses and transmits the left and right video signals of the horizontal TV to an extra location, thereby making it compatible with the NTSC system without increasing the video signal bandwidth. There is an effect to be able to provide a system for transmitting an image.

Claims (1)

영상신호중 화면의 중앙부에 해당하는 신호를 AD 변환하기 위한 제1클럭과 화면의 주변부에 해당하는 신호를 AD 변환하기 위한 상기 제1클럭 보다 저속의 제2클럭을 발생하는 클럭발생기; 상기 제1클럭 및 제2클럭을 절환하는 스위칭부(40); 저역통과 필터링되고 증폭된 영상신호를 상기 제1클럭과 제2클럭에 근거하여 디지탈 신호로 변환하는 아날로그 디지탈 변환기(ADC1); 상기 아날로그 디지탈 변환기(ADC1)에서 변환된 화면의 중앙부 및 주변부에 해당하는 신호를 각각 분리하는 디멀티플렉서(DEMUX1); 상기 디멀티플렉서 (DEMUX1)에서 분리된 화면의 중앙부에 해당하는 신호를 확장하여 저장하는 제1메모리부(60); 상기 디멀티플렉서(DEMUX1)에서 분리된 화면의 주변부에 해당하는 신호를 압축하여 저장하는 제2메모리부(70); 상기 제1 및 제2메모리부(60,70)로 부터 출력되는 신호중 화면 중심부에 해당하는 신호는 NTSC 신호의 액티브 라인에 위치시키고, 화면 주변부에 해당하는 신호는 NTSC 신호의 수평동기신호의 펄스폭을 축소하여 생기는 여분의 위치에 다중시키는 멀티플렉서(MUX1) ; 및 제어신호를 발생하여 수평동기신호의 펄스폭을 축소시키고, 상기 스위칭부(40)와, 디멀티플렉서(DEMUX1) 및 멀티플렉서(MUX1)의 절환동작을 제어하는 제어신호 발생기(30)를 구비한 것을 특징으로 하는 횡장 텔레비젼을 위한 엔코딩 시스템.A clock generator for generating a first clock for AD conversion of a signal corresponding to a center portion of the image signal and a second clock at a lower speed than the first clock for AD conversion of a signal corresponding to a peripheral portion of the screen; A switching unit 40 for switching the first clock and the second clock; An analog digital converter (ADC1) for converting a low pass filtered and amplified video signal into a digital signal based on the first clock and the second clock; A demultiplexer (DEMUX1) for separating signals corresponding to a center portion and a peripheral portion of the screen converted by the analog digital converter ADC1; A first memory unit 60 extending and storing a signal corresponding to a center portion of the screen separated from the demultiplexer DEMUX1; A second memory unit 70 compressing and storing a signal corresponding to a periphery of the screen separated by the demultiplexer DEMUX1; The signal corresponding to the center of the screen among the signals output from the first and second memory units 60 and 70 is located on the active line of the NTSC signal, and the signal corresponding to the periphery of the screen is the pulse width of the horizontal synchronization signal of the NTSC signal. A multiplexer (MUX1) which multiplexes the extra position by reducing And a control signal generator 30 for generating a control signal to reduce the pulse width of the horizontal synchronization signal, and controlling the switching operation of the demultiplexer DEMUX1 and the multiplexer MUX1. Encoding system for rail TVs.
KR1019920017003A 1992-09-18 1992-09-18 Encoding system KR0176451B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920017003A KR0176451B1 (en) 1992-09-18 1992-09-18 Encoding system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920017003A KR0176451B1 (en) 1992-09-18 1992-09-18 Encoding system

Publications (2)

Publication Number Publication Date
KR940008478A KR940008478A (en) 1994-04-29
KR0176451B1 true KR0176451B1 (en) 1999-05-01

Family

ID=19339739

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920017003A KR0176451B1 (en) 1992-09-18 1992-09-18 Encoding system

Country Status (1)

Country Link
KR (1) KR0176451B1 (en)

Also Published As

Publication number Publication date
KR940008478A (en) 1994-04-29

Similar Documents

Publication Publication Date Title
JP5370350B2 (en) Signal receiving device
US4652903A (en) Frequency generation for multiplexed analog component color television encoding and decoding
US6147712A (en) Format conversion circuit and television receiver provided therewith and method of converting video signals
US6784917B1 (en) Digital broadcasting system
EP0187406B1 (en) High resolution television transmission system
US20120133792A1 (en) Video signal capturing apparatus, signal processing and control apparatus, and video signal capturing, video signal processing, and transferring system and method
US5136375A (en) Spectrum compatible-HDTV data transmission system
US5235421A (en) Encoding device in a super high definition television system and method thereof
US6724432B2 (en) Apparatus and method for transmitting audio over a dedicated video line
US5966166A (en) System and method for compressing video data for video conferencing at a reduced frame rate
KR0176451B1 (en) Encoding system
EP0510973A1 (en) Television signal processing apparatus
JPH08140066A (en) Digital signal transmitter
JP3334303B2 (en) High-definition television signal reception processing circuit
JP2618859B2 (en) Time axis multiplexing device
KR950004112B1 (en) Digital image data filtering apparatus
JPH1051774A (en) Digital video camera with substantially constant rate and transmission system using the same
KR100221222B1 (en) Graphic decoder and ntsc incoder of a subscriber indoor apparatus
JPH0722385B2 (en) Narrow-band multiplex subsample transmitter and transmitter / receiver
KR20000003779A (en) Apparatus for correcting an image signal
JPH10178624A (en) Video conference system
JP2000244827A (en) Video transmitter
JPH06276499A (en) Television signal processing unit
JPH02122782A (en) Multiplex transmission system
JPS6354887A (en) Transmission system for superimposed signal for television

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051028

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee