KR0163882B1 - Time setting device and its method - Google Patents

Time setting device and its method Download PDF

Info

Publication number
KR0163882B1
KR0163882B1 KR1019950026636A KR19950026636A KR0163882B1 KR 0163882 B1 KR0163882 B1 KR 0163882B1 KR 1019950026636 A KR1019950026636 A KR 1019950026636A KR 19950026636 A KR19950026636 A KR 19950026636A KR 0163882 B1 KR0163882 B1 KR 0163882B1
Authority
KR
South Korea
Prior art keywords
time
date
clock
operating system
real
Prior art date
Application number
KR1019950026636A
Other languages
Korean (ko)
Other versions
KR970012082A (en
Inventor
최승범
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950026636A priority Critical patent/KR0163882B1/en
Priority to TW085110294A priority patent/TWI245181B/en
Publication of KR970012082A publication Critical patent/KR970012082A/en
Application granted granted Critical
Publication of KR0163882B1 publication Critical patent/KR0163882B1/en
Priority to US09/217,806 priority patent/US6067631A/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

운영 체계가 로딩되어 수행되는 램과; 현재 시간과 날짜를 측정하는 실시간 저장부와; 데이타의 입력이나 송수신 동작에 따른 액티비티 신호의 유무에 따라 클락 구동 신호를 출력하는 전원 관리부와; 상기 전원 관리부에서 출력되는 클락 구동 신호에 따라 클락 신호를 출력하는 클락 발생부와; 상기 클락 발생부에서 출력되는 클락 신호에 따라 운영 체계를 상기 램으로 로딩하여 수행하는 중앙 처리부와; 설정 시간마다 상기 실시간 측정부에서 측정된 시간 및 날짜를 운영 체계의 측정된 시간 및 날짜와 비교하여, 운영 체계에서 측정된 시간 및 날짜가 실시간 측정부에서 측정된 시간 및 날짜와 일치하지 않는 경우에, 상기 운영 체계의 시간과 날짜를 상기 실시간 측정부에서 측정된 시간과 날짜로 재설정하는 시간 설정부로 이루어지며, 중앙 처리 장치의 클락을 스탑시켜 절전 모드를 수행한 다음 정상 상태로 복귀되는 경우에, 실시간 측정부에서 측정된 시간에 따라 운영 체계의 시간 및 날짜를 설정하므로써, 시스템의 오동작을 방지할 수 있으며 그 방법을 제공한다.RAM in which the operating system is loaded and performed; A real time storage for measuring a current time and date; A power management unit for outputting a clock driving signal in accordance with the presence or absence of an activity signal according to data input or transmission and reception operations; A clock generator for outputting a clock signal according to the clock driving signal output from the power manager; A central processor configured to load an operating system into the RAM according to the clock signal output from the clock generator; When the time and date measured by the real time measuring unit does not match the time and date measured by the real time measuring unit by comparing the time and date measured by the real time measuring unit with each set time. And a time setting unit for resetting the time and date of the operating system to the time and date measured by the real-time measuring unit, and performing a power saving mode by stopping the clock of the central processing unit and then returning to a normal state. By setting the time and date of the operating system according to the time measured by the real-time measuring unit, it is possible to prevent the malfunction of the system and to provide a method.

Description

절전 모드시 운영 체계의 시간 설정 장치 및 그 방법Apparatus and method for setting time of operating system in power saving mode

제1도는 중앙 처리 장치 클락 발생 상태도이고,1 is a state diagram of the central processing unit clock generation,

제2도는 컴퓨터의 하드웨어 구조와 운영 체계와의 관계를 나타낸 상태도이고,2 is a state diagram showing the relationship between the hardware structure of the computer and the operating system,

제3도는 컴퓨터의 하드웨어 구조와 운영 체계 사이에 디바이스 드라이버가 설치된 상태를 나타낸 도면이고,3 is a view showing a state in which a device driver is installed between the hardware structure of the computer and the operating system,

제4도는 이 발명의 실시예에 따른 절전 모드시 운영 체계의 시간 설정 장치의 구성 블럭도이고,4 is a block diagram illustrating a device for setting a time of an operating system in a power saving mode according to an embodiment of the present invention.

제5도는 이 발명의 실시예에 따른 절전 모드시 운영 체계 시간 설정 방법의 동작 순서도이다.5 is a flowchart illustrating an operating system time setting method in a power saving mode according to an embodiment of the present invention.

이 발명은 절전 모드시 운영 체계(Operating System:OS)의 시간 설정 장치 및 그 방법에 관한 것으로 더욱 상세하게 말하자면, 일정 시간 동안 컴퓨터를 사용하지 않는 대기 상태에서 중앙 처리 장치로 공급되는 클락을 스탑(stop) 상태로 하여 절전 모드를 수행하는 경우에, 실시간 시계(Real Time Clock:이하 RTC라 명명함)에서 측정된 시간에 따라 운영 체계의 시간을 설정하는 절전 모드시의 운영 체계 시간 설정 장치 및 그 방법에 관한 것이다.The present invention relates to a time setting device and a method of operating the operating system (OS) in the power saving mode. More specifically, the clock supplied to the central processing unit in the standby state without using the computer for a predetermined time (stop) When the power saving mode is performed in a stop state, the operating system time setting device in the power saving mode that sets the time of the operating system according to the time measured by a real time clock (hereinafter referred to as RTC) and its It is about a method.

컴퓨터의 기술이 발전함에 따라 단순히 그 기능면에서의 발전뿐만 아니라 에너지 절약의 측면을 고려하게 되어, 그에 따른 절전 기능들이 개발되어 사용되고 있다.As the technology of the computer develops, it considers not only the development in the function but also the aspect of energy saving, and the power saving functions are developed and used accordingly.

현재 대부분의 컴퓨터 시스템은 시스템을 사용하지 않는 대기 상태에서 소모되는 전력을 절약하기 위하여, 전원 관리 시스템(Power Management System, PMS)에 의한 전원 절약 방법을 사용하고 있다.Currently, most computer systems use a power saving method by a power management system (PMS) in order to save power consumed in an idle state without using the system.

일반적으로 대기 상태에서 전원을 감소시키기 위하여 하드 디스크 드라이브(HDD)의 모터를 정지시키고, 컴퓨터의 칩셋(chipset)을 스탠드바이(standby), 서스펜드(suspend) 등의 절전 모드로 전환시키지만, 486 DX 펜티엄 등의 중앙 처리 장치(Central Processing Unit:이하 CPU라 명명함)가 장착된 컴퓨터는 클락을 스탑 상태로 하지 않고서는 EPA의 규격인 30W 이하를 구현하기 어려우므로, 첨부한 제1도에 도시되어 있듯이 CPU의 클락을 스탑 상태로 하여 절전 모드를 구현하고 있다.Normally, the hard disk drive (HDD) stops the motor in order to reduce power in standby mode, and puts the computer's chipset into a power saving mode such as standby or suspend, but the 486 DX Pentium Computers equipped with a central processing unit (hereinafter referred to as CPU) are difficult to implement EPA standard of 30 W or less without stopping the clock, as shown in FIG. It implements the power saving mode by putting the clock of the CPU in the stop state.

그러나, 상기와 같이 CPU의 클락을 스탑 상태로 하여 절전 모드를 수행하는 경우에는 CPU의 동작 상태가 정지된다.However, when the power saving mode is performed with the clock of the CPU in the stop state as described above, the operation state of the CPU is stopped.

따라서, 키보드나 마우스 입력 등의 액티비티에 의하여 CPU가 정상 상태로 복귀되는 경우에는, 컴퓨터의 모든 동작은 CPU가 정지되기 이전의 상태로 복귀되어 수행되지만, CPU가 정지된 동안에는 CPU의 명령이 수행되지 않아 OS의 시간이 정지되어 있으므로, OS의 현재 날짜와 시간은 CPU가 정지되어 있는 시간만큼 지연되는 단점이 발생한다.Therefore, when the CPU is returned to the normal state by an activity such as a keyboard or a mouse input, all the operations of the computer are returned to the state before the CPU was stopped, but the CPU commands are not executed while the CPU is stopped. Therefore, since the time of the OS is stopped, the current date and time of the OS is delayed by the time that the CPU is stopped.

이 발명의 목적은 상기한 종래의 단점을 해결하기 위한 것으로, 중앙 처리 장치의 클락을 스탑시켜 절전 모드를 수행한 다음 정상 상태로 복귀되는 경우에, RTC에서 측정된 시간에 따라 OS의 시간 및 날짜를 설정하여, OS의 시간 지연에 따른 시스템의 오동작을 방지하기 위한 절전 모드시의 OS 시간 설정 장치 및 그 방법을 제공하고자 하는데 있다.An object of the present invention is to solve the above-mentioned disadvantages, and when the clock of the central processing unit stops to perform a power saving mode and then returns to a normal state, the time and date of the OS according to the time measured in the RTC The present invention provides an apparatus and method for setting an OS time in a power saving mode to prevent a malfunction of a system due to a time delay of an OS.

상기의 목적을 달성하기 위한 이 발명의 구성은, 운영 체계가 로딩되어 수행되는 램과; 실제 시간과 날짜를 카운트하여 그에 해당하는 데이타를 해당 레지스터에 저장하는 실시간 시계와; 데이타의 입력이나 송수신 동작에 따른 액티비티 신호의 입력 유무에 따라 해당하는 클락 구동 신호를 출력하는 전원 관리 수단과; 상기 전원 관리 수단에서 출력되는 클락 구동 신호에 따라 클락 신호를 출력하는 클락 발생 수단과; 상기 클락 발생 수단에서 출력되는 클락 신호에 따라 구동되는 중앙 처리 장치와; 일정 시간마다 상기 실시간 시계에서 측정된 시간과 날짜와 운영 체계에서 측정되는 시간과 날짜를 판독하여, 운영 체계에서 측정된 시간과 날짜가 실시간 시계에서 측정된 시간과 날짜보다 지연되는 경우에는 중앙 처리 장치가 스탑 클락 상태인 것으로 판단하여, 실시간 시계에서 측정된 시간과 날짜에 따라 운영 체계의 시간과 날짜를 재설정하는 디바이스 드라이버로 이루어진다.The configuration of the present invention for achieving the above object, the operating system is loaded and carried out; A real time clock that counts actual time and date and stores corresponding data in corresponding registers; Power management means for outputting a corresponding clock driving signal in accordance with the presence or absence of an activity signal according to data input or transmission and reception operations; Clock generation means for outputting a clock signal in accordance with the clock driving signal output from the power management means; A central processing unit driven according to the clock signal output from the clock generating means; Read the time and date measured by the real time clock and the time and date measured by the operating system at regular intervals, and when the time and date measured by the operating system are delayed from the time and date measured by the real time clock, the central processing unit It is determined to be in the stop clock state, and consists of a device driver that resets the operating system time and date according to the time and date measured on the real-time clock.

상기의 목적을 달성하기 위한 이 발명의 다른 구성은, 전원이 인가되면 모든 사용 변수를 초기화한 다음 카운트를 시작하는 단계와; 카운트되는 시간이 설정 시간을 경과하였는지를 판단하여, 설정 시간이 경과하는 경우에는 실시간 시계에서 측정되는 시간 및 날짜와 운영 체계에서 설정된 시간과 날짜를 판독하여 비교하는 단계와; 상기에서 운영 체계에서 설정된 시간이나 날짜가 실시간 시계에서 측정된 시간이나 날짜보다 지연되는 경우에는, 실시간 시계에서 측정된 시간 및 날짜에 따라 운영 체계의 시간과 날짜를 재설정하는 단계로 이루어진다.Another configuration of the present invention for achieving the above object comprises the steps of: initializing all usage variables when power is applied and then starting counting; Determining whether the counted time has passed the set time, and if the set time has elapsed, reading and comparing the time and date measured by the real time clock with the set time and date in the operating system; If the time or date set by the operating system is delayed from the time or date measured by the real time clock, the step of resetting the time and date of the operating system according to the time and date measured by the real time clock.

상기한 구성에 의하여, 이 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 이 발명을 용이하게 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 상세히 설명한다.By the above configuration, the most preferred embodiment that can be easily carried out by those skilled in the art with reference to the present invention will be described in detail with reference to the accompanying drawings.

제3도는 컴퓨터의 하드웨어 구조와 운영 체계 사이에 디바이스 드라이버가 설치된 상태를 나타낸 도면이고, 제4도는 이 발명의 실시예에 따른 절전 모드시 운영 체계의 시간 설정 장치의 구성 블럭도이고, 제5도는 이 발명의 실시예에 따른 절전 모드시 운영 체계 시간 설정 방법의 동작 순서도이다.FIG. 3 is a diagram illustrating a state in which a device driver is installed between a hardware structure and an operating system of a computer, and FIG. 4 is a block diagram illustrating a time setting device of an operating system in a power saving mode according to an embodiment of the present invention. Operation flowchart of the operating system time setting method in the power saving mode according to an embodiment of the present invention.

첨부한 제4도에 도시되어 있듯이 이 발명의 실시예에 따른 절전모드시의 OS 시간 설정 장치의 구성은, OS가 로딩되어 수행되는 램(10)과, 액티비티 발생 여부를 감지하여 그에 따라 클락 구동 신호를 출력하는 PMS 컨트롤러(20)와, 상기 PMS 컨트롤러(20)에서 출력되는 클락 구동 신호에 따라 클락 신호를 출력하는 클락 발생부(30)와, 상기 클락 발생부(30)에서 출력되는 신호에 따라 구동하는 CPU(40)와, 시간과 날짜를 카운트하는 RTC(Real Time Clock)(50)와, 일정 시간마다 RTC(50)와 OS에서 측정된 시간과 날짜를 판독하여, RTC(50)에서 측정된 시간과 날짜보다 OS에서 측정된 시간과 날짜가 지연되는 경우에, RTC(50)에서 측정된 시간과 날짜에 따라 OS의 시간과 날짜를 재설정하는 디바이스 드라이버(60)로 이루어진다.As shown in FIG. 4, the configuration of the OS time setting device in the power saving mode according to the embodiment of the present invention detects the RAM 10 in which the OS is loaded and whether or not an activity is generated and drives the clock accordingly. A PMS controller 20 for outputting a signal, a clock generator 30 for outputting a clock signal according to the clock driving signal output from the PMS controller 20, and a signal output from the clock generator 30. The CPU 40 driving along with it, the Real Time Clock (RTC) 50 counting time and date, and the time and date measured by the RTC 50 and the OS at predetermined time intervals are read from the RTC 50. When the time and date measured by the OS are delayed from the measured time and date, the device driver 60 resets the time and date of the OS according to the time and date measured by the RTC 50.

상기와 같이 디바이스 드라이버에 의하여 OS의 시간을 재설정하는 것이외에도, TSR(Terminal and Stay Resident) 프로그램에 의한 구현이 가능하다.In addition to resetting the OS time by the device driver as described above, a TSR (Terminal and Stay Resident) program may be implemented.

상기 구성에 의한 이 발명의 실시예에 따른 절전 모드시의 OS 시간 설정 장치의 작용은 다음과 같다.The operation of the OS time setting device in the power saving mode according to the embodiment of the present invention by the above configuration is as follows.

일정 시간 동안 키보드나 마우스 입력 또는 모뎀이나 팩스의 데이타 송수신 등의 액티비티 입력이 없는 경우에는, PMS 컨트롤러가 CPU로 인가되는 클락을 스탑시켜 CPU 동작을 정지시키므로써 불필요한 전력 소모를 방지한다.If there is no activity such as keyboard or mouse input or input / output of modem or fax for a certain time, the PMS controller stops the CPU by stopping the clock applied to the CPU to prevent unnecessary power consumption.

OS의 시간 및 날짜는 컴퓨터 사용자가 컴퓨터 사용시 파일 생성이나 파일 내용 변경시에 파일의 속성 중 파일이 생성된 시간과 날짜의 기준이 되어 CPU 스탑에 의한 절전 기능으로 OS의 시간이 지연되는 경우에는 시스템이 오동작할 수 있다.The time and date of the OS are based on the time and date when the file is created or changed when the user changes the contents of the file. This may malfunction.

이 발명의 실시예에서는 상기의 절전 모드 상태에서 액티비티가 발생하는 경우에, RTC에서 측정된 시간을 판독하여 그에 따라 OS의 시간 및 날짜를 설정하여, 시간 지연에 따른 시스템의 오동작을 방지한다.In the embodiment of the present invention, when the activity occurs in the power saving mode state, by reading the time measured in the RTC and setting the time and date of the OS accordingly, to prevent the malfunction of the system due to the time delay.

첨부한 제5도에 도시되어 있듯이 컴퓨터에 전원이 인가되면, CPU(40)는 POST(Power-On Self Test) 과정을 수행한 다음, OS을 램(10)으로 로딩시켜 수행한다.As shown in FIG. 5, when power is applied to the computer, the CPU 40 performs a power-on self test (POST) process and then loads the OS into the RAM 10.

디바이스 드라이버(60)는 시스템이 구동되면 모든 사용 변수를 초기화시킨 다음, 일정 시간 마다 RTC(50)에서 카운트되는 시간과 OS의 시간을 판독한다(S110∼S140).The device driver 60 initializes all the usage variables when the system is driven, and then reads the time counted by the RTC 50 and the OS time at predetermined time intervals (S110 to S140).

상기에서 판독되는 RTC(50)의 시간과 OS 시간에 따라 OS 시간이 RTC(50)의 시간보다 지연되었는가를 비교 판단한다(S150).It is determined whether or not the OS time is delayed from the time of the RTC 50 according to the time of the RTC 50 and the OS time read out (S150).

상기에서 판독되는 OS 시간이 RTC 시간보다 지연되는 경우에는, RTC(50)에서 측정된 시간에 따라 OS의 시간을 다시 재설정한다.If the OS time read out above is delayed than the RTC time, the time of the OS is reset again according to the time measured by the RTC 50.

다시 상세하게 말하자면, 일정 시간 동안 액티비티 발생에 따른 신호 입력이 없는 경우에는 PMS 컨트롤러(20)가 클락 발생부(30)로 디스에이블 신호를 출력한다.In detail, when there is no signal input according to the activity for a predetermined time, the PMS controller 20 outputs a disable signal to the clock generator 30.

상기 PMS 컨트롤러(20)로부터 출력되는 디스에이블 신호에 따라 클락 발생부(30)는 CPU(40)로 출력되는 클락을 스탑시키고, 그에 따라 CPU(40) 구동이 정지되므로 OS 시간 또한 정지하게 된다.In response to the disable signal output from the PMS controller 20, the clock generator 30 stops the clock output to the CPU 40, thereby stopping the operation of the CPU 40, thereby stopping the OS time.

따라서, 상기와 같이 CPU(40)가 스탑 클락 상태인 경우에는 OS의 시간이 정지됨에 따라 RTC(50)에서 측정되는 시간보다 지연된다.Therefore, as described above, when the CPU 40 is in the stop clock state, as the time of the OS is stopped, it is delayed from the time measured by the RTC 50.

그러므로, 상기와 같이 OS 시간이 RTC(50)에서 측정된 시간보다 지연되는 경우에는 시간 설정에 따라 수행되는 프로그램에 오동작이 발생할 수 있으므로, 디바이스 드라이버(60)는 실제 측정되는 시간인 RTC(50)의 시간에 따라 OS의 시간을 설정한다.Therefore, when the OS time is delayed from the time measured by the RTC 50 as described above, a malfunction may occur in a program executed according to the time setting, so that the device driver 60 may determine the RTC 50 which is the actual time measured. Set the time of the OS according to the time of.

또한, 디바이스 드라이버(60)는 일정 시간 마다 RTC(50)에서 측정되는 날짜와 OS에서 설정되는 날짜를 판독한 다음, OS에서 설정된 날짜가 RTC(50)에서 측정된 날짜보다 지연되는 경우에도, RTC(50)에서 측정된 날짜에 따라 OS의 날짜를 재설정한다(S160).In addition, the device driver 60 reads the date measured by the RTC 50 and the date set by the OS at regular intervals, and then, even if the date set by the OS is delayed from the date measured by the RTC 50, The date of the OS is reset according to the date measured at 50 (S160).

상기와 같이 수행되는 이 발명의 실시예에 따른 절전 모드시에 OS의 시간을 설정하기 위한 디바이스 드라이버의 수행 프로그램은 다음과 같다.An execution program of the device driver for setting the time of the OS in the power saving mode according to the embodiment of the present invention performed as described above is as follows.

이상에서와 같이 이 발명의 실시예에 따라 중앙 처리 장치의 클락을 스탑시켜 절전 모드를 수행한 다음 정상 상태로 복귀되는 경우에, RTC에서 측정된 시간에 따라 OS의 시간 및 날짜를 설정하므로써, 시스템의 오동작을 방지할 수 있는 효과를 가진 절전 모드시의 OS 시간 설정 장치 및 그 방법을 제공할 수 있다.As described above, when the clock of the central processing unit stops to perform a power saving mode and then returns to a normal state, the system sets the time and date of the OS according to the time measured by the RTC. It is possible to provide an OS time setting device and a method thereof in a power saving mode capable of preventing malfunctions.

Claims (3)

운영 체계가 로딩되어 수행되는 램과; 현재 시간과 날짜를 측정하는 실시간 저장부와; 데이타의 입력이나 송수신 동작에 따른 액티비티 신호의 유무에 따라 클락 구동 신호를 출력하는 전원 관리부와; 상기 전원 관리부에서 출력되는 클락 구동 신호에 따라 클락 신호를 출력하는 클락 발생부와; 상기 클락 발생부에서 출력되는 클락 신호에 따라 운영 체계를 상기 램으로 로딩하여 수행하는 중앙 처리부와; 설정 시간마다 상기 실시간 측정부에서 측정된 시간 및 날짜를 운영 체계의 측정된 시간 및 날짜와 비교하여, 운영 체계에서 측정된 시간 및 날짜가 실시간 측정부에서 측정된 시간 및 날짜와 일치하지 않는 경우에, 상기 운영 체계의 시간과 날짜를 상기 실시간 측정부에서 측정된 시간과 날짜로 재설정하는 시간 설정부로 이루어지는 것을 특징으로 하는 절전 모드시 운영 체계 시간 설정 장치.RAM in which the operating system is loaded and performed; A real time storage for measuring a current time and date; A power management unit for outputting a clock driving signal in accordance with the presence or absence of an activity signal according to data input or transmission and reception operations; A clock generator for outputting a clock signal according to the clock driving signal output from the power manager; A central processor configured to load an operating system into the RAM according to the clock signal output from the clock generator; When the time and date measured by the real time measuring unit does not match the time and date measured by the real time measuring unit by comparing the time and date measured by the real time measuring unit with each set time. And a time setting unit for resetting the time and date of the operating system to the time and date measured by the real-time measuring unit. 전원이 인가되면 모든 사용 변수를 초기화한 다음 카운트를 시작하는 단계와; 카운트되는 시간이 설정 시간을 경과하였는지를 판단하여, 설정 시간이 경과하는 경우에는 실시간 시계에서 측정되는 시간 및 날짜와 운영 체계에서 설정된 시간과 날짜를 판독하여 비교하는 단계와; 상기에서 운영 체계에서 설정된 시간이나 날짜가 실시간 시계에서 측정된 시간이나 날짜와 일치하지 않는 경우에, 실시간 시계에서 측정된 시간 및 날짜에 따라 운영 체계의 시간과 날짜를 재설정하는 단계로 이루어지는 것을 특징으로 하는 절전 모드시의 운영 체계 시간 설정 방법.Initializing all used variables when power is applied and then starting counting; Determining whether the counted time has passed the set time, and if the set time has elapsed, reading and comparing the time and date measured by the real time clock with the set time and date in the operating system; Resetting the time and date of the operating system according to the time and date measured in the real time clock, if the time or date set in the operating system does not match the time or date measured in the real time clock How to set the operating system time during power saving mode. 제2항에 있어서, 상기에서 운영 체계에서 설정된 시간이나 날짜가 실시간 시계에서 측정된 시간이나 날짜와 동일한 경우에는, 계속하여 일정 시간 마다 운영 체계의 시간과 날짜와 실시간 시계에서 측정된 시간과 날짜를 판독하여 비교 판단하는 단계를 더 포함하여 이루어지는 것을 특징으로 하는 절전 모드시의 운영 체계 시간 설정 방법.According to claim 2, If the time or date set in the operating system is the same as the time or date measured on the real-time clock, the time and date of the operating system and the time and date measured on the real-time clock at every constant time The method of setting an operating system time in power saving mode, characterized by further comprising the step of reading and comparing.
KR1019950026636A 1995-08-25 1995-08-25 Time setting device and its method KR0163882B1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019950026636A KR0163882B1 (en) 1995-08-25 1995-08-25 Time setting device and its method
TW085110294A TWI245181B (en) 1995-08-25 1996-09-06 Time setting device and method of an operating system in a power saving mode
US09/217,806 US6067631A (en) 1995-08-25 1998-12-22 Time setting device and method of an operating system in a power saving mode

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950026636A KR0163882B1 (en) 1995-08-25 1995-08-25 Time setting device and its method

Publications (2)

Publication Number Publication Date
KR970012082A KR970012082A (en) 1997-03-29
KR0163882B1 true KR0163882B1 (en) 1998-12-15

Family

ID=19424524

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950026636A KR0163882B1 (en) 1995-08-25 1995-08-25 Time setting device and its method

Country Status (2)

Country Link
KR (1) KR0163882B1 (en)
TW (1) TWI245181B (en)

Also Published As

Publication number Publication date
KR970012082A (en) 1997-03-29
TWI245181B (en) 2005-12-11

Similar Documents

Publication Publication Date Title
JP3406594B2 (en) Computer power management system
EP1361501B1 (en) Power conservation and thermal management arrangements for computers
US5355501A (en) Idle detection system
JP4416090B2 (en) System, method, machine-readable medium
EP0426410B1 (en) Real-time power conservation for portable computers
US7228444B2 (en) System and method for preserving state data of a personal computer in a standby state in the event of an AC power failure
US6052793A (en) Wakeup event restoration after power loss
US6657634B1 (en) Dynamic graphics and/or video memory power reducing circuit and method
US5230074A (en) Battery operated computer power management system
US6128747A (en) System for delaying propagation of wake-up signal to processor through the sleep control means until the memory is awakened
US6711526B2 (en) Operating system-independent method and system of determining CPU utilization
US5630144A (en) Desktop computer monitor power control using keyboard controller
US6052791A (en) Control method for a hard disk drive and a data processor reducing power consumption of the hard disk drive
EP1351146A1 (en) Power management system and method with recovery after power failure
Chen et al. Fine-grained power management using process-level profiling
US7694164B2 (en) Operating system-independent method and system of determining CPU utilization
US6112309A (en) Computer system, device and operation frequency control method
US20050108585A1 (en) Silent loading of executable code
JPH03123919A (en) Computer system
US6067631A (en) Time setting device and method of an operating system in a power saving mode
KR0163882B1 (en) Time setting device and its method
US7142995B2 (en) Method for reading battery status by operation system of portable computer
EP1229430A1 (en) Power management system and method
US7903502B2 (en) Automatic read of current time when exiting low-power state utility
US20040093176A1 (en) Method for reading battery status by operation system of portable computer

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120830

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20130829

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20140828

Year of fee payment: 17

EXPY Expiration of term