KR0142764B1 - High voltage stabilization circuit - Google Patents

High voltage stabilization circuit

Info

Publication number
KR0142764B1
KR0142764B1 KR1019940029462A KR19940029462A KR0142764B1 KR 0142764 B1 KR0142764 B1 KR 0142764B1 KR 1019940029462 A KR1019940029462 A KR 1019940029462A KR 19940029462 A KR19940029462 A KR 19940029462A KR 0142764 B1 KR0142764 B1 KR 0142764B1
Authority
KR
South Korea
Prior art keywords
voltage
output
amplifier
terminal
mode
Prior art date
Application number
KR1019940029462A
Other languages
Korean (ko)
Other versions
KR960020439A (en
Inventor
송근복
Original Assignee
이헌조
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 엘지전자주식회사 filed Critical 이헌조
Priority to KR1019940029462A priority Critical patent/KR0142764B1/en
Publication of KR960020439A publication Critical patent/KR960020439A/en
Application granted granted Critical
Publication of KR0142764B1 publication Critical patent/KR0142764B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/19Arrangements or assemblies in supply circuits for the purpose of withstanding high voltages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F38/00Adaptations of transformers or inductances for specific applications or functions
    • H01F38/42Flyback transformers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/185Maintaining dc voltage constant
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/31Projection devices for colour picture display, e.g. using electronic spatial light modulators [ESLM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Details Of Television Scanning (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명은 프로젝션 TV의 다중 모드시 고압 안정화회로에 관한 것으로, 수평 드라이브 펄스(구형파)를 받아 주파수 변환에 따라 각기 다른 기울기를 갖는 톱니파를 발생하는 톱니파 발생부와, 각 모드별 수평 드라이브 펄스(구형파)를 받아 각 모드별에 해당되는 고압을 발생시켜 출력하는 고압출력부와, 상기 고압출력부의 플라이백 트랜스에서 검출된 전압이 기준직류전압으로 변환된 신호와 상기 톱니파 발생부의 출력신호를 각각 받아 비교하여 일정 레벨의 펄스파를 발생하는 비교부와 주파수 변환에 따른 상기 비교부의 기준직류전압을 보정하기 위해 각 모드별 주파수가 일정 전압(F/V)으로 변환된 신호를 받아, 각 모드별 기준직류레벨로 변환시켜 상기 비교기의 기준직류전압 출력단에 인가하는 레벨변환부와, 상기 비교부의 출력신호를 받아 안정된 고압을 유지할 수 있도록 상기 고압출력부의 구동펄스를 제어하는 제어부로 구성됨을 특징으로 한다.The present invention relates to a high-voltage stabilization circuit in the multi-mode of the projection TV, a sawtooth wave generator for receiving a horizontal drive pulse (square wave) and generating a sawtooth wave having a different slope according to the frequency conversion, and a horizontal drive pulse (square wave) for each mode ) And a high voltage output unit for generating and outputting a high voltage corresponding to each mode, and a voltage detected by a flyback transformer of the high voltage output unit is converted into a reference DC voltage and an output signal of the sawtooth wave generator, respectively. Receiving a signal in which the frequency of each mode is converted to a constant voltage (F / V) to correct the reference DC voltage of the comparator according to the frequency conversion and the comparator generating a pulse wave of a predetermined level. A level converting unit for converting to a level and applying it to the reference DC voltage output terminal of the comparator; To maintain a high pressure characterized by consisting of a control part for controlling the high voltage output of the drive pulse.

Description

프로젝션 티브이(TV)의 다중 모드시 고압 안정화회로High Voltage Stabilization Circuit in Projection TV's Multi-Mode

제1도는 종래 프로젝션 TV의 고압 안정화회로도1 is a high pressure stabilization circuit diagram of a conventional projection TV

제2도 (a)-(b)는 종래에 따른 출력파형도2 (a)-(b) are output waveform diagrams according to the related art.

제3도는 본 발명 프로젝션 TV의 고압 안정화회로도3 is a high-pressure stabilization circuit diagram of the projection TV of the present invention

제4도 (a)-(b)는 본 발명에 따를 출력파형도4 (a)-(b) are output waveform diagrams according to the present invention.

* 도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

10 : DC/DC 제어부 20 : 전압비교부10: DC / DC control unit 20: voltage comparison unit

30 : 버퍼부 40 : 레벨변환부30: buffer unit 40: level converting unit

50 : 고압출력부50: high voltage output unit

본 발명은 프로젝션 TV에 관한 것으로 특히 다중 모드(multi mode)에서 주파수 변환시 고압 안정화 및 기준전압보상에 적당하도록 한 프로젝션 TV의 다중 모드시 고압 안정화 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a projection TV, and more particularly, to a high voltage stabilization circuit in a multiple mode of a projection TV adapted to be suitable for high voltage stabilization and reference voltage compensation during frequency conversion in a multi mode.

일반적으로 프로젝션 TV의 고압회로는 브라운관의 애노드(Anode)에 30 ~ 32KV 정도의 고압이 가해지고 있다.In general, a high voltage circuit of a projection TV is applied with a high voltage of about 30 ~ 32KV to the anode of the CRT.

상기 높은 고압은 브라운관에 일정하게 유지되어야 안정된 화면을 얻을 수 있다.The high pressure must be kept constant in the CRT to obtain a stable screen.

그러나 화면의 부하, 즉 밝고 어두움의 양에 따라 브라운관의 빔(Beam) 전류가 변하게 되어 고압이 변하게 된다.However, according to the load of the screen, that is, the amount of light and dark, the beam current of the CRT changes, so that the high pressure changes.

이때의 화면좌우면에 왜곡이 생기는 문제점이 있었다.There was a problem that distortion occurs in the left and right screen at this time.

최근에는 이 문제점을 해결하기 위해 수평 발진회로단에 고압 안정화회로를 부가시킴으로써 안정된 고압을 얻을 수 있었다.Recently, in order to solve this problem, a stable high pressure can be obtained by adding a high pressure stabilization circuit to the horizontal oscillation circuit stage.

이에 종래 프로젝션 TV의 고압 안정화 회로에 대해서 첨부된 도면을 참조하여 설명하면 다음과 같다.This will be described with reference to the accompanying drawings for the high-pressure stabilization circuit of the conventional projection TV as follows.

제1도는 종래 프로젝션 TV의 고압 안정화 회로도이고, 제2도 (a)-(b)는 종래에 따른 출력 파형도로써 종래 프로젝션 TV의 고압 안정화 회로의 구성은 제1도에 나나낸 바와 같이 수평발진회로에서 발생한 펄스파 전압을 증폭하고 정형해서 출력한 수평 드라이버의 펄스신호를 입력하여 톱니파 파형을 발생시키는 톱니파 발생기(1)와 플라이백 트랜스(flyback trance : F.B.T) 2차측에서 수평 톱니파의 귀선기간을 이용해서 얻어진 펄스를 정류시켜 검출된 F.B.T 검출전압을 분할하고 증폭하여 출력되는 신호와 상기 톱니파 발생기(1)의 출력신호를 비교하여 기준전압 파형은 검출하는 기준전압검출부(2)와, 수평 드라이브 트랜스에서 유기된 구동 드라이브 펄스에 의해 발생되는 고압이 상기 기준전압검출부(2)의 출력신호에 따라 제어되어 안정된 고압을 생성하는 고압발생부(3)로 구성된다.FIG. 1 is a high voltage stabilization circuit diagram of a conventional projection TV, and FIGS. 2A to 2B are output waveform diagrams according to the prior art. The configuration of the high pressure stabilization circuit of a conventional projection TV is horizontally oscillated as shown in FIG. The return period of the horizontal sawtooth wave at the secondary side of the sawtooth generator (1) and the flyback trance (FBT) that generates the sawtooth wave by inputting the pulse signal of the horizontal driver amplified and shaped and output from the circuit. A reference voltage detector (2) for detecting a reference voltage waveform by comparing the output signal of the sawtooth generator (1) with the signal outputted by dividing and amplifying the detected FBT detection voltage by rectifying the obtained pulse. The high pressure generated by the drive pulse induced in the control circuit is controlled according to the output signal of the reference voltage detector 2 to generate a stable high voltage. It is comprised by the generation part 3.

그리고 상기 톱니파 발생기(1)는 수평 드라이버의 신호입력단에 일단이 연결된 저항(R1), 상기 저항(R1)의 타단에 일단이 연결되어 입력신호를 충, 방전하는 커패시터(C1), 상기 커패시터(C1) 타단에 병렬로 캐소드단이 연결되고 애노드단은 접지되어 정펄스신호만을 출력하는 다이오드(D1), 상기 커패시터(C1)의 타단에 병렬로 일단이 연결되고 타단은 접지된 저항(R2), 상기 커패시터(C1)의 타단에 베이스단이 연결되고 에미터단은 접지된 NPN 트랜지스터(Q2), 24V의 전압이 애노드단에 병렬로 연결된 다이오드(D2), 상기 다이오드(D2)의 캐소드단에 일단이 연결된 제너다이오드(ZD1), 상기 제너다이오드(ZD1)의 애노드단에에 일단이 연결되고, 타단은 접지된 저항(R3), 상기 제너다이오드(ZD1)의 애노드단에 베이스단이 연결되고, 에미터단에 전원이 인가되며, 콜렉터단은 상기 NPN 트랜지스터(Q2)의 콜렉터단과 공동 연결된 PNP 트랜지스터(Q1), 상기 PNP 트랜지스터(Q1)의 콜렉터단에 병렬로 일단이 연결되고 타단은 접지된 커패시터(C2), 상기 PNP 트랜지스터(Q1)의 콜렉터단에 병렬로 캐소드단이 연결되고, 애노드단이 접지된 제너다이오드(ZD2)로 구성되고, 상기 기준 전압검출부(2)는 FBT 2차 코일에 발생되는 펄스를 정류하고 평활된 전압을 분배하는 전압분배부(4)와, 상기 전압분배부의 분배전압을 증폭하여 고압을 판별하기 위한 기준전압을 발생하는 기준전압발생부(5)와, 상기 톱니파 발생부(1)의 톱니파 신호와 기준전압발생부(5)의 출력을 비교하여 일정 레벨신호로 출력하는 비교부(6)로 구성된다.The sawtooth wave generator 1 includes a resistor R 1 having one end connected to a signal input terminal of a horizontal driver, a capacitor C 1 having one end connected to the other end of the resistor R 1 , and charging and discharging an input signal. The cathode is connected in parallel to the other end of the capacitor (C 1 ) and the anode is grounded to output only a positive pulse signal (D 1 ), one end is connected in parallel to the other end of the capacitor (C 1 ) and the other end is grounded. A resistor (R 2 ), a base end connected to the other end of the capacitor (C 1 ) and the emitter end is a grounded NPN transistor (Q 2 ), a diode (D 2 ) in which a voltage of 24V is connected in parallel to the anode end, the diode Zener diode ZD 1 having one end connected to the cathode end of (D 2 ), one end connected to the anode end of the zener diode ZD 1 , the other end being grounded resistor R 3 , and the zener diode ZD The base end is connected to the anode end of 1 ), and the power supply to the emitter end. The collector terminal is connected to the PNP transistor Q 1 and the collector terminal of the PNP transistor Q 1 jointly connected to the collector terminal of the NPN transistor Q 2 , and the other end thereof is connected to a grounded capacitor C 2. ), The cathode terminal is connected in parallel to the collector terminal of the PNP transistor Q 1 , and the anode terminal is composed of a zener diode ZD 2 grounded, and the reference voltage detector 2 is generated in the FBT secondary coil. A voltage divider 4 for rectifying the pulse and distributing the smoothed voltage, a reference voltage generator 5 for generating a reference voltage for amplifying the voltage distribution of the voltage divider to determine a high voltage, and generating the sawtooth wave And a comparator 6 for comparing the sawtooth signal of the section 1 with the output of the reference voltage generator 5 and outputting the signal as a constant level signal.

상기 전압분배부(4) 는 F.B.T 2차 코일에 발생되는 펄스를 정류하고 평활된 전압을 비반전 입력단에 인가되고, 출력단의 출력전압을 반전 입력단에 궤환인가되어 부하회로로 부터 일어날 수 있는 변화를 분리시키는 제1증폭기(6), 상기 제1증폭기(6)의 출력단에 일측이 연결되고 타측은 접지되어 전압을 분배하는 저항(R6)과, 가변 저항(VR)과 저항(R7)으로 구성되고, 상기 기준전압발생부(5)는 상기 전압분배부(4)의 출력단에 일단이 연결되고 타단은 제2증폭기(7)의 반전 입력단에 연결된 저항(R8), 일단은 전원에 연결되고 타단은 제2증폭기(7)의 비반전입력단에 연결된 저항(R9), 상기 저항의 타단에 캐소드단이 연결되고 애노드단은 접지된 제너다이오드(ZD3), 상기 제너다이오드(ZD3)에 병렬로 연결된 캐패시터(C4), 상기 저항(R8)의 타단에 병렬로 일단이 연결되고 제2증폭기의 출력단에 병렬로 타단이 연결된 저항(R10)과 커패시터(C5)와 저항(R11)으로 구성되며, 상기 비교부는 상기 톱니파 발생기의 출력신호를 반전 입력단에 인가하고 기준전압발생부(5)의 출력신호를 비반전입력단에 인가시켜 일정 레벨에 구형파를 발생하는 제3증폭기(8), 상기 제3증폭기(8)의 출력신호가 베이스단에 인가되고 에미터단은 저항(R14)을 거쳐 접지된 NPN 트랜지스터(Q4), 상기 제3증폭기(8)의 출력신호가 베이스단에 인가되고 에미터단은 저항(R13)을 거쳐 전원에 연결된 PNP 트랜지스터(Q3), 상기 PNP 트랜지스터(Q3)의 베이스단과 전원사이에 병렬로 연결된 저항(R12)으로 구성된다.The voltage divider 4 rectifies the pulse generated in the FBT secondary coil, applies the smoothed voltage to the non-inverting input terminal, and applies the output voltage of the output terminal to the inverting input terminal to change the change that may occur from the load circuit. The first amplifier 6 to be separated, one end is connected to the output terminal of the first amplifier 6, the other side is grounded to the resistor (R 6 ) for dividing the voltage, the variable resistor (VR) and the resistor (R 7 ) The reference voltage generator 5 has one end connected to an output terminal of the voltage divider 4 and the other end connected to a power supply R 8 connected to an inverting input terminal of the second amplifier 7, and one end connected to a power supply. And the other end of the resistor R 9 connected to the non-inverting input terminal of the second amplifier 7, the cathode end of which is connected to the other end of the resistor, and the anode terminal of the zener diode ZD 3 , which is grounded, the zener diode ZD 3 . on the other end of the capacitor (C 4), the resistance (R 8) connected in parallel to one end in parallel Applying an output signal of the result and the second consists of a resistance (R 10) and capacitor (C 5) and a resistor (R 11) to the output terminal connected to the other end in parallel to the amplifier, the comparison unit the saw-tooth generator to an inverting input terminal and the reference The third amplifier 8, which outputs the square wave at a predetermined level by applying the output signal of the voltage generator 5 to the non-inverting input stage, the output signal of the third amplifier 8 is applied to the base stage and the emitter stage (R 14) NPN transistors with a through grounding (Q 4), said third amplifier is applied to the 8 output signals the base of the emitter teodan the resistor (R 13) a PNP transistor (Q 3) connected to the power source through And a resistor R 12 connected in parallel between the base terminal of the PNP transistor Q 3 and the power supply.

그리고 상기 고압발생부(3)는 상기 기준전압검출부(2)의 출력신호를 저항(R15)을 거쳐 게이트단에 연결되고 소오스단은 접지된 전계효과트랜지스터(FET Q5), 수평 드라이브 펄스신호가 베이스단에 연결되고 에미터단이 접지된 NPN 트랜지스터(Q7), 상기 NPN 트랜지스터(Q7)의 콜렉터단에 1차 코일이 연결되고 전계효과 트랜지스터(FET Q5) 드레인단에 2차코일이 연결된 제1트랜스(trans, t1), 상기 제1트랜스(t1)의 2차 코일의 일출력단이 베이스단에 연결되고 타출력단이 에미터단에 연결된 NPN 트랜지스터(Q6), 상기 NPN 트랜지스터(Q6)의 콜렉터단에 일측이 연결되고, 타단은 접지된 댐퍼 다이오드(D9)와 커패시터(C7), 상기 NPN 트랜지스터(Q6)의 에미터단과 접지단 사이에 순차적으로 연결된 다이오드(D7, D8)와 저항(R18), 상기 다이오드(D8)의 캐소드단에 병렬로 일단이 연결되고 타단은 접지된 커패시터(C8), 상기 NPN 트랜지스터(Q6)의 콜렉터단에 1차 코일이 연결되어 TV 수상기 브라운관의 애노드용 고압을 발생시키는 플라이백 트랜스(flyback transformer : FBT)로 구성된다.The high voltage generator 3 is connected to a gate terminal of the output signal of the reference voltage detector 2 through a resistor R 15 , and the source terminal is a grounded field effect transistor (FET Q 5 ) and a horizontal drive pulse signal. a is connected to the base terminal and the emitter teodan is grounded NPN transistor (Q 7), the NPN transistor is the primary coil to the collector terminal of the (Q 7) connected and a field effect transistor (FET Q 5) drain only the secondary coil NPN transistor Q 6 and NPN transistor connected to a first transformer (trans, t 1 ), one output terminal of the secondary coil of the first transformer (t 1 ) is connected to the base terminal and the other output terminal is connected to the emitter terminal. One end is connected to the collector end of Q 6 ), and the other end is sequentially connected between the grounded damper diode D 9 and the capacitor C 7 , and the emitter end and the ground end of the NPN transistor Q 6 . 7, D 8) and the cathode terminal of the resistor (R 18), wherein the diode (D 8) Ends connected in parallel and the other end is grounded capacitor (C 8), the flyback transformer of the NPN transistor is a primary coil connected to a collector terminal of the (Q 6) generates a high voltage for an anode of a TV receiver picture tube (flyback transformer: FBT).

이와같이 구성된 종래 프로젝션 TV 의 고압안정화 회로의 동작은 톱니파 발생기(1)의입력단에 수평 드라이브 펄스(구형파)가 인가되면 톱니파 발생기(1)는 입력된 수평 드라이브 펄스이 정(+), 부(+) 레벨에 따라 선택적으로 동작하는 트랜지스터(Q1, Q2)의 온(on)/오프(off)동작과 트랜지스터(Q1, Q2)의 출력단에 병렬로 연결된 커패시터(C2)에 의해 충, 방전하여 제2도 (a)와 같은 톱니파 신호를 발생한다. 이때 톱니파의 기울기는 커패시터(C2)의 충, 방전 시정수에 의해 결정된다.The operation of the high-pressure stabilization circuit of the conventional projection TV configured as described above is that when the horizontal drive pulse (square wave) is applied to the input terminal of the sawtooth generator 1, the sawtooth generator 1 receives the positive and negative levels of the input horizontal drive pulse. Charge / discharge by the on / off operation of the transistors Q 1 and Q 2 selectively operating in accordance with the capacitor C 2 connected in parallel to the output terminals of the transistors Q 1 and Q 2 To generate a sawtooth signal as shown in FIG. At this time, the slope of the sawtooth wave is determined by the charge and discharge time constant of the capacitor (C 2 ).

이어서, 고압 발생부(3)의 플라이백 트랜스(FBT) 검출단자(d)에서 검출된 FBT 검출전압(DC)을 전압 분배부(4)의 제1증폭기의 비반전 입력단에 인가하고 저항(R6, VR, R7)에 의해 입력된 전압을 분배한 다음 이 분배된 전압을 저항(R8)을 거쳐 기준 전압발생부(5)의 제2증폭기(OP2)의 반전 입력단에 인가하고 저항(R8, R10)의 궤환 증폭비로 직류(DC)증폭하여 출력된 기준전압을 비교부(6)에 인가시킨다.Subsequently, the FBT detection voltage DC detected at the flyback transformer (FBT) detecting terminal d of the high voltage generator 3 is applied to the non-inverting input terminal of the first amplifier of the voltage divider 4 and the resistor R 6 , VR, R 7 ) divides the voltage input, and then applies the divided voltage to the inverting input terminal of the second amplifier OP 2 of the reference voltage generator 5 through the resistor R 8 and The reference voltage outputted by direct current (DC) amplification at the feedback amplification ratio of (R 8 , R 10 ) is applied to the comparator 6.

비교부(6)는 비교회로인 제3증폭기 비반전 입력단에 상기 기준전압발생부(5)의 출력신호인 기준전압과 제3증폭기 반전 입력단에 상기 톱니파 발생기(1)의 출력신호인 톱니파를 각각 입력시키고 비교하여 제2도 (b)와 같은 일정 레벨 크기의 구형파를 출력시킨 다음, 이 구형파를 상보 대칭회로인 트랜지스터(Q3, Q4)를 거쳐 고압 발생부(3)의 전계효과 트랜지스터(FBT) 게이트단에 인가한다.The comparator 6 supplies a reference voltage, which is an output signal of the reference voltage generator 5, to a third amplifier non-inverting input terminal, which is a comparison circuit, and a sawtooth wave, which is an output signal of the sawtooth generator 1, at a third amplifier inverting input terminal, respectively. Input and compare and output a square wave having a predetermined level as shown in FIG. 2 (b), and then pass the square wave through the transistors Q 3 and Q 4 , which are complementary symmetric circuits, to the field effect transistor of the high voltage generator 3 ( FBT) is applied to the gate end.

상기 고압발생부(3)는 수평 드라이버 트랜스(t1)에서 유기된 구동 드라이브 펄스에 따라 트랜지스터(Q6), 댐퍼 다이오드(D9), 커패시터(C7)가 동작되어 출력한 신호를 플라이백 트랜스(FBT)에 의해 플라이백 펄스를 발생하여 고압을 생성하게 된다.The high voltage generator 3 flybacks a signal output by operating the transistor Q 6 , the damper diode D 9 , and the capacitor C 7 according to the driving drive pulse induced in the horizontal driver transformer t 1 . The high voltage is generated by generating a flyback pulse by the FBT.

이때 트랜지스터(Q6)의 베이스 전류가 전계효과 트랜지스터(Q5)의 온(on)/오프(off) 듀티(duty)비에 의해서 제어된다.At this time, the base current of the transistor Q 6 is controlled by the on / off duty ratio of the field effect transistor Q 5 .

이와같은 종래 프로젝션 TV의 고압 안정화회로에서는 단일 모드(15.75KHZ, NTSC)에서 적용된 고압 안정화 회로이기 때문에 다중 모드(multi mode)(31.5KHZ, 33.75KHZ, 47.2KHZ)에서는 단일 기준전압으로 안정된 일정 고압을 얻을 수 없고 플라이백 트랜스(FBT) 검출전압을 기준전압으로 이용함으로써 균일한 듀티비를 얻을 수 없는 문제점이 있었다.In the high-pressure stabilization circuit of the conventional projection TV as described above, since it is a high-pressure stabilization circuit applied in a single mode (15.75 KHZ, NTSC), in the multi mode (31.5 KHZ, 33.75 KHZ, 47.2 KHZ) There was a problem that a uniform duty ratio could not be obtained by using a flyback transformer (FBT) detection voltage as a reference voltage.

이에 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로써 다중모드시 주파수 변환에 대한 일정한 고압을 유지할 수 있고, 기준전압보상으로 균일한 듀티비를 유지시키는데 목적이 있다.Accordingly, the present invention has been made in order to solve the above problems, it is possible to maintain a constant high voltage for frequency conversion in the multi-mode, and to maintain a uniform duty ratio with reference voltage compensation.

상기와 같은 목적을 달성하기 위해 본 발명 프로젝션 TV의 고압 안정회회로의 구성은 수평 드라이브 펄스(구형파)를 받아 주파수 변환에 따라 각기 다른 기울기를 갖는 톱니파를 발생하는 톱니파 발생부와, 각 모드별 수평드라이브 펄스(구형파)를 받아 각 모드별에 해당되는 고압을 발생시켜 출력하는 고압출력부와, 상기 고압출력부의 풀라이백 트랜스에서 검출된 전압이 기준 직류전압으로 변환된 신호와 상기 톱니파 발생부의 출력신호를 각각 받아 비교하여 일정 레벨의 펄스파를 발생하는 비교부와, 주파수 변환에 따른 상기 비교부의 기준 직류전압을 보정하기 위해 각 모드별 주파수가 일정 전압(F/V)으로 변환된 신호를 받아, 각 모드별 기준 직류레벨로 변환시켜 상기 비교기의 기준직류전압출력단에 인가하는 레벨 변환부와, 상기 비교부의 출력신호를 받아 안정된 고압을 유지할 수 있도록 상기 고압출력부의 구동 펄스를 제어하는 제어부로 구성됨을 특징으로 한다.In order to achieve the above object, the configuration of the high-voltage stable circuit of the projection TV according to the present invention includes a sawtooth wave generator for generating a sawtooth wave having a different slope according to frequency conversion by receiving a horizontal drive pulse (square wave), and horizontal for each mode. A high voltage output unit for generating a high voltage corresponding to each mode by receiving a drive pulse (square wave) and outputting the signal, a signal in which the voltage detected by the full-back transformer of the high voltage output unit is converted into a reference DC voltage and an output signal of the sawtooth wave generator Receives and compares each of the comparison unit for generating a pulse wave of a predetermined level, and receiving a signal in which the frequency of each mode is converted to a constant voltage (F / V) to correct the reference DC voltage of the comparison unit according to the frequency conversion, A level converting unit for converting into a reference DC level for each mode and applying it to the reference DC voltage output terminal of the comparator; To maintain a stable high pressure to the signals are characterized by consisting of a control part for controlling the high voltage output of the drive pulse.

이와같이 구성된 본 발명 프로젝션 TV의 고압 안정회회로에 대해서 첨부된 도면을 참조하여 자세히 설명하면 다음과 같다.When described in detail with reference to the accompanying drawings for the high-voltage stable circuit of the projection TV of the present invention configured as described above are as follows.

제3도는 본 발명 프로젝션 TV의 고압안정화 회로도이고, 제4도 (a)-(b)는 본 발명에 따른 출력 파형도로서 다중 모드시 주파수 변환에도 일정한 고압을 유지할 수 있는 고압 안정회회로구성과 주파수 변환에 대한 기준전압보상으로 고압 출력 트랜지스터의 온(on)/오프(off) 듀티비를 보상하면서 고압출력 트랜지스터의 구동전류를 조절하여 고압 안정화를 실현되도록 하였다.3 is a high-voltage stabilization circuit diagram of the projection TV of the present invention, and (a)-(b) is an output waveform diagram according to the present invention. The reference voltage compensation for frequency conversion compensates the on / off duty ratio of the high voltage output transistor while adjusting the driving current of the high voltage output transistor to realize high voltage stabilization.

이에 본 발명 프로젝션 TV의 고압 안정화회로의 구성은 제3도에 나타낸 바와같이, 수평 드라이브 펄스(구형파)를 입력하여 주파수 변환에 따라 각기 다른 기울기를 갖는 톱니파를 발생하는 톱니파 발생부(10)와, 각 모드별 수평드라이브 펄스(구형파)를 받아 각 모드별에 해당되는 고압을 발생하는 고압출력부(50)와, 상기 톱니파 발생부의 출력과 고압출력부(50)에서 검출된 기준전압을 각각 비교하여 일정 레벨크기를 갖는 펄스파를 발생하는 비교부(20)와 각 모드별 일정 직류전압(F/V)을 받아 주파수가 모드에 따라 변환될 때 기준전압을 이에 맞게 레벨 변화시켜 상기 비교부(20)의 출력 전압을 결정하는 레벨 변환부(40)와, 각 모드변환에 따라 변환되는 비교부(20)의 출력 펄스(구형파)를 받아 모드별 안정된 고압을 유지되도록 상기 고압출력부(50)의 구동 펄스를 제어하는 제어부(buffer)로 구성된다.The configuration of the high-voltage stabilization circuit of the projection TV according to the present invention is a sawtooth wave generator 10 for generating a sawtooth wave having a different slope according to frequency conversion by inputting a horizontal drive pulse (square wave), as shown in FIG. Receives the horizontal drive pulse (square wave) for each mode and compares the high voltage output unit 50 for generating high voltage for each mode with the reference voltage detected by the output of the sawtooth wave generator and the high voltage output unit 50, respectively. The comparison unit 20 generates a pulse wave having a predetermined level size and receives a predetermined DC voltage (F / V) for each mode, and changes the reference voltage level accordingly when the frequency is converted according to the mode. Of the high voltage output unit 50 in order to maintain a stable high voltage for each mode by receiving an output pulse (square wave) of the level converting unit 40 determining the output voltage of Driven pearl It consists of a buffer that controls the switch.

상기 톱니파 발생부(10)는 수평 드라이브 펄스(구평파)신호가 저항(R3)을 거쳐 베이스단에 연결되고, 에미터단은 접지된 제1트랜지스터 (Q1)와, 상기 저항(R3)에 병렬로 일단이 연결되고 타단은 접지된 저항(R4)과, 전원전압(24V)단에 캐소드단이 연결되고, 애노드단은 저항(R1)을 거쳐 접지된 제1제너다이오드(ZD1)와, 상기 제1제너다이오드(ZD1)의 애노드단에 병렬로 베이스단이 연결되고 에미터단은 저항(R2)을 통해 전원전압(24V)에 연결되며 콜렉터단은 상기 제1트랜지스터(Q1)의 콜렉터단과 공동 연결된 제2트랜지스터(Q2)와, 상기 제1, 2트랜지스터(Q1, Q2)의 출력단(콜렉터단)에 직렬 연결된 순방향다이오드(D1,D2) 병렬 연결된 제1커패시터(C1)와 제2제너다이오드(ZD2)와, 상기 다이오드(D2)의 캐소드단에 베이스가 연결되고, 콜렉터단은 전원전압단에 연결되며, 에미터단은 저항(R3)을 통해 접지된 제3트랜지스터(Q3)오, 상기 다이오드(D2)의 캐소드단에 병렬로 일단이 연결되고 타단은 접지된 제2커패시터와 저항(R6)으로 구성된다.The sawtooth wave generator 10 has a horizontal drive pulse (square wave) signal connected to a base terminal via a resistor R 3 , and an emitter terminal having a grounded first transistor Q 1 and the resistor R 3 . One end is connected in parallel to the other end is grounded resistor (R 4 ), the cathode terminal is connected to the power supply voltage (24V) terminal, the anode terminal is grounded via the resistor (R 1 ) the first zener diode (ZD 1) ), A base end is connected in parallel to the anode end of the first zener diode (ZD 1 ), the emitter end is connected to the power supply voltage (24V) through a resistor (R 2 ), and the collector end is the first transistor (Q). 1 ) a second transistor Q 2 jointly connected to the collector stage of the first stage, and a forward diode D 1 and D 2 connected in series to the output terminal (collector stage) of the first and second transistors Q 1 and Q 2 . A base is connected to the first capacitor C 1 , the second zener diode ZD 2 , and the cathode of the diode D 2 , and the collector is connected to a power source. A third transistor Q 3 grounded through a resistor R 3 , one end of which is connected in parallel to the cathode of the diode D 2 , and the other end of which is connected to a pressing terminal, and the other end of which is connected to a grounded second capacitor. It consists of a resistor (R 6 ).

상기 비교부(20)는 고압출력부(50)의 FBT 감지단에서 검출된 직류(DC)전압이 비반전 입력단에 입력되고, 반전 입력단은 출력장에 궤환 입력되어 단위 이득 분리하는 제1증폭기(21)와, 상기 제1증폭기(21)의 출력을 분할하기 위해 제1증폭기(21)의 출력단과 접지단사이에 직렬 연결된 저항(R8, VR1, R9)과, 상기 저항(R8, VR1, R9)을 통해 분할된 전압이 저항(R10)을 통해 반전 입력단에 입력되고, 비반전 입력단에는 전원전압(24V)단에서 접지단사이에 직렬 연결된 저항(R11) 및 제3제너다이오드(ZD3)의 일 접점 출력인 비교전압이 입력되며, 출력단에의 신호가 반전입력단에 피이드 백(feed back) 되도록 각각 병렬로 저항(R12)과, 저항(R13), 제3커패시터(C3)와 제4커패시터(C4)가 연결되어 반전 증폭하는 제2증폭기(22)와 상기 제2증폭기(22)의 출력을 저항(R14)의 비반전 입력단에 입력하고, 상기 톱니파 발생부(10)의 출력인 톱니파를 반전 입력단에 입력시켜 비교, 증폭하여 일정 레벨의 기준전압을 발생하는 제3증폭기(23)로 구성된다.The comparator 20 has a first amplifier for inputting a direct current (DC) voltage detected by the FBT sensing terminal of the high voltage output unit 50 to the non-inverting input terminal, and the inverting input terminal is fed back to the output field to separate the unit gain ( 21, a resistor (R 8 , VR 1 , R 9 ) connected in series between the output terminal of the first amplifier 21 and the ground terminal to divide the output of the first amplifier 21, and the resistor R 8. , VR 1, R 9) a voltage is input to the inverting input via a resistor (R 10), the non-inverting input terminal, the series-connected resistors (R 11 between the ground terminal in the power supply voltage (24V) range) divided through and the The comparison voltage, which is the one-contact output of the three zener diodes ZD 3 , is input, and the resistors R 12 , R 13 , and R 13 are paralleled so that the signal at the output terminal feeds back to the inverting input terminal. The third capacitor C 3 and the fourth capacitor C 4 are connected to each other to invert and amplify the output of the second amplifier 22 and the second amplifier 22 to the ratio of the resistors R 14 . And a third amplifier 23 which inputs to the inverting input terminal, compares and amplifies the sawtooth wave which is the output of the sawtooth wave generator 10 to the inverting input terminal to generate a reference voltage of a predetermined level.

레벨변환부(40)는 주파수가 일정 직류전압으로 변환된 전압(F/V)이 저항(R16)을 거쳐 반전 입력단에 입력되고, 비반전 입력단에 기준 전압이 입력되며 출력단에는 출력신호가 반전입력단에 피이드백되도록 각각 병렬로 저항(R18), 제6커패시터(C6)가 연결되어 각 모드별 전압레벨로 변환시키는 제4증폭기(41)와, 전원전압(24V)과 접지단사이에 직렬로 연결된 저항(R13, R17)과, 상기 저항(R15, R17) 사이의 일 접점에 일 병렬로 일단이 연결되고, 타단은 접지된 제7커패시터(C7)와, 상기 제4증폭기(41)의 출력이 저항(R19)을 통해 상기 비교부(20)에서 제3증폭기(23)의 비반전 입력단에 연결되도록 구성된다.In the level converting unit 40, a voltage (F / V) whose frequency is converted into a constant DC voltage is input to the inverting input terminal through the resistor R 16 , a reference voltage is input to the non-inverting input terminal, and the output signal is inverted at the output terminal. A resistor (R 18 ) and a sixth capacitor (C 6 ) are connected in parallel so as to feed back to the input terminal, and are connected between the fourth amplifier 41 and the power supply voltage (24V) and the ground terminal to convert the voltage level for each mode. One end is connected in parallel to one contact between the resistors R 13 and R 17 connected in series and the resistors R 15 and R 17 , and the other end is connected to a seventh capacitor C 7 grounded, The output of the four amplifier 41 is configured to be connected to the non-inverting input terminal of the third amplifier 23 in the comparator 20 through the resistor R 19 .

상기 제어부(buffer)(30)는 비교부(20), 제3증폭기(23)의 출력단에 베이스단이 공동 연결되고, 에미터단은 저항(R21, R22)에 의해 선택적으로 전원전압(24V)과 접지단에 각각 연결되며, 콜렉터단은 공동 연결되어 모드별 안정된 고압을 유지되도록 고압 출력부(50)을 제어하는 상보 대칭형 트랜지스터(Q4, Q5)로 구성된다.The controller 30 has a base terminal jointly connected to the output terminal of the comparator 20 and the third amplifier 23, and the emitter terminal is selectively provided with a power supply voltage 24V by the resistors R 21 and R 22 . ) Is connected to the ground terminal, respectively, and the collector stage is composed of complementary symmetrical transistors (Q 4 , Q 5 ) to control the high voltage output unit 50 to maintain a stable high voltage for each mode.

이와같이 구성된 본 발명 프로젝션 TV의 다중모드시 고압 안정화 회로의 동작은 톱니파 발생부(10)에 수평 드라이브 펄스(구형파)가 인가되면 제1, 2트랜지스터(Q1, Q2)가 수평 드라이브 펄스의 레벨에 따라 선택적으로 동작시켜 제1커패시터(C1)가 수평 드라이브 온(on)시간동안 충전되면서 제4도 (a)와 같은 톱니파를 발생한다.The operation of the high-voltage stabilization circuit in the multi-mode stabilization of the projection TV of the present invention configured as described above allows the first and second transistors Q 1 and Q 2 to be leveled when the horizontal drive pulse (square wave) is applied to the sawtooth wave generator 10. By selectively operating according to the first capacitor (C 1 ) is charged during the horizontal drive on (on) time to generate a sawtooth wave as shown in Figure 4 (a).

이때, 주파수가 31.5KHZ, 33.7KHZ, 47.2KHZ로 변화할 때 제4도 (a)와 같이 톱니파의 기울기가로 변환되어 비교부(20)의 제3증폭기(23) 비반전 입력단에 인가된다.At this time, when the frequency changes to 31.5KHZ, 33.7KHZ, 47.2KHZ, the slope of the sawtooth wave as shown in FIG. Is converted to and applied to the non-inverting input of the third amplifier 23 of the comparator 20.

이어서 비교부(20)는 고압출력부(50)의 FBT(Flyback trance, t2)의 2차 코일에서 감지된 FBT 검출전압을 제1증폭기(21)의 비반전 입력단에 인가하고 저항(R8, VR1, R9)에 의해 단위 이득 분할시켜 제2증폭기(22)의 반전 입력단에 인가한다.Subsequently, the comparator 20 applies the FBT detection voltage sensed by the secondary coil of the FBT (Flyback trance, t 2 ) of the high voltage output unit 50 to the non-inverting input terminal of the first amplifier 21 and provides a resistor (R 8). , Unity gain division by VR 1 , R 9 is applied to the inverting input terminal of the second amplifier 22.

제2증폭기(22)는 단위 이득 분활된 전압을 입력저항(R10)과 궤환저항(R12)에 의한 전압증폭비로 증폭시켜 기준직류전압을 출력한 다음, 이 기준직규전압을 저항(R14)을 통해 비교 증폭기인 제3증폭기(23)의 비반전입력단에 입력시키면 상기 제3증폭기(23)는 반전 입력단에 인가된 톱니파 발생기(10)의 출력인 톱니파와 비교하여 제 4도 (b)와 같은 구형파를 출력한다.The second amplifier 22 amplifies the unit gain-divided voltage by the voltage amplification ratio of the input resistor R 10 and the feedback resistor R 12 , outputs the reference DC voltage, and then converts the reference DC voltage to the resistor R 14. When the third amplifier 23 is input to the non-inverting input terminal of the third amplifier 23, which is a comparison amplifier, the third amplifier 23 is compared with the sawtooth wave that is the output of the sawtooth generator 10 applied to the inverting input terminal. Outputs a square wave like

이때 구형파의 듀티(Duty)가 70% 정도로 설정하였는데 각 모드별 주파수의 변환에 따라 듀티비가 다르게 나타난다.At this time, the duty of the square wave is set to about 70%, but the duty ratio is different depending on the frequency conversion of each mode.

즉 주파수가 47.2KHZ로 증가한다면 듀티비가 80% 이상 되기 때문에 고압출력부(50)에서 안정된 고압출력을 얻기가 어렵다.That is, if the frequency is increased to 47.2KHZ, since the duty ratio is 80% or more, it is difficult to obtain a stable high voltage output from the high voltage output unit 50.

따라서 주파수 변환에 대한 기준전압을 보상하여 균일한 듀티비를 가진 구형파를 출력시킬 필요가 있기 때문에 각 모드에 따른 주파수가 일정 직류전압으로 바뀐 F/V 전압이 저항(R16)을 통해 레벨변환부(40)의 제4증폭기(41) 반전입력단에 인가시키고, 전원전압(24V) 및 접지단 사이에 직렬 연결된 저항(R15, R16)과 이에 병렬 연결된 제7커패시터(C7)에 의해 출력된 기준비교전압을 제4증폭기(41)의 비반전 입력단에 인가시키면 제4증폭기(41)를 입력저항(R16)과 궤환저항(R18)의 전압 증폭비로 일정 직류전압(F/V)을 각 모드별 전압레벨로 변환되도록 반전 증폭하여 상기 비교부(20)의 제3증폭기(23) 비반전입력단에 연결한다.Therefore, it is necessary to output a square wave with uniform duty ratio by compensating the reference voltage for frequency conversion, so that the F / V voltage whose frequency is changed to a constant DC voltage according to each mode is converted through the resistor (R 16 ). It is applied to the inverting input terminal of the fourth amplifier 41 of 40 and output by the resistors R 15 and R 16 connected in series between the power supply voltage 24V and the ground terminal and the seventh capacitor C 7 connected in parallel thereto. When the applied reference comparison voltage is applied to the non-inverting input terminal of the fourth amplifier 41, the fourth amplifier 41 is applied at a constant DC voltage (F / V) at a voltage amplification ratio of the input resistor R 16 and the feedback resistor R 18 . Is inverted and amplified so as to be converted into a voltage level for each mode, and is connected to the non-inverting input terminal of the third amplifier 23 of the comparison unit 20.

이때 고압출력부(50)의 FBT 감지단에서 검출된 전압을 비교부(20)에서 분할하고 증폭시킨 기준전압과 상기 레벨변환부(40)에서 증폭된 전압을 증폭시켜 제3증폭기(23)의 비반전 입력단에 인가하면 제3증폭기(23)는 주파수가 각 모드에 따라 변환될 때 기준전압도 이에 맞게 보정되어 듀티비가 균일한 구형파를 출력한다.In this case, the voltage detected by the FBT sensing terminal of the high voltage output unit 50 is divided and amplified by the comparator 20, and the voltage amplified by the level converter 40 is amplified. When applied to the non-inverting input terminal, when the frequency is converted according to each mode, the third amplifier 23 corrects the reference voltage accordingly to output a square wave having a uniform duty ratio.

이어서 상기 비교부(20)에서 얻은 구형파를 고압출력부(50)의 전계효과트랜지스터(FET, Q6)의 게이트단에 인가시키면 고압출력부(50)는 고압 드라이브 트랜스(T1)에서 유기된 구동펄스에 의해 선택적으로 제7트랜지스터(Q7)의 온(on)/오프(off)시켜 플라이백 트랜스(FBT)에서 안정된 고압을 발생시킨다.Subsequently, when the square wave obtained from the comparison unit 20 is applied to the gate terminal of the field effect transistors FET and Q6 of the high voltage output unit 50, the high voltage output unit 50 is driven to be induced in the high voltage drive transformer T 1 . The seventh transistor Q 7 is selectively turned on / off by a pulse to generate a stable high pressure in the flyback transformer FBT.

즉, 고압안정화를 위해서 전계효과트랜지스터(FBT Q6)로 부터 제7트랜지스터(Q7)의 베이스 구동전류를 조절하는데 이 조절에 필요한 전계효과트랜지스터(FBT)의게이트 구동펄스는 비교부에서 출력된 구형파의 온(on)/오프(off) 듀티비로 전계효과트랜지스터(Q6)의 바이어스양을 제어함으로써 모드변환에 따른 기준전압으로 생성된 구형파의 온(on)/오프(off)비를 변환시켜 각 모드별 안정된 고압을 유지할 수 있다.That is, for the high pressure stabilization, the base driving current of the seventh transistor Q 7 is adjusted from the field effect transistor FBT Q 6. The gate driving pulse of the field effect transistor FBT required for this adjustment is output from the comparator. By controlling the bias amount of the field effect transistor Q 6 with the on / off duty ratio of the square wave, the on / off ratio of the generated square wave is converted to the reference voltage according to the mode conversion. Stable high pressure can be maintained for each mode.

이와같이 구성된 본 발명 프로젝션 TV의 다중 모드시 고압 안정화 회로에 있어서는 다중 모드(31.5KHZ, 33.75KHZ, 47.2KHZ)에서 주파수 변환에 대해서 균일한 온(on)/오프(off) 듀티비를 갖는 기준 전압을 이용하여 고압 출력부의 구동전류를 조절함으로써 안정된 고압을 유지할 수 있고 차후 개발을 다중 동기모드(31.5KHZ ~ 64KHZ)에 적용할 수 있는 효과가 있다.In the multi-mode stabilization circuit of the projection TV of the present invention configured as described above, a reference voltage having a uniform on / off duty ratio with respect to frequency conversion in the multiple mode (31.5KHZ, 33.75KHZ, 47.2KHZ) is obtained. By controlling the driving current of the high voltage output unit, it is possible to maintain a stable high voltage and to apply the development to the multi-synchronous mode (31.5KHZ ~ 64KHZ).

Claims (2)

수평 드라이브 펄스(구형파)를 받아 주파수 변환에 따라 각기 다른 기울기를 갖는 톱니파를 발생하는 톱니파 발생부와, 각 모드별 수평 드라이브 펄스(구형파)를 받아 각 모드별에 해당되는 고압을 발생시켜 출력하는 고압출력부와, 상기 고압출력부의 플라이백 트랜스에서 검출된 전압이 기준직류전압으로 변환된 신호와 상기 톱니파 발생부의 출력신호를 각각 받아 비교하여 일정 레벨의 펄스파를 발생하는 비교부와, 주파수 변환에 따른 상기 비교부의 기준직류전압을 보정하기 위해 각 모드별 주파수가 일정 전압(F/D)으로 변환된 신호를 받아, 각 모드별 기준직규레벨로 변환시켜 상기 비교기의 기준직류전압 출력단에 인가하는 레벨변환부와, 상기 비교부의 출력신호를 받아 안정된 고압을 유지할 수 있도록 상기 고압출력부의 구동펄스를 제어하는 제어부로 구성됨을 특징으로 하는 프로젝션 TV 의 다중모드시 고압안정화회로.Saw-tooth generator for receiving horizontal drive pulse (square wave) and generating sawtooth wave with different inclination according to frequency conversion, and high voltage for generating and outputting high voltage for each mode by receiving horizontal drive pulse (square wave) for each mode A comparator for generating a pulse wave of a predetermined level by receiving and comparing an output signal, a signal of which the voltage detected by the flyback transformer of the high voltage output unit is converted into a reference DC voltage, and an output signal of the sawtooth wave generator, In order to correct the reference DC voltage of the comparator according to the mode, the frequency of each mode receives a signal converted into a constant voltage (F / D), and converts into a reference normal level of each mode and applies it to the reference DC voltage output terminal of the comparator. Control the driving pulse of the high voltage output unit to maintain a stable high pressure by receiving the output signal of the converter and the comparison unit. Characterized by a control unit consisting of a high-voltage stabilizing circuit when the multi-mode of the projection TV to. 제1항에 있어서, 비교부는 고압출력부의 FBT 감지단에서 검출된 직류(DC) 전압을 비반전입력단에 입력하여 입, 출력이 동일하고, 위상이 같은 신호로 출력하는 제1증폭기와, 상기 제1증폭기의 출력단에 직렬로 연결되어 제1증폭기의 출력을 분할시켜 출력하는 저항(R8, VR1, R9)과, 상기 저항(R8, VR1, R9)에서 분할된 전압이 입력저항(R10) 을 거쳐 입력된 신호와 출력단에 병렬 연결된 궤환저항(R12)에 의해 피이드백된 신호를 반전 입력단에 입력되고 비반전 입력단에는 저항(R11)을 통해 전원전압(24V)이 입력되어 반전 증폭하여 기준전압을 출력하는 제2증폭기와, 상기 저항(R11)의 타단에 캐소드단이 연결되고, 애노드단은 접지단에 연결된 제3제너다이오드(ZD3)와, 상기 제2증폭기에서 출력되는 기준전압이 저항(R14)을 거쳐 비반전입력단에 상기 톱니파 발생부의 출력이 반전 입력단에 각각 입력하고 비교하여 균일한 듀티비를 갖는 구형파를 출력하는 제3증폭기를 포함하여 구성되고, 레벨 변환부는 각 모드별 주파수가 일정 전압(F/V)으로 변환된 신호 및 출력단에 병렬 연결된 궤환저항(R18)에 의해 피이드백된 신호를 반전 입력단에 저항(R15)을 통해 입력되는 기준전압을 비반전입력단에 각각 입력시켜 각 모드별 기준직류레벨로 반전 증폭시켜 출력하는 제4증폭기와, 상기 제4증폭기의 출력을 저항(R19)을 통해 상기 비교부의 제3증폭기 비반전입력단에 연결되도록 구성됨을 특징으로 하는 프로젝션 TV 의 다중 모드시 고압안정화 회로.The first amplifier of claim 1, wherein the comparator inputs a DC voltage detected by the FBT sensing terminal of the high voltage output unit to a non-inverting input terminal and outputs a signal having the same input and output and the same phase, and the first amplifier. The resistors R 8 , VR 1 , and R 9 connected in series with the output terminals of the first amplifier to divide and output the outputs of the first amplifier and the voltages divided by the resistors R 8 , VR 1 and R 9 are inputted. A signal fed back through a resistor (R 10 ) and a feedback resistor (R 12 ) connected in parallel to the output terminal is input to the inverting input terminal, and a power supply voltage (24V) is applied to the non-inverting input terminal through the resistor (R 11 ). A second amplifier inputted and inverted to output a reference voltage, a cathode terminal connected to the other end of the resistor R 11 , an anode terminal connected to a third zener diode ZD 3 connected to a ground terminal, and the second amplifier wherein the non-inverting input the reference voltage outputted from the amplifier via a resistor (R 14) top The output of the wave generator is configured to include a third amplifier for outputting a square wave having a uniform duty ratio by comparing the input to the inverting input stage, respectively, and the level converter is a frequency conversion of each mode to a constant voltage (F / V) a reference voltage of a signal feedback by parallel connected feedback resistor (R 18) to the signal, and an output terminal to an inverting input terminal input via a resistor (R 15) to each input to the non-inverting input terminal inverted to each mode based on the DC level amplification And a fourth amplifier for outputting and outputting the fourth amplifier, and the output of the fourth amplifier to a non-inverting input terminal of the third amplifier of the comparator through a resistor (R 19 ).
KR1019940029462A 1994-11-10 1994-11-10 High voltage stabilization circuit KR0142764B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940029462A KR0142764B1 (en) 1994-11-10 1994-11-10 High voltage stabilization circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940029462A KR0142764B1 (en) 1994-11-10 1994-11-10 High voltage stabilization circuit

Publications (2)

Publication Number Publication Date
KR960020439A KR960020439A (en) 1996-06-17
KR0142764B1 true KR0142764B1 (en) 1998-07-15

Family

ID=19397584

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940029462A KR0142764B1 (en) 1994-11-10 1994-11-10 High voltage stabilization circuit

Country Status (1)

Country Link
KR (1) KR0142764B1 (en)

Also Published As

Publication number Publication date
KR960020439A (en) 1996-06-17

Similar Documents

Publication Publication Date Title
US4369466A (en) Video signal processing circuit
US5034667A (en) Raster size regulating circuit
CA2040253C (en) High voltage stabilization circuit for video display apparatus
US3444426A (en) Horizontal sweep system with automatic raster size regulation
US5627437A (en) Horizontal raster size controller for a monitor
US4945292A (en) Dynamic vertical height control circuit
KR970009847B1 (en) Dynamic focus circuit
US5714849A (en) Circuit and method for adjusting horizontal retrace time and limiting pulse peak in display device
KR0142764B1 (en) High voltage stabilization circuit
US4675581A (en) Raster positioning circuit for a deflection system
JPH10200912A (en) Automatic convergence signal generator
KR200153217Y1 (en) Broadband horizontal size control circuit of display apparatus
US4105933A (en) Vertical deflection circuit
US4965495A (en) Parabolic voltage generating circuit
US4651063A (en) Horizontal deflection circuit
JPH0544226B2 (en)
US4855651A (en) Timebase circuit
JP3201476B2 (en) Television deflection device
US6278246B1 (en) Dynamic focus voltage amplitude controller and high frequency compensation
KR200164490Y1 (en) High-voltage regulation circuit in a monitor
US5220252A (en) Focus voltage correction circuit for cathode ray tubes
KR100209985B1 (en) Voltage control circuit for digital screen
JP2865145B2 (en) Back raster controller for cathode ray tube
KR930010030B1 (en) Timebase circuit
KR200184826Y1 (en) Dynamic focus circuit of monitor

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020326

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee