KR0136360B1 - Vertical size controlling circuit of a monitor - Google Patents

Vertical size controlling circuit of a monitor

Info

Publication number
KR0136360B1
KR0136360B1 KR1019940037163A KR19940037163A KR0136360B1 KR 0136360 B1 KR0136360 B1 KR 0136360B1 KR 1019940037163 A KR1019940037163 A KR 1019940037163A KR 19940037163 A KR19940037163 A KR 19940037163A KR 0136360 B1 KR0136360 B1 KR 0136360B1
Authority
KR
South Korea
Prior art keywords
voltage
vertical size
output
pulse width
resistor
Prior art date
Application number
KR1019940037163A
Other languages
Korean (ko)
Other versions
KR960028244A (en
Inventor
박태길
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019940037163A priority Critical patent/KR0136360B1/en
Publication of KR960028244A publication Critical patent/KR960028244A/en
Application granted granted Critical
Publication of KR0136360B1 publication Critical patent/KR0136360B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/223Controlling dimensions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/866Zener diodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/185Maintaining dc voltage constant

Abstract

본 발명은 모니터에 관한 것으로서, 특히 입력되는 수직 주파수에 따라 가변되는 수직 사이즈 조정 회로의 구성을 간편하게 설계함으로써, 원가절감이 가능하고, 안정되게 동작되는 수직 사이즈 조정회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a monitor, and more particularly, to a vertical size adjustment circuit that can be cost-effectively and stably operated by easily designing a configuration of a vertical size adjustment circuit that varies according to the input vertical frequency.

이와 같은 본 발명은 입력되는 수직 주파수가 전압으로 변환되어 펄스 폭 변조신호가 출력되는 주파수/전압 변환기와, 이 주파수/전압 변환기에서 출력되는 펄스 폭 변조신호가 증폭되는 증폭부와, 상기 증폭부에서 출력되는 신호에 의해 수직사이즈가 조정되는 수직 사이즈 조정부로 구성된 모니터의 수직 사이즈 조정회로에 있어서, 상기 증폭부가 입력되는 펄스 폭 변조신호가 정형되어 직류전압으로 변환되는 전압 변환수단과, 입력되는 펄스 폭 변조신호가 없는 경우 직류 전원이 발생되는 전압 발생수단과 상기 전압변환 수단 또는 전압 발생수단에서 출력되는 직류 전압에 의해 스위칭되어 수직 사이즈 조정부의 전위를 조정하는 제어수단으로 구성된다.As described above, the present invention provides a frequency / voltage converter for converting a vertical frequency input into a voltage and outputting a pulse width modulation signal, an amplifier for amplifying a pulse width modulation signal output from the frequency / voltage converter, and A vertical size adjusting circuit of a monitor comprising a vertical size adjusting unit whose vertical size is adjusted by an output signal, comprising: voltage converting means for shaping a pulse width modulation signal inputted by the amplifying unit and converting the signal into a DC voltage; In the absence of the modulation signal, it is composed of a voltage generating means for generating a direct current power source and a control means for adjusting the potential of the vertical size adjusting unit by switching by the voltage converting means or the direct current voltage output from the voltage generating means.

Description

모니터의 수직 사이즈 조정 회로Vertical Sizing Circuit of Monitor

제 1도는 일반적인 모니터의 수직 사이즈 조정 회로의 구성을 보인 도면.1 is a diagram showing the configuration of a vertical size adjustment circuit of a general monitor.

제 2도는 본 발명에 따른 모니터의 수직 사이즈 조정회로의 구성을 보인 도면.2 is a view showing the configuration of the vertical size adjustment circuit of the monitor according to the present invention.

*도면 주요 부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

10 : 전압 변환부20 : 전압 발생부10: voltage converter 20: voltage generator

30 : 제어부R11-R14, R21,R31 : 저항30 control part R11-R14, R21, R31: resistance

C11, C31 : 콘덴서ZD21 : 제너 다이오드C11, C31: Capacitor ZD21: Zener Diode

Q31 : 트랜지스터Q31: Transistor

본 발명은 모니터에 관한 것으로서, 특히 입력되는 수직 주파수에 따라 가변되는 수직 사이즈 조정회로의 구성을 간편하게 설계함으로써, 원가 절감이 가능하고, 안정되게 동작되는 수직사이즈 조정회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a monitor, and more particularly, to a vertical size adjustment circuit which can reduce costs and operate stably by simply designing a configuration of a vertical size adjustment circuit that is variable according to an input vertical frequency.

일반적인 모니터의 수직 사이즈 조정회로는 제 1도에 도시된 바와 같이 입력되는 수직 주파수가 전압으로 변환되어 펄스 폭 변조 신호(PWM)가 출력되는 주파수/전압 변환기(1)와 이 주파수/전압 변환기(1)에서 출력되는 펄스 폭 변조신호(PWM)가 증폭되는 OP엠프인 증폭부(2)와, 저항(R1)(R2)및 가변 저항(VR)로 구성되어 상기 증폭부(2)에서 출력되는 신호에 의해 수직 사이즈가 조정되는 수직 사이즈 조정부(3)로 이루어진다.As shown in FIG. 1, a vertical size adjustment circuit of a general monitor has a frequency / voltage converter 1 and a frequency / voltage converter 1, in which a vertical frequency input is converted into a voltage and a pulse width modulated signal PWM is output. The signal output from the amplifier 2 is composed of an amplifier 2 which is an op amp amplified by the pulse width modulated signal PWM outputted from the amplifier, a resistor R1, a resistor R2, and a variable resistor VR. It consists of the vertical size adjustment part 3 by which a vertical size is adjusted.

한편 이와같은 구성으로 이루어진 일반적인 모니터의 수직 사이즈 조정회로의 동작을 살펴보면 다음과 같다.Meanwhile, the operation of the vertical size adjustment circuit of a general monitor having such a configuration will be described below.

먼저, 수직 주파수가 주파수/전압 변환기(1)에 의해 전압으로 변환된 후 펄스 폭 변조되어 출력되며, 상기 주파수/전압 변환기(1)에서 출력되는 펄스 폭 변조 신호(PWM)는 증폭부(2)에 의해 증폭된다.First, the vertical frequency is converted into a voltage by the frequency / voltage converter 1, and then is pulse width modulated and output. The pulse width modulated signal PWM output from the frequency / voltage converter 1 is amplified by the amplifier 2. Is amplified by

그리고, 상기 증폭부(2)에서 출력되는 신호에 의해 수직 사이즈 조정부(3)의 가변 저항(VR)이 조정되어 저항 (R1)(R2) 에 걸리는 전위가 가변되어 수직 사이즈로 조정된다.Then, the variable resistor VR of the vertical size adjusting unit 3 is adjusted by the signal output from the amplifying unit 2 so that the potential applied to the resistors R1 and R2 is varied to adjust the vertical size.

그러나 상기와 같은 일반적인 모니터의 수직 사이즈 조정회로는 주파수/전압 변환기에서 출력되는 신호를 OP엠프인 증폭기를 이용해서 수직 사이즈를 가변시켜 자동 수직 사이즈를 조절하므로 회로 구성이 복잡하여 안정되게 수직 사이즈가 조정되지 못할 뿐 아니라 가격적인 면에서도 비싼 문제점이 있었다.However, the vertical size adjustment circuit of such a general monitor adjusts the vertical size of the signal output from the frequency / voltage converter by using an amplifier which is an OP amplifier, so that the vertical size is stably adjusted because the circuit configuration is complicated. Not only was there a price problem in terms of price.

이에 본 발명은 이와같은 문제점을 해결하기 위해 안출된 것으로서, 본 발명의 목적은 증폭부의 증폭기 대신에 트랜지스터로 구성되어 수직 사이즈 조정 회로의 구성이 간단하도록 하며 이 구성이 간단함으로 인해 안정되게 동작되는 수직 사이즈 조정회로를 제공하고자 함에 있다.Accordingly, the present invention has been made to solve such a problem, and an object of the present invention is composed of transistors instead of amplifiers of amplifiers, so that the configuration of the vertical size adjustment circuit is simplified and the vertical operation of the device is stable due to the simple configuration. The purpose is to provide a size adjustment circuit.

이와 같은 목적을 이루기 위한 본 발명은 입력되는 수직 주파수가 전압으로 변환되어 펄스 폭 변조 신호가 출력되는 주파수/전압 변환기와 이 주파수/전압변환기에서 출력되는 펄스 폭 변조 신호가 증폭되는 증폭부와 상기 증폭부에서 출력되는 신호에 의해 수직 사이즈가 조정되는 수직사이즈 조정부로 구성된 모니터의 수직사이즈 조정회로에 있어서, 상기 증폭부가 입력되는 펄스 폭 변조 신호가 정형되어 직류 전압으로 변환되는 전압변환수단과, 상기 주파수/전압 변환기로부터 출력되는 펄스 폭 변조 신호가 없는 경우 직류 전원이 발생되는 전압 발생 수단, 상기 전압 변환수단 또는 전압 발생수단에서 출력되는 직류 전압에 의해 스위칭되어 수직 사이즈로 조정부의 전위를 조정하는 제어 수단으로 이루어진 것을 특징으로 한다.In order to achieve the above object, the present invention provides a frequency / voltage converter for converting a vertical frequency into a voltage and outputting a pulse width modulation signal, and an amplifier for amplifying the pulse width modulation signal output from the frequency / voltage converter. A vertical size adjusting circuit of a monitor comprising a vertical size adjusting unit for adjusting a vertical size by a signal output from a negative unit, comprising: voltage converting means for shaping a pulse width modulation signal inputted by the amplifying unit and converting the signal into a DC voltage; Control means for adjusting the potential of the adjusting part to a vertical size by switching by a voltage generating means for generating a DC power, a DC voltage output from the voltage converting means or a voltage generating means when there is no pulse width modulation signal output from the / voltage converter Characterized in that consisting of.

이하 본 발명에 따른 수직 사이즈 조정 회로의 실시예를 첨부된 도면에 의거하여 보다 상세하게 설명한다.An embodiment of a vertical size adjustment circuit according to the present invention will be described in more detail with reference to the accompanying drawings.

제2도는 본 발명에 따른 수직 사이즈 조정 회로의 구성을 보인 도면으로서, 이에 도시된 바와 같이, 입력되는 수직 주파수가 전압으로 변환되어 펄스 폭 변조 신호(PWM)가 출력되는 주파수/전압 변환기(1)와, 이 주파수/전압 변환기(1)에서 출력되는 펄스 폭 변조신호(PWM)가 증폭되는 증폭부(2)와, 저항(R1)(R2) 및 가변저항(VR)으로 구성되어 상기 증폭부(2)에서 출력되는 신호에 의해 수직 사이즈가 조정되는 수직사이즈 조정부(3)로 구성된다.2 is a view showing the configuration of a vertical size adjustment circuit according to the present invention. As shown therein, a frequency / voltage converter 1 in which an input vertical frequency is converted into a voltage to output a pulse width modulation signal PWM is output. And an amplifier 2 for amplifying the pulse width modulated signal PWM outputted from the frequency / voltage converter 1, resistors R1, R2, and a variable resistor VR. It consists of a vertical size adjusting section 3 whose vertical size is adjusted by the signal output from 2).

여기서, 상기 증폭부(2)는 입력되는 펄스 폭 변조신호(PWM)가 정형되어 직류 전압으로 변환되는 전압 변환부(10)와 입력되는 펄스 폭 변조신호(PWM)가 없는 경우 직류 전원이 발생되는 전압 발생부(20)와 상기 전압 변환부(10) 또는 전압 발생부(20)에서 출력되는 직류 전압에 의해 스위칭되어 수직 사이즈 조정부(3)의 수직 사이즈를 조정하는 제어부(30)로 이루어진다.Here, the amplifier 2 generates a DC power when the input pulse width modulation signal PWM is shaped and converted into a DC voltage, and there is no input pulse width modulation signal PWM. The control unit 30 is switched by the voltage generator 20 and the DC voltage output from the voltage converter 10 or the voltage generator 20 to adjust the vertical size of the vertical size adjuster 3.

상기 전압 변환부(10)는 입력되는 전원(Vcc)가 바이패스되는 저항(R11)과 이 저항(R11)에서 출력되는 직류 성분과 펄스 폭 변조 신호(PWM)가 중첩된 후 정형되는 저항(R12) 및 콘덴서(C11)와, 이 저항(R12) 및 콘덴서(C11)의 출력 전압을 분배시켜 안정된 직류 전압을 출력시키는 저항(R13)(14)로 이루어진다.The voltage converter 10 has a resistor R12 formed by overlapping a resistor R11 through which an input power source Vcc is bypassed, a DC component output from the resistor R11, and a pulse width modulated signal PWM. ) And a capacitor (C11), and a resistor (R13) 14 for distributing the output voltages of the resistor (R12) and the capacitor (C11) to output a stable DC voltage.

한편 상기 전압 발생부(20)는 입력되는 펄스 폭 변조 신호(PWM)가 없는 경우 입력되는 전원(Vcc)가 바이패스되는 저항(R21)과 이 저항(R21)에서 출력되는 직류 전압을 설정된 전압으로 출력시키는 제너 다이오드(ZD21)로 이루어진다.On the other hand, when there is no input pulse width modulation signal PWM, the voltage generator 20 sets the resistor R21 through which the input power Vcc is bypassed and the DC voltage output from the resistor R21 as the set voltage. And a zener diode ZD21 for outputting.

그리고 상기 제어부(30)는 상기 변환부(10) 또는 전압 발생부(20)에서 출력되는 직류 전압에 의해 스위칭되는 트렌지스터(Q31)와, 이 트랜지스터(Q31)의 전류를 제어하는 저항(R31)과 상기 트랜지스터(Q31)의 스위칭에 의해 제어되는 수직 사이즈 조정부(3)의 가변 저항(VR)의 전위를 평활시키는 콘덴서(C31)로 이루어진다.The controller 30 includes a transistor Q31 switched by a DC voltage output from the converter 10 or the voltage generator 20, a resistor R31 for controlling a current of the transistor Q31, and And a capacitor C31 for smoothing the potential of the variable resistor VR of the vertical size adjusting unit 3 controlled by the switching of the transistor Q31.

한편, 이와같이 구성으로 이루어진 본 발명에 따른 모니터의 수직 사이즈 조정회로의 동작을 설명하면 다음과 같다.On the other hand, the operation of the vertical size adjustment circuit of the monitor according to the present invention configured as described above is as follows.

우선, 수직 주파수가 주파수/전압 변환기(1)에 의해 전압으로 변환된 후 펄스 폭 변조되어 출력된다. 한편, 상기 증폭부(2)의 전압 변환부(10)의 저항(R11)를 통해 입력되는 전원(Vcc)는 상기 주파수/전압 변환기(1)에서 출력되는 펄스 폭 변조 신호(PWM)와 중첩된 후 저항(R12) 및 콘덴서(C11)에 의해 정형된다.First, the vertical frequency is converted into a voltage by the frequency / voltage converter 1 and then pulse-width modulated and output. Meanwhile, the power supply Vcc input through the resistor R11 of the voltage converter 10 of the amplifier 2 overlaps the pulse width modulated signal PWM output from the frequency / voltage converter 1. It is shaped by the post-resistance R12 and condenser C11.

그리고 상기 저항(R12)및 콘덴서(C11)을 통해 정형된 직류 전압은 저항(R13)(R14)에 의해 분배되어 제어부(30)의 트랜지스터(Q31)의 베이스측에 인가되어 트랜지스터(Q31) 턴온 상태로 스위칭된다.The DC voltage shaped through the resistor R12 and the capacitor C11 is distributed by the resistors R13 and R14 and applied to the base side of the transistor Q31 of the controller 30 to turn on the transistor Q31. Is switched to.

한편 상기 주파수/전압 변환기(1)에서 출력되는 펄스 폭 변조 신호(PWM)가 없으면, 입력되는 전원(Vcc)는 전압 발생부(20)의 저항(R21)를 통해 제너 다이오드(ZD21)에 인가되어 그 제너 다이오드(ZD21)의 설정 전압이 제어부(30)의 트랜지스터(Q31)의 베이스측에 인가되어 트랜지스터(Q31)가 턴온 상태로 스위칭된다. 따라서 상기 제어부(30)의 트랜지스터(Q31)의 스위칭 상태에 의해 수직 사이즈 조정부(3)의 가변저항(VR)의 전위가 가변되는데, 그때 상기 가변저항(VR)의 양단에 걸리는 전류는 저항(R31)에 의해 결정되며, 가변 저항(VR)의 양단에 걸리는 전위는 콘덴서(C31)에 의해 평활된 후 출력된다.On the other hand, if there is no pulse width modulation signal PWM output from the frequency / voltage converter 1, the input power Vcc is applied to the zener diode ZD21 through the resistor R21 of the voltage generator 20. The set voltage of the zener diode ZD21 is applied to the base side of the transistor Q31 of the control unit 30 so that the transistor Q31 is switched to the turned-on state. Accordingly, the potential of the variable resistor VR of the vertical size adjusting unit 3 is changed by the switching state of the transistor Q31 of the control unit 30. At this time, the current applied to both ends of the variable resistor VR is the resistance R31. The potential across the variable resistor VR is smoothed by the capacitor C31 and then output.

즉, 상기 증폭부(2)의 제어부(30)에서 출력되는 신호에 의해 수직 사이즈 조정부(3)의 가변저항 (VR)이 조정되어 저항(R1)(R2)에 걸리는 전위가 가변되어 수직 사이즈가 조정된다.That is, the variable resistor VR of the vertical size adjusting unit 3 is adjusted by the signal output from the control unit 30 of the amplifying unit 2, so that the potential applied to the resistors R1 and R2 is varied so that the vertical size is increased. Adjusted.

이상에서 설명한 바와 같이, 본 발명에 따른 모니터의 수직 사이즈 조정회로는 증폭부가 트랜지스터로 구성되어 수직 사이즈 조정 회로의 구성이 간단하며, 회로구성이 간단하므로 안정되게 동작되는 효과가 있다.As described above, the vertical size adjustment circuit of the monitor according to the present invention has the effect of operating stably because the amplifier portion is composed of transistors, so that the vertical size adjustment circuit is simple and the circuit configuration is simple.

Claims (2)

입력부는 수직 주파수가 전압으로 변환되어 펄스 폭 변조신호가 출력되는 주파수/전압 변한기(1)와, 펄스 폭 변조신호가 정형되어 직류 전압으로 변환되는 전압 변환 수단(10)과 입력되는 펄스 폭 변조 신호가 없는 경우 직류 전원이 발생되는 전압 발생수단(20)과, 상기 전압 변환수단(10)또는 전압 발생수단(20)에서 출력되는 직류 전압에 의해 스위칭되어 수직 사이즈 조정부(3)의 전위를 조정하는 제어수단(30)이 구비된 모니터의 수직 사이즈 조정회로에 있어서, 상기 전압 변환수단(10)은 입력되는 전원(Vcc)가 바이패스되는 저항(R11)과 상기 저항(R11)에서 출력되는 직류 성분과 펄스 폭 변조신호(PWM)가 중첩된 후 정형되는 저항(R12) 및 콘덴서(C11)와 상기 저항(R12)및 콘덴서(C11)의 출력 전압을 분배시켜 안정된 직류 전압을 출력시키는 저항(R13)(14) 이루어지고 상기 전압 발생수단(20)은 입력되는 펄스 폭 변조신호(PWM)가 없는 경우 입력되는 전원(Vcc)이 바이패스되는 저항(R1)과 상기 저항(R21)에서 출력되는 직류 전압을 설정된 전압으로 출력시키는 제너다이오드(ZD21)로 이루어지는 것을 특징으로 하는 모니터의 수직사이즈 조정회로.The input unit has a frequency / voltage changer 1 in which a vertical frequency is converted into a voltage to output a pulse width modulation signal, a voltage conversion means 10 in which a pulse width modulation signal is shaped and converted into a DC voltage, and a pulse width modulation input thereto. In the absence of a signal, the voltage is generated by the voltage generating means 20 generating the DC power and the DC voltage output from the voltage converting means 10 or the voltage generating means 20 to adjust the potential of the vertical size adjusting part 3. In the vertical size adjustment circuit of the monitor provided with a control means 30, the voltage conversion means 10 is a resistor (R11) and the direct current output from the resistor (R11) is bypassed the input power (Vcc) Resistor R12, which is formed after the component and the pulse width modulation signal PWM overlap, and the output voltage of the resistor R12 and the capacitor C11 and the resistor R12 and the capacitor C11 are distributed to output a stable DC voltage (R13). (14) done The voltage generating means 20 sets the resistor R1 through which the input power Vcc is bypassed and the DC voltage output from the resistor R21 to the set voltage when there is no input pulse width modulation signal PWM. A vertical size adjustment circuit of a monitor, comprising a zener diode (ZD21) for outputting. 제 1항에 있어서, 상기 제어수단(30)은 상기 전압 변환수단(10)또는 전압 발생수단(20)에서 출력되는 직류전압에 의해 스위칭되는 트랜지스터(Q31)와, 상기 트랜지스터(Q31)의 전류를 제어하는 저항(R31)과, 상기 트랜지스터(Q31)의 스위칭에 의해 제어되는 수직 사이즈 조정부(3)의 가변 저하의 전위를 평활시키는 콘덴서(C31)로 이루어지는 것을 특징으로 하는 모니터의 수직 사이즈 조정회로.The method of claim 1, wherein the control means 30 is a transistor (Q31) which is switched by the DC voltage output from the voltage conversion means 10 or the voltage generating means 20 and the current of the transistor (Q31) And a capacitor (C31) for smoothing the potential of the variable reduction of the vertical size adjusting section (3) controlled by switching of the transistor (Q31).
KR1019940037163A 1994-12-27 1994-12-27 Vertical size controlling circuit of a monitor KR0136360B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940037163A KR0136360B1 (en) 1994-12-27 1994-12-27 Vertical size controlling circuit of a monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940037163A KR0136360B1 (en) 1994-12-27 1994-12-27 Vertical size controlling circuit of a monitor

Publications (2)

Publication Number Publication Date
KR960028244A KR960028244A (en) 1996-07-22
KR0136360B1 true KR0136360B1 (en) 1998-04-27

Family

ID=19403802

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940037163A KR0136360B1 (en) 1994-12-27 1994-12-27 Vertical size controlling circuit of a monitor

Country Status (1)

Country Link
KR (1) KR0136360B1 (en)

Also Published As

Publication number Publication date
KR960028244A (en) 1996-07-22

Similar Documents

Publication Publication Date Title
MY130199A (en) Power supply device and air conditioner using the same
KR960027297A (en) Controller for switching power supply and switching power supply using same
US8810293B2 (en) Pulsed gate driver
KR20220098201A (en) A method of controlling a driver circuit, a driver circuit, a system including the driver circuit, and a method of manufacturing an integrated circuit
JPS5989573A (en) Electronic switch unit
KR970010485B1 (en) Multiple output circuit of lamp for projection tv.
KR0136360B1 (en) Vertical size controlling circuit of a monitor
KR970050026A (en) Horizontal Size Control Circuit Using Microcomputer
KR970064152A (en) Delay Compensated Dynamic Focus Amplifier
US6762705B2 (en) Controlled drive circuit for an analog driven power semiconductor
US7166976B2 (en) Method and control circuit for reducing line-bound disturbances in a pulse-width modulated control of an electric motor
KR0127537B1 (en) Horizontal frequency hold control circuit of monitor
KR960005178Y1 (en) Supplied power control circuit
KR20010060202A (en) 2 level switching power transform apparatus
KR20060039802A (en) Switch mode power supply having auto voltage regulation function
KR0130157B1 (en) Free running frequency control circuit of a monitor
KR100216355B1 (en) Oscillator of constant frequency
KR100241399B1 (en) Circuit for controlling the horizontal phase of a monitor
SU712816A1 (en) Dc voltage pulsed stabilizer
KR0138675B1 (en) Brightness control circuit of a monitor
KR950004048Y1 (en) Power control circuit for volume control of micom
JPH05218542A (en) Laser diode driving circuit
KR100484898B1 (en) Audio output device
KR950033794A (en) Monitor brightness control circuit
JPH0649111Y2 (en) Flyback DC-DC converter

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011227

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee