KR0135536B1 - Voice recording device - Google Patents
Voice recording deviceInfo
- Publication number
- KR0135536B1 KR0135536B1 KR1019920026303A KR920026303A KR0135536B1 KR 0135536 B1 KR0135536 B1 KR 0135536B1 KR 1019920026303 A KR1019920026303 A KR 1019920026303A KR 920026303 A KR920026303 A KR 920026303A KR 0135536 B1 KR0135536 B1 KR 0135536B1
- Authority
- KR
- South Korea
- Prior art keywords
- voice
- voice data
- circuit
- recording
- unit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M3/00—Automatic or semi-automatic exchanges
- H04M3/42—Systems providing special services or facilities to subscribers
- H04M3/50—Centralised arrangements for answering calls; Centralised arrangements for recording messages for absent or busy subscribers ; Centralised arrangements for recording messages
Abstract
본 발명은 전전자 교환기에 사용되는 음성 녹음 편집 전송 장치에 관한 것으로, 음성 서비스 채널을 증가 시킴과 동시에 음성 데이타를 수시로 변경할 수 있도록한 음성녹음편집 전송장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to a voice recording and editing transmission apparatus for use in an electronic switching system, and to a voice recording and editing transmission apparatus capable of increasing the voice service channel and changing voice data at any time.
본 발명은 음성 데이타를 수시로 변경하여 저장할 수 있으므로 다양한 음성 서비스를 제공할 수 있으며, 프로세서의 부하를 감소시키게 되어 음성 서비스 채널을 32채널 이상으로 증가 시킬 수 있다.Since the present invention can change and store voice data at any time, various voice services can be provided, and the load on the processor can be reduced to increase the voice service channel to 32 or more channels.
Description
제 1 도는 종래의 자동음성응답장치의 구성도1 is a block diagram of a conventional automatic voice response device
제 2 도는 본 발명에 의한 음성 녹음 편집 전송 장치의 구성도2 is a block diagram of an audio recording editing transmission apparatus according to the present invention
제 3 도는 제 2 도에 도시된 메인 프로세서부의 구성도3 is a configuration diagram of the main processor shown in FIG. 2
제 4 도는 제 2 도에 도시된 음성녹음/전송부의 구성도4 is a block diagram of the voice recording / transmitting unit shown in FIG.
제 5 도는 제 2 도에 도시된 음성 데이타 저장부의 구성도5 is a configuration diagram of the voice data storage unit shown in FIG.
*도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of drawing
11 : 메인 프로세서 및 주변회로12 : 주변 정합 회로11 main processor and peripheral circuit 12 peripheral matching circuit
20 : 장애 검출 회로30 : 음성 데이타 저장부20: fault detection circuit 30: voice data storage unit
31 : 음성데이타 메모리 회로32 : 정합회로31: Voice data memory circuit 32: Matching circuit
40 : 음성데이타 전송회로50 : 음성 녹음/재생 회로40: voice data transmission circuit 50: voice recording / playback circuit
60 : 메인 프로세서부70 : 음성 녹음/전송부60: main processor unit 70: voice recording / transmission unit
본 발명은 전전자 교환기에 사용되는 음성 녹음 편집 전송장치에 관한 것으로, 특히 음성 서비스 채널을 증가 시킴과 동시에 음성 데이타를 수시로 변경할 수 있도록한 음성 녹음 편집 전송 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to a voice recording editing transmission device for use in an electronic switchboard, and more particularly, to a voice recording editing transmission device capable of changing voice data at any time while increasing the voice service channel.
종래의 자동 음성 응답 장치는 제 1도에 도시된 바와 같이 프로그램 저장/채널 제어 회로부(1), 음성 데이타 저장/채널 인터페이스 회로부(2), 자동응답 제어용 회로부(3) 및 시분할 스위치(4)로 연결 구성된다. 프로그램 저장/채널 제어 회로부(1)는 음성 데이타를 합성하여 출력하기 위한 프로그램을 저장하고 있으며, 음성 서비스 채널을 제어한다. 음성 데이타 저장/채널 인터페이스 회로부(2)는 음성데이타를 저장하고 있으며, 음성 서비스 채널과의 정합을 행한다. 자동응답제어용 회로부(3)는 문의호에 대한 자동 응답 동작을 제어하며, 시분할 스위치(4)는 음성 데이타 저장/채널 인터페이스 회로부(2)로부터의 음성데이타를 원하는 음성서비스 채널을 통해 출력한다.The conventional automatic voice answering device includes a program storage / channel control circuit section 1, a voice data storage / channel interface circuit section 2, an automatic response control circuit section 3 and a time division switch 4 as shown in FIG. The connection is made up. The program storage / channel control circuit section 1 stores a program for synthesizing and outputting voice data and controls the voice service channel. The voice data storage / channel interface circuit unit 2 stores voice data and matches with the voice service channel. The automatic answering control circuit section 3 controls the automatic answering operation for the inquiry call, and the time division switch 4 outputs the voice data from the voice data storage / channel interface circuit section 2 through the desired voice service channel.
이와 같은 종래의 자동음성응답장치는 음성데이타 저장/채널 인터페이스 회로부(2)에 음성 데이타를 저장하는 경우 PROM(Programmable Read Only Memory)에 음성 데이타를 저장하기 때문에 음성 데이타를 변경하기 어렵고, 프로세서의 과부하에 의해 음성 서비스 채널을 32채널이상으로 증설할 수 없는 문제점이 있었다.Such a conventional automatic voice response device stores voice data in PROM (Programmable Read Only Memory) when voice data is stored in the voice data storage / channel interface circuit section 2, making it difficult to change the voice data and overloading the processor. There is a problem that the voice service channel can not be expanded to more than 32 channels.
본 발명은 전술한 바와 같은 문제점을 감안하여 안출한 것으로, 음성 서비스 채널을 증가시킴과 동시에 음성데이타를 수시로 변경할 수 있는 음성녹음편집 전송 장치를 제공하는데 목적이 있다.The present invention has been made in view of the above-described problems, and an object of the present invention is to provide a voice recording editing transmission apparatus capable of increasing voice data and changing voice data at any time.
이와 같은 목적을 달성하기 위하여, 본 발명은 음성 데이타를 저장하는 음성데이타 저장부(30)와, 녹음기로부터 공급된 아날로그 음성 신호를 음성 데이타로 변환하여 출력하며, 공급된 음성 데이타를 음성 처리 장치(VAMU)측으로 출력함과 동시에 아날로그 음성 신호로 변환하여 헤드셋 측으로 출력하는 음성 녹음/전송부(70)와, 상기 음성 녹음/전송부(70)로부터 공급되는 음성데이타를 읽어들여 상기 음성데이타 저장부(30)에 저장하고, 상기 음성 처리 장치(VAMU)로부터 음성데이타 전송 요구가 있는 경우 상기 음성 데이타 저장부(30)로부터 읽어들인 음성데이타를 상기 음성 녹음/전송부(70)를 통해 상기 음성 처리장치(VAMU)측으로 출력함과 동시에 자신이 기억하고 있는 음성데이타 포멧정보, 음성데이타 시작점 정보 및 음성데이타 종료점 정보를 직접 상기 음성 처리 장치(VAMU)측으로 출력하는 메인 프로세서부(60)를 구비하는 것을 특징으로 하는 음성 녹음 편집 전송장치를 제공한다.In order to achieve the above object, the present invention provides a voice data storage unit 30 for storing voice data, and converts an analog voice signal supplied from a recorder into voice data and outputs the voice data. And a voice recording / transmitting unit 70 for converting to an analog voice signal and outputting the analog voice signal to the headset side, and reading the voice data supplied from the voice recording / transmitting unit 70. 30), and when there is a request for transmitting voice data from the voice processing apparatus VAMU, voice data read from the voice data storage 30 through the voice recording / transmitting unit 70. Outputs to the (VAMU) side and directly stores the voice data format information, voice data starting point information and voice data ending point information It provides a voice recording editing transmission device characterized in that it comprises a main processor 60 for outputting to the voice processing apparatus (VAMU) side.
이하 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
제 2도는 본 발명에 의한 음성 녹음 편집 전송장치의 구성도이고, 제 3도는 제 2도에 도시된 메인 프로세서부의 구성도이고, 제 4도는 제 2도에 도시된 음성 녹음/전송부의 구성도이며, 제 5도는 제 2도에 도시된 음성 데이타 저장부의 구성도이다.2 is a configuration diagram of an audio recording editing transmission apparatus according to the present invention, FIG. 3 is a configuration diagram of the main processor unit shown in FIG. 2, and FIG. 4 is a configuration diagram of the audio recording / transmission unit shown in FIG. 5 is a configuration diagram of the voice data storage unit shown in FIG.
본 발명의 음성녹음 편집 전송장치는 제 2도에 도시된 바와 같이 메인 프로세서부(60), 음성 데이타 저장부(30)및 음성 녹음/전송부(70)로 이루어진다. 메인 프로세서부(60)는 메인 프로세서 및 주변회로(11), 주변정합회로(12) 및 장애검출회로(20)로 연결 구성 되는데, 일정 시간을 주기로 하여 8개의 음성처리장치(VAMU: Vocoding and Multifrequency Receive Unit)상태를 감시하는 중에 음성 데이타 전송을 요하는 음성처리장치(VAMU)가 발견되는 경우 음성 데이타 저장부(30)에 저장된 음성 데이타를 읽어들여 음성 녹음/전송부(70)를 통해 해당 음성 처리 장치(VAMU)측으로 출력함과 동시에 자신이 기억하고 있는 음성 데이타 포맷(format)정보, 음성 데이타 시작점 정보 및 음성 데이타 종료점 정보를 직접 음성 처리장치(VAMU)측으로 출력하며, 부 탈장 상태 또는 알람 발생 상태 등에 관한 정보를 검출한다. 음성 데이타 저장부(30)는 음성데이타 메모리 회로(31)와 정합회로(32)로 연결구성되는데, 음성녹음/전송부(70)로부터 메인 프로세서부(60)를 통해 공급되는 음성데이타를 저장하고, 메인프로세서부(60)로부터의 요구에 따라 저장된 음성데이타를 메인프로세서부(60)를 거쳐 음성 녹음/전송부(70)를 통해 음성 처리 장치(VAMU)측으로 출력한다. 음성 녹음/전송부(70)는 음성 데이타 전송 회로(40)와 음성 녹음/재생 회로(50)로 연결 구성되는데, 녹음기로 부터 공급되는 아날로그 음성신호를 음성데이타로 변환하여 메인 프로세서부(60)를 통해 음성데이타 저장부(30)측으로 출력하고, 음성 데이타 저장부(30)로부터 메인 프로세서부(60)를 통해 공급되는 음성데이타를 음성처리장치(VAMU)측으로 출력함과 동시에 아날로그 음성 신호로 변환하여 헤드셋측으로 출력한다.As shown in FIG. 2, the audio recording editing transmitting apparatus of the present invention includes a main processor unit 60, a voice data storage unit 30, and a voice recording / transmitting unit 70. As shown in FIG. The main processor unit 60 is composed of a main processor and a peripheral circuit 11, a peripheral matching circuit 12, and a fault detection circuit 20. The main processor unit 60 includes eight voice processing devices (VAMU: Vocoding and Multifrequency) at predetermined intervals. When a voice processing device (VAMU) is found that requires voice data transmission while monitoring a Receive Unit status, the voice data stored in the voice data storage unit 30 is read and the voice is transmitted through the voice recording / transmitter 70. It outputs the voice data format information, voice data start point information, and voice data end point information stored directly to the processing unit (VAMU) side and outputs to the voice processing unit (VAMU) side, and generates a hernia state or an alarm. Detects information about status and the like. The voice data storage unit 30 is composed of a voice data memory circuit 31 and a matching circuit 32, and stores voice data supplied from the voice recording / transmitting unit 70 through the main processor unit 60. In response to a request from the main processor unit 60, the stored voice data is outputted through the main processor unit 60 to the voice processing apparatus VAMU through the voice recording / transmitting unit 70. The voice recording / transmitting unit 70 is composed of a voice data transmission circuit 40 and a voice recording / reproducing circuit 50. Output to the voice data storage unit 30 through the voice data storage unit 30, and outputs the voice data supplied through the main processor unit 60 from the voice data storage unit 30 to the voice processing device (VAMU) and converts into an analog voice signal To the headset.
메인 프로세서부(60)는 제 3도에 도시된 바와 같이 이루어진다. 메일 프로세서부(60)의 메인프로세서 및 주변회로(11)는 메인프로세서(11a), 클럭 발생회로(11b), 어드레스 디코더 히로(11c), 인터럽트 제어회로(11d) 및 메모리 회로(11e)로 연결 구성되며, 주변 정합 회로(12)는 시리얼 인터 페이스 회로1(12a), 시리얼 인터 페이스 회로2(12b) 및 인터페이스 버퍼 회로(12c)로 연결 구성된다. 메인 프로세서(11a)는 32비트 프로세서로 이루어지며, 음성녹음 편집 전송 장치의 전체 동작을 제어한다. 클럭 발생 회로(11b)는 메일 프로세서부(60)에서 필요로 하는 클럭을 공급하고, 어드레스 디코더 회로(11c)는 메인프로세서(11a)로부터 어드레스에 따라 메모리 회로(11e) 및 인터페이스 버퍼회로(12c)를 선택하기 위한 신호를 발생한다. 인터럽트 제어회로(11d)는 인터럽트 발생시 인터럽트 우선 순위를 조정하고, 메모리 회로(11e)는 메인 프로세서(11a)를 동작시키기 위한 프로그램과 음성 데이타 포멧정보, 음성데이타 시작점 정보 및 음성 데이타 종료점정보를 저장한다. 시리얼 인터페이스 회로1(12a)는 터미널의 키부로부터 직렬로 공급되는 기능 선택 정보 등을 병렬로 변환하여 메인 프로세서(11a)측으로 출력하고, 메인 프로세서(11a)로부터 병렬로 출력되는 각종 정보를 직렬로 변환하여 터미널의 모니터 측으로 출력한다. 시리얼 인터페이스 회로2(12b)는 음성처리장치(VAMU)로부터 직렬로 공급되는 음성 데이타 요구 정보를 병렬로 변환하여 메인 프로세서(11a)측으로 출력하고, 메인프로세서(11a)로부터 병렬로 공급되는 음성 데이타 포멧 정보, 음성데이타 시작점 정보 및 음성 데이타 종료점 정보를 직렬로 변환하여 음성 처리 장치(VAMU)측으로 출력한다. 인터페이스 버퍼회로(12c)는 음성 데이타 저장부(30) 및 음성 녹음/전송부(70)와 메인프로세서(11a)사이의 인터페이스 기능을 수행하며, 장애 검출 회로(20)는 부 탈장 상태 또는 알람 발생 상태 등에 관한 정보를 가입자 라인 유지 보수 시스템의 자동 호 분배기 측으로 출력한다.The main processor unit 60 is made as shown in FIG. The main processor and the peripheral circuit 11 of the mail processor unit 60 are connected to the main processor 11a, the clock generation circuit 11b, the address decoder Hiro 11c, the interrupt control circuit 11d and the memory circuit 11e. The peripheral matching circuit 12 is connected to the serial interface circuit 1 (12a), the serial interface circuit 2 (12b) and the interface buffer circuit (12c). The main processor 11a is made up of a 32-bit processor and controls the overall operation of the voice recording editing transmission apparatus. The clock generation circuit 11b supplies the clock required by the mail processor unit 60, and the address decoder circuit 11c supplies the memory circuit 11e and the interface buffer circuit 12c according to the address from the main processor 11a. Generates a signal to select. The interrupt control circuit 11d adjusts interrupt priority when an interrupt occurs, and the memory circuit 11e stores a program for operating the main processor 11a, voice data format information, voice data start point information, and voice data end point information. . The serial interface circuit 1 (12a) converts the function selection information supplied in series from the key portion of the terminal in parallel and outputs them in parallel to the main processor 11a, and converts various types of information output in parallel from the main processor 11a in series. Output to the monitor side of the terminal. The serial interface circuit 2 (12b) converts the voice data request information supplied in series from the voice processing unit (VAMU) in parallel and outputs it to the main processor 11a side, and the voice data format supplied in parallel from the main processor 11a. The information, the voice data start point information, and the voice data end point information are serially converted and output to the voice processing apparatus (VAMU). The interface buffer circuit 12c performs an interface function between the voice data storage unit 30 and the voice recording / transmitting unit 70 and the main processor 11a, and the failure detection circuit 20 generates a failure state or an alarm. Information about the status is output to the automatic call distributor side of the subscriber line maintenance system.
음성 녹음/전송부(70)는 제 4도에 도시된 바와 같이 이루어진다. 음성 녹음/전송부(70)의 음성 데이타 전송 회로(40)는 정합회로부(40a), 직/병렬 변환 회로부(40b), 클럭 발생/인터럽트 발생회로(40c) 및 인터페이스 버퍼 회로(40d)로 연결 구성된다. 또한, 음성 녹음/재생 회로(50)는 모드 선택 스위치 회로(50a), A/D변환 회로(50b) 및 D/A변환 회로(50C)로 연결 구성된다.The voice recording / transmitting unit 70 is made as shown in FIG. The voice data transmission circuit 40 of the voice recording / transmission section 70 is connected to the matching circuit section 40a, the serial / parallel conversion circuit section 40b, the clock generation / interrupt generation circuit 40c, and the interface buffer circuit 40d. It is composed. In addition, the audio recording / reproducing circuit 50 is constituted by a mode selection switch circuit 50a, an A / D conversion circuit 50b, and a D / A conversion circuit 50C.
모드 선택 스위치 회로(50a)는 음성 녹음/전송부(70)의 동작 모드를 선택하기 위한 것으로, 자기 시험 모드, 녹음 모드 및 전송 모드중의 하나를 선택하는 기능을 수행한다. A/D변환 회로(50b)는 녹음기로부터 공급되는 아날로그 음성 신호를 디지탈 음성데이타로 변환하여 직/병렬 변환 회로부(40b)측으로 출력하고, D/A 변환회로(50c)는 직/병렬 변환 회로부(40b)로부터 공급되는 디지탈 음성 데이타를 아날로그 음성 신호로 변환하여 헤드셋 측으로 출력한다. 인터페이스 버퍼 회로(40d)는 음성 녹음/전송부(70)와 메인 프로세서부(60)사이의 인터페이스 기능을 수행한다. 직/병렬 변환회로부(40b)는 A/D 변환 회로(50b)로부터 직렬로 공급되는 디지탈 음성 데이타를 병렬로 변환하여 인터페이스 버퍼 회로(40d)를 거쳐 메인 프로세서부(60)의 인터페이스 버퍼 회로(12C)측으로 출력하고, 메인 프로세서부(60)의 인터페이스 버퍼 회로(12C)로부터 인터페이스 버퍼 회로(40d)를 통해 병렬로 공급되는 디지탈 음성 데이타를 직렬로 변환하여 D/A변환 회로(50c) 및 정합회로부(40a)측으로 출력한다. 클럭발생/인터럽트 발생회로(40C)는 음성녹음/재생시에 필요한 클럭 및 인터럽트 신호를 발생하며, 정합회로부(40a)는 직/병렬 변환회로부(40b)로부터 직렬로 공급되는 디지탈 음성 데이타를 음성처리장치(VAMU)측으로 출력한다.The mode selection switch circuit 50a is for selecting an operation mode of the voice recording / transmitting unit 70 and performs a function of selecting one of a self test mode, a recording mode, and a transmission mode. The A / D conversion circuit 50b converts the analog audio signal supplied from the recorder into digital voice data and outputs it to the serial / parallel conversion circuit section 40b. The D / A conversion circuit 50c outputs the serial / parallel conversion circuit section ( The digital voice data supplied from 40b) is converted into an analog voice signal and output to the headset side. The interface buffer circuit 40d performs an interface function between the voice recording / transmitting unit 70 and the main processor unit 60. The serial / parallel conversion circuit section 40b converts the digital voice data supplied in series from the A / D conversion circuit 50b in parallel, passes through the interface buffer circuit 40d, and receives the interface buffer circuit 12C of the main processor section 60. Digital audio data supplied in parallel from the interface buffer circuit 12C of the main processor unit 60 through the interface buffer circuit 40d in series, and then converted into a D / A conversion circuit 50c and a matching circuit unit. Output to 40a side. The clock generation / interrupt generation circuit 40C generates the clock and interrupt signals necessary for voice recording / reproducing, and the matching circuit section 40a receives the digital voice data supplied in series from the serial / parallel conversion circuit section 40b. Output to the (VAMU) side.
음성데이타 저장부(30)는 제 5도에 도시된 바와 같이 이루어진다. 음성 데이타 저장부(30)의 음성 데이타 메모리 회로(31)는 다수의 EEPROM 메모리 블럭으로 이루어지며 전원차단시에도 음성데이타를 안전하게 저장하는 기능을 수행한다. 정합 회로(32)는 어드레스 디코더 회로(32a), DSACK 발생회로(32b) 및 인터페이스 버퍼 회로(32C)로 연결 구성된다. 인터페이스 버퍼 회로(32C)는 음성 데이타 저장부(30)와 메인 프로세서부(60)사이의 인터페이스 기능을 수행하며, 어드레스 디코더회로(32a)는 메인프로세서부(60)로부터 인터페이스 버퍼회로(32C)를 통해 공급되는 어드레스를 디코딩하여 음성데이타 메모리 회로(31)의 메모리를 선택한다. DSACK발생 회로(32b)는 메인 프로세서부(60)의 메인프로세서(11a)가 음성 데이타 메모리회로(31)에 저장된 음성 데이타를 읽어들이는 경우에 필요한 제어신호를 생성한다.The voice data storage unit 30 is made as shown in FIG. The voice data memory circuit 31 of the voice data storage unit 30 is composed of a plurality of EEPROM memory blocks and performs a function of safely storing voice data even when power is turned off. The matching circuit 32 is composed of an address decoder circuit 32a, a DSACK generation circuit 32b, and an interface buffer circuit 32C. The interface buffer circuit 32C performs an interface function between the voice data storage unit 30 and the main processor unit 60, and the address decoder circuit 32a separates the interface buffer circuit 32C from the main processor unit 60. The memory of the voice data memory circuit 31 is selected by decoding the address supplied through the voice data memory circuit 31. The DSACK generation circuit 32b generates a control signal required when the main processor 11a of the main processor unit 60 reads the voice data stored in the voice data memory circuit 31.
이상 설명한 바와 같이, 본 발명은 음성 데이타를 음성 데이타 저장부(30)의 음성 데이타 메모리 회로(31)에 수시로 변경하여 기록하고, 메인 프로세서(11a)가 음성 처리 장치(VAMU)의 상태를 감시하는 중에 음성 데이타 전송을 요하는 음성 처리 장치(VAMU)가 발견되는 경우 음성 데이타 메모리 회로(31)에 저장된 음성 데이타를 읽어 들여 음성 데이타 녹음/전송부(70)의 음성 데이타 전송회로(40)를 통해 음성 처리 장치(VAMU)측으로 출력함과 동시에 자신이 기억하고 있는 음성 데이타 포멧 정보, 음성데이타 시작점 정보 및 음성데이타 종료점 정보를 시리얼인터페이스 회로(12b)를 통해 음성 처리장치(VAMU)측으로 출력한다.As described above, according to the present invention, the voice data is frequently changed and recorded in the voice data memory circuit 31 of the voice data storage unit 30, and the main processor 11a monitors the state of the voice processing apparatus VAMU. If a voice processing apparatus (VAMU) is found that requires voice data transmission during the reading process, the voice data stored in the voice data memory circuit 31 is read out and the voice data transmitting circuit 40 of the voice data recording / transmitting unit 70 is read. The voice data format information, voice data start point information, and voice data end point information which are stored in the voice processing apparatus VAMU side are outputted to the voice processing apparatus VAMU side through the serial interface circuit 12b.
본 발명은 음성 데이타를 수시로 변경하여 저장할 수 있어 다양한 음성서비스를 제공할 수 있고, 프로세서의 부하를 감소시키게 되어 음성 서비스채널을 32채널 이상으로 증가시킬수 있게 된다.The present invention can change and store voice data from time to time to provide a variety of voice services, and to reduce the load on the processor to increase the voice service channel to more than 32 channels.
Claims (9)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920026303A KR0135536B1 (en) | 1992-12-29 | 1992-12-29 | Voice recording device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920026303A KR0135536B1 (en) | 1992-12-29 | 1992-12-29 | Voice recording device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940017619A KR940017619A (en) | 1994-07-27 |
KR0135536B1 true KR0135536B1 (en) | 1998-04-27 |
Family
ID=19347451
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920026303A KR0135536B1 (en) | 1992-12-29 | 1992-12-29 | Voice recording device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0135536B1 (en) |
-
1992
- 1992-12-29 KR KR1019920026303A patent/KR0135536B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940017619A (en) | 1994-07-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62159958A (en) | Automatic answering telephone set | |
KR0135536B1 (en) | Voice recording device | |
KR100218516B1 (en) | Interface circuit for recording audio signal in facsimile | |
KR20030080857A (en) | Combination system having plural reproducing apparatus and a mehtod operation controling thereof | |
US7106953B2 (en) | Audio and video recording and reproduction apparatus | |
KR20010056556A (en) | Apparatus for announcing with virtual recorder in electronic switching system | |
KR100298491B1 (en) | Circuit And Method For Call Cut-Off Detection In Exchange System | |
KR850001416B1 (en) | Automatic arrangements for recording messages for absent subscribers | |
KR100211521B1 (en) | Digital ars | |
KR100203599B1 (en) | Radio receiver capable of easily adjusting a reproduction speed of a speech signal | |
KR960003423B1 (en) | Switching method of input | |
KR100222690B1 (en) | Digital telephone ars | |
KR930011653B1 (en) | Message conserving method and circuit for automatic answering telephone | |
JPS6323452A (en) | Audio response unit | |
KR970005264B1 (en) | Ars phone | |
KR200164445Y1 (en) | Telephone voice processing device | |
KR100438436B1 (en) | Dynamic image mailing method and a system of isdn, especially regarding to recording and storing a message during receiver's absence and reproducing the message at any tine when necessary | |
KR19980025619A (en) | Method and apparatus for storing call message of video telephone using VCR | |
JPH03110950A (en) | Selection signal reception circuit | |
KR970003083A (en) | Video cassette recorder with telephone voice recording | |
JPH03174894A (en) | Incoming call control system | |
JPH0583355A (en) | Automatic answering telephone system | |
KR19990047700A (en) | Tone generating apparatus and method in exchange | |
JPH0654070A (en) | Talkie recording simultaneous monitor system | |
KR19980074776A (en) | Voice phaser for storing incoming voice data |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20041227 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |