KR0133273B1 - Semiconductor memory device - Google Patents

Semiconductor memory device

Info

Publication number
KR0133273B1
KR0133273B1 KR1019930009958A KR930009958A KR0133273B1 KR 0133273 B1 KR0133273 B1 KR 0133273B1 KR 1019930009958 A KR1019930009958 A KR 1019930009958A KR 930009958 A KR930009958 A KR 930009958A KR 0133273 B1 KR0133273 B1 KR 0133273B1
Authority
KR
South Korea
Prior art keywords
memory cell
data
data line
semiconductor memory
line pair
Prior art date
Application number
KR1019930009958A
Other languages
Korean (ko)
Other versions
KR940001152A (en
Inventor
히로끼 고이께
Original Assignee
세끼모또 다다히로
니뽄 덴기 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP4142806A external-priority patent/JPH05331412A/en
Priority claimed from JP4143879A external-priority patent/JPH05342855A/en
Application filed by 세끼모또 다다히로, 니뽄 덴기 가부시끼 가이샤 filed Critical 세끼모또 다다히로
Publication of KR940001152A publication Critical patent/KR940001152A/en
Application granted granted Critical
Publication of KR0133273B1 publication Critical patent/KR0133273B1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4091Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/10Decoders

Abstract

동적 랜덤 억세스 메모리 소자는 다수의 메모리 셀 어레이 (21a/21b) 사이에서 공유된 데이타 라인쌍(DL)을 가지며, 열 어드레스 디코더 유니트(22d)는 열 선택기중의 하나가 한 관련 비트 라인쌍을 공유된 데이타 라인쌍과 결합하게 함으로써, 데이타 라인쌍은 메모리 용량과 함께 증가되지 않는다.The dynamic random access memory element has a data line pair DL shared between a plurality of memory cell arrays 21a / 21b, and the column address decoder unit 22d shares one associated bit line pair with one of the column selectors. By combining with a pair of data line pairs, the data line pairs do not increase with memory capacity.

Description

반도체 메모리 소자Semiconductor memory device

제1도는 종래 기술의 동적 랜덤 액세스 메모리 소자의 배치를 도시한 블럭도.1 is a block diagram showing an arrangement of a dynamic random access memory device of the prior art.

제2도는 종래 기술의 동적 랜덤 액세스 메모리 소자내에 포함된 감지 증폭 회로 및 열(column) 선택기의 배치를 도시한 회로도.2 is a circuit diagram showing the arrangement of sense amplifier circuits and column selectors included in prior art dynamic random access memory elements.

제3도는 다른 종래 기술의 동적 랜덤 액세스 메모리 소자의 배치를 도시한 블럭도.3 is a block diagram showing the arrangement of another prior art dynamic random access memory element.

제4도는 본 발명에 따른 동적 랜덤 액세스 메모리 소자의 배치를 도시한 블럭도.4 is a block diagram showing an arrangement of a dynamic random access memory device according to the present invention.

제5도는 본 발명에 따른 동적 랜덤 액세스 메모리 소자내에 포함된 열 어드레스 디코더 유니트의 배치를 도시한 논리도.5 is a logic diagram showing the arrangement of a column address decoder unit included in a dynamic random access memory element according to the present invention.

제6도는 본 발명에 따른 동적 랜덤 액세스 메모리 소자의 배치를 도시한 블럭도.6 is a block diagram showing an arrangement of a dynamic random access memory device according to the present invention.

제7도는 본 발명에 따른 또 다른 동적 랜덤 액세스 메모리 소자의 배치를 도시한 블럭도.7 is a block diagram showing an arrangement of another dynamic random access memory element according to the present invention.

제8도는 또다른 동적 랜덤 액세스 메모리 소자내에 포함된 일부의 열선택 유니트를 도시한 회로도.8 is a circuit diagram showing some column selection units included in another dynamic random access memory element.

제9도는 본 발명에 따른 또 다른 동적 랜덤 액세스 메모리 소자의 배치를 도시한 블록도.9 is a block diagram showing an arrangement of another dynamic random access memory element according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols on main parts of drawing

20 : 단일 반도체 칩 22 : 어드레싱 시스템20: single semiconductor chip 22: addressing system

23 : 데이타 전달 시스템 23a,23b : 감지 증폭 유니트23: data transfer system 23a, 23b: sense amplification unit

23c : 단일 판독 회로 23d : 단일 기록 회로23c: single read circuit 23d: single write circuit

24 : 제어 시스템24: control system

본 발명은 반도체 메모리 소자, 특히 모든 메모리 셀 어레이(array)사이에서 공유된 데이타 라인쌍을 가진 반도체 메모리 소자에 관한 것이다.The present invention relates to semiconductor memory devices, in particular semiconductor memory devices having pairs of data lines shared between all memory cell arrays.

통상적인 예의 동적 랜덤 액세스 메모리 소자는 도면중 제 1 도에서 설명되며, 주로 두 메모리 셀 어레이(1a 및 1b), 어드레싱 시스템(2), 데이타 전달 시스템(3) 및 제어 시스템(4)을 포함하고 있다.A typical example dynamic random access memory element is illustrated in FIG. 1 of the drawings and mainly comprises two memory cell arrays 1a and 1b, an addressing system 2, a data transfer system 3 and a control system 4; have.

메모리 셀 어레이(1a)는 다수의 메모리 셀 MA11, MA1m, MALn, MA21, MA2m, MA2n, MA3m, MA3n, MA4m, MA4n. MA1m, MA1n, MAm1, MAmm 및 MAmn 으로 구성되고, 이들 다수의 메모리 셀 MA11 내지 MAmn 은 행렬로 배치된다. 마찬가지로, 메모리 셀 어레이(1b)은 메모리 셀 MB11 내지 MBmn의 매트릭스로 구현된다. 각 메모리 셀 MA11 내지 MAmn 및 MB11 및 MBmn 은 n- 채널 증진형 스위칭 트랜지스터 Qn1 및 저장 캐패시터 SC1 의 직렬 조합으로 구현되고, 각 메모리 셀은 전하 형태로 데이타 비트를 저장한다.The memory cell array 1a includes a plurality of memory cells MA11, MA1m, MALn, MA21, MA2m, MA2n, MA3m, MA3n, MA4m, and MA4n. It consists of MA1m, MA1n, MAm1, MAmm and MAmn, and these many memory cells MA11 to MAmn are arranged in a matrix. Similarly, the memory cell array 1b is implemented with a matrix of memory cells MB11 through MBmn. Each memory cell MA11 to MAmn and MB11 and MBmn are implemented with a series combination of n-channel enhanced switching transistor Qn1 and storage capacitor SC1, each memory cell storing data bits in the form of charge.

어드레싱 시스템(2)은 행 어드레싱 서브-시스템 및 열 어드레싱 서브-시스템으로 분류된다. 행 어드레싱 서브-시스템은 (도시되지 않음) 행 어드레스 버퍼 유니트, 행 어드레스 디코더/워드라인 구동 유니트(2a) 및 다수의 워드라인 WL1, WL2, WL3, WL4, ... , WL1 및 WLm을 포함하며, 이들 다수의 워드라인 WL1 및 WLm 은 제각기 각 메모리 셀 어레이(1a 및 1b)의 행과 관련된다. 행 어드레스는 제각기 워드라인 WL1 내지 WLm 에 할당된다. 행 어드레스 버퍼 유니트는 행 어드레스를 일시 저장하여, 행 어드레스 프리디코드된 신호를 발생시킨다.The addressing system 2 is classified into a row addressing sub-system and a column addressing sub-system. The row addressing sub-system (not shown) comprises a row address buffer unit, a row address decoder / wordline driving unit 2a and a plurality of wordlines WL1, WL2, WL3, WL4, ..., WL1 and WLm These multiple word lines WL1 and WLm are associated with rows of memory cell arrays 1a and 1b respectively. Row addresses are assigned to word lines WL1 through WLm, respectively. The row address buffer unit temporarily stores the row address to generate a row address predecoded signal.

행 어드레스 및 이에 따른 행 어드레스 프리디코드된 신호는 워드라인 WL1 내지 WLm중 하나를 선택한다. 행 어드레스 디코더/워드 라인 구동 유니트(2a)는 행 어드레스 프리디코드된 신호를 수신하여, 선택된 워드 라인을 활동 고전압 레벨로 구동시킨다. 그러나, 다른 워드라인은 비활동 저전압 레벨에 머문다. 워드 라인 WL1 내지 WLm 은 제각기 관련된 행의 n-채널 증진형 스위칭 트랜지스터 Qn1의 게이트 전극에 접속된다. 그런 다음, 선택된 워드라인은 관련된 행의 n-채널 증진형 스위칭 트랜지스터 Qn1로 하여금 턴온하게 하고, 데이타는 저장 캐패시터 SC1 내로 기록되거나 캐패시터로부터 판독된다.The row address and thus the row address predecoded signal select one of the word lines WL1 through WLm. The row address decoder / word line driving unit 2a receives the row address predecoded signal to drive the selected word line to an active high voltage level. However, other word lines stay at the inactive undervoltage level. The word lines WL1 through WLm are connected to the gate electrode of the n-channel enhanced switching transistor Qn1 of the associated row, respectively. The selected wordline then causes the n-channel enhanced switching transistor Qn1 of the associated row to turn on, and data is written into or read from the storage capacitor SC1.

열 선택 서브-시스템은 두 메모리 셀 어레이(1a 및 1b)와 제각기 관련된 열 어드레스 디코더 유니트(2b) 및 두 열 선택 유니트(2a 및 2b)를 포함한다.The column selection sub-system includes two memory cell arrays 1a and 1b and a column address decoder unit 2b and two column selection units 2a and 2b, respectively, associated with each other.

열 선택 유니트(2c 및 2d)는 열 어드레스 디코더 유니트(2b)에 의해 동시에 활성화되고, 관련된 메모리 셀 어레이(1a 및 1b)상에서 선택적인 동작을 실행한다.The column selection units 2c and 2d are simultaneously activated by the column address decoder unit 2b and perform a selective operation on the associated memory cell arrays 1a and 1b.

데이타 전달 시스템(3)은 두 세트의 비트 라인쌍 BA1, BAm 및 BAn 와 BB1, BBm 및 BBn, 두 감지 증폭 유니트(3a 및 3b), 두쌍의 데이타 라인 DA1 및 DB1, 두 개의 판독 회로(3c 및 3d)와 두 개의 기록 회로(3e 및 3f)를 포함한다. 각각의 비트 라인쌍 BA1 내지 BAn 및 BB1 내지 BBn 은 좌우 비트 라인 BLa 및 BLb으로 구성되고, 비트 라인쌍 BA1 내지 BAn 및 BB1 내지 BBn 은 제각기 어레이(1a)의 메모리 셀의 열과 어레이(1b)의 메모리 셀의 열과 관련된다. 각 비트 라인쌍의 좌우 비트 라인 BLa 및 BLb 은 관련된 열의 n-채널 증진형 스위칭 트랜지스터 Qn1 의 드레인 노드에 선택적으로 접속되고, 각 비트 라인쌍은 메모리 셀 어레이(1a 또는 1b)로부터 선택된 메모리 셀의 행과 관련된 열 선택 유니트(2c 또는 2d)의 전위차의 형태로 데이타 비트를 전달한다.The data transfer system 3 comprises two sets of bit line pairs BA1, BAm and BAn and BB1, BBm and BBn, two sense amplification units 3a and 3b, two pairs of data lines DA1 and DB1, two readout circuits 3c and 3d) and two write circuits 3e and 3f. Each bit line pair BA1 through BAn and BB1 through BBn consists of left and right bit lines BLa and BLb, and the bit line pair BA1 through BAn and BB1 through BBn each represent a row of memory cells of the array 1a and a memory of the array 1b. It is associated with a column of cells. The left and right bit lines BLa and BLb of each bit line pair are selectively connected to the drain node of the n-channel enhanced switching transistor Qn1 in the associated column, and each bit line pair is a row of memory cells selected from the memory cell array 1a or 1b. Transfers the data bits in the form of the potential difference of the column selection unit 2c or 2d associated therewith.

감지 증폭 유니트(3a 및 3b)는 제각기 메모리 셀 어레이 (1a 및 1b)와 관련되고, 제각기 감지 증폭회로 SA1/SAm/SAn 및 SB1/SBm/SBn를 포함한다. 감지 증폭 회로 SA1 내지 SAn 및 SB1 내지 SBn 는 비트 라인쌍 BA1 내지 BAn 및 BB1 내지 BBn 에 접속되고, 열 선택 유니트(2c 및 2d)는 비트 라인쌍 SA1 내지 SAn중 하나와 비트 라인쌍 SB1 내지 SBn 중 하나를 열 어드레스 디코더 유니트(2b)의 제어하에 제각기 데이타 라인 DA1 의 쌍과 데이타 라인 DB1 의 쌍에 접속한다.The sense amplification units 3a and 3b are associated with the memory cell arrays 1a and 1b, respectively, and include sense amplification circuits SA1 / SAm / SAn and SB1 / SBm / SBn, respectively. The sense amplifier circuits SA1 to SAn and SB1 to SBn are connected to the bit line pairs BA1 to BAn and BB1 to BBn, and the column selection units 2c and 2d are one of the bit line pairs SA1 to SAn and the bit line pairs SB1 to SBn. One is connected to a pair of data line DA1 and a pair of data line DB1 respectively under the control of the column address decoder unit 2b.

즉, 열 어드레스는 제각기 각 어레이의 메모리 셀의 열에 할당된다. 열 어드레스는(도시되지 않은) 열 어드레스 버퍼 유니트내에 일시 저장되고, 열 어드레스 버퍼 유니트는 열 어드레스 비트로부터 열 어드레스 프리디코드된 신호를 발생한다. 열 어드레스 디코더 유니트(2b)는 열 어드레스 프리디코드된 신호를 수신하여, 두 개의 열 어드레스 디코드된 신호를 제각기 열 선택 유니트(2c 및 2d)에 공급한다. 각 열 어드레스 디코드된 신호는 열 어드레스의 하나를 선정하고, 관련된 열 선택 유니트(2c 및 2d)로 하여금 비트 라인쌍 BAS1 내지 BAn 중 하나 또는 비트 라인쌍 BB1 내지 BBn 중 하나를 선택하게 한다.That is, column addresses are each assigned to a column of memory cells in each array. The column address is temporarily stored in the column address buffer unit (not shown), and the column address buffer unit generates a column address predecoded signal from the column address bits. The column address decoder unit 2b receives the column address predecoded signal and supplies two column address decoded signals to the column selection units 2c and 2d, respectively. Each column address decoded signal selects one of the column addresses, and causes the associated column selection units 2c and 2d to select one of the bit line pairs BAS1 to BAn or one of the bit line pairs BB1 to BBn.

제2도에서 상세히 기술되는 바와 같이, 각각의 감지 증폭 회로 SA1 내지 SAn 및 SB1 내지 SBn 는 n-채널 증진형 스위칭 트랜지스터 Qn2 및 p-채널 증진형 스위칭 트랜지스터 Qp3의 제 1 직렬 조합부와, n-채널 증진형 스위칭 트랜지스터 Qn4 및 p-채널 증진형 스위칭 트랜지스터 Qp5의 제 2 직렬 조합부를 포함하며, 제 1 및 2 직렬 조합부는 전원 전압 라인 SAN 및 SAP 사이에서 병렬로 결합된다. 참조 부호 SA는 모든 감지 증폭 회로에 공통적으로 이용된다. 전원 전압 라인 SAP 은 정전원 전압 레벨로 풀업(pull-up)되고, 다른 전원 전압 라인 SAN 은 접지 전압 레벨로 풀다운(pull-down)된다. 공통 드레인 노드 N1 및 N2 는 제각기 좌우 비트 라인 BLa 및 BLb 과 결합되고, 공통 드레인 노드 N1 및 N2는 제각기 스위칭 트랜지스터 Qn2 및 Qp3의 게이트 전극과 스위칭 트랜지스터 Qn4 및 Qp5의 게이트 전극에 접속된다.As described in detail in FIG. 2, each of the sense amplifying circuits SA1 to SAn and SB1 to SBn is a first series combination of n-channel enhanced switching transistor Qn2 and p-channel enhanced switching transistor Qp3, and n- And a second series combination of the channel enhanced switching transistor Qn4 and the p-channel enhanced switching transistor Qp5, the first and second series combining portions being coupled in parallel between the power supply voltage lines SAN and SAP. Reference sign SA is commonly used for all sense amplifier circuits. The supply voltage line SAP is pulled up to the electrostatic source voltage level and the other supply voltage line SAN is pulled down to the ground voltage level. The common drain nodes N1 and N2 are respectively coupled to the left and right bit lines BLa and BLb, and the common drain nodes N1 and N2 are connected to the gate electrodes of the switching transistors Qn2 and Qp3 and the gate electrodes of the switching transistors Qn4 and Qp5, respectively.

각각의 열 선택 유니트(2c 및 2d)는 다수쌍의 n-채널 증진형 스위칭 트랜지스터 Qn6 및 Qn7 에 의해 구현되고, n-채널 증진형 스위칭 트랜지스터 Qn6 및 Qn7의 한쌍만이 도시되고, 감지 증폭 회로 SA와 관련된다. n-채널 증진형 스위칭 트랜지스터 Qn6 및 Qn 는 제각기 좌우 비트 라인 BLa 및 BLb과 관련된 상의 데이타 라인 DA1 또는 DB1 사이에서 결합된다. 열 어드레스 디코드된 신호는 n-채널 증진형 스위칭 트랜지스터 Qn6 및 Qn7 의 게이트 전극에 공급된다.Each column selection unit 2c and 2d is implemented by a plurality of pairs of n-channel enhanced switching transistors Qn6 and Qn7, and only one pair of n-channel enhanced switching transistors Qn6 and Qn7 is shown, and sense amplification circuit SA Related to. The n-channel enhanced switching transistors Qn6 and Qn are coupled between the data lines DA1 or DB1 associated with the left and right bit lines BLa and BLb, respectively. The column address decoded signal is supplied to the gate electrodes of the n-channel enhanced switching transistors Qn6 and Qn7.

전술된 바와 같이, 형태 선택된 메모리 셀 및 열 선택 유니트(2c 및 2d)사이에 데이타가 전위차 형태로 전달되고, 감지 증폭 회로 SA1 내지 SAn 및 SB1 내지 SBn에 의해 증폭된다. 즉, 전원 전압 라인 SAN 및 SAP 이 전원 전압 및 접지 전압을 각 감지 증폭 회로에 공급할시에, 공통 드레인 노트 N1 및 N2 에서의 전압 레벨은 제 1 및 2 직렬 조합부에 의해 급속히 증폭된다. 열 어드레스 디코드된 신호중 한 신호는 n-채널 증진형 스위칭 트랜지스터 Qn6 및 Qn7의 게이트 전극에 공급되고, n-채널 증진형 스위칭 트랜지스터 Qn6 및 Qn7는 동시에 턴온하며, 공통 드레인 노드 N1 및 N2 로부터의 증폭된 전위차를 관련된 데이타 라인쌍 DA1 또는 DB1 으로 전달한다.As described above, data is transferred in the form of a potential difference between the shape selected memory cells and the column selection units 2c and 2d and amplified by the sense amplifier circuits SA1 to SAn and SB1 to SBn. That is, when the power supply voltage lines SAN and SAP supply the power supply voltage and the ground voltage to each sense amplifier circuit, the voltage levels at the common drain notes N1 and N2 are rapidly amplified by the first and second series combinations. One of the column address decoded signals is supplied to the gate electrodes of the n-channel enhanced switching transistors Qn6 and Qn7, and the n-channel enhanced switching transistors Qn6 and Qn7 are simultaneously turned on and amplified from the common drain nodes N1 and N2. Transfer the potential difference to the associated data line pair DA1 or DB1.

판독 회로(3c 및 3d)는 관련된 데이타 라인쌍 DA1 및 DB1 상에서 전위차를 수신하고, 판독 동작에서 출력 데이타 신호를 발생시킨다. 한편, 기록 회로(3e 및 3f)는 입력 데이타 신호로부터의 전위차를 생성시키며, 이런 전위차를 기록 동작에서 데이타 라인쌍 DA1 및 DB1의 하나에 공급한다.The read circuits 3c and 3d receive the potential difference on the associated data line pair DA1 and DB1 and generate an output data signal in the read operation. On the other hand, the write circuits 3e and 3f generate a potential difference from the input data signal, and supply this potential difference to one of the data line pairs DA1 and DB1 in the write operation.

제어 시스템(4)은 내부 타이밍 제어 신호를 발생시키는(도시되지 않은) 타이밍 발생기 및 스위칭 유니트(4a 및 4b)등을 포함한다. 스위칭 유니트(4a 및 4b)는 기록 모드를 나태내는 기록 인에이블 신호 WE를 수신하고, 데이타 라인쌍 DA1 및 DB1을 기록 회로(3h 및 3i)에 접속한다. 더욱이, 스위칭 유니트(4a 및 4b)는 기록 인에이블 신호 WE가 디스에이블 될시에 데이타 라인쌍 DA1 및 DB1을 판독 회로(3f 및 3g)에 접속한다. 따라서, 각 데이타 라인쌍 DA1 또는 DB1 은 한 세트의 기록 및 판독 회로(3c/3d)또는 (3e/3f)와 관련되고, 스위칭 유니트(4a 또는 4b)는 선택적으로 데이타 라인쌍 DA1 또는 DB1을 관련기록 및 판독회로(3f /3h 또는 3g/3i)에 접속한다. 스위칭 유니트(4a 및 4b)또는 기록 및 판독회로(3c 내지 3f)는 액세스된 메모리 셀 어레이(1a 또는 1b)에 의해 선택적으로 인에이블 될 수 있다.The control system 4 includes a timing generator (not shown) for generating an internal timing control signal, switching units 4a and 4b, and the like. The switching units 4a and 4b receive the write enable signal WE indicating the write mode, and connect the data line pairs DA1 and DB1 to the write circuits 3h and 3i. Furthermore, the switching units 4a and 4b connect the data line pairs DA1 and DB1 to the read circuits 3f and 3g when the write enable signal WE is disabled. Thus, each data line pair DA1 or DB1 is associated with a set of write and read circuits 3c / 3d or 3e / 3f, and the switching unit 4a or 4b optionally associates the data line pair DA1 or DB1. It is connected to a write and read circuit (3f / 3h or 3g / 3i). The switching units 4a and 4b or the write and read circuits 3c to 3f can be selectively enabled by the accessed memory cell arrays 1a or 1b.

제1도에 도시된 데이타 입력/출력 시설물(facility)의 배치는 데이타 라인쌍 DA1 및 DB1이 같은 수의 스위칭 유니트(4a 및 4b)를 필요로 하기 때문에 비경제적이다. 회로 배치를 간소화하기 위하여, 스위칭 유니트(14a 및 14b)는 제3도에 도시된 바와 같이 직렬로 접속되고, 한쌍의 기록 및 판독회로(15a 및 15b)는 모든 데이타 라인쌍 DA1 및 DB1사이에서 공유된다. 제3도에 도시된 종래 기술의 동적 랜덤 액세스 메모리 소자는 공유된 기록 및 판독회로(15a 및 15b)와 스위칭 유니트(14a 및 14b)의 직렬을 제외하고는 제1도에 도시된 것과 유사하며, 다른 소자는 대응 소자를 나타내는 동일한 참조부호가 붙여지며 상세한 설명은 생략한다.The arrangement of data input / output facilities shown in FIG. 1 is uneconomical because the data line pairs DA1 and DB1 require the same number of switching units 4a and 4b. In order to simplify the circuit arrangement, the switching units 14a and 14b are connected in series as shown in FIG. 3, and the pair of write and read circuits 15a and 15b are shared between all data line pairs DA1 and DB1. do. The prior art dynamic random access memory element shown in FIG. 3 is similar to that shown in FIG. 1 except for the series of shared write and read circuits 15a and 15b and the switching units 14a and 14b, Other elements are denoted by the same reference numerals indicating corresponding elements, and detailed descriptions thereof are omitted.

스위칭 유니트(14a)는 예를 들어 어느 하나의 메모리 셀 어레이(1a 또는 1b)를 나타내는 블록 디코드된 신호 BL에 응답하고, 스위칭 유니트(14B)는 기록 인에이블 신호 WE에 응답한다. 스위칭 유니트(14a 및 14b)는 블록 선택 신호BL 및 기록 인에이블 신호 WE의 조합에 의해 기록 또는 판독 회로 (15a 또는 15b)와 데이타 라인쌍 DA1 및 DB1을 결합한다.The switching unit 14a responds, for example, to the block decoded signal BL representing either memory cell array 1a or 1b, and the switching unit 14B responds to the write enable signal WE. The switching units 14a and 14b combine the write or read circuit 15a or 15b with the data line pairs DA1 and DB1 by a combination of the block select signal BL and the write enable signal WE.

전술된 바와 같이, 제1도에 도시된 종래 기술의 동적 랜덤 액세스 메모리 소자는 메모리 셀 어레이(1a 및 1b)와 제각기 관련된 다수쌍의 데이타 라인 DA1 및 DB1을 필요로 하며, 이들 데이타 라인쌍 DA1 및 DB1 은 메모리 셀 어레이 (1a 및 1b)로서 증가하거나, 메모리 용량이 더욱 커지게 된다. 기록 및 판독회로(3c/3e 및 3d/3f)는 데이타 라인쌍 DA1 및 DB1 으로 증가한다. 이로서 반도체 칩은 메모리 용량이 더욱 커지게 됨에 따라 비선형적으로 확대되게 되며, 그에 따라, 제1도에 도시된 종래기술의 동적 랜덤 액세스 메모리 소자는 저생산량을 갖게 된다.As described above, the prior art dynamic random access memory element shown in FIG. 1 requires a plurality of pairs of data lines DA1 and DB1 respectively associated with the memory cell arrays 1a and 1b, and these data line pairs DA1 and DB1 increases as the memory cell arrays 1a and 1b, or the memory capacity becomes larger. The write and read circuits 3c / 3e and 3d / 3f increase to the data line pair DA1 and DB1. As a result, the semiconductor chip expands nonlinearly as the memory capacity becomes larger, and accordingly, the prior art dynamic random access memory device shown in FIG. 1 has a low yield.

한편, 제 3도에 도시된 종래 기술의 동적 랜덤 액세스 메모리 소자는 제1도에 도시된 종래 기술의 동적 랜덤 액세스 메모리 소자보다 증가율이 더 작은데, 그 이유는 기록 및 판독 회로의 한쌍만이 모든 데이타 라인쌍 DA1 및 DB1 사이에서 공유되기 때문이다. 그러나, 메모리 셀 어레이(1a 및 1b)는 여전히 그들 자체 데이타 라인쌍 DA1 및 DB1을 필요로 하며, 데이타 라인쌍 DA1 및 DB1 은 메모리 셀 어레이 DA1 및 DB1 가 더욱 커지게 될시에 증가한다. 더욱이, 스위칭 유니트(14a 및 14b)는 더욱 복잡한 제어 신호를 필요로 한다.On the other hand, the prior art dynamic random access memory element shown in FIG. 3 has a smaller rate of increase than the prior art dynamic random access memory element shown in FIG. 1 because only one pair of write and read circuits has all the data. This is because line pairs are shared between DA1 and DB1. However, memory cell arrays 1a and 1b still require their own data line pair DA1 and DB1, and data line pair DA1 and DB1 increase as memory cell arrays DA1 and DB1 become larger. Moreover, switching units 14a and 14b require more complex control signals.

[발명의 요약][Summary of invention]

그래서, 본 발명의 중요한 목적은 복잡한 제어 신호없이 소량의 칩을 가진 반도체 메모리 소자를 제공하는 것이다.Thus, an important object of the present invention is to provide a semiconductor memory device having a small amount of chips without complicated control signals.

이를 위해, 본 발명은 데이타 라인쌍이 다수의 메모리 셀 어레이 사이에서 공유되도록 데이타 전달 경로중 하나를 데이타 라인쌍에 접속하기 위해 다수의 열 선택 수단을 갖도록 제안한다.To this end, the present invention proposes to have a plurality of column selection means for connecting one of the data transfer paths to the data line pair so that the data line pair is shared among the plurality of memory cell arrays.

본 발명에 따르면, 반도체 메모리 소자는, a) 다수의 메모리 셀 어레이 사이에서 공유되는 행 어드레스 및 열 어드레스를 제각기 할당한 다수의 어드레스 가능한 메모리 셀을 제각기 가지며, 각 블록 어드레스를 할당한 다수의 메모리 셀 어레이, b) 제 1 어드레스 비트에 응답하여 각 메모리 셀 어레이로부터 메모리 셀의 행을 선택하는 행 어드레싱 수단, c) 다수의 메모리 셀 어레이와 제각기 결합되어, 데이타 비트를 전달하는 다수 세트의 데이타 전달 경로, d) 다수의 메모리 셀 어레이 사이에서 공유된 데이타 라인쌍, e) 제 2 어드레스 비트에 응답하여, 다수 세트의 데이타 전달 경로내에 포함된 데이타 전달경로의 하나를 선택하는 열 어드레스 디코더 수단, f) 다수 세트의 데이타 전달 경로 및 데이타 라인쌍 사이에 제각기 결합되고, 열 어드레스 디코더 수단의 제어하에 전술된 한 데이타 전달 경로를 데이타 라인쌍을 결합하도록 동작하는 다수의 열 선택 수단, g) 한 데이타 비트로부터 출력 데이타 신호를 발생시키는 판독 회로, h) 입력 데이타 신호로부터 한 데이타 비트를 발생시키는 기록 회로와, i) 판독 회로 및 기록 회로중의 하나와 데이타 라인쌍을 결합하도록 동작하는 스위칭 수단을 포함한다.According to the present invention, a semiconductor memory device includes a) a plurality of memory cells each having a plurality of addressable memory cells each assigned a row address and a column address shared between a plurality of memory cell arrays, the plurality of memory cells assigned each block address An array, b) row addressing means for selecting a row of memory cells from each memory cell array in response to the first address bits, and c) a plurality of sets of data transfer paths, each coupled with a plurality of memory cell arrays, to transfer data bits. d) column address decoder means for selecting one of the data transfer paths included in the plurality of data transfer paths in response to the second address bits, e) in response to the second address bits; Are coupled between multiple sets of data transfer paths and data line pairs, respectively, A plurality of column selection means operable to combine data line pairs in one of said data transfer paths under the control of said means, g) a readout circuit for generating an output data signal from one data bit, and h) one data bit from an input data signal. And a switching means operative to couple the data line pair with one of the read circuit and the write circuit.

본 발명에 따른 반도체 메모리 장치의 특징 및 이점이 첨부된 도면을 참조로 하여 후술되는 기술로부터 분명하게 된다.The features and advantages of the semiconductor memory device according to the present invention will become apparent from the following description with reference to the accompanying drawings.

[양호한 실시예의 기술]DESCRIPTION OF THE PREFERRED EMBODIMENTS

[실시예 1]Example 1

제4도에서, 본 발명을 실시한 동적 랜덤 액세스 메모리 소자는 단일 반도체 칩(20)상에 제조되고, 종래 기술의 동적 랜덤 액세스 메모리 소자와 유사한 바와같이 주로 다수의 메모리 셀 어레이(21a 및 21b), 어드레싱 시스템(22), 데이타 전달 시스템(23) 및 제어 시스템(24)을 포함하고 있다.In FIG. 4, the dynamic random access memory device embodying the present invention is fabricated on a single semiconductor chip 20, and mainly comprises a plurality of memory cell arrays 21a and 21b, as similar to the dynamic random access memory device of the prior art. An addressing system 22, a data transfer system 23, and a control system 24.

메모리 셀 어레이(21a)는 다수의 메모리 셀 MA11, MA1m, MA1n, MA21, MA2m, MA2n, MA31, MA3m, MA3n, MA41, MA4m, MA4n, MA11, MA1m, MA1n, MA1n, MAm1, MAmm 및 MAmn 으로 구성되고, 다수의 메모리 셀 MA11 내지 MAmn 은 행렬로 배치된다. 메모리 셀 어레이(21a)와 마찬가지로, 메모리 셀 어레이(21b)는 메모리셀 MB11 내지 MBmn 의 매트릭스로 구현된다. 각각의 메모리 셀 MA11 내지 MAmn 및 MBmn 은 종래 기술의 메모리 셀과 유사한 바와 같이 n-채널 증진형 스위칭 트랜지스터 및 저장 캐패시터의 직렬 조합부에 의해 구현되고, 각 메모리셀은 전하 형태로 데이타 비트를 저장한다. 블록 어드레스는 메모리 셀 어레이(21a 및 21b)로 할당되며, 메모리 셀 어레이 (21a 또는 21b)중 하나는 모든 액세스에서 블록 어드레스 비트로 선택된다.The memory cell array 21a is composed of a plurality of memory cells MA11, MA1m, MA1n, MA21, MA2m, MA2n, MA31, MA3m, MA3n, MA41, MA4m, MA4n, MA11, MA1m, MA1n, MA1n, MAm1, MAmm and MAmn. The plurality of memory cells MA11 to MAmn are arranged in a matrix. Like the memory cell array 21a, the memory cell array 21b is implemented with a matrix of memory cells MB11 through MBmn. Each of memory cells MA11 through MAmn and MBmn is implemented by a series combination of n-channel enhanced switching transistors and storage capacitors, similar to memory cells of the prior art, each memory cell storing data bits in the form of charge. . The block address is assigned to the memory cell arrays 21a and 21b, and one of the memory cell arrays 21a or 21b is selected as the block address bit in every access.

어드레싱 시스템(22)은 행 어드레싱 서브-시스템, 열 어드레싱 서브-시스템 및 블록 선택 서브 시스템으로 분류된다. 행 어드레싱 서브-시스템은 행 어드레스 버퍼 유니트(22a), 행 어드레스 디코더/워드라인 구동 유니트(22b) 및 다수의 워드라인 WL1, WL2, WL3, WL4......,WL1 및 WLm을 포함하며, 다수의 워드라인 WL1 내지 WLm은 메모리 셀 어레이(21a 및 21b)사이에서 공유된다. 행 어드레스는 제각기 워드라인 WL1 내지 WLm 및 메모리 셀 행으로 할당되고, 행 어드레는 메모리 셀 어레이(21a 및 21b) 사이에서 공유된다. 즉, 행의 메모리 셀 MA11 내지 MAmn 은 제각기 행의 메모리 셀 MB11 내지 MBmn에 대응하며, 각 행 어드레스는 행의 메모리 셀 MA11 내지 MAmn 의 하나뿐만 아니라 메모리 셀 MB11 내지 MBmn의 하나를 식별한다.The addressing system 22 is classified into a row addressing sub-system, a column addressing sub-system, and a block selection subsystem. The row addressing sub-system includes a row address buffer unit 22a, a row address decoder / wordline driving unit 22b and a plurality of word lines WL1, WL2, WL3, WL4 .., WL1 and WLm. The plurality of word lines WL1 through WLm are shared between the memory cell arrays 21a and 21b. Row addresses are assigned to word lines WL1 to WLm and memory cell rows, respectively, and row addresses are shared between memory cell arrays 21a and 21b. That is, the memory cells MA11 to MAmn of the row respectively correspond to the memory cells MB11 to MBmn of the row, and each row address identifies one of the memory cells MB11 to MBmn as well as one of the memory cells MA11 to MAmn of the row.

행 어드레스 버퍼 유니트(22a)는 행 어드레스 비트를 일시 저장하고, 행 어드레스 프리디코된 행 어드레스 디코더/워드라인 구동 유니트(22b)에 공급되고, 행 어드레스 디코드/ 워드라인 구동 유니트(22b)는 행 어드레스 비트로 표시된 행 어드레스와 함께 워드라인 WL1 내지 WLm의 하나를 선택한다. 워드라인 WL1 내지 WLm의 하나가 선택될 시에, 행 어드레스 디코더/워드 라인 구동 유니트(22b)는 선택된 워드 라인을 활동 고전압 레벨로 구동시킨다. 그러나, 다른 워드 라인은 비활동 저전압 레벨 상태로 남아있다. 워드 라인 WL1 내지 WLm 은 제각기 관련된 행에서의 메모리 셀의 n- 채널 증진형 스위칭 트랜지스터의 게이트 전극과 결합된다. 그때, 선택된 워드 라인은 관련된 행의 n-채널 증진형 스위칭 트랜지스터가 턴온하게 하며, 데이타 비트는 저장 캐패시터내에 기록되거나 그로부터 판독된다.The row address buffer unit 22a temporarily stores the row address bits and is supplied to the row address predecoded row address decoder / wordline driving unit 22b, and the row address decode / wordline driving unit 22b is a row address. One of the word lines WL1 to WLm is selected together with the row address indicated by the bit. When one of the word lines WL1 to WLm is selected, the row address decoder / word line driving unit 22b drives the selected word line to an active high voltage level. However, other word lines remain inactive low voltage level. The word lines WL1 through WLm are coupled with the gate electrodes of the n-channel enhanced switching transistors of the memory cells in their respective associated rows. The selected word line then causes the n-channel enhanced switching transistor of the associated row to turn on and the data bits are written to or read from the storage capacitor.

열 선택 서브-시스템은 열 어드레스 버퍼 유니트(22c), 열 어드레스 디코더 유니트(22d)와, 두 메모리 셀 어레이(21a 및 21b)와 제각기 관련된 두 열 선택 유니트(22e 및 22f)를 포함한다. 열 어드레스는 제각기 각 메모리 셀 어레이(22a 및 22b)의 메모리 셀의 열에 할당된다. 열 어드레스 버퍼 유니트(22c)는 열 어드레스 비트를 일시 저장하며, 열 어드레스 프리디코드된 신호를 발생시킨다. 열 어드레스 디코더 유니트(22d)는 열 어드레스 프리디코드된 신호에 응답하여, 열 어드레스 디코드된 신호를 발생시킨다. 열 선택 유니트는(22e 및 22f)는 제각기 전송 게이트 TA1 내지 TAn 및 전송 게이트 TB1 내지 TBn를 포함하고, 전송 게이트 TA1 내지 TAn 및 TB1 내지 TBn는 제각기 메모리 셀 어레이(21a)의 열과 메모리 셀 어레이 (21b)의 열 과 관련하여 제공된다. 전송 게이트 TA1 내지 TAn 및 TB1 내지 TBn 는 종래 기술과 유사하게 배치되고, 각 전송 게이트는 한쌍의 n-채널 증진형 스위칭 트랜지스터에 의해 구현한다.The column selection sub-system includes a column address buffer unit 22c, a column address decoder unit 22d, and two column selection units 22e and 22f respectively associated with the two memory cell arrays 21a and 21b. Column addresses are assigned to columns of memory cells of each memory cell array 22a and 22b, respectively. The column address buffer unit 22c temporarily stores the column address bits and generates a column address predecoded signal. The column address decoder unit 22d generates a column address decoded signal in response to the column address predecoded signal. The column selection units 22e and 22f include transfer gates TA1 to TAn and transfer gates TB1 to TBn, respectively, and transfer gates TA1 to TAn and TB1 to TBn respectively represent columns of memory cell array 21a and memory cell array 21b. Is provided in relation to the heat. The transfer gates TA1 to TAn and TB1 to TBn are arranged similarly to the prior art, and each transfer gate is implemented by a pair of n-channel enhanced switching transistors.

블록 선택 서브-시스템은 블록 어드레스 버퍼/디코더 유니트(22g)를 포함하며, 블록 어드레스 버퍼/디코더 유니트(22g)는 블록 인에이블 신호 EBL1를 발생시키는 메모리 셀 어레이(21a 또는 21b)의 어느 하나에 할당된 블록 어드레스를 나타내는 블록 어드레스 비트에 응답한다. 블럭 인에이블 신호 EBL1 는 열 어드레스 디코더 유니트(22d)에 공급되고, 열 어드레스 디코더 유니트(22d)가 아래 기술로부터 이해되듯이 단일 열 어드레스 디코더된 신호를 발생시키게 한다.The block select sub-system includes a block address buffer / decoder unit 22g, and the block address buffer / decoder unit 22g is assigned to either of the memory cell arrays 21a or 21b for generating the block enable signal EBL1. Respond to block address bits indicating the completed block address. The block enable signal EBL1 is supplied to the column address decoder unit 22d, causing the column address decoder unit 22d to generate a single column address decoder signal as understood from the description below.

열 어드레스 디코더 유니트(22d)는 제5도에 도시된 바와 같이 배치되고, 열 어드레스 프리디코드된 신호, 블록 어드레스 디코드된 신호 및 상보 블록 어드레스 디코드된 신호는 제각기 PA1 내지 PAX / CPA1 내지 CPAx, EBL 및 CEBL로 붙여져 있다. 열 어드레스 프리디코드된 신호 CPA1 내지 CPAx는 열 어드레스 프리디코드된 신호 PA1 내지 PAx에 상보적이다. 열 어드레스 디코더 유니트(22d)는 두 섹션(22h 및 22i)으로 분류되며, 섹션(22h 및 22i)은 제각기 AND 게이트 어레이 ADA1 내지 ADAn 및 AND 게이트 어레이 ADB1 내지 ADBn에 의해 구현된다. AND 게이트 ADA1 내지 ADAn 및 AND 게이트 ADB1 내지 ADBn 는 제각기 디코드된 신호라인 YA1 내지 YAn 및 YB1 내지 YBn을 통해 전송 게이트 TA1 내지 RAn 및 TB1 내지 TBn 와 결합되고, 디코드화된 신호 라인 YA1 내지 YAn 및 YB1 내지 YBn 의 하나의 열 어드레스 디코드된 신호를 전달시킨다.The column address decoder unit 22d is arranged as shown in FIG. 5, and the column address predecoded signal, the block address decoded signal and the complementary block address decoded signal are respectively PA1 to PAX / CPA1 to CPAx, EBL and It is attached with CEBL. The column address predecoded signals CPA1 through CPAx are complementary to the column address predecoded signals PA1 through PAx. The column address decoder unit 22d is classified into two sections 22h and 22i, and sections 22h and 22i are implemented by AND gate arrays ADA1 to ADAn and AND gate arrays ADB1 to ADBn, respectively. AND gates ADA1 to ADAn and AND gates ADB1 to ADBn are coupled to transmission gates TA1 to RAn and TB1 to TBn through decoded signal lines YA1 to YAn and YB1 to YBn, respectively, and decoded signal lines YA1 to YAn and YB1 to Pass one column address decoded signal of YBn.

열 어드레스 프리디코더된 신호 PA1 내지 PAx 및 CPA1 내지 CPAx 는 선택적으로 AND 게이트 ADB1 내지 ADBn 뿐만 아니라 AND 게이트 ADA1 내지 ADAn 에 공급되고, 열 어드레스 프리디코드된 신호 PA1 내지 PAx 및 CPA1 내지 CPAx를 섹션(22h)로 분배하는 것은 섹션(22i)로 분배하는 것과 동일하다. 예를들면, 열 어드레스 프리디코드된 신호 PA1 내지 PAx는 AND 게이트 ADA1 내지 ADAn 에 공급되고, 대응하는 AND 게이트 ADB1 는 열 어드레스 프리디코더된 신호 PA1 내지 PAx 로 공급된다. 마찬가지로, 열 어드레스 프리디코더된 신호 PA1 내지 PAx는 AND 게이트 ADAn 뿐만 아니라 AND 게이트 ADBn 으로 분배된다. 이런 이유로, 논리 1 레벨의 열 어드레스 프리디코드된 신호는 두 AND 게이트에 공급된다.The column address predecoded signals PA1 to PAx and CPA1 to CPAx are optionally supplied to the AND gates ADB1 to ADBn as well as the AND gates ADA1 to ADAn, and the column address predecoded signals PA1 to PAx and CPA1 to CPAx are section 22h. Dispensing with is identical to dispensing with section 22i. For example, the column address predecoded signals PA1 through PAx are supplied to the AND gates ADA1 through ADAn, and the corresponding AND gate ADB1 is supplied by the column address predecoded signals PA1 through PAx. Similarly, the column address predecoded signals PA1 through PAx are distributed not only to AND gate ADAn but also to AND gate ADBn. For this reason, a logical one level column address predecoded signal is supplied to both AND gates.

그러나, 블록 어드레스 디코드화된 신호 EBL 및 상보적인 블록 어드레스 디코드화된 신호 CEBL 는 제각기 섹션(22h 및 22i)에 공급되고, AND 게이트 ADA1 내지 ADAn 또는 ADB1 내지 ADBn 중 어느 하나는 인에이블된다. 따라서, 두 선택된 AND 게이트중 하나는 열 어드레스 디코드화된 신호를 발생한다.However, the block address decoded signal EBL and the complementary block address decoded signal CEBL are supplied to sections 22h and 22i, respectively, and either of the AND gates ADA1 to ADAn or ADB1 to ADBn is enabled. Thus, one of the two selected AND gates generates a column address decoded signal.

제4도에서, 데이타 전달 시스템(23)은 두 세트의 비트 라인쌍 BA1, BAm 및 BAn 과 BB1, BBm, 및 BBn, 두 감지 증폭 유니트(23a 및 23b), 한쌍의 데이타 라인 DL, 단일 판독 회로(23c)와 단일 기록 회로(23d)를 포함한다. 각각의 비트 라인쌍 BA1 내지 BAn 및 BB1 내지 BBn 은 좌우 비트 라인 BLa 및 BLb 으로 구성되고, 비트 라인쌍 BA1 내지 BAn 및 BB1 내지 BBn 은 제각기 어레이(1a)의 메모리 셀의 열과 어레이(1b)의 메모리 셀의 열과 관련된다. 각 비트 라인쌍의 좌우 비트 라인 BLa 및 BLb 은 선택적으로 관련 열의 n-채널 증진형 스위칭 트랜지스터 Qn1 의 드레인 노드와 결합되고, 각 비트 라인쌍은 관련된 열 선택 유니트(22e 또는 22f)와, 메모리 셀 어레이(21a 또는 21b)로부터 선택된 메모리 셀의 행의 전위차 형태로 데이타 비트를 전달한다. 따라서, 비트 라인쌍 BA1 내지 BAn 및 BB1 내지 BBn 은 다수 세트의 데이타 전달 경로 역할을 한다.In FIG. 4, the data transfer system 23 comprises two sets of bit line pairs BA1, BAm and BAn and BB1, BBm, and BBn, two sense amplification units 23a and 23b, a pair of data lines DL, a single read circuit 23c and a single write circuit 23d. Each of the bit line pairs BA1 to BAn and BB1 to BBn consists of left and right bit lines BLa and BLb, and the bit line pairs BA1 to BAn and BB1 to BBn each represent a row of memory cells of the array 1a and a memory of the array 1b. It is associated with a column of cells. The left and right bit lines BLa and BLb of each bit line pair are selectively coupled with the drain node of the n-channel enhanced switching transistor Qn1 in the associated column, each bit line pair having an associated column select unit 22e or 22f, and a memory cell array. The data bits are transferred in the form of a potential difference of a row of memory cells selected from 21a or 21b. Thus, the bit line pairs BA1 through BAn and BB1 through BBn serve as multiple sets of data transfer paths.

감지 증폭 유니트(23a 및 23b)는 메모리 셀 어레이(21a 및 21b)와 제각기 관련되고, 제각기 감지 증폭 회로 SA1/SAm/SAn 및 SB1/SBm/SBn를 포함한다. 감지 증폭 회로 SA1 내지 SAn 및 SB1 내지 SBn 는 비트 라인상 BA1 내지 BAn 및 BB1 내지 BBn 과 결합되고, 열 선택 유니트(2c 및 2d)는 열 어드레스 디코더 유니트(22d)의 제어하에 비트 라인쌍 SA1 내지 SAn 및 SB1 내지 SBn을 데이타 라인 DL 의 쌍과 결합시킨다.The sense amplification units 23a and 23b are respectively associated with the memory cell arrays 21a and 21b and include sense amplification circuits SA1 / SAm / SAn and SB1 / SBm / SBn, respectively. The sense amplifier circuits SA1 to SAn and SB1 to SBn are combined with BA1 to BAn and BB1 to BBn on the bit lines, and the column selection units 2c and 2d are connected to the bit line pairs SA1 to SAn under the control of the column address decoder unit 22d. And SB1 to SBn are combined with a pair of data lines DL.

판독 회로(23c)는 데이타 라인쌍 DL 상에서 발생된 전위차에 응답하여, 출력 데이타 신호를 발생시킨다. 한편, 기록 회로(23d)는 입력 데이타 신호로부터 전위차를 발생시켜, 전위차를 데이타 라인쌍에 DL 에 공급한다.The read circuit 23c generates an output data signal in response to the potential difference generated on the data line pair DL. On the other hand, the write circuit 23d generates a potential difference from the input data signal, and supplies the potential difference to the data line pairs to the DL.

제어 시스템(24)는 외부 제어 신호에 응답하는 제어기(24a)와 스위칭 유니트(24b)를 포함한다. 제어기(24a)는(도시되지 않은) 타이밍 제어신호를 순차적으로 발생시킬 뿐만 아니라 기록 모드, 판독 모드 및 리프레싱(refreshing) 모드 사이에서 동적 랜덤 액세스 메모리 소자를 시프트 시킨다. 외부 제어 신호 WE 중 하나는 동작 모드를 나타내고, 제어기(24a)는 외부 제어 신호 WE 로부터 기록 또는 판독 모드중 어느 하나를 나타내는 모드 제어 신호를 IWE를 발생시킨다.The control system 24 includes a controller 24a and a switching unit 24b that respond to external control signals. The controller 24a not only sequentially generates a timing control signal (not shown) but also shifts the dynamic random access memory element between the write mode, the read mode and the refreshing mode. One of the external control signals WE indicates an operation mode, and the controller 24a generates an IWE from the external control signal WE, which generates a mode control signal indicating either the write or read mode.

스위칭 유니트(24b)는 모드 제어 신호 IWE 에 응답하여, 모드 제어 신호 IWE의 논리 레벨에 의해 판독 회로(23c)및 기록 회로(23d)와 데이타 라인쌍 DL을 선택적으로 결합시킨다.The switching unit 24b selectively couples the read circuit 23c and the write circuit 23d and the data line pair DL by the logic level of the mode control signal IWE in response to the mode control signal IWE.

판독 시퀀스 및 기록 시퀀스는 아래에서 간략히 기술된다. 블록 및 행열 어드레스 비트는 메모리 셀 MA11을 선택할 경우, (도시되지 않은) 프리차징(percharging) 회로는 우선 정전원 전압 레벨 및 접지 전압 레벨사이의 중간 전압 레벨에서 모든 비트 라인쌍 BA1 내지 BAn 및 BB1 내지 BBn 의 좌우 비트 라인 BLa 및 BLb을 이퀄라이즈 시킨다. 모드 제어 신호 IWE가 판독 동작으로 동작 랜덤 액세스 메모리 소자를 명령할 경우, 행 어드레스 디코더/워드 라인 구동 유니트(22b)는 정전원 전압 레벨 이상으로 워드라인 WL1을 구동시키고, 우 비트 라인 BLa 은 메모리 셀 MA11 내지 MA1n 및 MB11 내지 MB1n의 저장 캐패시터와 결합된다. 우비트 라인 BLa 상의 전압 레벨은 저장된 데이타 비트에 의존하여 약간 상하로 진행하며, 작은 전위차는 제각기 비트 라인쌍 BA1 내지 BAn 및 BB1 내지 BBn 상에서 일어난다. 비트 라인쌍 BA1 내지 BAn 및 BB1 내지 BBn 은 작은 전위차를 감지 증폭 회로 SA1 내지 SAn 및 SB1 내지 SBn 로 전달하며, 작은 전위차는 감지 증폭 회로 SA1 내지 SAn 및 SB1 내지 SBn 에 의해 발생된다.Read sequences and write sequences are briefly described below. When the block and matrix address bits select memory cell MA11, the precharging circuitry (not shown) first selects all bit line pairs BA1 through BAn and BB1 through at the intermediate voltage level between the electrostatic source voltage level and the ground voltage level. Equalizes the left and right bit lines BLa and BLb of BBn. When the mode control signal IWE commands the operation random access memory element in a read operation, the row address decoder / word line driving unit 22b drives the word line WL1 above the electrostatic source voltage level, and the right bit line BLa is a memory cell. And storage capacitors of MA11 through MA1n and MB11 through MB1n. The voltage level on the right bit line BLa proceeds slightly up and down depending on the data bits stored, and small potential differences occur on the bit line pairs BA1 to BAn and BB1 to BBn, respectively. The bit line pairs BA1 to BAn and BB1 to BBn transfer small potential differences to the sense amplifier circuits SA1 to SAn and SB1 to SBn, and the small potential differences are generated by the sense amplifier circuits SA1 to SAn and SB1 to SBn.

블록 어드레스 버퍼/디코더 유니트(22g)는 논리 1 레벨에 대응하는 정 고전압 레벨로 블록 어드레스 디코드된 신호 EBL를 시프트시키고, 섹션(22h)은 인에이블된다. 열 어드레스 버퍼 유니트(22c)는 열 어드레스 프리디코드된 신호 PA1 내지 PAx를 논리 1 레벨로 시프트시키며, AND 게이트 ADA1 만은 디코드된 신호 라인 YA1를 논리 1레벨 또는 정 고전압 레벨로 시프트시킨다.The block address buffer / decoder unit 22g shifts the block address decoded signal EBL to the constant high voltage level corresponding to the logic one level, and the section 22h is enabled. The column address buffer unit 22c shifts the column address predecoded signals PA1 to PAx to a logic one level, and only the AND gate ADA1 shifts the decoded signal line YA1 to a logic one level or a constant high voltage level.

디코드된 신호 라인 YA1 상에서의 열 어드레스 디코드된 신호로, 전송 게이트 TA1 는 턴온하고, 전위차를 데이타 라인쌍 DL 으로 전달한다. 모드 제어 신호 IWE 는 스위칭 유니트(24b)가 판독 회로(23c)와 데이타 라인쌍 DL을 결합시키게 한다. 따라서, 데이타 라인쌍 DL 상의 전위차는 판독 회로(23c)에 도달하며, 판독 회로(23c)는 전위차로부터 출력 데이타 신호를 발생시킨다.With the column address decoded signal on the decoded signal line YA1, the transfer gate TA1 turns on and conveys the potential difference to the data line pair DL. The mode control signal IWE causes the switching unit 24b to couple the read circuit 23c with the data line pair DL. Thus, the potential difference on the data line pair DL reaches the read circuit 23c, and the read circuit 23c generates an output data signal from the potential difference.

한편, 모드 제어 신호 IWE 가 기록 동작으로 나타날시에, 기록 회로(23d)는 입력 데이타 신호로부터 전위차를 발생시키고, 스위칭 유니트(24b)는 데이타 라인쌍 DL 과 기록 회로(23d)를 결합시킨다. 그래서, 전위차는 데이타 라인쌍 DL 으로 전달되고, 전송 게이트 TA1 는 차례로 전위차를 비트 라인쌍 BA1 으로 전달시킨다.On the other hand, when the mode control signal IWE appears in the write operation, the write circuit 23d generates a potential difference from the input data signal, and the switching unit 24b couples the data line pair DL and the write circuit 23d. Thus, the potential difference is transferred to the data line pair DL, and the transfer gate TA1 in turn transfers the potential difference to the bit line pair BA1.

행 어드레스 디코더/워드 라인 구동 유니트(22b)는 정 고전압 레벨 이상으로 워드라인 WL1을 구동시킨다. 데이타 라인쌍 DL 상에서의 전위차는 전송 게이트 TA1를 통해 비트 라인쌍 BA1으로 전달되고, 전위차로 표시된 데이타 비트가 발생되어 메모리 셀 MA11 내에 저장된다. 다른 비트 라인쌍에서의 다른 전위차는 다른 메모리 셀내에 다시 저장된다.The row address decoder / word line driving unit 22b drives the word line WL1 above the constant high voltage level. The potential difference on the data line pair DL is transferred to the bit line pair BA1 through the transfer gate TA1, and a data bit indicated by the potential difference is generated and stored in the memory cell MA11. Different potential differences in different bit line pairs are stored back in different memory cells.

전술된 바와 같이, 본 발명에 따른 랜덤 액세스 메모리 소자는 한 데이타 라인쌍 DL 만을 가지며, 데이타 라인쌍 DL 은 모든 메모리 셀 어레이(21a 및 21b)사이에서 공유된다. 메모리 셀 어레이 수가 증가될지라도, 한 데이타 라인쌍만은 메모리 셀 어레이중의 어느 하나에 대한 데이타 비트를 선택적으로 전달 시키며, 증가율은 종래 기술의 동적 랜덤 액세스 메모리 소자보다 작다. 더욱이, 스위칭 유니트(24b)만이 판독 및 기록 회로(23c 및 23d)중 하나와 데이타 라인쌍 DL을 결합시키며, 판독 회로(23c) 및 기록 회로(23d) 사이의 선택은 간단하다. 따라서, 본 발명에 따른 동적 랜덤 액세스 메모리 소자는 스위칭 유니트(24b)의 간단한 제어의 희생(sacrifice)없이 소형 반도체 칩상에 제조된다.As described above, the random access memory element according to the present invention has only one data line pair DL, and the data line pair DL is shared between all the memory cell arrays 21a and 21b. Although the number of memory cell arrays is increased, only one data line pair selectively transfers data bits for any one of the memory cell arrays, and the rate of increase is less than that of prior art dynamic random access memory elements. Moreover, only the switching unit 24b couples one of the read and write circuits 23c and 23d with the data line pair DL, and the selection between the read circuit 23c and the write circuit 23d is simple. Therefore, the dynamic random access memory element according to the present invention is manufactured on a small semiconductor chip without sacrificing simple control of the switching unit 24b.

[실시예 2]Example 2

제6도에서, 본 발명을 실시한 다른 동적 랜덤 액세스 메모리 소자는 공유형 감지 증폭 회로와 함께 설치되어 있다. 감지 증폭 회로 SA1 내지 SAn 및 감지 증폭 회로 SB1 내지 SBn 는 메모리 셀 어레이(21a 및 21b)의 두 측상에 선택적으로 위치되고, 열 선택 유니트는 두 섹션으로 분할되며, 전송 게이트 TA1 내지 TAn 및 TB1 내지 TBn 는 또한 메모리 셀 어레이(21a 및 21b)의 두 측상에 위치된다.In FIG. 6, another dynamic random access memory element embodying the present invention is provided with a shared sense amplifier circuit. The sense amplification circuits SA1 to SAn and the sense amplification circuits SB1 to SBn are selectively located on two sides of the memory cell arrays 21a and 21b, the column selection unit is divided into two sections, and the transfer gates TA1 to TAn and TB1 to TBn Is also located on two sides of the memory cell arrays 21a and 21b.

따라서, 데이타 라인쌍 DL, 열 어드레스 디코더 유니트(22d), 스위칭 유니트(24b), 판독 회로(23c) 및 기록 회로 (23d)는 이중으로 된다. 그러나, 이중으로 된 데이타 라인쌍 DL 은 메모리 셀 어레이(21a 및 21b)사이에서 여전히 공유되어 있고, 열 어드레스 디코더 유니트(22d)는 한 전송 게이트 TA1 내지 TAn 및 TB1 내지 TBn 가 전위차를 더블된 데이타 라인쌍 DL으로 전달하게 한다.Therefore, the data line pair DL, the column address decoder unit 22d, the switching unit 24b, the read circuit 23c and the write circuit 23d are doubled. However, the redundant data line pair DL is still shared between the memory cell arrays 21a and 21b, and the column address decoder unit 22d is a data line in which one transfer gate TA1 to TAn and TB1 to TBn have a potential difference doubled. Pass on pair DL.

다른 콤포넌트는 제 1 실시예의 것과 유사하며, 판독 및 기록 시퀀스는 제 1 실시예의 것과 유사하다. 이런 이유로, 바람직하지 않은 반복을 피하기 위해 아래에서 더 이상 기술되지 않는다.The other components are similar to those of the first embodiment, and the read and write sequences are similar to those of the first embodiment. For this reason, it is no longer described below to avoid undesirable repetition.

제6도에 도시된 동적 랜덤 액세스 메모리 소자는 마찬가지로 제 1 실시예와 같은 잇점을 성취한다.The dynamic random access memory element shown in FIG. 6 similarly achieves the same advantages as the first embodiment.

[실시예 3]Example 3

제7도에서, 본 발명을 실시한 또다른 동적 랜덤 액세스 메모리 소자는 판독 데이타 라인쌍 DLr 및 기록 데이타 라인쌍 DLw과 함께 설치된다. 판독 데이타 라인쌍 DLr 및 기록 데이타 라인쌍 DLw은 판독 회로(23c) 및 기록 회로 (23d)에 의해 배타적으로 이용되고, 어느 스위칭 유니트는 그 안에 포함되지 않는다. 모드 제어 신호 IWE 는 열 선택 유니트(22e 및 22f)에 직접 공급되고, 열 선택 유니트(22e 및 22f)는 판독 및 기록 데이타 라인쌍 DLr 및 DLw 로 선택된 비트 라인쌍을 선택적으로 결합시키다. 그러나, 다른 콤포넌트는 제 1 실시예의것과 유사하여, 간략화하기 위해 기술이 생략된다.In FIG. 7, another dynamic random access memory element embodying the present invention is provided with a read data line pair DLr and a write data line pair DLw. The read data line pair DLr and the write data line pair DLw are exclusively used by the read circuit 23c and the write circuit 23d, and no switching unit is included therein. The mode control signal IWE is supplied directly to the column selection units 22e and 22f, and the column selection units 22e and 22f selectively combine the bit line pairs selected by the read and write data line pairs DLr and DLw. However, the other components are similar to those of the first embodiment, and the description is omitted for the sake of simplicity.

제8도는 한 감지 증폭 회로 SA 와 관련된 열 선택 유니트(22e 및 22f)의한 전달 유니트 TG를 설명한 것이다. 전달 유니트 TG 는 관련된 비트 라인쌍 B1a 및 BLb 과 기록 데이타 라인쌍 DLw 사이에 결합된 n-채널 증진형 스위칭 트랜지스터 Qn31/Qn32 및 Qn33/Qn34의 두 직렬 조합부와, 정 전원 전압 라인 Vdd 및 판독 데이타 라인쌍 DLr 사이에 결합된 n-채널 증진형 스위칭 트랜지스터 Qn35/Qn36 및 Qn37/Qn38의 두 직렬 조합부를 포함한다. 모드 제어 신호 IWE는 스위칭 트랜지스터 Qn31 및 Qn33 의 게이트 전극에 인가되고, 비트 라인 BLa 및 BLb 은 제각기 n-채널 증진형 스위칭 트랜지스터 Qn37 및 Qn35 의 게이트 전극과 결합된다.8 illustrates the transfer unit TG by the column selection units 22e and 22f associated with one sense amplifier circuit SA. The transfer unit TG comprises two series combinations of n-channel enhanced switching transistors Qn31 / Qn32 and Qn33 / Qn34 coupled between the associated bit line pairs B1a and BLb and the write data line pair DLw, and the constant power voltage line Vdd and read data. Two series combinations of n-channel enhanced switching transistors Qn35 / Qn36 and Qn37 / Qn38 coupled between the line pair DLr. The mode control signal IWE is applied to the gate electrodes of the switching transistors Qn31 and Qn33, and the bit lines BLa and BLb are coupled with the gate electrodes of the n-channel enhanced switching transistors Qn37 and Qn35, respectively.

기록 모드에서, 모드 제어 신호 IWE는 정 고전압 레벨로 상향 진행하고, 기록 데이타 라인쌍 DLw 상의 전위차는 비트 라인 BLa 및 BLb 으로 전달된다.In the write mode, the mode control signal IWE advances upward to the constant high voltage level, and the potential difference on the write data line pair DLw is transferred to the bit lines BLa and BLb.

판독 모드에서, 모드 제어 신호 IWE 는 접지 전압 레벨내에 머물고, 비트 라인 BLa 및 BLb 상의 전위차는 n-채널 증진형 스위칭 트랜지스터 Qn35 및 Qn37 가 상보적으로 턴온 및 턴오프하게 한다. 그때, 정 전원 전압 레벨은 한 판독 데이타 라인에 공급되고, 다른 판독 데이타 라인은 접지된다. 따라서, 전위차는 판독 데이타 라인쌍 DLr 으로 전달된다.In the read mode, the mode control signal IWE remains within the ground voltage level, and the potential difference on the bit lines BLa and BLb causes the n-channel enhanced switching transistors Qn35 and Qn37 to turn on and off complementarily. At that time, the constant power supply voltage level is supplied to one read data line, and the other read data line is grounded. Thus, the potential difference is transferred to the read data line pair DLr.

판독 및 기록 시퀀스는 제 1 실시예의 것과 유사하며, 제 3 실시예는 또한 같은 잇점을 가지는데, 그 이유는 판독 데이타 라인쌍 DLr 및 기록 데이타 라인쌍 DLw 이 메모리 용량에 따라 증가되지 않기 때문이다.The read and write sequence is similar to that of the first embodiment, and the third embodiment also has the same advantage, since the read data line pair DLr and the write data line pair DLw do not increase with the memory capacity.

이런 점에서, 한 데이타 라인쌍은 스위칭 유니트 대신에 증가된다. 그러나, 데이타 라인쌍은 스위칭 유니트 보다 작은 면적을 차지하며, 반도체 칩 사이즈는 감소된다.In this regard, one data line pair is incremented instead of the switching unit. However, the data line pair occupies a smaller area than the switching unit, and the semiconductor chip size is reduced.

[실시예 4]Example 4

제9도에서, 본 발명을 실시한 또다른 동적 랜덤 액세스 메모리 소자가 설명된다. 제9도에 도시된 동적 랜덤 액세스 메모리 소자는 메모리 셀 어레이(21a 및 21b)에 배타적으로 이용된 행 어드레스 디코더/워드 라인 구동 유니트(31a 및 31b)를 제외하고는 제 1 실시예와 유사하다. 두 개의 행 어드레스 디코더/워드 라인 구동 유니트(31a 및 31b)로, 두 개의 서로 다른 행이 어드레스 가능하고, 제 2 실시예의 조합부는 두 데이타 비트가 서로 다른 행 어드레스를 가진 두 메모리 셀로부터 이중으로 된 데이타 라인쌍 DL 으로 판독하게 한다.In FIG. 9, another dynamic random access memory element embodying the present invention is described. The dynamic random access memory element shown in FIG. 9 is similar to the first embodiment except for the row address decoder / word line driving units 31a and 31b exclusively used for the memory cell arrays 21a and 21b. With two row address decoder / word line driving units 31a and 31b, two different rows are addressable, and the combination portion of the second embodiment is doubled from two memory cells with two data bits having different row addresses. Read data line pair DL.

본 발명의 특정 실시예가 기술되었지만, 본 발명의 정신 및 범주로부터 벗어남이 없이 본 분야의 숙련자에게는 다양하게 변형될 수 있다. 예를들면, 둘 이상의 메모리 셀 어레이(21a 및 21b)가 본 발명에 따른 동적 랜덤 액세스 메모리 소자내에 포함될 수 있으며, 본 발명은 어느 형의 반도체 메모리 소자에 적용할 수 있다. 동적 랜덤 액세스 메모리 소자는 다른 기능 블록과 함께 대규모 집적부내에 포함될 수 있다.While specific embodiments of the invention have been described, various modifications may be made to those skilled in the art without departing from the spirit and scope of the invention. For example, two or more memory cell arrays 21a and 21b may be included in the dynamic random access memory device according to the present invention, and the present invention can be applied to any type of semiconductor memory device. Dynamic random access memory elements can be included in large scale integrated units along with other functional blocks.

Claims (9)

반도체 메모리 소자에 있어서, a) 각각의 블록 어드레스들이 할당된 다수의 메모리 셀 어레이로서, 이들 어레이 각각은 행 어드레스 및 열 어드레스가 각각 할당된 다수의 어드레스 가능한 메모리 셀을 가지며, 상기 행 어드레스와 열 어드레스는 다수의 메모리 셀 어드레이 사이에 공유되어 있는, 상기 다수의 셀 어레이 ; b) 제 1 어드레스 비트에 응답하여 상기 각 메모리 셀 어레이로부터 메모리 셀의 행을 선택하는 행 어드레싱 수단 ; c) 상기 다수의 메모리 셀 어레이와 제각기 결합되어, 데이타 비트를 전달하는 다수 세트의 데이타 전달 경로 ; d) 상기 다수의 메모리 셀 어레이 사이에서 공유된 데이타 라인쌍 ; e) 제 2 어드레스 비트에 응답하여, 상기 다수 세트의 데이타 전달 경로내에 포함된 데이타 전달경로중 하나를 선택하는 열 어드레스 디코더 수단 ; f) 상기 다수 세트의 데이타 전달 경로와 데이타 라인쌍과의 사이에 제 각기 결합되어 있어서 상기 어드레스 디코더 수단의 제어하에 상기 데이타 전달 경로중 한 경로를 상기 데이타 라인쌍과 결합시키는 다수의 열 선택 수단 ; g) 상기 데이타 비트중 하나로부터 출력 데이타 신호를 생성하는 판독 회로 ; h) 상기 데이타 비트중 하나를 입력 데이타 신호로부터 생성하는 기록 회로와 ; i) 판독 회로 및 기록 회로중의 하나와 데이타 라인쌍을 결합하도록 동작하는 스위칭 수단 ; 을 포함하는 것을 특징으로 하는 반도체 메모리장치.A semiconductor memory device comprising: a) a plurality of arrays of memory cells, each block address assigned, each array having a plurality of addressable memory cells assigned a row address and a column address, respectively; A plurality of cell arrays, shared among a plurality of memory cell addresses; b) row addressing means for selecting a row of memory cells from each memory cell array in response to a first address bit; c) a plurality of sets of data transfer paths, each coupled with said plurality of memory cell arrays, to carry data bits; d) pairs of data lines shared between said plurality of memory cell arrays; e) column address decoder means for selecting one of the data transfer paths included in the plurality of data transfer paths in response to a second address bit; f) a plurality of column selection means respectively coupled between the plurality of sets of data transfer paths and data line pairs to combine one of the data transfer paths with the data line pairs under the control of the address decoder means; g) read circuitry for generating an output data signal from one of said data bits; h) a write circuit for generating one of said data bits from an input data signal; i) switching means operative to couple a data line pair with one of a read circuit and a write circuit; Semiconductor memory device comprising a. 제 1 항에 있어서, 상기 행 어드레싱 수단은 상기 다수의 메모리 셀 어레이 사이에 공유된 단일의 행 어드레스 디코더 수단에 의해 실행되는 것을 특징으로 하는 반도체 메모리 소자.2. The semiconductor memory device according to claim 1, wherein said row addressing means is executed by a single row address decoder means shared between said plurality of memory cell arrays. 제 2 항에 있어서, 상기 데이타 전달 경로는 다수의 비트 라인 쌍에 의해 각각 실행되어 상기 다수의 열 선택 수단으로 전위차를 전달하는 것을 특징으로 하는 반도체 메모리 소자.3. The semiconductor memory device according to claim 2, wherein said data transfer paths are each executed by a plurality of pairs of bit lines to transfer potential differences to said plurality of column selection means. 제 3 항에 있어서, 상기 다수의 메모리 셀 어레이에 각각 관련되어 있으며 상기 다수의 비트라인 쌍에 각각 결합된 다수 세트의 감지 증폭기 회로를 갖는 다수의 감지 증폭기 유니트를 더 포함하는 것을 특징으로 하는 반도체 메모리 소자.4. The semiconductor memory of claim 3 further comprising a plurality of sense amplifier units each having a plurality of sets of sense amplifier circuits associated with the plurality of memory cell arrays and coupled to the plurality of bit line pairs, respectively. device. 제 4 항에 있어서, 감지 증폭기 유니트 각각의 모든 감지 증폭기 회로는 관련 메모리 셀 어레이의 소정의 측면에 위치하는 것을 특징으로 하는 반도체 메모리 소자.5. A semiconductor memory device according to claim 4, wherein all sense amplifier circuits of each sense amplifier unit are located on a predetermined side of an associated memory cell array. 제 4 항에 있어서, 감지 증폭기 유니트 각각의 감지 증폭기 회로는 관련 메모리 셀 어레이의 양측면에 선택적으로 위치하며, 상기 다수의 열 선택 수단 각각은 상기 관련 메모리 셀 어레이의 양측면상에 선택적으로 위치하는 상기 감지 증폭기 회로와 결합하는 두 개의 선택기 부분으로 분할되며, 상기 데이타 라인 쌍은 상기 두 개의 선택기 부분과 각각 결합된 두 개의 데이타 라인 부분으로 분할되는 것을 특징으로 하는 반도체 메모리 소자.5. The sensing circuit of claim 4, wherein sense amplifier circuits of each sense amplifier unit are selectively located on both sides of an associated memory cell array, and wherein each of the plurality of column selection means is selectively located on both sides of the associated memory cell array. And a data line pair divided into two data line portions respectively coupled with the two selector portions. 제 1 항에 있어서, 상기 데이타 라인 쌍은 판독 동작 및 기록 동작에 모두에 사용되는 것을 특징으로 하는 반도체 메모리 소자.2. The semiconductor memory device of claim 1, wherein the data line pair is used for both read and write operations. 제 1 항에 있어서, 상기 데이타 라인 쌍은 판독 동작에서 사용되는 판독 라인을 배타적으로 가지며 또한 기록 동작에서 사용되는 기록 라인을 배타적으로 가지며, 상기 스위칭 수단은 상기 다수의 열 선택 수단 각각에 병합되어 있는 것을 특징으로 하는 반도체 메모리 소자.The data line pair of claim 1, wherein the data line pair has an exclusive read line used in a read operation and an exclusively used write line in a write operation, wherein the switching means are incorporated in each of the plurality of column selection means. A semiconductor memory device, characterized in that. 제 1 항에 있어서, 상기 행 어드레싱 수단은 상기 다수의 메모리 셀 어레이와 각각 관련된 다수의 열 어드레스 디코더 수단를 포함하는 것을 특징으로하는 반도체 메모리 소자.2. The semiconductor memory device according to claim 1, wherein said row addressing means comprises a plurality of column address decoder means respectively associated with said plurality of memory cell arrays.
KR1019930009958A 1992-06-03 1993-06-03 Semiconductor memory device KR0133273B1 (en)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP92-143879 1985-06-04
JP4142806A JPH05331412A (en) 1992-06-03 1992-06-03 Coating composition
JP92-142806 1992-06-03
JP4143879A JPH05342855A (en) 1992-06-04 1992-06-04 Semiconductor memory circuit

Publications (2)

Publication Number Publication Date
KR940001152A KR940001152A (en) 1994-01-10
KR0133273B1 true KR0133273B1 (en) 1998-04-16

Family

ID=26474687

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930009958A KR0133273B1 (en) 1992-06-03 1993-06-03 Semiconductor memory device

Country Status (1)

Country Link
KR (1) KR0133273B1 (en)

Also Published As

Publication number Publication date
KR940001152A (en) 1994-01-10

Similar Documents

Publication Publication Date Title
JP2554816B2 (en) Semiconductor memory device
US5659515A (en) Semiconductor memory device capable of refresh operation in burst mode
US6711051B1 (en) Static RAM architecture with bit line partitioning
US6304501B2 (en) Semiconductor memory device having a large band width and allowing efficient execution of redundant repair
KR100211760B1 (en) Data i/o path control circuit of semiconductor memory device having multi-bank structure
US7688650B2 (en) Write control method for a memory array configured with multiple memory subarrays
US6650572B2 (en) Compact analog-multiplexed global sense amplifier for rams
US6768692B2 (en) Multiple subarray DRAM having a single shared sense amplifier
US6366526B2 (en) Static random access memory (SRAM) array central global decoder system and method
US5881006A (en) Semiconductor memory device
US5689470A (en) Semiconductor memory device and method for accessing a memory in the same
US5642326A (en) Dynamic memory
JPH10269766A (en) Semiconductor memory device
US6178127B1 (en) Semiconductor memory device allowing reliable repairing of a defective column
US5392242A (en) Semiconductor memory device with single data line pair shared between memory cell arrays
US6510094B2 (en) Method and apparatus for refreshing semiconductor memory
US5715209A (en) Integrated circuit memory devices including a dual transistor column selection switch and related methods
US6046955A (en) Semiconductor memory device with testable spare columns and rows
JPH09147595A (en) Semiconductor storage device
JPH01251397A (en) Semiconductor memory device
US6330202B1 (en) Semiconductor memory device having write data line
JP2718577B2 (en) Dynamic RAM
US5481496A (en) Semiconductor memory device and method of data transfer therefor
KR0133273B1 (en) Semiconductor memory device
JP2001338495A (en) Semiconductor memory

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121121

Year of fee payment: 16

EXPY Expiration of term