KR0131199Y1 - 멀티 시스템 판별회로 - Google Patents

멀티 시스템 판별회로 Download PDF

Info

Publication number
KR0131199Y1
KR0131199Y1 KR2019930024605U KR930024605U KR0131199Y1 KR 0131199 Y1 KR0131199 Y1 KR 0131199Y1 KR 2019930024605 U KR2019930024605 U KR 2019930024605U KR 930024605 U KR930024605 U KR 930024605U KR 0131199 Y1 KR0131199 Y1 KR 0131199Y1
Authority
KR
South Korea
Prior art keywords
output
signal
frequency
unit
discriminator
Prior art date
Application number
KR2019930024605U
Other languages
English (en)
Other versions
KR950015970U (ko
Inventor
김진규
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR2019930024605U priority Critical patent/KR0131199Y1/ko
Publication of KR950015970U publication Critical patent/KR950015970U/ko
Application granted granted Critical
Publication of KR0131199Y1 publication Critical patent/KR0131199Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/097Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using a comparator for comparing the voltages obtained from two frequency to voltage converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N11/00Colour television systems
    • H04N11/06Transmission systems characterised by the manner in which the individual colour picture signal components are combined
    • H04N11/12Transmission systems characterised by the manner in which the individual colour picture signal components are combined using simultaneous signals only
    • H04N11/14Transmission systems characterised by the manner in which the individual colour picture signal components are combined using simultaneous signals only in which one signal, modulated in phase and amplitude, conveys colour information and a second signal conveys brightness information, e.g. NTSC-system
    • H04N11/16Transmission systems characterised by the manner in which the individual colour picture signal components are combined using simultaneous signals only in which one signal, modulated in phase and amplitude, conveys colour information and a second signal conveys brightness information, e.g. NTSC-system the chrominance signal alternating in phase, e.g. PAL-system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • H04N9/455Generation of colour burst signals; Insertion of colour burst signals in colour picture signals or separation of colour burst signals from colour picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Color Television Systems (AREA)

Abstract

본 고안은 멀티 시스템 기기에서 각 방송 방식별로 상이한 시스템 판별신호를 출력시켜주어 멀티 시스템을 자동 절환시킬 수 있도록 한 것으로 기존의 수동 선택이나 2가지 시스템 선택의 한정적임을 해결하는 것이다.
이를 위하여 본 고안에서는 PAL-M 신호 입력시 에러 전압을 출력시키는 에러전압 출력부(100)와, 3.58㎒ 칼라 신호 입력을 검출하는 3.58㎒ 칼라 판별부(200)를 구비시키고 50/60㎐ 주파수를 구별하는 주파수 판별부(300)와 SECAM 신호 입력을 판별하는 SECAM 판별부(400)를 구비시킨 후 상기 에러전압 출력부(100)와, 3.58㎒ 칼라 출력부(200) 및 주파수 판별부(300)와 SECAM 판별부(400)의 출력을 논리 조합하여 시스템 판별 신호를 출력시키는 시스템 판별부(500)를 구비시킴으로써 각 방송 시스템별로 상이한 시스템 선택 신호를 출력시키도록 한 것이다.

Description

멀티 시스테 판별회로
제1도는 본 고안의 회로도.
제2도는 본 고안의 실시 회로도.
제3도는 시스템별 특성표.
* 도면의 주요부분에 대한 부호의 설명
100 : 에러전압 출력부 110 : 발진기
120 : 위상 에러 검출기 130 : 비교기
200 : 3.58㎒ 칼라 판별부 210 : 스위치
220 : 주파수 전압 변환기 230 : 비교기
300 : 주파수 판별부 400 : SECAM 판별부
500 : 시스템 판별부 AN1-AN5 : 앤드 게이트
NA1 : 낸드 게이트
본 고안은 각기 다른 방송 방식 시스템을 수신할 수 있는 영상 수신장치에서 방송 방식에 따른 시스템을 자동 판별할 수 있도록 하는 멀티 시스템 판별회로에 관한 것으로 방송 방식의 변화에 따라 시스템을 절환시키지 않아도 자동 절환 시킬 수 있는 것이다.
방송 방식이 상이한 시스템을 하나의 비데오 테이프 레코더 및 텔레비젼등의 영상 수신장치에서 시스템을 변화시켜가며 수신할 수 있는 멀티 시스템 기기가 개발되어 있으나 기존의 멀티 시스템 기기는 방송 방식에 따라 사용자가 수동으로 시스템 절환스위치를 조작해 주거나 또는 2가지 시스템을 자동을 절환시켜주는 기능이 대부분이다.
수동으로 시스템을 절환시키는 방식은 사용자가 방송 방식을 먼저 인지한 후 방송방식에 맞도록 시스템 절환 스위치를 조작해 주어야 하는 불편함이 따르게 되고 자동으로 방송 시스템을 절환시키는 방식도 고작 2가지 시스템만을 절환시키게 되므로 그 이상의 멀티 시스템 구성이 곤란한 것이었다.
그러나 점차 방송방식이 상히한 방송을 시청할 기회가 늘어나게 되고 이에 따라 영상 수산장치도 시스템 종류에 따라 여러 대를 준비하여야 하므로 본 고안에서는 다양한 방송 시스템을 수신할 수 있는 멀티 시스템을 구성하되 방송방식에 따라 자동으로 방송 시스템을 판별하므로서 방송중인 시스템을 자동 절환시킬 수 있도록 한다.
이같이 멀티 시스템 기기에서 방송방식에 따라 자동으로 시스템을 절환시키기 위하여 시스템 판별 신호를 출력시키도록 하는 것을 목적으로 하는 본 고안은 PAL-M 신호 입력시 에러 전압을 출력시키는 에러 전압 출력부와, 3.58㎒ 칼라 신호 입력을 검출하는 3.58㎒ 칼라 판별부를 구비하고 50/60㎐ 주파수를 구별하는 주파수 판별부와 SECAM 신호 입력을 판별하는 SECAM 판별부를 구비한 후 상기 에러전압 출력부와 3.58㎒ 칼라 판별부와 SECAM 판별부의 출력을 논리 조합하여 시스템 판별 신호를 출력시키는 시스템 판별부를 구비하여 된 것이다.
이하 본 고안을 첨부 도면에 의거 상세히 설명하면 다음과 같다.
제1도는 본 고안의 회로도로써 칼라 신호입력을 기준 발진 주파수와 위상 비교하여 서로 상이할 때 에러전압을 출력시키고 이를 기준전압과 비교하여 논리레벨을 출력시키는 에러전압 출력부(100)와, 칼라 신호중의 버스트 신호만을 추출하여 전압을 변환시킨 후 이를 기준전압과 비교하여 논리레벨을 출력시키는 3.58㎒ 칼라 판별부(200)와, 복합 동기 신호를 카운트하여 50/60㎐의 주파수를 판단하고 이를 논리레벨로 출력시키는 주파수 판별부(300)와, SECAM 칼라 신호의 2캐리어 방식을 검출하여 논리 레벨을 출력시키는 SECAM 판별부(400)와, 상기 각 판별부와 출력부의 논리 레벨을 조합하여 시스템 판별신호로 출력시키는 시스템 판별부(500)로 구성된다.
제2도는 본 고안의 실시회로도로써 에러전압 출력부(100)는 3.58㎒ 칼라 신호 주파수와 동일한 기준 발진 주파수를 발생시키는 발진기(110)와, 상기 발진기(110)의 기준 발진 주파수와 칼라 신호 주파수의 비교하여 서로 상이할 때 에러전압을 출력시키는 위상 에러 검출기(120)와, 상기 위상 에러 검출기(120)의 에러전압을 기준전압과 비교하여 논리 레벨을 출력시키는 비교기(130)로 구성된다.
3.58㎒ 칼라 판별부(200)는 칼라 신호 입력을 버스트 게이트 펄스(BGP)로 스위칭하여 버스트 신호만을 분리하는 스위치(210)와, 상기 스위치(210)에서 분리된 버스트 신호를 전압으로 변환시키는 주파수 전압 변환기(220)와, 상기 주파수 전압 변환기(220)의 출력을 기준전압과 비교하여 논리 레벨을 출력시키는 비교기(230)로 구성된다.
여기서 에러전압 출력부(100)와, 3.58㎒ 칼라 판별부(200) 및 SECAM 판별부(400)에 인가되는 칼라신호는 방송신호를 공지의 휘도/칼라 분리회로에서 분리시킨 칼라 신호를 인가시킨다.
시스템 판별부(500)는 3.58㎒ 칼라 판별부(200)의 출력을 반전시킨 출력과 주파수 판별부(300)의 출력을 논리곱시켜 NTSC 4,43 시스템 판별 신호를 축력시키는 앤드 게이트(AN1)와 주파수 판별부(300)의 출력을 반전시킨 출력과, 3.58㎒ 칼라 판별부(200)의 출력을 논리곱시켜 PAL-M 시스템 판별신호를 출력시키는 앤드 게이트(AN2)와, 3.58㎒ 칼라 판별부(200)와 주파수 판별부(300)의 출력을 논리곱시켜 NTSC 3.58 시스템 판별신호를 출력시키는 앤드 게이트(AN3)와, 3.58㎒ 칼라 판별부(200)와 주파수 판별부(300) 및 SECAM 판별부(400)의 출력을 논리곱시키고 이를 반전시켜 PAL 시스템 판별신호로 출력시키는 낸드 게이트(NA1)와, 주파수 판별부(300)의 출력을 반전시킨 출력과 SECAM 판별부(400)의 출력을 논리곱시켜 SECAM 시스템 판별 신호로 출력시키는 앤드 게이트(AN4)와, 상기 앤드 게이트(AN1)의 출력을 반전시킨 출력과 에러전압 출력부(100) 및 주파수 판별부(300)의 출력을 논리곱시켜 PAL-M 시스템 판별 신호로 출력시키는 앤드 게이트(AN5)로 구성된다.
이와 같이 구성된 본 고안 회로에서 판별되는 각 시스템별 필드 주파수, 라인 주파수, 필드수, 칼라 서브 캐리어는 제3도에 도시되어 있다.
본 고안은 제3도에 도시되어 있는 바와 같이 각 시스템별로 휘도신호와 칼라신호로 독특하게 구성되어 있는바 이를 이용하여 각 시스템 판별신호를 출력시킴으로써 자동적으로 방송시스템을 선택할 수 있도록 하는 것이다.
각 시스템 판별 신호출력을 설명하기에 앞서 에러전압 출력부(100)와 3.58㎒ 칼라 판별부(200) 및 주파수 판별부(300)와 SECAM 판별부(400)의 동작에 대하여 설명한다.
에러전압 출력부(100)는 PAL-M 방식의 칼라 신호 입력시 하이레벨을 출력시키게 된다.
즉 발진기(100)에서는 3.58㎒의 주파수를 발생시키게 되고 위상 에러 검출부(120)에서는 상기 발진기(120)의 발진주파수와 방송 신호에서 분리시킨 칼라 신호 주파수의 위상을 비교하여 위상이 상이할때 에러전압을 출력시키게 된다.
여기서 PAL-M 시스템의 칼라신호는 3.58㎒ 이나 PAL 방식이 2H(H : 1수평주기)마다 위상이동시키게 되므로 NTSC 3.58㎒일 경우 에러전압이 나타나지 않으나 PAL-M 시스템의 경우 에러전압이 나타나게 된다.
이러한 위상 에러 검출기(120)의 출력은 비교기(130)에서 기준전압과 비교되므로 PAL-M 방식일 경우만 비교기(130)의 출력이 하이레벨로 출력되어진다.
한편 3.58㎒ 칼라 판별부(200)는 칼라신호가 3.58㎒일 경우만 하이레벨을 출력시키게 되는 것으로 그 동작으로 다음과 같다. 스위치(210)는 버스트 게이트 펄스(BGP)에 의해 스위칭되어 칼라신호중의 버스트 신호만을 분리해내게 되고 스위치(210)에서 분리된 버스트 신호는 주파수 전압 변환기(220)에서 전압으로 변환된 후 비교기(230)에 인가되므로써 비교기(230)에서는 3.58㎒ 칼라 신호입력시 하이레벨을 출력시키게 된다.
주파수 판별부(300)는 복합 동기 신호를 카운트하여 60㎐일 경우 하이레벨을 출력시키게 되며 상기 주파수 판별부(300)는 공지된 기술이다.
SECAM 판별부(400)는 SECAM 방식이 2캐리어 방식이므로 이를 검출하여 SECAM 방식일 경우 하이레벨을 출력시키게 되며 이러한 SECAM 판별부(400)도 공지된 기술이다.
이러한 동작의 본 고안을 이용하여 시스템 판별신호를 얻어내는 동작을 각 시스템별로 설명한다.
NTSC 3.58 신호 입력시를 살펴본다.
이 경우는 제3도의 표에 나타난 바와 같이 칼라 신호가 3.58㎒이고 필드 주파수가 60㎐이므로 3.58㎒ 칼라 판별부(200)와 주파수 판별부(300)의 출력이 하이레벨이 된다.
상기된 신호는 시스템 판별부(400)의 앤드 게이트(AN3)에서 논리곱되어 앤드 게이트(AN3)의 출력측으로 하이레벨의 시스템 판별신호를 출력시키게 되며 상기 앤드 게이트(AN3)의 하이레벨 출력에 의하여 멀티 시스템이 NTSC 3.58을 처리할 수 있도록 선택되어진다.
NTSC 4.43 신호 입력시는 살펴본다.
이 경우는 칼라 신호가 4.43㎒이고 필드 주파수는 60㎐이므로 3.58㎒ 칼라 판별부(200)의 출력은 로우레벨이 되고 주파수 판별부(300)의 출력은 하이레벨이 된다.
3.58㎒ 칼라 판별부(200)의 로우레벨 출력은 앤드 게이트(AN1)에 반전되어 입력되고 주파수 판별부(300)의 출력은 앤드 게이트(AN1)에 그대로 입력되므로 앤드 게이트(AN1)의 출력측으로 하이레벨의 시스템 판별신호를 출력시키게 된다.
상기 앤드 게이트(AN1)의 하이레벨 출력에 의하여 멀티 시스템이 NTSC 4.43을 처리할 수 있도록 선택되어진다.
PAL-M 신호 입력시를 살펴본다.
이 경우는 에러 전압 출력부(100)에서 하이레벨을 출력시키고 주파수 판별부(300)에서 하이레벨을 출력시키게 되며 앤드 게이트(AN1)의 출력은 로우레벨이 된다.
따라서 앤드 게이트(AN5)에서 상기된 에러 전압 출력부(100)와 주파수 판별부(300)의 출력과 함께 앤드 게이트(AN1)의 출력을 반전시켜 논리곱시키게 되면 앤드 게이트(AN5)의 출력측으로 하이레벨의 시스템 판별신호가 출력되어진다.
상기 앤드 게이트(AN5)의 하이레벨 출력에 의하여 멀티 시스템이 PAL-M을 처리할 수 있도록 선택되어진다.
PAL-N 신호 입력시를 살펴본다.
이 경우는 칼라신호가 3.58㎒이고 필드 주파수가 50㎐이므로 3.58㎒ 칼라 판별부(200)의 출력은 하이레벨이 되고 주파수 판별부(300)의 출력은 로우레벨이 된다.
3.58㎒ 칼라 판별부(200)의 하이레벨 출력은 앤드 게이트(AN2)에 입력되므로 앤드 게이트(AN2)에서는 하이레벨의 시스템 판별신호를 출력시키게 된다.
앤드 게이트(AN2)의 하이레벨 출력에 의하여 멀티 시스템이 PAL-N을 처리할 수 있도록 선택되어진다.
PAL 신호 입력시 살펴본다.
이 경우는 칼라 신호가 4.43㎒이고 그 필드 주파수가 50㎐이므로 3.58㎒ 칼라 판별부(200)와 주파수 판별부(300)의 출력은 로우레벨이 된다.
이때 SECAM 판별부(400)의 출력은 로우레벨이 되므로 3.58㎒ 칼라 판별부(200)와 주파수 판별부(300) 및 SECAM 판별부(400)의 출력이 인가되는 낸드 게이트(NA1)에서는 하이레벨의 시스템 판별 신호를 출력시키게 된다.
상기 낸드 게이트(NA1)의 하이레벨출력에 의하여 멀티 시스템이 PAL을 처리할 수 있도록 선택되어진다.
SECAM 신호 입력시를 살펴본다.
이 경우를 SECAM 판별부(400)에서만 하이레벨을 출력시키게 되므로 앤드 게이트(AN4)에서는 주파수 판별부(300)의 출력을 반전시킨 출력과 SECAM 판별부(400)의 출력을 논리곱시켜 하이레벨의 시스템 판별신호를 출력시키게 된다.
앤드 게이트(AN4)의 하이레벨 출력에 의하여 멀티 시스템이 SECAM을 처리할 수 있도록 선택되어진다.
이상에서 살펴본 바와 같이 본 고안은 각 방송 시스템별로 시스템 판별신호를 출력시켜주어 방송 방식에 따른 시스템을 자동절환 시킬 수 있어 사용상 편리함을 제공하게 된다.

Claims (4)

  1. 칼라 신호입력을 기준 발진 주파수와 위상 비교하여 서로 상이할 때 에러전압을 출력시키고 이를 기준전압과 비교하여 논리 레벨을 출력시키는 에러전압 출력부(100)와, 칼라 신호중의 버스트 신호만을 추출하여 전압으로 변환시킨 후 이를 기준전압과 비교하여 논리레벨을 출력시키는 3.58㎒ 칼라 판별부(200)와, 복합 동기 신호를 카운트하여 50/60㎐의 주파수를 판단하고 이를 논리레벨로 출력시키는 주파수 판별부(300)와, SECAM 칼라 신호의 2캐리어 방식을 검출하여 논리 레벨을 출력시키는 SECAM 판별부(400)와, 상기 각 판별부와 출력부의 논리 레벨을 조합하여 시스템 판별 신호로 출력시키는 시스템 판별부(500)를 연결 구성시킨 것을 특징으로 하는 멀티 시스템 판별 회로.
  2. 제1항에 있어서, 에러전압 출력부(100)는 3.58㎒ 칼라 신호 주파수와 동일한 기준 발진 주파수를 발생시키는 발진기(110)와, 상기 발진기(110)의 기준 발진 주파수와 칼라 신호 주파수의 위상을 비교하여 서로 상이할 때 에러 전압을 출력시키는 위상 에러 검출기(120)와, 상기 위상 에러 검출기(120)의 에러전압을 기준전압과 비교하여 논리 레벨을 출력시키는 비교기(130)로 구성되어진 것을 특징으로 하는 멀티 시스템 판별회로.
  3. 제1항에 있어서, 3.58㎒ 칼라 판별부(200)는 칼라 신호 입력을 버스트 게이트 펄스(BGP)로 스위칭하여 버스트 신호만을 분리하는 스위치(210)와, 상기 스위치(210)에서 분리된 버스트 신호를 전압을 변환시키는 주파수 전압 변환기(220)와, 상기 주파수 전압 변환기(220)의 출력을 기준전압과 비교하여 논리레벨을 출력시키는 비교기(230)로 구성 되어진 것을 특징으로 하는 멀티 시스템 판별회로.
  4. 제1항에 있어서, 시스템 판별부(500)는 3.58㎒ 칼라 판별부(200)의 출력을 반전시킨 출력과 주파수 판별부(300)의 출력을 논리곱시켜 NTSC 4.43 시스템 판별 신호를 출력시키는 앤드 게이트(AN1)와 주파수 판별부(300)의 출력을 반전시킨 출력과 3.58㎒ 칼라 판별부(200)의 출력을 논리곱시켜 PAL-N 시스템 판별신호를 출력시키는 앤드 게이트(AN2)와, 3.58㎒ 칼라 판별부(200)와 주파수 판별부(300)의 출력을 논리곱시켜 NTSC 3.58 시스템 판별신호를 출력시키는 앤드 게이트(AN3)와, 3.58㎒ 칼라 판별부(200)와 주파수 판별부(300) 및 SECAM 판별부(400)의 출력을 논리곱시키고 이를 반전시켜 PAL 시스템 판별신호로 출력시키는 낸드 게이트(NA1)와, 주파수 판별부(300)의 출력을 반전시킨 출력과 SECAM 판별부(400)의 출력을 논리곱시켜 SECAM 시스템 판별 신호로 출력시키는 앤드 게이트(AN4)와, 상기 앤드 게이트(AN1)의 출력을 반전시킨 출력과 에러전압 출력부(100) 및 주파수 판별부(300)의 출력을 논리곱시켜 PAL-M 시스템 판별 신호로 출력시키는 앤드 게이트(AN5)로 구성되어진 것을 특징으로 하는 멀티 시스템 판별회로.
KR2019930024605U 1993-11-19 1993-11-19 멀티 시스템 판별회로 KR0131199Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019930024605U KR0131199Y1 (ko) 1993-11-19 1993-11-19 멀티 시스템 판별회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019930024605U KR0131199Y1 (ko) 1993-11-19 1993-11-19 멀티 시스템 판별회로

Publications (2)

Publication Number Publication Date
KR950015970U KR950015970U (ko) 1995-06-19
KR0131199Y1 true KR0131199Y1 (ko) 1998-12-15

Family

ID=19368401

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019930024605U KR0131199Y1 (ko) 1993-11-19 1993-11-19 멀티 시스템 판별회로

Country Status (1)

Country Link
KR (1) KR0131199Y1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101017371B1 (ko) * 2004-03-22 2011-02-28 삼성전자주식회사 방송 방식 자동 판별 장치 및 방법
US8049818B2 (en) 2005-07-26 2011-11-01 Samsung Electronics Co., Ltd. Video processing apparatus and method

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100514324B1 (ko) * 1998-08-24 2005-11-30 삼성전자주식회사 Tv수상기의 방송방식별 색포화도조정방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101017371B1 (ko) * 2004-03-22 2011-02-28 삼성전자주식회사 방송 방식 자동 판별 장치 및 방법
US8049818B2 (en) 2005-07-26 2011-11-01 Samsung Electronics Co., Ltd. Video processing apparatus and method

Also Published As

Publication number Publication date
KR950015970U (ko) 1995-06-19

Similar Documents

Publication Publication Date Title
KR950008122B1 (ko) 티브이의 입력화면 탐색방법
KR100290851B1 (ko) 디지털 티브이의 영상 처리 장치
KR0131199Y1 (ko) 멀티 시스템 판별회로
KR960003311A (ko) 방송상태 자체진단회로
JPS6139692A (ja) システム切換回路
KR0158834B1 (ko) 엔티에스시/팔 방송방식의 판별방법
KR0145891B1 (ko) 시스템 디텍터를 내장한 색신호 처리 집적회로
KR920016054Y1 (ko) 영상신호 선택장치
KR0125081Y1 (ko) 텔레비젼의 오디오/비디오 입력선택회로
KR950010392Y1 (ko) 방송방식의 혼용사용이 가능한 피아이피 시스템
JPH0335673A (ja) 自動信号判別装置
KR0147604B1 (ko) 비디오신호 극성검출 및 변환장치
KR950005276B1 (ko) 채널 메모리회로
KR100226477B1 (ko) Tv 음성 신호 제어 회로
KR19980035094U (ko) 팔/엔티에스시(pal/ntsc) 자동판독장치
KR0146430B1 (ko) 휘도신호 자동판별회로
KR100197380B1 (ko) 피디피 티브이에서의 채널전환시 데이타생성 지시장치
KR950007555A (ko) 텔레비젼방송 방식판별장치
JPH04103282A (ja) ワイドアスペクト識別信号挿入回路
JPH0216888A (ja) 動き検出回路
KR930022857A (ko) 티브이 방송 시스템 자동 판별회로
KR19990005296A (ko) 티브이의 구동 제어 장치
KR19980047420A (ko) 방송방식 판별기능을 갖는 채널자동선국장치
KR950035304A (ko) 텔레비젼 수상기의 위상 동기회로
JPH0360585A (ja) テレビジョン受像機

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20050830

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee