KR0120709Y1 - A descrambling device using clamping level - Google Patents
A descrambling device using clamping levelInfo
- Publication number
- KR0120709Y1 KR0120709Y1 KR2019950015790U KR19950015790U KR0120709Y1 KR 0120709 Y1 KR0120709 Y1 KR 0120709Y1 KR 2019950015790 U KR2019950015790 U KR 2019950015790U KR 19950015790 U KR19950015790 U KR 19950015790U KR 0120709 Y1 KR0120709 Y1 KR 0120709Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- clamping
- descrambling
- scrambled
- circuit section
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/16—Analogue secrecy systems; Analogue subscription systems
- H04N7/167—Systems rendering the television signal unintelligible and subsequently intelligible
- H04N7/1675—Providing digital key or authorisation information for generation or regeneration of the scrambling sequence
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Abstract
본 고안은 클램핑레벨 변화를 이용한 디스크램블링자치에 관한 것으로, 영상정보신호를 영산신호처리하는 영상신호처리부와, 이 영상신호처리부의 영상신호 중 수평동기신호를 일정레벨로 클램핑(clamping) 하는 클램핑회로부와, 이 클램핑회로부에 의해 클램핑된 영산신호의 수평동기신호를 클리핑(cliping)시켜 스크램블신호를 생성하는 클리핑회로부와, 이 클리핑회로부에 의해 클리핑되는 영상신호중 수직동기신호는 통과되도록 제어하는 제어신호발생부와, 상기 승출된 스크램블신호를 수직동기신호를 기준으로 신호합성하는 가산기(7)와, 이 가산기(7)로 일정형태의 동기신호를 생성시켜주는 동기신호발생기로 이루어져, 송신측단에서 수평돌기신호를 클램핑회로부에 의해 클림팽신호처리하여 스크램블신호로 송출시키고 이 스크램블신호를 수신측단에서 수직동기신호를 기준으로 디스크램블시키도록 하므로써, 간편한 회로구성으로 스크램블신호를 용이하게 생성할 수 있으므로 그에따라 디스크램블링시스템의 기능성을 향상시키도록 됨은 물론 스크램블신호가 수평동기신호를 이용하게 되므로 부가적인 신호생성수단이 필요없게 되므로 그에따라 시스템의 경제성도 향상되도록 된다.The present invention relates to a descrambling autonomous using a clamping level change, comprising: an image signal processing unit for processing an image signal and a clamping circuit unit for clamping a horizontal synchronization signal among the image signals of the image signal processing unit to a predetermined level; And a clipping circuit section for generating a scrambled signal by clipping a horizontal synchronous signal of the zero signal signal clamped by the clamping circuit section, and generating a control signal for controlling the vertical synchronous signal of the video signals clipped by the clipping circuit section to pass. And an adder 7 for synthesizing the extracted scrambled signal based on the vertical synchronizing signal, and a synchronous signal generator for generating a synchronous signal of a certain type by the adder 7, and a horizontal projection at the transmitting end. The signal is processed by the clamping circuit unit, and the signal is sent as a scrambled signal to receive the scrambled signal. By descrambling based on the vertical synchronization signal at the side, it is possible to easily generate the scrambling signal with a simple circuit configuration, thereby improving the functionality of the descrambling system accordingly, and the scrambling signal uses the horizontal synchronization signal. There is no need for additional signal generation means, thereby improving the economics of the system.
Description
제1도는 본 고안 장치를 설명하기 위한 회로도이고,1 is a circuit diagram for explaining the device of the present invention,
제2도는 (a)~(b)는 송신측단에 의해 생성되는 스크램블신호파형이며,2 is a scramble signal waveform generated by the transmitting end.
제3도 (a)~(c)는 수직측단에 의해 디스크램블되는 파형이다.3A to 3C are waveforms descrambled by the vertical side ends.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 송신측단 2 : 수신측단1: sending side 2: receiving side
3 : 영상신호처리부 4 : 클램핑회로부3: image signal processing unit 4: clamping circuit unit
5 : 클리핑회로부 6 : 제어신호 발생부5: clipping circuit 6: control signal generator
7 : 가산기 8 : 동기신호 발생기7: adder 8: sync signal generator
본 고안은 클램핑레벨변화를 이용한 디스크램블링 자치에 관한 것으로, 특히 송신측단에서 수평동기신호를 클램핑회로부에 의해 클램핑신호처리하여 스크램블신호로 송출시키고 이 스크램블신호를 수신측단에서 수직동기신호를 기준으로 디스크램블시키도록 하므로써, 간편한 회루구성으로 스크램블신호를 용이하게 생성할 수 있으므로 그에따라 디스크램블링시스템의 기능성을 향상시키도록 됨은 물론 스크램블신호가 수평동기신호를 이용하게 되므로 부가적인 신호생성수단이 필요없게 되므로 그에따라 시스템의 경제성도 향상되도록 한 클램핑레벨변화를 이용한 디스크램블링장치에 관한 것이다.The present invention relates to a descrambling autonomy using a change in clamping level, and in particular, the horizontal synchronizing signal is processed by the clamping circuit unit at the transmitting end to process the clamping signal and sent as a scrambled signal. By scrambled, the scrambled signal can be easily generated with a simple loop configuration, thereby improving the functionality of the descrambling system accordingly, and since the scrambled signal uses the horizontal synchronization signal, no additional signal generation means is required. Accordingly, the present invention relates to a descrambling device using a change in clamping level to improve the economics of a system.
일반적으로 디스크램블링 방법은 현재 일반 가입자에게 널리 보급되고 있는 CATV 또는 현재 개발되었거나 개발중인 디지탈 비디오 카세트레코더(VCR)등에 이용되는 방법 중 하나로써, 현재 그 기법 등이 다양하게 알려져 있다.In general, the descrambling method is one of the methods used in CATV or the digital video cassette recorder (VCR) currently being developed or under development.
예를 들어, 송신단에서는 영산신호 또는 음성신호에 간섭신호를 혼입시켜 원신호 자체의 고유성분을 일게 하여 제 3자에게는 불투명한 신호가 되도록 바꾸어 전송함으로서 단말기 개조를 통한 네트워크에서의 부정엑시스를 막기위한 기술을 스크램블링(scrambling)이라 하는데, 이는 일종의 신호암호화를 함으로써 인정된 가입자에게만 원래의 신호를 복원할 수 있도록 하여 보안성을 부여하는 것이다. 따라서 송신단으로 부터 스크램블링된 신호를 전송받은 수신단에서는 원래의 신호를 얻기 위한 디스크램블링이 필요하다.For example, in order to prevent fraudulent Axis in the network through remodeling the terminal, the transmitting end converts the interference signal to the commercial signal or the voice signal to make the intrinsic component of the original signal itself to be an opaque signal to a third party. The technique is called scrambling, which is a type of signal encryption that provides security by allowing only authorized subscribers to recover the original signal. Therefore, at the receiving end receiving the scrambled signal from the transmitting end, descrambling is necessary to obtain the original signal.
다시말해서 스크램블링에 의해 송신시에 CATV 비디오 신호의 주체만이 알고 있는 키(KEY)로 암호화하고 이 키를 주파수 변조(Frequency Shift Keying : FSK) 등의 변조장치를 통해 변조하여 전송한 후 암호화된 신호를 해독(또는 디스크램블링)한다.In other words, after transmission by scrambling, the encrypted signal is encrypted with a key known only to the subject of the CATV video signal, and the key is modulated and transmitted through a modulation device such as frequency shift keying (FSK). Decrypt (or descramble)
그러나, 상기와 같은 방식의 종래 디스크램블장치는 송신단에서 예컨대, 지엠더블유(GMW)시퀀스를 생성기에서 생성된 피엔-코드(PN-CODE : Pseudo Number-CODE)에 의해 프레임을 구성하는 라인들을 반전 또는 비반전시킴으로써 스크램블하게 된다.However, the conventional descrambling device of the above-described method inverts or lines the lines constituting the frame by a PN-CODE (PN-CODE) generated at the transmitter, for example, a GMW sequence. It is scrambled by non-inverting.
이때, 이 피엔-코드 생성을 위해 지엠더블유 시퀀스 생성기로는 피엔(PN)데이타 즉, 피엔-키 어드레스와 피엔-페이즈(phase)가 입력되며, 또한 피엔 데이타는 디스크램블링을 위해 송신단으로 전송된다. 그러므로, 이 피엔-페이즈는 비디오 신호가 전송되는 인밴드(inband)로, 피엔-키 어드레스는 비디오 전송과는 상이한 아웃밴드(outband)로 전송된다. 따라서, 송/수신단에서는 인밴드 뿐만 아니라 아웃밴드로의 신호 송/수신을 위한 장비, 예를 들어, 변조기나 복조기등이 별도로 추가되어야한다는 문제점이 있다.In this case, PN data, that is, a PN-key address and a PN-phase, are input to the GM double sequence generator for generating the PEN-code, and the PEN data is transmitted to the transmitter for descrambling. Therefore, this PN-phase is inband where the video signal is transmitted, and the PN-Key address is transmitted out of band different from the video transmission. Accordingly, the transmitter / receiver has a problem in that equipment for transmitting / receiving outband as well as inband, for example, a modulator or a demodulator, must be added separately.
이에 본 고안은 상기와 같은 제반문제점을 해결하기 위해 안출된 것으로, 송신측단에서 수평돌기신호를 클램핑회로부에 의해 클램핑신호처리하여 스크램블신호로 송출시키고 이 스크램블신호를 수신측단에서 수직동기신호를 기준으로 디스크램블시키도록 하므로써, 간편한 회로구성으로 스크램블신호를 용이하게 생성할 수 있으므로 그에따라 디스크램블링시스템의 기능성을 향상시키도록 함은 물론 스크램블신호가 수평동기신호를 이용하게 되므로 부가적인 신호생성수단이 필요없게 되어 그에따라 시스템의 경제성도 향상되도록 된 클램핑레벨변화를 이용한 디스크램블링장치를 제공함에 그 목적이 있다.Therefore, the present invention was devised to solve the above-mentioned problems, and the horizontal projection signal is processed by the clamping circuit unit at the transmitting end to process the clamping signal and sent as a scrambled signal, and the scramble signal is transmitted based on the vertical synchronization signal at the receiving end. By descrambling, the scrambled signal can be easily generated with a simple circuit configuration, thereby improving the functionality of the descrambling system. As a result, the scrambled signal uses a horizontal synchronization signal. It is an object of the present invention to provide a descrambling device using a change in clamping level, thereby improving the economics of the system.
상기와 같은 목적을 달성하기 위한 본 고안은 영상정보신호를 영산시호처리하는 영상신호처리부와, 이 영상신호처리부의 영상신호 중 수평동기신호를 일정레벨로 클램핑(clamping) 하는 클램핑회로부와, 이 클램핑회로부에 의해 클램핑된 영상신호의 수평동기신호를 클림핑(cliping)시켜 스크램블신호를 생성하는 클리핑회로부와, 이 클리핑회로부에 의해 클리핑되는 영상신호중 수직동기신호는 통과되도록 제어하는 제어신호발생부와, 상기 송출된 스크램블신호를 수직동기신호를 기준으로 신호합성하는 가산기와, 이 가산기로 일정형태의 동기신호를 생성시켜주는 동기신호발생기로 이루어진 것을 특징으로 한다.The present invention for achieving the above object is a video signal processing unit for processing the video information signal, and the clamping circuit unit for clamping the horizontal synchronization signal of the video signal of the video signal processing unit to a predetermined level, and the clamping A clipping circuit section for generating a scrambled signal by crimping a horizontal synchronous signal of the video signal clamped by the circuit section, and a control signal generator for controlling a vertical synchronous signal of the video signals clipped by the clipping circuit section to pass therethrough; And an adder for synthesizing the transmitted scramble signal on the basis of the vertical synchronizing signal, and a synchronizing signal generator for generating a certain type of synchronizing signal with the adder.
이하, 본 고안을 첨부된 예시도면에 의거 상세히 설명한다.Hereinafter, the present invention will be described in detail based on the accompanying drawings.
본 고안 장치는 제1도에 도시된 바와 같이 영상신호를 스크램블링하는 송신측단(1)과, 이 송신측단(1)에 의해 송출된 스크램블신호를 디스크램블하는 수신측단(2)으로 크게 구분된다.The apparatus of the present invention is largely divided into a transmitting end 1 for scrambling a video signal and a receiving end 2 for descrambling the scramble signal transmitted by the transmitting end 1 as shown in FIG.
그리고, 상기 송신측단(1)에는 영상정보신호를 영상신호처리하는 영상신호처리부(3)와, 이 영상신호처리부(3)의 영상신호중 수평동기신호를 일정레벨로 클램핑(clamping)하는 클램핑회로부(4)와, 이 클램핑회로부(4)에 의해 클램핑된 영상신호의 수평동기신호를 클리핑(cliping)시키는 클리핑회로부(5)와, 이 클리핑회로부(5)ㅔ 의해 클리핑되는 영상신호 중 수직동기신호는 통과되도록 제어하는 제어신호 발생부(6)로 이루어진다.The transmitting side 1 includes a video signal processor 3 for processing a video signal and a clamping circuit unit for clamping a horizontal synchronous signal of the video signal of the video signal processor 3 to a predetermined level. 4) and a clipping circuit section 5 for clipping the horizontal synchronization signal of the video signal clamped by the clamping circuit section 4, and a vertical synchronization signal of the video signal clipped by the clipping circuit section 5 It consists of a control signal generator 6 for controlling to pass.
또한 상기 수신측단(2)에는 상기 송신측단(1)에 의해 송출된 스크램블신호를 수직동기신호를 기준으로 신호합성시키는 가산기(7)와 , 이 가산기(7)로 일정형태의 동기신호를 생성시켜주는 동기신호발생기(8)로 이루어진다.In addition, the receiving side (2) has an adder (7) for synthesizing the scrambled signal transmitted by the transmitting side (1) on the basis of the vertical synchronization signal, and the adder (7) generates a certain type of synchronization signal. The main consists of a synchronization signal generator (8).
그리고, 상기 클램핑회로부(4)에는 캐패시터(C)의 일단에 트랜지스터(TR1)의 베이스와 캐패시터 (C)사이에는 다이오드(D1)의 캐소오드단이 연결되어 있으며, 이 다이오드(D1)의 애노드단에는 저항(R1)을 거처 다이오드(D2)의 애노드단이 연결되어 있다.In addition, a cathode end of the diode D1 is connected to the clamping circuit part 4 between the base of the transistor TR1 and the capacitor C at one end of the capacitor C, and the anode end of the diode D1 is connected. The anode terminal of the diode D2 is connected via the resistor R1.
또한, 상기 클리핑회로부(5)에는 트랜지스터(TR1)의 에미터단에 다이오드(D3)의 캐소오드단이 연결되어 있으며, 이 다이오드(D3)의 애노드단에는 저항(R2)을 거쳐 트랜지스터(TR2)의 콜렉터단이 연결되게 된다.In addition, a cathode terminal of the diode D3 is connected to the emitter terminal of the transistor TR1 in the clipping circuit unit 5, and an anode terminal of the diode D3 is connected to the anode terminal of the transistor TR2 through a resistor R2. The collector stage is connected.
여기서, 상기 트랜지스터(TR1)의 콜렉터단에는 바이어스전압(Vcc)이 공급되며, 상기 트랜지스터(TR2)의 베이스단에는 제어신호 발생부(6)가 연결되어 있다. 또한 상기 클램핑회로부(4)는 제2도(a)에 도시된 바와 같이 클램핑레벨 1,2를 생성하게 된다.Here, the bias voltage Vcc is supplied to the collector terminal of the transistor TR1, and the control signal generator 6 is connected to the base terminal of the transistor TR2. In addition, the clamping circuit unit 4 generates clamping levels 1 and 2 as shown in FIG.
다음에는 상기와 같은 구성으로 된 본 고안의 작용 효과를 설명한다.Next will be described the effect of the present invention made of the configuration as described above.
먼저, 케이블 TV의 송신측에서 일정프로그램의 정보신호를 제작하여 송신측단(1)의 영상신호처리부(3)로 입력시키게 되면, 이 영상신호처리부(3)에서 이 정보신호를 영상신호처리하여 클램핑회로부(4)의 캐패시터(C)로 입력시킨다. 이때, 이 영상신호는 수평수직동기신호, 휘도(Y)신호, 칼라(c)신호로 구성되게 된다.First, when an information signal of a predetermined program is produced by the transmitting side of the cable TV and input to the image signal processing unit 3 of the transmitting side 1, the image signal processing unit 3 processes the information signal and clamps it. It is input to the capacitor C of the circuit part 4. At this time, the video signal is composed of a horizontal vertical synchronization signal, a luminance (Y) signal, and a color (c) signal.
그러면, 이 클램핑회로부(4)에서 상기 입력된 영상신호중 제2도(a)와 같은 파형의 수평동기신호를 클램핑 즉, 일정한 직류레벨로 유지하게 되는데, 이때 클램프레벨1과, 클램프레벨2가 형성되게 된다.Then, the clamping circuit section 4 maintains the clamping, that is, the horizontal synchronous signal of the waveform as shown in FIG. 2A among the input image signals at a constant DC level, wherein clamp level 1 and clamp level 2 are formed. Will be.
따라서, 이 클램핑된 클램핑신호는 트랜지스터(TR1)의 턴/오프 동작에 따라 클리핑회로부(5)로 입력되게 된다. 그러면 이 클리핑회로부(5)에서 상기 클램핑회로부(4)에 의해 클램핑된 클램핑레벨 1신호는 그대로 통과시키고 그 이하의 신호 즉 클램핑레벨 2신호는 제2도(b)에 도시된 바와 같이 잘라지게 된다. 그리고, 그 이외의 신호는 스크램블신호로서 송출되게 된다.Therefore, this clamped clamping signal is input to the clipping circuit section 5 in accordance with the turn on / off operation of the transistor TR1. Then, the clamping level 1 signal clamped by the clamping circuit part 4 in this clipping circuit part 5 passes as it is, and the signal below it, that is, the clamping level 2 signal, is cut out as shown in FIG. . The other signals are sent out as scrambled signals.
그러나, 이 때, 제2도(C)에서 도시된 바와 같은 수직동기신호구간은 제어신호발생부(6)가 제2도(d)에 도시된 바와 같이 클리핑회로부(5)의 트랜지스터(TR2)를 턴온시키게 되므로 그대로 송출되게 된다.However, at this time, the vertical synchronization signal section as shown in FIG. 2C has the transistor TR2 of the clipping circuit section 5 in the control signal generator 6 as shown in FIG. Will turn on because it will be sent out.
따라서, 상기와 같이 생성된 스크램블신호를 가진 영상신호 캐이블 TV의 시청가입장치 이외의 장치를 사용하여 수신할 경우 수평동기신호가 없기 때문에 화면을 볼수가 없게 된다.Therefore, when receiving by using a device other than the subscription device of the video signal cable TV having the scrambled signal generated as described above, the screen cannot be viewed because there is no horizontal synchronization signal.
한편, 수신측단(2)에는 상기 스크램블신호를 수신하여 디스크램블동작을 수행하게 되는데, 이때, 가산기(7)에서 그 입력된 제3도(a)에 도시된 바와 같은 스크램블신호와 동기신호발생기(8)로 부터 수직동기신호를 기준으로 생성된 제3도(b)와 같은 펄스신호를 합성하여 제3도(c)와 같은 원래의 수평동기신호를 발생시킨다.Meanwhile, the receiving side 2 receives the scrambled signal to perform a descrambling operation. In this case, the scrambler signal and the synchronization signal generator shown in FIG. From 8), a pulse signal as shown in FIG. 3 (b) generated based on the vertical sync signal is synthesized to generate the original horizontal sync signal as shown in FIG.
따라서, 상기와 같이 수신측단(2)에 의해 완전히 복원된 영상신호를 이용하여 화면을 생성하게 된다. 그러므로, 상기와 같이 본 고안장치가 설치된 케이블 TV 가입장비로만 화면을 시청할 수 있게 된다.Therefore, the screen is generated by using the video signal completely restored by the receiving end 2 as described above. Therefore, it is possible to watch the screen only with the cable TV subscription equipment in which the present invention device is installed as described above.
이상설명에서와 같이 본 고안은 송신측단에서 수평돌기신호를 클램핑회로부에 의해 클램핑신호처리하여 스크램블신호로 송출시키고 이 스크램블신호를 수신측단에서 수직동기신호를 기준으로 디스크램블시키도록 하므로써, 간편한 회로구성으로 스크램블신호를 용이하게 생성할 수 있으므로 그에 '따라 디스크램블링시스템의 기능성을 향상시키도록 함은 물론 스크램블신호가 수평동기신호를 이용하게 되므로 부가적인 신호생성수단이 필요없게 되므로 그에따라 시스템의 경제성도 향상되도록 하는 효과가 있다.As described in the above description, the present invention processes the clamping signal by the clamping circuit unit at the transmitting end to output the scrambled signal, and descrambles the scrambled signal based on the vertical synchronization signal at the receiving end, thereby simplifying the circuit configuration. It is possible to easily generate a scrambled signal, thereby improving the functionality of the descrambling system accordingly, and since the scrambled signal uses a horizontal synchronous signal, no additional signal generation means is required, thereby improving the economic efficiency of the system. There is an effect to improve.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019950015790U KR0120709Y1 (en) | 1995-06-30 | 1995-06-30 | A descrambling device using clamping level |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019950015790U KR0120709Y1 (en) | 1995-06-30 | 1995-06-30 | A descrambling device using clamping level |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970003473U KR970003473U (en) | 1997-01-24 |
KR0120709Y1 true KR0120709Y1 (en) | 1998-08-01 |
Family
ID=19417147
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019950015790U KR0120709Y1 (en) | 1995-06-30 | 1995-06-30 | A descrambling device using clamping level |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0120709Y1 (en) |
-
1995
- 1995-06-30 KR KR2019950015790U patent/KR0120709Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR970003473U (en) | 1997-01-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4389671A (en) | Digitally-controlled analog encrypton | |
EP0099691B1 (en) | Method for encrypting a line-scanned television signal and encrypting and decrypting apparatus | |
US5497187A (en) | In-band/out-of-band data transmission method and apparatus for a television system | |
US4864614A (en) | Authorising coded signals | |
EP0128771B1 (en) | Timing generator for sync suppressed television signals | |
US4467353A (en) | Television signal scrambling system and method | |
JPH03284087A (en) | Pay television receiver | |
JPH0795725B2 (en) | Transformer control method and device in broadcasting facility | |
US4817144A (en) | Secure TV scrambling system using framing code switching | |
JPS6016082A (en) | Transmission system of scramble television signal | |
US4679078A (en) | High security subscription television transmission system | |
US4464678A (en) | Time window key system for video scrambling | |
KR940701625A (en) | Broadband Descrambling System of Synchronized Suppressed Television Signals | |
US4636854A (en) | Transmission system | |
KR0120709Y1 (en) | A descrambling device using clamping level | |
US7146008B1 (en) | Conditional access television sound | |
US4679235A (en) | Television signal transmission system | |
CA1277765C (en) | Television signal scrambling system | |
CA1204162A (en) | Audio scrambler utilizing an auxiliary channel for synchronizing the descrambler | |
US4651205A (en) | Television transmission system | |
KR960014686B1 (en) | Apparatus for transmitting inband data used in descrambling | |
KR0148497B1 (en) | Circuit for cording an image signals | |
KR960014687B1 (en) | System of scrambling and descrambling in catv | |
KR0127510Y1 (en) | Decoding circuit for video signal | |
RU2094955C1 (en) | Scrambler and de-scrambler for tv signal |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20090401 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |