KR0117822Y1 - Horizontal output circuit of a monitor - Google Patents

Horizontal output circuit of a monitor

Info

Publication number
KR0117822Y1
KR0117822Y1 KR2019940037468U KR19940037468U KR0117822Y1 KR 0117822 Y1 KR0117822 Y1 KR 0117822Y1 KR 2019940037468 U KR2019940037468 U KR 2019940037468U KR 19940037468 U KR19940037468 U KR 19940037468U KR 0117822 Y1 KR0117822 Y1 KR 0117822Y1
Authority
KR
South Korea
Prior art keywords
horizontal output
transistor
monitor
horizontal
field effect
Prior art date
Application number
KR2019940037468U
Other languages
Korean (ko)
Other versions
KR960026183U (en
Inventor
허동영
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR2019940037468U priority Critical patent/KR0117822Y1/en
Publication of KR960026183U publication Critical patent/KR960026183U/en
Application granted granted Critical
Publication of KR0117822Y1 publication Critical patent/KR0117822Y1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/06Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
    • G09G1/14Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 고안은 수평출력 트랜지스터의 스위칭 손실을 줄이고, 수평주파수를 높여 고해상도의 화상을 제공할 수 있도록 한 모니터의 수평출력회로에 관한 것이다. 이를 위하여 수평출력 트랜지스터 (Q)와 콘덴서(C)가 병렬 연결되어 이루어진 모니터의 수평출력회로에 있어서, 상기 수평 출력트랜지스터(Q)와 병렬로 모스 전계효과 트랜지스터(3)를 접속하고, 상기 수평출력 트랜지스터(Q)와 모스 전계효과 트랜지스터(3)를 별도의 드라이브 (1a)(1b)로서 제어토록 한 것이다.The present invention relates to a horizontal output circuit of a monitor to reduce the switching loss of the horizontal output transistor, and to provide a high resolution image by increasing the horizontal frequency. To this end, in a horizontal output circuit of a monitor in which a horizontal output transistor (Q) and a capacitor (C) are connected in parallel, a MOS field effect transistor (3) is connected in parallel with the horizontal output transistor (Q), and the horizontal output is performed. The transistor Q and the MOS field effect transistor 3 are controlled as separate drives 1a and 1b.

Description

모니터의 수평출력회로Horizontal output circuit of monitor

제1도는 종래 모니터의 수평출력 회로도.1 is a horizontal output circuit diagram of a conventional monitor.

제2도는 본 고안에 따른 모니터의 수평출력회로도.2 is a horizontal output circuit diagram of a monitor according to the present invention.

제3도는 본 고안에 따른 각 단의 입출력 파형도.3 is an input and output waveform diagram of each stage according to the present invention.

* 도면의 주요부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings

1a, 1b : 제 1 및 제 2 드라이브 2 : 수평출력회로1a, 1b: 1st and 2nd drive 2: horizontal output circuit

3 : 모스 전계효과 트랜지스터 Q : 수평출력 트랜지스터3: MOS field effect transistor Q: horizontal output transistor

DY : 편향코일 C : 콘덴서DY: Deflection coil C: Condenser

본 고안은 모니터의 수평출력회로에 관한 것으로, 특히 수평출력 트랜지스터의 스위칭 손실을 줄이고, 수평주파수를 높여 고해상도의 화상을 제공할 수 있도록 한 모니터의 수평출력회로에 관한 것이다.The present invention relates to a horizontal output circuit of the monitor, and more particularly to a horizontal output circuit of the monitor to reduce the switching loss of the horizontal output transistor, to increase the horizontal frequency to provide a high resolution image.

일반적으로 사용되는 모니터의 수평 출력회로는 제 1도에 도시된 바와같이 수평 드라이브회로(1)의 출력단에는 수평출력트랜지스터(Q)와, 다이오드(D), 콘덴서(C)가 병렬 연결된 수평출력회로(2) 연결되어 있고, 상기 수평출력회로(2)의 출력측에는 편향코일(DY)과 B+전원부가 병렬로 접속되어 구성된다.A horizontal output circuit of a monitor generally used is a horizontal output circuit in which a horizontal output transistor (Q), a diode (D), and a capacitor (C) are connected in parallel at the output terminal of the horizontal drive circuit (1) as shown in FIG. (2) It is connected, and the deflection coil DY and the B + power supply part are connected in parallel to the output side of the said horizontal output circuit 2, and are comprised.

이러한 종래 모니터의 수평출력회로는, 수평드라이브회로(1)로 부터 출력되는 수평펄스에 의해 수평출력 트랜지스터(Q)가 온·오프 상태를 반복함으로서 수평펄스를 출력하게 되며, 이 신호는 다이오드(D)와 콘덴서(C)에 의해 안정화되어 편향코일(DY)로 인간됨으로서 영상신호를 CRT에 디스플레이하게 된다.The horizontal output circuit of such a conventional monitor outputs a horizontal pulse by repeating the on / off state of the horizontal output transistor Q by the horizontal pulse output from the horizontal drive circuit 1, and this signal is a diode (D). ) And the human body is deflected by the deflection coil DY, and the image signal is displayed on the CRT.

따라서 종래 모니터의 수평출력회로는, 모니터의 해상도를 높이기 위해서는 수평 주파수가 높아야 하는데, 현재 수평출력 트랜지스터(Q)는 스위칭속도, 특히 턴오프 시간이 길어짐에 따라 스위칭 손실이 심해질 뿐만 아니라 모스 전계효과 트랜지스터로 대체할 경우 스위칭 속도가 빨라 스위칭 손실은 거의 없지만 정격전압이 높은 (1000V 이상) 모스 전계효과 트랜지스터는 전도손실이 너무커서 수평출력 트랜지스터(Q)를 모스 전계효과 트랜지스터로 직접 대체하기는 어렵다.Therefore, the horizontal output circuit of a conventional monitor has to have a high horizontal frequency in order to increase the resolution of the monitor. At present, the horizontal output transistor Q has a high switching speed, especially a turn-off time. The switching speed is fast and there is almost no switching loss. However, the high-voltage (more than 1000V) MOS field effect transistor has a large conduction loss, so it is difficult to directly replace the horizontal output transistor (Q) with the MOS field effect transistor.

따라서 본 고안은 기존의 수평출력 회로에 모스 전계효과 트랜지스터를 병렬 접속하고, 수평 출력 트랜지스터와 모스 전계효과 트랜지스터에 각각 별도의 드라이브로서 구동하여 스위칭 손실을 줄임과 동시에 수평 주파수를 높여 고해상도의 모니터에서도 선명한 화상을 제공할 수 있도록 한 모니터의 수평출력회로를 제공하는데 본 고안의 목적이 있는 것이다.Therefore, the present invention connects the MOS field effect transistor to the existing horizontal output circuit in parallel, and drives it as a separate drive to the horizontal output transistor and the MOS field effect transistor to reduce switching loss and increase the horizontal frequency, which is clear even in a high resolution monitor. It is an object of the present invention to provide a horizontal output circuit of a monitor to provide an image.

상기와 같은 목적을 실현하기 위한 본 고안은, 수평출력 트랜지스터(Q)와 콘덴서(C)가 병렬 연결되어 이루어진 모니터의 수평출력회로에 있어서, 상기 수평 출력트랜지스터(Q)와 병렬로 모스 전계효과 트랜지스터(3)를 접속하고, 상기 수평 출력트랜지스터(Q)와 모스 전계효과 트랜지스터(3)를 별도의 드라이브(1a)(1b)로서 제어토록 한 것이다.The present invention for realizing the above object, in the horizontal output circuit of the monitor formed by the horizontal output transistor (Q) and the capacitor (C) connected in parallel, a MOS field effect transistor in parallel with the horizontal output transistor (Q). (3) is connected, and the horizontal output transistor Q and the MOS field effect transistor 3 are controlled as separate drives 1a and 1b.

이하 첨부된 도면에 의해 상세히 설명하면 다음과 같다.Hereinafter, described in detail by the accompanying drawings as follows.

제2도는 본 고안에 따른 모니터의 수평출력회로도로서, 수평출력회로(2)는 수평출력트랜지스터(Q)와, 모스 전계효과 트랜지스터(3), 그리고 콘덴서(C)가 각각 병렬 접속되어 있으며, 상기 수평출력 트랜지스터(Q1)의 베이스단에는 제1드라이브(1b)가, 그리고 모스 전계효과 트랜지스터(3)의 게이트에는 제2드라이브(1b)가 연결되고, 상기 수평츨력회로(2)의 출력단에는 편향코일(DY)과 B+전원단이 접속되어 있다.2 is a horizontal output circuit diagram of a monitor according to the present invention, in which a horizontal output transistor Q, a MOS field effect transistor 3, and a capacitor C are connected in parallel, respectively. The first drive 1b is connected to the base terminal of the horizontal output transistor Q1, and the second drive 1b is connected to the gate of the MOS field effect transistor 3, and the output terminal of the horizontal output circuit 2 is deflected. The coil DY and the B + power supply terminal are connected.

제 3도는 본 고안에 따른 각 단의 입출력 파형도이다.3 is an input / output waveform diagram of each stage according to the present invention.

이와같이 이루어진 본 고안은 먼저, 제 1 및 제 2드라이브(1a)(1b)의 제어신호는 제 3도의 (A)(B)와 같이 제 1드라이브(1a)의 출력신호보다 제 2드라이브(1b)의 출력신호가 소정의 시간차를 두고 있다.The present invention made in this way, first, the control signal of the first and second drive (1a) (1b) is the second drive (1b) than the output signal of the first drive (1a) as shown in (A) (B) of FIG. Output signals have a predetermined time difference.

이러한 제 1 및 제 2드라이브(1a)(1b)의 출력신호에 의해 수평 출력트랜지스터(Q)와 모스 전계효과 트랜지스터(3)는 턴온, 턴오프상태를 반복하게 되어 수평 출력 트랜지스터(Q)에는 제 3도의 (E)와 같은 i1전류가 흐르며, 모스 전계효과 트랜지스터(3)에는 제 3도의 (F)와 같은 i2전류가 흐르게 된다.By the output signals of the first and second drives 1a and 1b, the horizontal output transistor Q and the MOS field effect transistor 3 are repeatedly turned on and off. I 1 current as shown in (E) of FIG. 3 flows, and i 2 current as shown in (F) of FIG. 3 flows to the MOS field effect transistor 3.

따라서 제 3도의(F)의 t1시점에서는 수평출력트랜지스터(Q)와 모스 전계효과 트랜지스터(3)는 모두 턴온되어 편향코일(DY)을 통해 전류가 직선적으로 증가하기 시작하며, 이때 모스 전계효과 트랜지스터(3)로 흐르는 전류보다 수평출력 트랜지스터(Q)로 흐르는 전류가 훨씬 많게 된다.Therefore, at time t 1 of FIG. 3F, both the horizontal output transistor Q and the MOS field effect transistor 3 are turned on, and the current starts to increase linearly through the deflection coil DY. The current flowing to the horizontal output transistor Q is much higher than the current flowing to the transistor 3.

한편 t2시점에서 수평출력트랜지스터(Q)는 턴오프 상태로 전환되고, 모스전계효과 트랜지스터(3)은 계속 온상태를 유지하므로 편향코일(DY)의 전류 iL(제 3도의 (C))은 계속 직선적으로 증가하며, 이때 수평출력 트랜지스터(Q)의 턴오프 속도가 느려 전류 i1이 서서히 감소하고, 상대적으로 모스 전계효과 트랜지스터(3)의 전류 i2는 증가하게 된다.On the other hand, at time t 2 , the horizontal output transistor Q is turned off and the MOS field effect transistor 3 remains on, so that the current i L of the deflection coil DY (C in FIG. 3) Continues to increase linearly. At this time, the turn-off rate of the horizontal output transistor Q is slowed, so that the current i 1 gradually decreases, and the current i 2 of the MOS field effect transistor 3 increases.

또한 t3시점에서 수평출력트랜지스터 (Q)에 흐르는 전류 i1이 영(zero)으로 감소하면 모스 전계효과 트랜지스터(3)도 턴오프되어 이후 편향코일(L)과 콘덴서(C)의 공진에 의해 전압 (VC)과 전류 iL은 제 3도의 (D)와 (C)처럼 변하게 된다.In addition, when the current i 1 flowing in the horizontal output transistor Q decreases to zero at time t 3 , the MOS field effect transistor 3 is also turned off, and then the resonance coil L and the capacitor C resonate. The voltage V C and the current i L change as shown in (D) and (C) in FIG.

이후 t4시점에서 공진이 끝나고 모스 전계효과 트랜지스터(3)에 내장된 다이오드를 통해 전류가 흐르고, t5시점에서는 수평출력 트랜지스터 (Q)와 모스전계효과 트랜지스터(3)가 동시에 턴온되어 상기와 같은 반복과정을 수행하게 된다.After the resonance at time t 4 , the current flows through the diode built in the MOS field effect transistor 3, and at time t 5 , the horizontal output transistor Q and the MOS field effect transistor 3 are turned on at the same time. Iterate process.

따라서 t1∼t2기간동안 흐르는 전류는 모두 수평출력트랜지스터(Q)로 흐르므로 전도손실이 적고, t2∼t3기간동안에는 모스 전계효과 트랜지스터(Q2)에 의해 수평출력 트랜지스터(Q)의 턴오프 손실을 제거하게 되어 수평주파수를 높일 수 있는 것이다.Therefore, since the currents flowing during the t 1 to t 2 periods all flow to the horizontal output transistor Q, the conduction loss is small. During the t 2 to t 3 periods, the turn of the horizontal output transistor Q is turned on by the MOS field effect transistor Q2. This eliminates the off losses, increasing the horizontal frequency.

이상에서 상술한 바와같이 본 고안은, 기존의 수평출력 회로에 모스 전계효과 트랜지스터를 병렬 접속하고, 수평출력 트랜지스터와 모스 전계효과 트랜지스터 각각 별도의 드라이브로서 구동하여 스위칭 손실을 줄임과 동시에 수평 주파수를 높여 고해상도의 모니터에서도 선명한 화상을 제공할 수 있는 것이다.As described above, the present invention connects a MOS field effect transistor to a conventional horizontal output circuit in parallel and drives the horizontal output transistor and the MOS field effect transistor as separate drives to reduce switching loss and increase the horizontal frequency. High resolution monitors can provide clear images.

Claims (1)

수평출력 트랜지스터(Q)와 콘덴서(C)가 병렬 연결되어 이루어진 모니터의 수평출력회로에 있어서, 상기 수평 출력트랜지스터(Q)와 병렬로 모스 전계효과 트랜지스터(3)를 접속하고, 상기 수평출력 트랜지스터(Q)와 모스 전계효과 트랜지스터(3)를 별도의 드라이브(1a)(1b)로서 제어토록 한 것을 특징으로 하는 모니터의 수평 출력회로.In a horizontal output circuit of a monitor in which a horizontal output transistor (Q) and a capacitor (C) are connected in parallel, a MOS field effect transistor (3) is connected in parallel with the horizontal output transistor (Q), and the horizontal output transistor ( A horizontal output circuit of a monitor, characterized in that Q) and the MOS field effect transistor 3 are controlled as separate drives 1a and 1b.
KR2019940037468U 1994-12-29 1994-12-29 Horizontal output circuit of a monitor KR0117822Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019940037468U KR0117822Y1 (en) 1994-12-29 1994-12-29 Horizontal output circuit of a monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019940037468U KR0117822Y1 (en) 1994-12-29 1994-12-29 Horizontal output circuit of a monitor

Publications (2)

Publication Number Publication Date
KR960026183U KR960026183U (en) 1996-07-22
KR0117822Y1 true KR0117822Y1 (en) 1998-05-15

Family

ID=19403965

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019940037468U KR0117822Y1 (en) 1994-12-29 1994-12-29 Horizontal output circuit of a monitor

Country Status (1)

Country Link
KR (1) KR0117822Y1 (en)

Also Published As

Publication number Publication date
KR960026183U (en) 1996-07-22

Similar Documents

Publication Publication Date Title
US5351182A (en) Level shift circuit and inverter apparatus using the same
KR920001824B1 (en) Drive circuit for multiple scan rate horizontal deflection circuit
US4288738A (en) Dual-mode amplifier
US4864197A (en) Horizontal deflection circuit for video display monitor
KR0117822Y1 (en) Horizontal output circuit of a monitor
US4926098A (en) Push-pull class-E bi-directional scanning circuit
US4906904A (en) Cathode ray tube deflection circuit with solid state switch
US4262235A (en) Deflection amplifier
KR950000287B1 (en) Power switch control circuit for television set
JPH01195780A (en) Saw-tooth current generating circuit arrangement
US5262684A (en) Driving circuit for horizontal output circuit
KR100476360B1 (en) Deflection with damping impedance compensation
US6002453A (en) Deflection with low offset
CA1283478C (en) Vertical deflection current generator
US4884012A (en) Vertical deflection current generator
JPH0568179A (en) Horizontal deflecting circuit
JPH05328159A (en) High voltage generating circuit
JPH01112869A (en) Vertical deflecting circuit with fly-back voltage source for kinescope yoke
JP3339294B2 (en) Horizontal deflection high voltage generation circuit
KR100308296B1 (en) Deflection power supplying circuit for picture display equipment
EP0496065B1 (en) Driving circuit for horizontal output circuit
KR0119971Y1 (en) Horizontal deflection circuit of tv
JPS6251377A (en) Horizontal deflection output circuit
JPS6258782A (en) Crt deflection circuit
JPS63308475A (en) Horizontal deflecting circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20020129

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee