JPWO2021218038A5 - - Google Patents

Download PDF

Info

Publication number
JPWO2021218038A5
JPWO2021218038A5 JP2021569533A JP2021569533A JPWO2021218038A5 JP WO2021218038 A5 JPWO2021218038 A5 JP WO2021218038A5 JP 2021569533 A JP2021569533 A JP 2021569533A JP 2021569533 A JP2021569533 A JP 2021569533A JP WO2021218038 A5 JPWO2021218038 A5 JP WO2021218038A5
Authority
JP
Japan
Prior art keywords
storage
data
node
storage device
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2021569533A
Other languages
English (en)
Other versions
JP2022539950A (ja
JP7482905B2 (ja
Publication date
Priority claimed from CN202010625111.7A external-priority patent/CN113568562A/zh
Application filed filed Critical
Publication of JP2022539950A publication Critical patent/JP2022539950A/ja
Publication of JPWO2021218038A5 publication Critical patent/JPWO2021218038A5/ja
Application granted granted Critical
Publication of JP7482905B2 publication Critical patent/JP7482905B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

いくつかのアプリケーションシナリオでは、メモリプールは、メモリプールのストレージスペースをコンピューティングノード100に直接公開せず、ストレージスペースを、コンピューティングノード100が使用する論理ユニット(logical unit, LU)に仮想化する。各論理ユニットは、一意の論理ユニット番号(logical unit number, LUN)を有する。コンピューティングノード100は、論理ユニット番号を直接感知することができるので、当業者は、通常、LUNを直接使用して論理ユニットを参照する。各LUNは、LUN IDを有し、LUN IDは、LUNを識別するために使用される。この場合、メモリプールは、ページの粒度でLUNのためのストレージスペースを提供する。言い換えれば、ストレージノード20がメモリプールからスペースを申請すると、メモリプールは、ページまたはページの整数倍だけストレージノード20にスペースを割り振る。ページのサイズは、4KB、8KB、などであり得る。ページのサイズは、本出願では限定されない。LUN内のデータの特定の位置は、データの開始アドレスおよび長さ(length)に基づいて決定され得る。当業者は、通常、開始アドレスを論理ブロックアドレス(logical block address, LBA)と呼ぶ。LUN ID、LBA、および長さなど3つの要因が、決定されたアドレスセグメントを識別し、アドレスセグメントがグローバルアドレスにインデックス付けされ得ることが理解され得る。データが各ストレージノード20に均等に記憶されることを確実にするために、コンピューティングノード100は、通常、分散ハッシュテーブル(Distributed Hash Table, DHT)様式でルーティングを実行し、分散ハッシュテーブル様式でハッシュリングをいくつかの部分に均等に分割する。各部分は、パーティションと呼ばれ、パーティションは、上記のアドレスセグメントのうちの1つに対応する。コンピューティングノード100によってストレージノード20に送信されるすべてのデータアクセス要求は、アドレスセグメントに配置され、たとえば、データがアドレスセグメントから読み取られるか、またはデータがアドレスセグメントに書き込まれる。
以下では、ストレージスペース用のメモリプールにアプリケーションを申請する一例を使用して、スペース割振りプロセスについて説明する。あるケースでは、アプリケーションは、ストレージノードの内部サービスを指す。たとえば、ストレージノード20a内でメモリ申請命令が生成され、メモリ申請命令は、申請されるスペースのサイズとメモリのタイプとを含む。理解を容易にするために、ここでは、申請されたスペースは16KBであり、メモリはSCMであると仮定する。要するに、申請されるスペースのサイズは、記憶されたデータのサイズによって決定され、申請されるメモリのタイプは、データの頻度情報によって決定される。ストレージノード20aは、記憶されたインデックステーブルから空いているグローバルアドレスのセグメントを取得する。たとえば、アドレス範囲は[000001-000004]であり、そのアドレスが000001であるスペースはページである。空いているグローバルアドレスとは、グローバルアドレスがデータによって占有されていないことを意味する。次いで、ストレージノード20aは、ローカルSCMが16KBの空き領域を有するかどうかを問い合わせる。ローカルSCMが16KBの空き領域を有する場合、ストレージノード20aは、グローバルアドレスにローカルにスペースを割り振り、またはローカルSCMが16KBの空き領域を有さない場合、ストレージノード20aは、別のストレージノード20のSCMが16KBの空き領域を含むかどうかについて、引き続き問合せを実行する。このステップは、問合せ命令を別のストレージノード20に送信することによって実施され得る。別のストレージノード20とストレージノード20aとの間には距離があるので、レイテンシを低減するために、ストレージノード20aが16KBの空き領域をローカルに割り振ることができないとき、ストレージノード20aは、より近いストレージノード20に対して優先的に問合せを実行し得る。物理アドレスを取得した後、ストレージノード20aは、グローバルアドレスと物理アドレスとの間の対応をインデックステーブルに記録し、別のストレージノードとの対応を同期する。物理アドレスを決定した後、ストレージノード20aは、物理アドレスに対応するスペースを使用してデータを記憶することができる。別のケースでは、アプリケーションは、コンピューティングノード100内のアプリケーション101を参照する。この場合、メモリアプリケーション命令がコンピューティングノード100によって生成され、次いで、ストレージノード20aに送信される。この場合、ユーザは、コンピューティングノード100を使用することによって、申請されたスペースのサイズおよびストレージデバイスのタイプを指定することができる。

Claims (34)

  1. 管理ノードと、1つまたは複数の第1のストレージデバイスと、1つまたは複数の第2のストレージデバイスとを含むストレージシステムであって、
    前記管理ノードが、
    データを記憶するためのサービスを提供するためのメモリプールを作成することであり、前記メモリプールが、前記1つまたは複数の第1のストレージデバイス、および前記1つまたは複数の第2のストレージデバイスを含み、前記第1のストレージデバイスの性能が、前記第2のストレージデバイスのものよりも高く、前記1つまたは複数の第1のストレージデバイスのうちの少なくとも1つが、第1のストレージノードにあり、前記1つまたは複数の第2のストレージデバイスのうちの少なくとも1つが、第2のストレージノードにある、作成することと、
    前記データのアクセス頻度に基づいて、前記メモリプール内の前記第1のストレージデバイスと前記第2のストレージデバイスとの間で移行される前記データを制御することと
    を行うように構成されている、
    ストレージシステム。
  2. 前記管理ノードが、前記ストレージデバイスのステータス情報を取得するようにさらに構成されており、前記ステータス情報が、前記第1のストレージデバイスのタイプおよび容量と、前記第2のストレージデバイスのタイプおよび容量とを含み、
    前記管理ノードが、前記ステータス情報に基づいて前記メモリプールを作成するように特に構成されている、
    請求項1に記載のストレージシステム。
  3. 前記メモリプールのストレージスペースが、いくつかのページを含み、前記メモリプール内のページのグローバルアドレスが、前記ページの物理アドレスにマッピングされ、前記ページの前記グローバルアドレスが、前記メモリプール内の前記ページの位置を示すために使用され、前記ページの前記物理アドレスが、ストレージノード内のストレージデバイス内の前記グローバルアドレスに割り振られた物理的スペースの位置を示すために使用され、前記ページの前記グローバルアドレスと前記ページの前記物理アドレスとの間のマッピング関係が、インデックステーブルに記録される、請求項1に記載のストレージシステム。
  4. 前記第1のストレージノードが、前記インデックステーブルを記憶し、前記1つまたは複数の第2のストレージデバイスのうちの1つが、前記第1のストレージノードにあり、前記第1のストレージノードが、
    メモリ割振り要求を受信することであり、前記メモリ割振り要求が、そのタイプが第2のストレージデバイスであるストレージデバイスから物理的スペースを、前記いくつかのページ内の第1のページの第1のグローバルアドレスに割り振ることを要求するために使用される、受信することと、
    記第1のストレージノード内の前記第2のストレージデバイスから物理的スペースを割り振ること、または前記第2のストレージノード内の前記第2のストレージデバイスの物理的スペースの割り振ることを前記第2のストレージノードに申請することであって、前記第1のストレージノードまたは前記第2のストレージノード内の前記第2のストレージデバイスから割り振られた前記物理的スペースの位置が、前記第1のページの第1の物理アドレスである、ことと、
    前記第1のページの前記第1のグローバルアドレスと前記第1のページの前記第1の物理アドレスとの間のマッピング関係を、前記インデックステーブルに書き込むことと
    を行うように構成されている、請求項3に記載のストレージシステム。
  5. 前記第1のストレージノードが、IOコントローラを含み、前記IOコントローラが、前記インデックステーブルを記憶し、前記IOコントローラが、コンピューティングノードと通信し、
    前記IOコントローラが、
    前記コンピューティングノードによって送信される第1のデータおよび前記第1のデータの第1の論理アドレスを受信することと、
    前記第1の論理アドレスに基づいて、前記メモリプール内の前記第1のデータの前記第1のグローバルアドレスを決定することと、
    前記インデックステーブルに基づいて、物理的スペースが前記第1のグローバルアドレスに割り振られているかどうかを決定することと、
    前記物理的スペースが前記第1のグローバルアドレスに割り振られていると決定したとき、前記第1の物理アドレスによって示される前記物理的スペースに前記第1のデータを書き込むことと
    を行うように構成されている、
    請求項4に記載のストレージシステム。
  6. 前記第1のストレージノードが、IOコントローラを含み、前記IOコントローラが、コンピューティングノードと通信し、前記IOコントローラが、前記インデックステーブルを記憶し、
    前記IOコントローラが、
    前記コンピューティングノードによって送信される第2のデータおよび前記第2のデータの第2の論理アドレスを受信することと、
    前記第2の論理アドレスに基づいて、前記メモリプール内の前記第2のデータの第2のグローバルアドレスを決定することと、
    前記インデックステーブルに基づいて、物理的スペースが前記第2のグローバルアドレスに割り振られているかどうかを決定することと、
    物理的スペースが前記第2のグローバルアドレスに割り振られていないと決定したとき、前記第1のストレージデバイスから物理的スペースを割り振り、前記第2のグローバルアドレスと第2の物理アドレスとの間のマッピング関係を、前記インデックステーブルに書き込み、前記第2のデータを、前記第2の物理アドレスによって示される前記物理的スペースに書き込むことであり、前記第2の物理アドレスが、前記第1のストレージデバイスから前記第2のグローバルアドレスに割り振られた前記物理的スペースの位置を示すために使用される、書き込むことと
    を行うように構成されている、
    請求項3に記載のストレージシステム。
  7. 前記第1のストレージノードが、IOコントローラを含み、前記IOコントローラが、コンピューティングノードと通信し、前記IOコントローラが、前記インデックステーブルを記憶し、
    前記IOコントローラが、
    前記コンピューティングノードによって送信される、前記メモリプール内の第3のデータおよび前記第3のデータの第3のグローバルアドレスを受信することと、
    前記インデックステーブルに基づいて、前記第3のグローバルアドレスに対応する第3の物理アドレスを決定することと、
    前記第3のデータを前記第3の物理アドレスに書き込むことであり、前記第3の物理アドレスが、前記第3のグローバルアドレスに割り振られた物理的スペースの位置を示すために使用される、書き込むことと
    を行うように構成されている、
    請求項3に記載のストレージシステム。
  8. 前記データが、前記第1のストレージデバイスに記憶され、前記管理ノードが、
    前記データのアクセス頻度が指定された頻度しきい値よりも低いとき、前記メモリプール内の前記第2のストレージデバイスに前記データを移行するよう前記第1のストレージノードに指示すること
    を行うように特に構成されている、請求項1に記載のストレージシステム。
  9. 前記IOコントローラが、
    前記コンピューティングノードによって送信されたデータ読取り要求を受信することであり、前記データ読取り要求が、前記第1のデータを読み取るために使用され、前記データ読取り要求が、前記第1の論理アドレスを含む、受信することと、
    前記第1の論理アドレスに基づいて、前記メモリプール内の前記第1のデータの前記第1のグローバルアドレスを決定することと、
    前記インデックステーブルに基づいて、前記第1のグローバルアドレスに対応する前記第1の物理アドレスを決定することと、
    前記第1の物理アドレスによって示される前記物理的スペースの位置から前記第1のデータを取得することと
    を行うようにさらに構成されている、
    請求項5に記載のストレージシステム。
  10. 前記IOコントローラが、
    前記第1の論理アドレスに基づいて、前記第1のデータに関連付けられた他のデータを決定することであり、前記他のデータの論理アドレスおよび前記第1の論理アドレスが連続し、前記他のデータが前記メモリプール内の前記第2のストレージデバイスにある、決定することと、
    前記他のデータを取得し、前記他のデータを前記メモリプール内の前記第1のストレージデバイスに移行することと
    を行うようにさらに構成されている、請求項9に記載のストレージシステム。
  11. 前記ストレージシステムが、コンピューティングノードをさらに含み、前記コンピューティングノードが、前記メモリプール内の前記データにアクセスするように構成され、前記コンピューティングノードが、前記第1のストレージノードおよび前記第2のストレージノードから物理的に独立している、請求項1に記載のストレージシステム。
  12. 前記ストレージシステムが、コンピューティングノードをさらに含み、前記コンピューティングノードが、前記メモリプール内の前記データにアクセスするように構成され、前記コンピューティングノードと、前記第1のストレージノードおよび前記第2のストレージノードのうちの1つとが、同じ物理デバイスにある、請求項1に記載のストレージシステム。
  13. メモリ管理方法であって、前記方法が、ストレージシステムに適用され、前記ストレージシステムが、管理ノードと、1つまたは複数の第1のストレージデバイスと、1つまたは複数の第2のストレージデバイスとを含み、前記方法が、
    前記管理ノードによって、データを記憶するためのサービスを提供するためのメモリプールを作成するステップであり、前記メモリプールが、前記1つまたは複数の第1のストレージデバイス、および前記1つまたは複数の第2のストレージデバイスを含み、前記第1のストレージデバイスの性能が、前記第2のストレージデバイスのものよりも高く、前記1つまたは複数の第1のストレージデバイスのうちの少なくとも1つが、第1のストレージノードにあり、前記1つまたは複数の第2のストレージデバイスのうちの少なくとも1つが、第2のストレージノードにある、作成するステップと、
    前記管理ノードによって、前記データのアクセス頻度に基づいて、前記メモリプール内の前記第1のストレージデバイスと前記第2のストレージデバイスとの間で移行される前記データを制御するステップと
    を含む方法。
  14. 前記方法が、
    前記管理ノードによって、前記ストレージデバイスのステータス情報を取得するステップであり、前記ステータス情報が、前記第1のストレージデバイスのタイプおよび容量と、前記第2のストレージデバイスのタイプおよび容量とを含む、取得するステップ
    をさらに含み、
    メモリプールを作成する前記ステップが、前記ステータス情報に基づいて前記メモリプールを作成するステップを特に含む、
    請求項13に記載の方法。
  15. 前記メモリプールのストレージスペースが、いくつかのページを含み、前記メモリプール内のページのグローバルアドレスが、前記ページの物理アドレスにマッピングされ、前記ページの前記グローバルアドレスが、前記メモリプール内の前記ページの位置を示すために使用され、前記ページの前記物理アドレスが、ストレージノード内のストレージデバイス内の前記ページに割り振られた物理的スペースの位置を示すために使用され、前記ページの前記グローバルアドレスと前記ページの前記物理アドレスとの間のマッピング関係が、インデックステーブルに記録される、請求項13に記載の方法。
  16. 前記第1のストレージノードが、前記インデックステーブルを記憶し、前記1つまたは複数の第2のストレージデバイスのうちの1つが、前記第1のストレージノードにあり、前記方法が、
    前記第1のストレージノードによって、メモリ割振り要求を受信するステップであり、前記メモリ割振り要求が、そのタイプが第2のストレージデバイスであるストレージデバイスから物理的スペースを、前記いくつかのページ内の第1のページの第1のグローバルアドレスに割り振ることを要求するために使用される、受信するステップと、
    前記第1のストレージノードによって、前記第1のストレージノード内の前記第2のストレージデバイスから物理的スペースを割り振るか、または前記第2のストレージノード内の前記第2のストレージデバイスの物理的スペースの割り振りを前記第2のストレージノードに申請するステップであって、前記第1のストレージノードまたは前記第2のストレージノード内の前記第2のストレージデバイスから割り振られた前記物理的スペースのアドレスが、前記第1のページの第1の物理アドレスである、ステップと、前記第1のページの前記グローバルアドレスと前記第1のページの前記第1の物理アドレスとの間のマッピング関係を、前記インデックステーブルに書き込むステップと
    をさらに含む、請求項15に記載の方法。
  17. 前記第1のストレージノードが、IOコントローラを含み、前記IOコントローラが、前記インデックステーブルを記憶し、前記IOコントローラが、コンピューティングノードと通信し、前記方法が、
    前記IOコントローラによって、前記コンピューティングノードによって送信される第1のデータおよび前記第1のデータの第1の論理アドレスを受信するステップと、
    前記IOコントローラによって、前記第1の論理アドレスに基づいて、前記メモリプール内の前記第1のデータの前記第1のグローバルアドレスを決定するステップと、
    前記IOコントローラによって、前記インデックステーブルに基づいて、物理的スペースが前記第1のグローバルアドレスに割り振られているかどうかを決定するステップと、
    前記物理的スペースが前記第1のグローバルアドレスに割り振られていると決定したとき、前記コンピューティングノードによって、前記第1の物理アドレスによって示される前記物理的スペースに前記第1のデータを書き込むステップと
    をさらに含む、請求項16に記載の方法。
  18. 前記第1のストレージノードが、IOコントローラを含み、前記IOコントローラが、コンピューティングノードと通信し、前記IOコントローラが、前記インデックステーブルを記憶し、前記方法が、
    前記IOコントローラによって、前記コンピューティングノードによって送信される第2のデータおよび前記第2のデータの第2の論理アドレスを受信するステップと、
    前記IOコントローラによって、前記第2の論理アドレスに基づいて、前記第2のデータの第2のグローバルアドレスを決定するステップと、
    前記IOコントローラによって、前記インデックステーブルに基づいて、物理的スペースが前記第2のグローバルアドレスに割り振られているかどうかを決定するステップと、
    物理的スペースが前記第2のグローバルアドレスに割り振られていないと決定したとき、前記IOコントローラによって、前記第1のストレージデバイスから物理的スペースを割り振り、前記第2のグローバルアドレスと第2の物理アドレスとの間のマッピング関係を、前記インデックステーブルに書き込み、前記第2のデータを、前記第2の物理アドレスによって示される前記物理的スペースに書き込むステップであり、前記第2の物理アドレスが、前記第1のストレージデバイスから割り振られた前記物理的スペースを示すために使用される、書き込むステップと
    をさらに含む、請求項15に記載の方法。
  19. 前記第1のストレージノードが、IOコントローラを含み、前記IOコントローラが、コンピューティングノードと通信し、前記IOコントローラが、前記インデックステーブルを記憶し、前記方法が、
    前記IOコントローラによって、前記コンピューティングノードによって送信される第3のデータおよび前記第3のデータの第3のグローバルアドレスを受信するステップと、
    前記IOコントローラによって、前記インデックステーブルに基づいて、前記第3のグローバルアドレスに対応する第3の物理アドレスを決定するステップと、
    前記IOコントローラによって、前記第3のデータを前記第3の物理アドレスに書き込むステップであり、前記第3の物理アドレスが、前記第3のグローバルアドレスに割り振られた物理的スペースの位置を示すために使用される、書き込むステップと
    をさらに含む、請求項15に記載の方法。
  20. 前記データが、前記第1のストレージデバイスに記憶され、
    前記メモリプール内の前記第1のストレージデバイスと前記第2のストレージデバイスとの間で移行されるように前記データを制御する前記ステップが、
    前記データのアクセス頻度が指定された頻度しきい値よりも低いとき、前記管理ノードによって、前記データを前記第2のストレージデバイスに移行するよう前記第1のストレージノードに指示するステップ
    を特に含む、
    請求項13に記載の方法。
  21. 前記方法が、
    前記IOコントローラによって、前記コンピューティングノードによって送信されたデータ読取り要求を受信するステップであり、前記データ読取り要求が、前記第1のデータを読み取るために使用され、前記データ読取り要求が、前記第1の論理アドレスを含む、受信するステップと、
    前記IOコントローラによって、前記第1の論理アドレスに基づいて、前記第1のデータの前記第1のグローバルアドレスを決定するステップと、
    前記IOコントローラによって、前記インデックステーブルに基づいて、前記第1のグローバルアドレスに対応する前記第1の物理アドレスを決定するステップと、
    前記IOコントローラによって、前記第1のグローバルアドレスに対応する前記第1の物理アドレスによって示される前記物理的スペースから前記第1のデータを取得するステップと
    をさらに含む、請求項17に記載の方法。
  22. 前記方法が、
    前記IOコントローラによって、前記第1の論理アドレスに基づいて、前記第1のデータに関連付けられた他のデータを決定するステップであり、前記他のデータの論理アドレスおよび前記第1の論理アドレスが連続し、前記他のデータが前記メモリプール内の前記第2のストレージデバイスにある、決定するステップと、
    前記コンピューティングノードによって、前記他のデータを取得し、前記他のデータを前記メモリプール内の前記第1のストレージデバイスに移行するステップと
    をさらに含む、請求項21に記載の方法。
  23. 管理ノードであって、前記管理ノードが、ストレージシステムにあり、前記ストレージシステムが、1つまたは複数の第1のストレージデバイスと、1つまたは複数の第2のストレージデバイスとを含み、
    前記管理ノードが、作成モジュールと制御モジュールとを含み、
    前記作成モジュールが、データを記憶するためのサービスを提供するためのメモリプールを作成するように構成されており、前記メモリプールが、前記1つまたは複数の第1のストレージデバイス、および前記1つまたは複数の第2のストレージデバイスを含み、前記第1のストレージデバイスの性能が、前記第2のストレージデバイスのものよりも高く、前記1つまたは複数の第1のストレージデバイスのうちの少なくとも1つが、第1のストレージノードにあり、前記1つまたは複数の第2のストレージデバイスのうちの少なくとも1つが、第2のストレージノードにあり、
    前記制御モジュールが、前記データのアクセス頻度に基づいて、前記メモリプール内の前記第1のストレージデバイスと前記第2のストレージデバイスとの間で移行されるように前記データを制御するように構成されている、
    管理ノード。
  24. 前記作成モジュールが、前記ストレージデバイスのステータス情報を取得するようにさらに構成されており、前記ステータス情報が、前記第1のストレージデバイスのタイプおよび容量と、前記第2のストレージデバイスのタイプおよび容量とを含み、
    前記作成モジュールが、前記ステータス情報に基づいて前記メモリプールを作成するように特に構成されている、
    請求項23に記載の管理ノード。
  25. 前記メモリプールのストレージスペースが、いくつかのページを含み、前記メモリプール内のページのグローバルアドレスが、前記ページの物理アドレスにマッピングされ、前記ページの前記グローバルアドレスが、前記メモリプール内の前記ページの位置を示すために使用され、前記ページの前記物理アドレスが、ストレージノード内のストレージデバイス内の前記ページに割り振られた物理的スペースの位置を示すために使用される、請求項23に記載の管理ノード。
  26. 前記データが、前記第1のストレージデバイスに記憶され、前記制御モジュールが、
    前記データのアクセス頻度が指定された頻度しきい値よりも低いとき、前記メモリプール内の前記第2のストレージデバイスに前記データを移行するよう前記第1のストレージノードに指示すること
    を行うように特に構成されている、請求項23に記載の管理ノード。
  27. 管理ノードであって、前記管理ノードが、ストレージシステムにあり、前記ストレージシステムが、1つまたは複数の第1のストレージデバイスと、1つまたは複数の第2のストレージデバイスとを含み、
    前記管理ノードが、インターフェースとプロセッサとを含み、
    前記プロセッサが、
    データを記憶するためのサービスを提供するためのメモリプールを作成することであり、前記メモリプールが、前記1つまたは複数の第1のストレージデバイス、および前記1つまたは複数の第2のストレージデバイスを含み、前記第1のストレージデバイスの性能が、前記第2のストレージデバイスのものよりも高く、前記1つまたは複数の第1のストレージデバイスのうちの少なくとも1つが、第1のストレージノードにあり、前記1つまたは複数の第2のストレージデバイスのうちの少なくとも1つが、第2のストレージノードにある、作成することと、
    前記データのアクセス頻度に基づいて、前記メモリプール内の前記第1のストレージデバイスと前記第2のストレージデバイスとの間で移行されるように前記データを制御することと
    を行うように構成されており、
    前記インターフェースが、前記第1のストレージノードおよび前記第2のストレージノードと通信するように構成されている、
    管理ノード。
  28. 前記プロセッサが、前記インターフェースを介して前記ストレージデバイスのステータス情報を取得するようにさらに構成されており、前記ステータス情報が、前記第1のストレージデバイスのタイプおよび容量と、前記第2のストレージデバイスのタイプおよび容量とを含み、
    前記プロセッサが、前記ステータス情報に基づいて前記メモリプールを作成するように特に構成されている、
    請求項27に記載の管理ノード。
  29. 前記メモリプールのストレージスペースが、いくつかのページを含み、前記メモリプール内のページのグローバルアドレスが、前記ページの物理アドレスにマッピングされ、前記ページの前記グローバルアドレスが、前記メモリプール内の前記ページの位置を示すために使用され、前記ページの前記物理アドレスが、ストレージノード内のストレージデバイス内の前記ページに割り振られた物理的スペースの位置を示すために使用される、請求項27に記載の管理ノード。
  30. 前記データが、前記第1のストレージデバイスに記憶され、前記プロセッサが、
    前記データのアクセス頻度が指定された頻度しきい値よりも低いとき、前記メモリプール内の前記第2のストレージデバイスに前記データを移行するよう前記第1のストレージノードに指示すること
    を行うように特に構成されている、請求項27に記載の管理ノード。
  31. コンピュータ可読ストレージ媒体であって、前記コンピュータ可読ストレージ媒体がプログラム命令を記憶し、前記プログラム命令が、以下の方法、
    データを記憶するためのサービスを提供するためのメモリプールを作成するステップであり、前記メモリプールが、1つまたは複数の第1のストレージデバイス、および1つまたは複数の第2のストレージデバイスを含み、前記第1のストレージデバイスの性能が、前記第2のストレージデバイスのものよりも高く、前記1つまたは複数の第1のストレージデバイスのうちの少なくとも1つが、第1のストレージノードにあり、前記1つまたは複数の第2のストレージデバイスのうちの少なくとも1つが、第2のストレージノードにある、作成するステップと、
    前記データのアクセス頻度に基づいて、前記メモリプール内の前記第1のストレージデバイスと前記第2のストレージデバイスとの間で移行されるように前記データを制御するステップと
    を実行するために使用される、コンピュータ可読ストレージ媒体。
  32. 前記ストレージデバイスのステータス情報を取得することであり、前記ステータス情報が、前記第1のストレージデバイスのタイプおよび容量と、前記第2のストレージデバイスのタイプおよび容量とを含む、取得すること
    をさらに含み、
    メモリプールを前記作成することが、前記ステータス情報に基づいて前記メモリプールを作成することを特に含む、
    請求項31に記載のコンピュータ可読ストレージ媒体。
  33. 前記メモリプールのストレージスペースが、いくつかのページを含み、前記メモリプール内のページのグローバルアドレスが、前記ページの物理アドレスにマッピングされ、前記ページの前記グローバルアドレスが、前記メモリプール内の前記ページの位置を示すために使用され、前記ページの前記物理アドレスが、ストレージノード内のストレージデバイス内の前記ページに割り振られた物理的スペースの位置を示すために使用される、請求項31に記載のコンピュータ可読ストレージ媒体。
  34. 前記メモリプール内の前記第1のストレージデバイスと前記第2のストレージデバイスとの間で移行されるように前記データを制御する前記ステップが、
    前記データのアクセス頻度が指定された頻度しきい値よりも低いとき、前記データを前記第2のストレージデバイスに移行するよう前記第1のストレージノードに指示するステップ
    を特に含む、
    請求項31に記載のコンピュータ可読ストレージ媒体。
JP2021569533A 2020-04-28 2020-10-07 ストレージシステム、メモリ管理方法、および管理ノード Active JP7482905B2 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
CN202010348770.0 2020-04-28
CN202010348770 2020-04-28
CN202010625111.7A CN113568562A (zh) 2020-04-28 2020-07-01 一种存储系统、内存管理方法和管理节点
CN202010625111.7 2020-07-01
PCT/CN2020/119857 WO2021218038A1 (zh) 2020-04-28 2020-10-07 一种存储系统、内存管理方法和管理节点

Publications (3)

Publication Number Publication Date
JP2022539950A JP2022539950A (ja) 2022-09-14
JPWO2021218038A5 true JPWO2021218038A5 (ja) 2023-06-14
JP7482905B2 JP7482905B2 (ja) 2024-05-14

Family

ID=78158704

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2021569533A Active JP7482905B2 (ja) 2020-04-28 2020-10-07 ストレージシステム、メモリ管理方法、および管理ノード

Country Status (5)

Country Link
US (2) US11861204B2 (ja)
EP (1) EP3958107A4 (ja)
JP (1) JP7482905B2 (ja)
CN (3) CN114610232A (ja)
WO (1) WO2021218038A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11687443B2 (en) * 2013-05-15 2023-06-27 EMC IP Holding Company LLC Tiered persistent memory allocation
CN114489475A (zh) * 2021-12-01 2022-05-13 阿里巴巴(中国)有限公司 分布式存储系统及其数据存储方法
CN114153754B (zh) * 2022-02-08 2022-04-29 维塔科技(北京)有限公司 用于计算集群的数据传输方法、装置及存储介质
WO2023193814A1 (zh) * 2022-04-08 2023-10-12 华为技术有限公司 融合系统的数据处理方法、装置、设备和系统
CN117311593A (zh) * 2022-06-25 2023-12-29 华为技术有限公司 数据处理方法、装置及系统
CN117312224A (zh) * 2022-06-27 2023-12-29 华为技术有限公司 数据处理系统、方法、装置和控制器
CN116204137B (zh) * 2023-05-04 2023-08-04 苏州浪潮智能科技有限公司 基于dpu的分布式存储系统、控制方法、装置及设备

Family Cites Families (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5884313A (en) * 1997-06-30 1999-03-16 Sun Microsystems, Inc. System and method for efficient remote disk I/O
ATE254778T1 (de) * 1997-09-05 2003-12-15 Sun Microsystems Inc Nachschlagtabelle und verfahren zur datenspeicherung darin
US8131969B2 (en) * 2004-10-20 2012-03-06 Seagate Technology Llc Updating system configuration information
US7975109B2 (en) 2007-05-30 2011-07-05 Schooner Information Technology, Inc. System including a fine-grained memory and a less-fine-grained memory
CN102340530B (zh) * 2010-07-26 2015-10-14 杭州信核数据科技有限公司 一种存储空间接管和数据迁移的方法和系统
US9811288B1 (en) * 2011-12-30 2017-11-07 EMC IP Holding Company LLC Managing data placement based on flash drive wear level
CN102622304A (zh) * 2012-02-07 2012-08-01 中山爱科数字科技股份有限公司 一种双层地址空间映射的内存优化方法
US9003150B2 (en) * 2012-04-26 2015-04-07 Hitachi, Ltd. Tiered storage system configured to implement data relocation without degrading response performance and method
WO2013167970A1 (en) * 2012-05-08 2013-11-14 Marvell World Trade Ltd. Computer system and method of memory management
US9430400B2 (en) * 2013-03-14 2016-08-30 Nvidia Corporation Migration directives in a unified virtual memory system architecture
US10127154B2 (en) * 2013-03-20 2018-11-13 Hewlett Packard Enterprise Development Lp Caching data in a memory system having memory nodes at different hierarchical levels
CN110333825A (zh) * 2013-04-26 2019-10-15 株式会社日立制作所 存储系统
CN103440208B (zh) * 2013-08-12 2016-02-03 华为技术有限公司 一种数据存储的方法及装置
WO2015116080A1 (en) * 2014-01-30 2015-08-06 Hewlett-Packard Development Company, L.P. Migrating data between memories
KR102127116B1 (ko) * 2014-03-12 2020-06-26 삼성전자 주식회사 분산 데이터 저장 장치 및 분산 데이터 저장 방법
CN105095094B (zh) 2014-05-06 2018-11-30 华为技术有限公司 内存管理方法和设备
EP2966562A1 (en) * 2014-07-09 2016-01-13 Nexenta Systems, Inc. Method to optimize inline i/o processing in tiered distributed storage systems
CN104102460A (zh) * 2014-07-23 2014-10-15 浪潮(北京)电子信息产业有限公司 一种基于云计算的内存管理方法及装置
JP6443170B2 (ja) * 2015-03-26 2018-12-26 富士通株式会社 階層ストレージ装置,階層ストレージ制御装置,階層ストレージ制御プログラム及び階層ストレージ制御方法
JP2016192170A (ja) * 2015-03-31 2016-11-10 富士通株式会社 ストレージ制御装置、ストレージシステムおよびストレージ制御プログラム
US10129361B2 (en) * 2015-07-01 2018-11-13 Oracle International Corporation System and method for multi-version remote function execution control in a distributed computing environment
EP3324296B1 (en) * 2015-08-20 2019-12-04 Huawei Technologies Co., Ltd. File data access method and computer system
US10042751B1 (en) * 2015-09-30 2018-08-07 EMC IP Holding Company LLC Method and system for multi-tier all-flash array
US11240334B2 (en) 2015-10-01 2022-02-01 TidalScale, Inc. Network attached memory using selective resource migration
US10055139B1 (en) * 2016-03-31 2018-08-21 EMC IP Holding Company LLC Optimized layout in a two tier storage
WO2017196315A1 (en) * 2016-05-11 2017-11-16 Hitachi, Ltd. Data storage system and process for reducing read and write amplifications
US10740016B2 (en) * 2016-11-11 2020-08-11 Scale Computing, Inc. Management of block storage devices based on access frequency wherein migration of block is based on maximum and minimum heat values of data structure that maps heat values to block identifiers, said block identifiers are also mapped to said heat values in first data structure
CN108804350B (zh) * 2017-04-27 2020-02-21 华为技术有限公司 一种内存访问方法及计算机系统
CN107229573B (zh) * 2017-05-22 2020-04-28 上海天玑数据技术有限公司 一种基于固态硬盘的弹性高可用缓存方法
US10534719B2 (en) 2017-07-14 2020-01-14 Arm Limited Memory system for a data processing network
CN110199270B (zh) * 2017-12-26 2022-09-02 华为技术有限公司 存储系统中存储设备的管理方法及装置
US10534559B2 (en) * 2018-02-14 2020-01-14 International Business Machines Corporation Heat-tiered storage system having host awareness
CN110858124B (zh) * 2018-08-24 2021-06-01 华为技术有限公司 数据迁移方法及装置
JP6853227B2 (ja) * 2018-10-10 2021-03-31 株式会社日立製作所 ストレージシステム及びストレージ制御方法
US10795576B2 (en) * 2018-11-01 2020-10-06 Micron Technology, Inc. Data relocation in memory
US11016908B2 (en) * 2018-12-11 2021-05-25 International Business Machines Corporation Distributed directory of named data elements in coordination namespace
US10853252B2 (en) * 2019-01-30 2020-12-01 EMC IP Holding Company LLC Performance of read operations by coordinating read cache management and auto-tiering
CN110134514B (zh) * 2019-04-18 2021-04-13 华中科技大学 基于异构内存的可扩展内存对象存储系统
US20230118994A1 (en) * 2022-11-01 2023-04-20 Intel Corporation Serverless function instance placement among storage tiers

Similar Documents

Publication Publication Date Title
US10067684B2 (en) File access method and apparatus, and storage device
US11748256B2 (en) Memory system and method for controlling nonvolatile memory
CN114860163B (zh) 一种存储系统、内存管理方法和管理节点
JP6678230B2 (ja) ストレージ装置
US8650381B2 (en) Storage system using real data storage area dynamic allocation method
US8768883B2 (en) Storage apparatus and control method of the same
JP7467593B2 (ja) リソース割振り方法、記憶デバイス、および記憶システム
WO2022095346A1 (zh) 一种区块链数据存储方法、系统、设备及可读存储介质
EP3974974A1 (en) Virtualization method and system for persistent memory
JP2013246582A (ja) ストレージ装置およびストレージ装置の制御方法
JP2018032220A (ja) 記憶装置及びその制御方法
JPWO2021218038A5 (ja)
US11455105B2 (en) Storage system and data management method of switching access authority
US11429518B2 (en) Paging in thin-provisioned disaggregated memory
CN115079957A (zh) 请求处理方法、装置、控制器、设备及存储介质
WO2015161804A1 (zh) 一种Cache分区的方法及装置
JP7204020B2 (ja) 制御方法
JP7167295B2 (ja) メモリシステムおよび制御方法
KR20220052423A (ko) 스토리지 장치, 스토리지 장치의 동작 방법, 및 스토리지 장치를 포함하는 스토리지 시스템
JP2022061706A (ja) 計算機システム及び負荷分散方法
JP2023021450A (ja) メモリシステム
JP2020102237A (ja) 情報処理システム
WO2017163322A1 (ja) 管理計算機、および計算機システムの管理方法