JPWO2021092273A5 - - Google Patents

Download PDF

Info

Publication number
JPWO2021092273A5
JPWO2021092273A5 JP2022524691A JP2022524691A JPWO2021092273A5 JP WO2021092273 A5 JPWO2021092273 A5 JP WO2021092273A5 JP 2022524691 A JP2022524691 A JP 2022524691A JP 2022524691 A JP2022524691 A JP 2022524691A JP WO2021092273 A5 JPWO2021092273 A5 JP WO2021092273A5
Authority
JP
Japan
Prior art keywords
indicator
pdcch
harq
ack
dci
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2022524691A
Other languages
Japanese (ja)
Other versions
JP2023500454A (en
Publication date
Priority claimed from US17/090,884 external-priority patent/US20210143970A1/en
Application filed filed Critical
Publication of JP2023500454A publication Critical patent/JP2023500454A/en
Publication of JPWO2021092273A5 publication Critical patent/JPWO2021092273A5/ja
Pending legal-status Critical Current

Links

Description

[0240] 当業者なら今や諒解するように、目下の特定の適用例に応じて、多くの修正形態、置換形態、および変形形態は、本開示のデバイスの材料、装置、構成および使用方法において、およびそれらに対して、それらの趣旨および範囲から逸脱することなく行われ得る。このことに照らして、本明細書で例示および説明された特定の実施形態は本開示のいくつかの例としてのものにすぎないので、本開示の範囲は、それらの特定の実施形態の範囲に限定されるべきではなく、むしろ、以下に添付された特許請求の範囲およびそれらの機能的等価物の範囲に十分に相応すべきである。
以下に本願の出願当初の特許請求の範囲に記載された発明を付記する。
[C1] ユーザ機器(UE)であって、
2次セル(Scell)休止インジケータとともに物理ダウンリンク制御チャネル(PDCCH)を検出するように構成されたプロセッサと、ここにおいて、前記Scell休止インジケータが、休止状態と非休止状態との間で前記UEを切り替えるように構成され、ここにおいて、前記休止状態において、前記UEが、前記非休止状態と比較して低減された電力において動作するように構成された、
前記プロセッサが前記PDCCHを検出することに応答して、ハイブリッドARQ肯定応答(HARQ-ACK)を送信するように構成されたトランシーバと
を備える、UE。
[C2] 前記PDCCHが、前記Scell休止インジケータを含むダウンリンク制御情報(DCI)をさらに備える、C1に記載のUE。
[C3] 前記HARQ-ACKは、前記UEが前記PDCCHを検出したことを示す1ビットACKである、C1に記載のUE。
[C4] 前記プロセッサは、
前記UEが前記Scell休止インジケータとともに前記PDCCHを検出したことを示す少なくとも1ビットを含むコードブックを生成することと、
前記コードブックを前記HARQ-ACKに組み込むことと
を行うようにさらに構成された、C1に記載のUE。
[C5] 前記コードブックが、動的コードブックまたは半静的コードブックである、C4に記載のUE。
[C6] 前記PDCCHが、前記Scell休止インジケータとフィードバックタイミング情報とを含むDCIをさらに備え、
前記プロセッサは、
前記DCI中の前記フィードバックタイミング情報を使用してスロットの数を決定することと、
前記PDCCHが検出されたスロットに対してスロットの前記数だけ前記HARQ-ACKの前記送信を遅延させることと
を行うようにさらに構成された、
C1に記載のUE。
[C7] 前記DCIが、ダウンリンクスケジューリング(DL)DCIであり、前記フィードバックタイミング情報が、PDSCH対HARQフィードバックタイミングインジケータである、C6に記載のUE。
[C8] 前記PDCCHが、前記Scell休止インジケータと物理アップリンク制御チャネル(PUCCH)リソースインジケータとを含むDL DCIをさらに備え、
前記HARQ-ACKを送信するために、前記トランシーバが、前記PUCCHリソースインジケータによって示されるリソース中で前記HARQ-ACKを送信するようにさらに構成された、
C1に記載のUE。
[C9] 前記PDCCHが、前記Scell休止インジケータとダウンリンク割当てインデックス(DAI)フィールドとを含むDL DCIをさらに備え、
前記プロセッサが、前記DAIフィールドを使用してコードブック中の前記HARQ-ACKのビットのロケーションを決定するようにさらに構成され、
前記HARQ-ACKを送信するために、前記トランシーバが、前記決定されたロケーションにおいて前記コードブック中で前記HARQ-ACKを送信するようにさらに構成された、
C1に記載のUE。
[C10] 前記PDCCHが、前記Scell休止インジケータを含むDCIをさらに備え、
前記プロセッサは、前記DCI中の周波数ドメインリソース割当て(FDRA)フィールドを使用して、前記PDCCHが、Scell休止インジケータに関連付けられており、データをスケジュールするように構成されないと決定するようにさらに構成された、C1に記載のUE。
[C11] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するために、前記プロセッサは、リソース割振りタイプ0が有効にされ、前記FDRA中のすべてのビットが0に設定されると決定するようにさらに構成された、C10に記載のUE。
[C12] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するために、前記プロセッサは、リソース割振りタイプ0とリソース割振りタイプ1とが構成され、前記リソース割振りタイプ0が有効にされ、前記FDRA中のビット中の少なくとも1ビットが0に設定され、前記FDRA中の1ビットが1に設定されると決定するようにさらに構成された、C10に記載のUE。
[C13] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するために、前記プロセッサは、リソース割振りタイプ1が有効にされ、前記FDRA中のすべてのビットが1に設定されると決定するようにさらに構成された、C10に記載のUE。
[C14] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するために、前記プロセッサは、リソース割振りタイプ1が有効にされ、前記FDRA中のビット中の少なくとも1ビットが1に設定され、前記FDRA中の1ビットが0に設定されると決定するようにさらに構成された、C10に記載のUE。
[C15] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に変調およびコーディング方式フィールドを含み、
前記プロセッサが、前記変調およびコーディング方式フィールドを使用して前記UEの挙動を修正するようにさらに構成された、
C1に記載のUE。
[C16] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に新規データインジケータを含み、
前記プロセッサが、前記新規データインジケータを使用して前記UEの挙動を修正するようにさらに構成された、
C1に記載のUE。
[C17] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に冗長バージョンインジケータを含み、
前記プロセッサが、前記冗長バージョンインジケータを使用して前記UEの挙動を修正するようにさらに構成された、
C1に記載のUE。
[C18] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中にHARQプロセス番号インジケータを含み、
前記プロセッサが、前記HARQプロセス番号インジケータを使用して前記UEの挙動を修正するようにさらに構成された、
C1に記載のUE。
[C19] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中にアンテナポートインジケータを含み、
前記プロセッサが、前記アンテナポートインジケータを使用して前記UEの挙動を修正するようにさらに構成された、
C1に記載のUE。
[C20] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に復調基準信号(DMRS)シーケンス初期化インジケータを含み、
前記プロセッサが、前記DMRSシーケンス初期化インジケータを使用して前記UEの挙動を修正するようにさらに構成された、
C1に記載のUE。
[C21] 前記プロセッサが、
前記Scell休止インジケータに関連付けられた適用遅延を決定することと、
前記適用遅延に関連付けられた時間期間中に前記Scell休止インジケータに基づいて前記UEの挙動を変更することと
を行うようにさらに構成された、C1に記載のUE。
[C22] 前記プロセッサは、
前記適用遅延が、前記UEが休止帯域幅パートから非休止帯域幅パートに切り替わる前記時間期間であると決定する
ようにさらに構成された、C21に記載のUE。
[C23] 前記適用遅延は、前記PDCCHがデータをスケジュールする場合または前記PDCCHが前記データをスケジュールしない場合、同じである、C21に記載のUE。
[C24] 前記PDCCHが、前記Scell休止インジケータとサウンディング基準信号(SRS)要求フィールドとを含むDCIをさらに備え、
前記トランシーバは、前記PDCCHが前記UEによって検出されたという肯定応答として前記HARQ-ACKの代わりに前記SRSを送信するようにさらに構成された、C1に記載のUE。
[C25] 前記PDCCHが、送信電力コマンド(TPC)インジケータを含み、
前記プロセッサが、前記TPCインジケータを使用して、スケジュールされた物理アップリンク制御チャネル(PUCCH)の送信電力を調整するようにさらに構成され、
前記トランシーバが、前記調整された送信電力を使用して前記PUCCHを送信するようにさらに構成された、
C1に記載のUE。
[C26] 前記PDCCHが、前記TPCインジケータを含むDL DCIをさらに備える、C25に記載のUE。
[C27] 前記TPCインジケータが、前記Scell休止インジケータに応じて、サービングセルに対して前記PUCCHの前記送信電力を調整する、C25に記載のUE。
[C28] 前記PDCCHが、前記Scell休止インジケータと少なくとも1つのDAIインジケータとを含むUL DCIをさらに備え、
前記プロセッサが、前記少なくとも1つのDAIフィールドを使用してコードブック中の前記HARQ-ACKのビットのロケーションを決定するようにさらに構成され、
前記HARQ-ACKを送信するために、前記トランシーバが、前記決定されたロケーションにおいて前記コードブック中で前記HARQ-ACKを送信するようにさらに構成された、
C1に記載のUE。
[C29] 前記DCIが、アップリンクスケジューリング(UP)DCIであり、前記フィードバックタイミング情報が、時間ドメインリソース割当て(TDRA)インジケータによって示されるDLにおけるUL許可受信とULデータ送信との間のスロットの第2の数での遅延を示す、C6に記載のUE。
[C30] 前記PDCCHが、前記Scell休止インジケータを含むUL DCIをさらに備え、
前記トランシーバが、
PUCCHリソースインジケータとともにDL DCIを含む第2のPDCCHを受信することと、
前記DL DCI中の前記PUCCHリソースインジケータに示されるリソース中で、およびスロットを使用して前記HARQ-ACKを送信することと
を行うようにさらに構成され、
前記プロセッサは、
前記UL DCIを含む前記PDCCHに関連付けられた前記HARQ-ACKのための前記スロットが、前記DL DCIを含む前記第2のPDCCHに関連付けられた第2のHARD-ACKのための前記スロットであると決定する
ようにさらに構成された、
C1に記載のUE。
[C31] 前記PDCCHが、前記Scell休止インジケータを含むUL DCIをさらに備え、
前記HARQ-ACKを送信するために、前記トランシーバが、前記UL DCI中の少なくとも1つのフィールドに示されるリソース中で前記HARQ-ACKを送信するようにさらに構成された、
C1に記載のUE。
[C32] 前記PDCCHが、前記Scell休止インジケータを含むDLまたはUL DCIと、時間ドメインリソース割当て(TDRA)インジケータ中の開始および長さインジケータ値(SLIV)情報とをさらに備え、
前記プロセッサが、前記SLIV情報を使用して半静的コードブック中の前記HARQ-ACKのビットのロケーションを決定するようにさらに構成され、
前記HARQ-ACKを送信するために、前記トランシーバが、前記決定されたロケーションにおいて前記半静的コードブック中で前記HARQ-ACKを送信するようにさらに構成された、
C1に記載のUE。
[C33] 前記PDCCHが、前記Scell休止インジケータとチャネル状態情報(CSI)要求フィールドとを含むUL DCIをさらに備え、
前記トランシーバは、前記PDCCHが前記UEによって検出されたという肯定応答として前記HARQ-ACKの代わりにCSIを送信するようにさらに構成された、
C1に記載のUE。
[C34] 方法であって、
ユーザ機器(UE)において、2次セル(Scell)休止インジケータとともに物理ダウンリンク制御チャネル(PDCCH)を検出することと、ここにおいて、前記Scell休止インジケータが、休止状態と非休止状態との間で前記UEを切り替えるように構成され、ここにおいて、前記休止状態において、前記UEが、前記非休止状態と比較して低減された電力において動作するように構成された、
前記プロセッサが前記PDCCHを検出することに応答して、ハイブリッドARQ肯定応答(HARQ-ACK)を送信することと
を備える、方法。
[C35] 前記PDCCHが、前記Scell休止インジケータを含むダウンリンク制御情報(DCI)をさらに備える、C34に記載の方法。
[C36] 前記HARQ-ACKは、前記UEが前記PDCCHを検出したことを示す1ビットACKである、C34に記載の方法。
[C37] 前記UEが前記Scell休止インジケータとともに前記PDCCHを検出したことを示す少なくとも1ビットを含むコードブックを生成することと、
前記コードブックを前記HARQ-ACKに組み込むことと
をさらに備える、C34に記載の方法。
[C38] 前記コードブックが、動的コードブックまたは半静的コードブックである、C37に記載の方法。
[C39] 前記PDCCHが、前記Scell休止インジケータとフィードバックタイミング情報とを含むDCIをさらに備え、
前記DCI中の前記フィードバックタイミング情報を使用してスロットの数を決定することと、
前記PDCCHが検出されたスロットに対してスロットの前記数だけ前記HARQ-ACKの前記送信を遅延させることと
をさらに備える、
C34に記載の方法。
[C40] 前記DCIが、ダウンリンクスケジューリング(DL)DCIであり、前記フィードバックタイミング情報が、PDSCH対HARQフィードバックタイミングインジケータである、C39に記載の方法。
[C41] 前記PDCCHが、前記Scell休止インジケータと物理アップリンク制御チャネル(PUCCH)リソースインジケータとを含むDL DCIをさらに備え、
前記HARQ-ACKを送信することが、前記PUCCHリソースインジケータによって示されるリソース中で前記HARQ-ACKを送信することをさらに備える、
C34に記載の方法。
[C42] 前記PDCCHが、前記Scell休止インジケータとダウンリンク割当てインデックス(DAI)フィールドとを含むDL DCIをさらに備え、
前記DAIフィールドを使用してコードブック中の前記HARQ-ACKのビットのロケーションを決定することをさらに備え、
前記HARQ-ACKを送信することが、前記決定されたロケーションにおいて前記コードブック中で前記HARQ-ACKを送信することをさらに備える、
C34に記載の方法。
[C43] 前記PDCCHが、前記Scell休止インジケータを含むDCIをさらに備え、
前記DCI中の周波数ドメインリソース割当て(FDRA)フィールドを使用して、前記PDCCHが、Scell休止インジケータに関連付けられており、データをスケジュールするように構成されないと決定することをさらに備える、
C34に記載の方法。
[C44] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定することは、リソース割振りタイプ0が有効にされ、前記FDRA中のすべてのビットが0に設定されると決定することをさらに備える、C43に記載の方法。
[C45] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定することは、リソース割振りタイプ0とリソース割振りタイプ1とが構成され、前記リソース割振りタイプ0が有効にされ、前記FDRA中のビット中の少なくとも1ビットが0に設定され、前記FDRA中の1ビットが1に設定されると決定することをさらに備える、C43に記載の方法。
[C46] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定することは、リソース割振りタイプ1が有効にされ、前記FDRA中のすべてのビットが1に設定されると決定することをさらに備える、C43に記載の方法。
[C47] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定することは、リソース割振りタイプ1が有効にされ、前記FDRA中のビット中の少なくとも1ビットが1に設定され、前記FDRA中の1ビットが0に設定されると決定することをさらに備える、C43に記載の方法。
[C48] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に変調およびコーディング方式フィールドを含み、
前記変調およびコーディング方式フィールドを使用して前記UEの挙動を修正することをさらに備える、
C35に記載の方法。
[C49] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に新規データインジケータを含み、
前記新規データインジケータを使用して前記UEの挙動を修正することをさらに備える、
C35に記載の方法。
[C50] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に冗長バージョンインジケータを含み、
前記冗長バージョンインジケータを使用して前記UEの挙動を修正することをさらに備える、
C35に記載の方法。
[C51] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中にHARQプロセス番号インジケータを含み、
前記HARQプロセス番号インジケータを使用して前記UEの挙動を修正することをさらに備える、
C35に記載の方法。
[C52] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中にアンテナポートインジケータを含み、
前記アンテナポートインジケータを使用して前記UEの挙動を修正することをさらに備える、
C35に記載の方法。
[C53] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に復調基準信号(DMRS)シーケンス初期化インジケータを含み、
前記DMRSシーケンス初期化インジケータを使用して前記UEの挙動を修正することをさらに備える、
C35に記載の方法。
[C54] 前記Scell休止インジケータに関連付けられた適用遅延を決定することと、
前記適用遅延に関連付けられた時間期間中に前記Scell休止インジケータに基づいて前記UEの挙動を変更することと
をさらに備える、C35に記載の方法。
[C55] 前記適用遅延が、前記UEが休止帯域幅パートから非休止帯域幅パートに切り替わる前記時間期間であると決定すること
をさらに備える、C54に記載の方法。
[C56] 前記適用遅延は、前記PDCCHがデータをスケジュールする場合または前記PDCCHが前記データをスケジュールしない場合、同じである、C54に記載の方法。
[C57] 前記PDCCHが、前記Scell休止インジケータとサウンディング基準信号(SRS)要求フィールドとを含むDCIをさらに備え、
前記PDCCHが前記UEによって検出されたという肯定応答として前記HARQ-ACKの代わりに前記SRSを送信することをさらに備える、
C35に記載の方法。
[C58] 前記PDCCHが、送信電力コマンド(TPC)インジケータを含み、
前記TPCインジケータを使用して、スケジュールされた物理アップリンク制御チャネル(PUCCH)の送信電力を調整することと、
前記調整された送信電力を使用して前記PUCCHを送信することと
をさらに備える、
C35に記載の方法。
[C59] 前記PDCCHが、前記TPCインジケータを含むDL DCIをさらに備える、C58に記載の方法。
[C60] 前記TPCインジケータが、前記Scell休止インジケータに応じて、サービングセルに対して前記PUCCHの前記送信電力を調整する、C58に記載の方法。
[C61] 前記PDCCHが、前記Scell休止インジケータと少なくとも1つのDAIインジケータとを含むUL DCIをさらに備え、
前記少なくとも1つのDAIフィールドを使用してコードブック中の前記HARQ-ACKのビットのロケーションを決定することをさらに備え、
前記HARQ-ACKを送信することが、前記決定されたロケーションにおいて前記コードブック中で前記HARQ-ACKを送信することをさらに備える、
C35に記載の方法。
[C62] 前記DCIが、アップリンクスケジューリング(UP)DCIであり、前記フィードバックタイミング情報が、時間ドメインリソース割当て(TDRA)インジケータによって示されるDLにおけるUL許可受信とULデータ送信との間のスロットの第2の数での遅延を示す、C39に記載の方法。
[C63] 前記PDCCHが、前記Scell休止インジケータを含むUL DCIをさらに備え、
PUCCHリソースインジケータとともにDL DCIを含む第2のPDCCHを受信することと、
前記UL DCIを含む前記PDCCHに関連付けられた前記HARQ-ACKのためのスロットが、前記DL DCIを含む前記第2のPDCCHに関連付けられた第2のHARD-ACKのための前記スロットであると決定することと、
前記DL DCI中の前記PUCCHリソースインジケータに示されるリソース中で、および前記スロットを使用して前記HARQ-ACKを送信することと
をさらに備える、
C35に記載の方法。
[C64] 前記PDCCHが、前記Scell休止インジケータを含むUL DCIをさらに備え、
前記HARQ-ACKを送信することが、前記UL DCI中の少なくとも1つのフィールドに示されるリソース中で前記HARQ-ACKを送信することをさらに備える、C35に記載の方法。
[C65] 前記PDCCHが、前記Scell休止インジケータを含むDLまたはUL DCIと、時間ドメインリソース割当て(TDRA)インジケータ中の開始および長さインジケータ値(SLIV)情報とをさらに備え、
前記SLIV情報を使用して半静的コードブック中の前記HARQ-ACKのビットのロケーションを決定することをさらに備え、
前記HARQ-ACKを送信することが、前記決定されたロケーションにおいて前記半静的コードブック中で前記HARQ-ACKを送信することをさらに備える、
C35に記載の方法。
[C66] 前記PDCCHが、前記Scell休止インジケータとチャネル状態情報(CSI)要求フィールドとを含むUL DCIをさらに備え、
前記PDCCHが前記UEによって検出されたという肯定応答として前記HARQ-ACKの代わりにCSIを送信することをさらに備える、
C35に記載の方法。
[C67] プログラムコードを記録した非一時的コンピュータ可読媒体であって、前記プログラムコードは、
ユーザ機器(UE)において、2次セル(Scell)休止インジケータとともに物理ダウンリンク制御チャネル(PDCCH)を検出するためのコードと、ここにおいて、前記Scell休止インジケータが、休止状態と非休止状態との間で前記UEを切り替えるように構成され、ここにおいて、前記休止状態において、前記UEが、前記非休止状態と比較して低減された電力において動作するように構成された、
前記プロセッサが前記PDCCHを検出することに応答して、ハイブリッドARQ肯定応答(HARQ-ACK)を送信するためのコードと
を備える、非一時的コンピュータ可読媒体。
[C68] 前記PDCCHが、前記Scell休止インジケータを含むダウンリンク制御情報(DCI)をさらに備える、C67に記載の非一時的コンピュータ可読媒体。
[C69] 前記HARQ-ACKは、前記UEが前記PDCCHを検出したことを示す1ビットACKである、C67に記載の非一時的コンピュータ可読媒体。
[C70] 前記UEが前記Scell休止インジケータとともに前記PDCCHを検出したことを示す少なくとも1ビットを含むコードブックを生成するためのコードと、
前記コードブックを前記HARQ-ACKに組み込むためのコードと
をさらに備える、C67に記載の非一時的コンピュータ可読媒体。
[C71] 前記コードブックが、動的コードブックまたは半静的コードブックである、C70に記載の非一時的コンピュータ可読媒体。
[C72] 前記PDCCHが、前記Scell休止インジケータとフィードバックタイミング情報とを含むDCIをさらに備え、
前記DCI中の前記フィードバックタイミング情報を使用してスロットの数を決定するためのコードと、
前記PDCCHが検出されたスロットに対してスロットの前記数だけ前記HARQ-ACKの前記送信を遅延させるためのコードと
をさらに備える、
C67に記載の非一時的コンピュータ可読媒体。
[C73] 前記DCIが、ダウンリンクスケジューリング(DL)DCIであり、前記フィードバックタイミング情報が、PDSCH対HARQフィードバックタイミングインジケータである、C72に記載の非一時的コンピュータ可読媒体。
[C74] 前記PDCCHが、前記Scell休止インジケータと物理アップリンク制御チャネル(PUCCH)リソースインジケータとを含むDL DCIをさらに備え、
前記HARQ-ACKを送信するための前記コードが、前記PUCCHリソースインジケータによって示されるリソース中で前記HARQ-ACKを送信するためのコードをさらに備える、
C67に記載の非一時的コンピュータ可読媒体。
[C75] 前記PDCCHが、前記Scell休止インジケータとダウンリンク割当てインデックス(DAI)フィールドとを含むDL DCIをさらに備え、
前記DAIフィールドを使用してコードブック中の前記HARQ-ACKのビットのロケーションを決定するためのコードをさらに備え、
前記HARQ-ACKを送信するための前記コードが、前記決定されたロケーションにおいて前記コードブック中で前記HARQ-ACKを送信するためのコードをさらに備える、
C67に記載の非一時的コンピュータ可読媒体。
[C76] 前記PDCCHが、前記Scell休止インジケータを含むDCIをさらに備え、
前記DCI中の周波数ドメインリソース割当て(FDRA)フィールドを使用して、前記PDCCHが、Scell休止インジケータに関連付けられており、データをスケジュールするように構成されないと決定するためのコードをさらに備える、
C67に記載の非一時的コンピュータ可読媒体。
[C77] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するためのコードは、リソース割振りタイプ0が有効にされ、前記FDRA中のすべてのビットが0に設定されると決定するためのコードをさらに備える、C76に記載の非一時的コンピュータ可読媒体。
[C78] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するためのコードは、リソース割振りタイプ0とリソース割振りタイプ1とが構成され、前記リソース割振りタイプ0が有効にされ、前記FDRA中のビット中の少なくとも1ビットが0に設定され、前記FDRA中の1ビットが1に設定されると決定するためのコードをさらに備える、C76に記載の非一時的コンピュータ可読媒体。
[C79] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するためのコードは、リソース割振りタイプ1が有効にされ、前記FDRA中のすべてのビットが1に設定されると決定するためのコードをさらに備える、C76に記載の非一時的コンピュータ可読媒体。
[C80] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するためのコードは、リソース割振りタイプ1が有効にされ、前記FDRA中のビット中の少なくとも1ビットが1に設定され、前記FDRA中の1ビットが0に設定されると決定するためのコードをさらに備える、C76に記載の非一時的コンピュータ可読媒体。
[C81] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に変調およびコーディング方式フィールドを含み、
前記変調およびコーディング方式フィールドを使用して前記UEの挙動を修正するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C82] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に新規データインジケータを含み、
前記新規データインジケータを使用して前記UEの挙動を修正するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C83] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に冗長バージョンインジケータを含み、
前記冗長バージョンインジケータを使用して前記UEの挙動を修正するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C84] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中にHARQプロセス番号インジケータを含み、
前記HARQプロセス番号インジケータを使用して前記UEの挙動を修正するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C85] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中にアンテナポートインジケータを含み、
前記アンテナポートインジケータを使用して前記UEの挙動を修正するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C86] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に復調基準信号(DMRS)シーケンス初期化インジケータを含み、
前記DMRSシーケンス初期化インジケータを使用して前記UEの挙動を修正するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C87] 前記Scell休止インジケータに関連付けられた適用遅延を決定するためのコードと、
前記適用遅延に関連付けられた時間期間中に前記Scell休止インジケータに基づいて前記UEの挙動を変更するためのコードと
をさらに備える、C68に記載の非一時的コンピュータ可読媒体。
[C88] 前記適用遅延が、前記UEが休止帯域幅パートから非休止帯域幅パートに切り替わる前記時間期間であると決定するためのコード
をさらに備える、C87に記載の非一時的コンピュータ可読媒体。
[C89] 前記適用遅延は、前記PDCCHがデータをスケジュールする場合または前記PDCCHが前記データをスケジュールしない場合、同じである、C87に記載の非一時的コンピュータ可読媒体。
[C90] 前記PDCCHが、前記Scell休止インジケータとサウンディング基準信号(SRS)要求フィールドとを含むDCIをさらに備え、
前記PDCCHが前記UEによって検出されたという肯定応答として前記HARQ-ACKの代わりに前記SRSを送信するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C91] 前記PDCCHが、送信電力コマンド(TPC)インジケータを含み、
前記TPCインジケータを使用して、スケジュールされた物理アップリンク制御チャネル(PUCCH)の送信電力を調整するためのコードと、
前記調整された送信電力を使用して前記PUCCHを送信するためのコードと
をさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C92] 前記PDCCHが、前記TPCインジケータを含むDL DCIをさらに備える、C91に記載の非一時的コンピュータ可読媒体。
[C93] 前記TPCインジケータが、前記Scell休止インジケータに応じて、サービングセルに対して前記PUCCHの前記送信電力を調整する、C91に記載の非一時的コンピュータ可読媒体。
[C94] 前記PDCCHが、前記Scell休止インジケータと少なくとも1つのDAIインジケータとを含むUL DCIをさらに備え、
前記少なくとも1つのDAIフィールドを使用してコードブック中の前記HARQ-ACKのビットのロケーションを決定するためのコードをさらに備え、
前記HARQ-ACKを送信することが、前記決定されたロケーションにおいて前記コードブック中で前記HARQ-ACKを送信するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C95] 前記DCIが、アップリンクスケジューリング(UP)DCIであり、前記フィードバックタイミング情報が、時間ドメインリソース割当て(TDRA)インジケータによって示されるDLにおけるUL許可受信とULデータ送信との間のスロットの第2の数での遅延を示す、C72に記載の非一時的コンピュータ可読媒体。
[C96] 前記PDCCHが、前記Scell休止インジケータを含むUL DCIをさらに備え、
PUCCHリソースインジケータとともにDL DCIを含む第2のPDCCHを受信するためのコードと、
前記UL DCIを含む前記PDCCHに関連付けられた前記HARQ-ACKのためのスロットが、前記DL DCIを含む前記第2のPDCCHに関連付けられた第2のHARD-ACKのための前記スロットであると決定するためのコードと、
前記DL DCI中の前記PUCCHリソースインジケータに示されるリソース中で、および前記スロットを使用して前記HARQ-ACKを送信するためのコードと
をさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C97] 前記PDCCHが、前記Scell休止インジケータを含むUL DCIをさらに備え、
前記HARQ-ACKを送信するための前記コードが、前記UL DCI中の少なくとも1つのフィールドに示されるリソース中で前記HARQ-ACKを送信するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C98] 前記PDCCHが、前記Scell休止インジケータを含むDLまたはUL DCIと、時間ドメインリソース割当て(TDRA)インジケータ中の開始および長さインジケータ値(SLIV)情報とをさらに備え、
前記SLIV情報を使用して半静的コードブック中の前記HARQ-ACKのビットのロケーションを決定するためのコードをさらに備え、
前記HARQ-ACKを送信するための前記コードが、前記決定されたロケーションにおいて前記半静的コードブック中で前記HARQ-ACKを送信するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C99] 前記PDCCHが、前記Scell休止インジケータとチャネル状態情報(CSI)要求フィールドとを含むUL DCIをさらに備え、
前記PDCCHが前記UEによって検出されたという肯定応答として前記HARQ-ACKの代わりにCSIを送信するためのコードをさらに備える、
C68に記載の非一時的コンピュータ可読媒体。
[C100] ユーザ機器(UE)であって、
2次セル(Scell)休止インジケータとともに物理ダウンリンク制御チャネル(PDCCH)を検出するための手段と、ここにおいて、前記Scell休止インジケータが、休止状態と非休止状態との間で前記UEを切り替えるように構成され、ここにおいて、前記休止状態において、前記UEが、前記非休止状態と比較して低減された電力において動作するように構成された、
前記プロセッサが前記PDCCHを検出することに応答して、ハイブリッドARQ肯定応答(HARQ-ACK)を送信するための手段と
を備える、UE。
[C101] 前記PDCCHが、前記Scell休止インジケータを含むダウンリンク制御情報(DCI)をさらに備える、C100に記載のUE。
[C102] 前記HARQ-ACKは、前記UEが前記PDCCHを検出したことを示す1ビットACKである、C100に記載のUE。
[C103] 前記UEが前記Scell休止インジケータとともに前記PDCCHを検出したことを示す少なくとも1ビットを含むコードブックを生成するための手段と、
前記コードブックを前記HARQ-ACKに組み込むための手段と
をさらに備える、C100に記載のUE。
[C104] 前記コードブックが、動的コードブックまたは半静的コードブックである、C103に記載のUE。
[C105] 前記PDCCHが、前記Scell休止インジケータとフィードバックタイミング情報とを含むDCIをさらに備え、
前記DCI中の前記フィードバックタイミング情報を使用してスロットの数を決定するための手段と、
前記PDCCHが検出されたスロットに対してスロットの前記数だけ前記HARQ-ACKの前記送信を遅延させるための手段と
をさらに備える、
C100に記載のUE。
[C106] 前記DCIが、ダウンリンクスケジューリング(DL)DCIであり、前記フィードバックタイミング情報が、PDSCH対HARQフィードバックタイミングインジケータである、C105に記載のUE。
[C107] 前記PDCCHが、前記Scell休止インジケータと物理アップリンク制御チャネル(PUCCH)リソースインジケータとを含むDL DCIをさらに備え、
前記HARQ-ACKを送信するための手段が、前記PUCCHリソースインジケータによって示されるリソース中で前記HARQ-ACKを送信するための手段をさらに備える、
C100に記載のUE。
[C108] 前記PDCCHが、前記Scell休止インジケータとダウンリンク割当てインデックス(DAI)フィールドとを含むDL DCIをさらに備え、
前記DAIフィールドを使用してコードブック中の前記HARQ-ACKのビットのロケーションを決定するための手段をさらに備え、
前記HARQ-ACKを送信するための手段が、前記決定されたロケーションにおいて前記コードブック中で前記HARQ-ACKを送信するための手段をさらに備える、
C100に記載のUE。
[C109] 前記PDCCHが、前記Scell休止インジケータを含むDCIをさらに備え、
前記DCI中の周波数ドメインリソース割当て(FDRA)フィールドを使用して、前記PDCCHが、Scell休止インジケータに関連付けられており、データをスケジュールするように構成されないと決定するための手段をさらに備える、
C100に記載のUE。
[C110] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するための前記手段は、リソース割振りタイプ0が有効にされ、前記FDRA中のすべてのビットが0に設定されると決定するための手段をさらに備える、C109に記載のUE。
[C111] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するための前記手段は、リソース割振りタイプ0とリソース割振りタイプ1とが構成され、前記リソース割振りタイプ0が有効にされ、前記FDRA中のビット中の少なくとも1ビットが0に設定され、前記FDRA中の1ビットが1に設定されると決定するための手段をさらに備える、C109に記載のUE。
[C112] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するための前記手段は、リソース割振りタイプ1が有効にされ、前記FDRA中のすべてのビットが1に設定されると決定するための手段をさらに備える、C109に記載のUE。
[C113] 前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するための前記手段は、リソース割振りタイプ1が有効にされ、前記FDRA中のビット中の少なくとも1ビットが1に設定され、前記FDRA中の1ビットが0に設定されると決定するための手段をさらに備える、C109に記載のUE。
[C114] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に変調およびコーディング方式フィールドを含み、
前記変調およびコーディング方式フィールドを使用して前記UEの挙動を修正するための手段をさらに備える、
C101に記載のUE。
[C115] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に新規データインジケータを含み、
前記新規データインジケータを使用して前記UEの挙動を修正するための手段をさらに備える、
C101に記載のUE。
[C116] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に冗長バージョンインジケータを含み、
前記冗長バージョンインジケータを使用して前記UEの挙動を修正するための手段をさらに備える、
C101に記載のUE。
[C117] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中にHARQプロセス番号インジケータを含み、
前記HARQプロセス番号インジケータを使用して前記UEの挙動を修正するための手段をさらに備える、
C101に記載のUE。
[C118] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中にアンテナポートインジケータを含み、
前記アンテナポートインジケータを使用して前記UEの挙動を修正するための手段をさらに備える、
C101に記載のUE。
[C119] 前記Scell休止インジケータが、前記PDCCHにおいて少なくとも1つのDCI中に復調基準信号(DMRS)シーケンス初期化インジケータを含み、
前記DMRSシーケンス初期化インジケータを使用して前記UEの挙動を修正するための手段をさらに備える、
C101に記載のUE。
[C120] 前記Scell休止インジケータに関連付けられた適用遅延を決定するための手段と、 前記適用遅延に関連付けられた時間期間中に前記Scell休止インジケータに基づいて前記UEの挙動を変更するための手段と
をさらに備える、C101に記載のUE。
[C121] 前記適用遅延が、前記UEが休止帯域幅パートから非休止帯域幅パートに切り替わる前記時間期間であると決定するための手段
をさらに備える、C120に記載のUE。
[C122] 前記適用遅延は、前記PDCCHがデータをスケジュールする場合または前記PDCCHが前記データをスケジュールしない場合、同じである、C120に記載のUE。
[C123] 前記PDCCHが、前記Scell休止インジケータとサウンディング基準信号(SRS)要求フィールドとを含むDCIをさらに備え、
前記PDCCHが前記UEによって検出されたという肯定応答として前記HARQ-ACKの代わりに前記SRSを送信するための手段をさらに備える、
C101に記載のUE。
[C124] 前記PDCCHが、送信電力コマンド(TPC)インジケータを含み、
前記TPCインジケータを使用して、スケジュールされた物理アップリンク制御チャネル(PUCCH)の送信電力を調整するための手段と、
前記調整された送信電力を使用して前記PUCCHを送信するための手段と
をさらに備える、
C101に記載のUE。
[C125] 前記PDCCHが、前記TPCインジケータを含むDL DCIをさらに備える、C124に記載のUE。
[C126] 前記TPCインジケータが、前記Scell休止インジケータに応じて、サービングセルに対して前記PUCCHの前記送信電力を調整する、C124に記載のUE。
[C127] 前記PDCCHが、前記Scell休止インジケータと少なくとも1つのDAIインジケータとを含むUL DCIをさらに備え、
前記少なくとも1つのDAIフィールドを使用してコードブック中の前記HARQ-ACKのビットのロケーションを決定するための手段をさらに備え、
前記HARQ-ACKを送信することが、前記決定されたロケーションにおいて前記コードブック中で前記HARQ-ACKを送信するための手段をさらに備える、
C101に記載のUE。
[C128] 前記DCIが、アップリンクスケジューリング(UP)DCIであり、前記フィードバックタイミング情報が、時間ドメインリソース割当て(TDRA)インジケータによって示されるDLにおけるUL許可受信とULデータ送信との間のスロットの第2の数での遅延を示す、C105に記載のUE。
[C129] 前記PDCCHが、前記Scell休止インジケータを含むUL DCIをさらに備え、
PUCCHリソースインジケータとともにDL DCIを含む第2のPDCCHを受信するための手段と、
前記UL DCIを含む前記PDCCHに関連付けられた前記HARQ-ACKのためのスロットが、前記DL DCIを含む前記第2のPDCCHに関連付けられた第2のHARD-ACKのための前記スロットであると決定するための手段と、
前記DL DCI中の前記PUCCHリソースインジケータに示されるリソース中で、および前記スロットを使用して前記HARQ-ACKを送信するための手段と
をさらに備える、
C101に記載のUE。
[C130] 前記PDCCHが、前記Scell休止インジケータを含むUL DCIをさらに備え、
前記HARQ-ACKを送信するための手段が、前記UL DCI中の少なくとも1つのフィールドに示されるリソース中で前記HARQ-ACKを送信するための手段をさらに備える、
C101に記載のUE。
[C131] 前記PDCCHが、前記Scell休止インジケータを含むDLまたはUL DCIと、時間ドメインリソース割当て(TDRA)インジケータ中の開始および長さインジケータ値(SLIV)情報とをさらに備え、
前記SLIV情報を使用して半静的コードブック中の前記HARQ-ACKのビットのロケーションを決定するための手段をさらに備え、
前記HARQ-ACKを送信するための手段が、前記決定されたロケーションにおいて前記半静的コードブック中で前記HARQ-ACKを送信するための手段をさらに備える、
C101に記載のUE。
[C132] 前記PDCCHが、前記Scell休止インジケータとチャネル状態情報(CSI)要求フィールドとを含むUL DCIをさらに備え、
前記PDCCHが前記UEによって検出されたという肯定応答として前記HARQ-ACKの代わりにCSIを送信するための手段をさらに備える、
C101に記載のUE。
[0240] As those skilled in the art will now appreciate, many modifications, substitutions, and variations can be made in the materials, apparatus, construction, and methods of use of the devices of the present disclosure, depending on the particular application at hand. and may be done thereto without departing from their spirit and scope. In light of this, the scope of the present disclosure is limited to the specific embodiments illustrated and described herein as examples of the present disclosure. It should not be limited, but rather should be accorded the full scope of the claims appended hereto and their functional equivalents.
The invention described in the original claims of this application will be added below.
[C1] User equipment (UE),
a processor configured to detect a physical downlink control channel (PDCCH) in conjunction with a secondary cell (Scell) dormancy indicator, wherein the Scell dormancy indicator detects the UE between a dormant state and a non-dormant state; configured to switch, wherein in the dormant state, the UE is configured to operate at reduced power compared to the non-dormant state;
a transceiver configured to transmit a hybrid ARQ acknowledgment (HARQ-ACK) in response to the processor detecting the PDCCH;
A UE comprising:
[C2] The UE according to C1, wherein the PDCCH further comprises downlink control information (DCI) including the Scell dormancy indicator.
[C3] The UE according to C1, wherein the HARQ-ACK is a 1-bit ACK indicating that the UE has detected the PDCCH.
[C4] The processor includes:
generating a codebook including at least one bit indicating that the UE has detected the PDCCH with the Scell dormancy indicator;
incorporating the codebook into the HARQ-ACK;
The UE according to C1, further configured to perform.
[C5] The UE according to C4, wherein the codebook is a dynamic codebook or a semi-static codebook.
[C6] The PDCCH further includes a DCI including the Scell pause indicator and feedback timing information,
The processor includes:
determining a number of slots using the feedback timing information in the DCI;
delaying the transmission of the HARQ-ACK by the number of slots for the slot in which the PDCCH is detected;
further configured to do,
UE described in C1.
[C7] The UE of C6, wherein the DCI is a downlink scheduling (DL) DCI and the feedback timing information is a PDSCH to HARQ feedback timing indicator.
[C8] The PDCCH further comprises a DL DCI including the Scell suspension indicator and a physical uplink control channel (PUCCH) resource indicator,
to transmit the HARQ-ACK, the transceiver is further configured to transmit the HARQ-ACK in a resource indicated by the PUCCH resource indicator;
UE described in C1.
[C9] The PDCCH further comprises a DL DCI including the Scell dormancy indicator and a downlink allocation index (DAI) field,
the processor is further configured to use the DAI field to determine a location of a bit of the HARQ-ACK in a codebook;
to transmit the HARQ-ACK, the transceiver is further configured to transmit the HARQ-ACK in the codebook at the determined location;
UE described in C1.
[C10] The PDCCH further includes a DCI including the Scell suspension indicator,
The processor is further configured to use a frequency domain resource allocation (FDRA) field in the DCI to determine that the PDCCH is associated with a Scell dormancy indicator and is not configured to schedule data. In addition, the UE described in C1.
[C11] To determine that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data, the processor determines that resource allocation type 0 is enabled and that all The UE of C10, further configured to determine that a bit of is set to 0.
[C12] To determine that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data, the processor is configured with resource allocation type 0 and resource allocation type 1; C10 further configured to determine that the resource allocation type 0 is enabled, at least one of the bits in the FDRA is set to 0, and one bit in the FDRA is set to 1; UE listed.
[C13] To determine that the PDCCH is associated with the Scell dormant indicator and is not configured to schedule the data, the processor determines that resource allocation type 1 is enabled and that all The UE of C10, further configured to determine that the bit of is set to 1.
[C14] To determine that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data, the processor determines whether resource allocation type 1 is enabled and the bit in the FDRA The UE of C10, further configured to determine that at least one bit in the FDRA is set to one and one bit in the FDRA is set to zero.
[C15] the Scell pause indicator includes a modulation and coding scheme field in at least one DCI in the PDCCH;
the processor is further configured to use the modulation and coding scheme fields to modify behavior of the UE;
UE described in C1.
[C16] the Scell suspension indicator includes a new data indicator in at least one DCI on the PDCCH;
the processor is further configured to use the new data indicator to modify the behavior of the UE;
UE described in C1.
[C17] the Scell dormancy indicator includes a redundant version indicator in at least one DCI in the PDCCH;
the processor is further configured to use the redundancy version indicator to modify behavior of the UE;
UE described in C1.
[C18] the Scell dormancy indicator includes a HARQ process number indicator in at least one DCI in the PDCCH;
the processor is further configured to use the HARQ process number indicator to modify the behavior of the UE;
UE described in C1.
[C19] the Scell dormancy indicator includes an antenna port indicator in at least one DCI in the PDCCH;
the processor is further configured to use the antenna port indicator to modify behavior of the UE;
UE described in C1.
[C20] the Scell pause indicator includes a demodulation reference signal (DMRS) sequence initialization indicator in at least one DCI in the PDCCH;
the processor is further configured to use the DMRS sequence initialization indicator to modify the behavior of the UE;
UE described in C1.
[C21] The processor,
determining an application delay associated with the Scell dormancy indicator;
changing the behavior of the UE based on the Scell dormancy indicator during a time period associated with the application delay;
The UE according to C1, further configured to perform.
[C22] The processor:
determining that the applied delay is the time period during which the UE switches from a dormant bandwidth part to a non-pause bandwidth part;
The UE according to C21, further configured to.
[C23] The UE of C21, wherein the applied delay is the same when the PDCCH schedules data or when the PDCCH does not schedule the data.
[C24] The PDCCH further comprises a DCI including the Scell pause indicator and a sounding reference signal (SRS) request field,
The UE of C1, wherein the transceiver is further configured to send the SRS instead of the HARQ-ACK as an acknowledgment that the PDCCH has been detected by the UE.
[C25] The PDCCH includes a transmit power command (TPC) indicator,
the processor is further configured to use the TPC indicator to adjust transmit power of a scheduled physical uplink control channel (PUCCH);
the transceiver is further configured to transmit the PUCCH using the adjusted transmit power;
UE described in C1.
[C26] The UE according to C25, wherein the PDCCH further includes a DL DCI including the TPC indicator.
[C27] The UE according to C25, wherein the TPC indicator adjusts the transmit power of the PUCCH for a serving cell in response to the Scell dormancy indicator.
[C28] The PDCCH further comprises a UL DCI including the Scell suspension indicator and at least one DAI indicator,
the processor is further configured to use the at least one DAI field to determine a location of a bit of the HARQ-ACK in a codebook;
to transmit the HARQ-ACK, the transceiver is further configured to transmit the HARQ-ACK in the codebook at the determined location;
UE described in C1.
[C29] The DCI is an uplink scheduling (UP) DCI, and the feedback timing information is the first of the slots between UL grant reception and UL data transmission in the DL indicated by a time domain resource allocation (TDRA) indicator. The UE according to C6, exhibiting a delay in number of 2.
[C30] The PDCCH further includes a UL DCI including the Scell suspension indicator,
The transceiver is
receiving a second PDCCH including a DL DCI with a PUCCH resource indicator;
transmitting the HARQ-ACK in resources indicated in the PUCCH resource indicator in the DL DCI and using slots;
further configured to do
The processor includes:
the slot for the HARQ-ACK associated with the PDCCH containing the UL DCI is the slot for a second HARD-ACK associated with the second PDCCH containing the DL DCI; decide
further configured as,
UE described in C1.
[C31] The PDCCH further includes a UL DCI including the Scell suspension indicator,
to transmit the HARQ-ACK, the transceiver is further configured to transmit the HARQ-ACK in a resource indicated in at least one field in the UL DCI;
UE described in C1.
[C32] the PDCCH further comprises a DL or UL DCI including the Scell dormancy indicator and start and length indicator value (SLIV) information in a time domain resource allocation (TDRA) indicator;
the processor is further configured to use the SLIV information to determine locations of bits of the HARQ-ACK in a semi-static codebook;
to transmit the HARQ-ACK, the transceiver is further configured to transmit the HARQ-ACK in the semi-static codebook at the determined location;
UE described in C1.
[C33] The PDCCH further comprises a UL DCI including the Scell dormancy indicator and a channel state information (CSI) request field,
The transceiver is further configured to send CSI instead of the HARQ-ACK as an acknowledgment that the PDCCH has been detected by the UE.
UE described in C1.
[C34] A method, comprising:
detecting at a user equipment (UE) a physical downlink control channel (PDCCH) with a secondary cell (Scell) dormancy indicator; configured to switch a UE, wherein in the dormant state the UE is configured to operate at reduced power compared to the non-dormant state;
the processor transmitting a hybrid ARQ acknowledgment (HARQ-ACK) in response to detecting the PDCCH;
A method of providing.
[C35] The method of C34, wherein the PDCCH further comprises downlink control information (DCI) including the Scell dormancy indicator.
[C36] The method according to C34, wherein the HARQ-ACK is a 1-bit ACK indicating that the UE has detected the PDCCH.
[C37] Generating a codebook including at least one bit indicating that the UE has detected the PDCCH together with the Scell dormancy indicator;
incorporating the codebook into the HARQ-ACK;
The method according to C34, further comprising:
[C38] The method according to C37, wherein the codebook is a dynamic codebook or a semi-static codebook.
[C39] The PDCCH further includes a DCI including the Scell pause indicator and feedback timing information,
determining a number of slots using the feedback timing information in the DCI;
delaying the transmission of the HARQ-ACK by the number of slots for the slot in which the PDCCH is detected;
further comprising,
The method described in C34.
[C40] The method of C39, wherein the DCI is a downlink scheduling (DL) DCI and the feedback timing information is a PDSCH to HARQ feedback timing indicator.
[C41] The PDCCH further comprises a DL DCI including the Scell suspension indicator and a physical uplink control channel (PUCCH) resource indicator,
Transmitting the HARQ-ACK further comprises transmitting the HARQ-ACK in a resource indicated by the PUCCH resource indicator.
The method described in C34.
[C42] The PDCCH further comprises a DL DCI including the Scell suspension indicator and a downlink allocation index (DAI) field,
further comprising using the DAI field to determine the location of bits of the HARQ-ACK in a codebook;
Sending the HARQ-ACK further comprises sending the HARQ-ACK in the codebook at the determined location.
The method described in C34.
[C43] The PDCCH further includes a DCI including the Scell suspension indicator,
further comprising determining, using a frequency domain resource allocation (FDRA) field in the DCI, that the PDCCH is associated with a Scell dormancy indicator and is not configured to schedule data;
The method described in C34.
[C44] Determining that the PDCCH is associated with the Scell dormant indicator and is not configured to schedule the data indicates that resource allocation type 0 is enabled and all bits in the FDRA are 0. The method of C43, further comprising determining that .
[C45] Determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data means that the PDCCH is configured with resource allocation type 0 and resource allocation type 1, and the resource allocation type 44. The method of C43, further comprising determining that a zero is enabled, at least one of the bits in the FDRA is set to zero, and one bit in the FDRA is set to one.
[C46] Determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data indicates that resource allocation type 1 is enabled and all bits in the FDRA are 1. The method of C43, further comprising determining that .
[C47] Determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data indicates that resource allocation type 1 is enabled and that at least one of the bits in the FDRA The method of C43, further comprising determining that a bit is set to one and one bit in the FDRA is set to zero.
[C48] the Scell pause indicator includes a modulation and coding scheme field in at least one DCI in the PDCCH;
further comprising modifying behavior of the UE using the modulation and coding scheme fields;
The method described in C35.
[C49] The Scell suspension indicator includes a new data indicator in at least one DCI on the PDCCH;
further comprising modifying the behavior of the UE using the new data indicator;
The method described in C35.
[C50] the Scell dormancy indicator includes a redundant version indicator in at least one DCI in the PDCCH;
further comprising modifying behavior of the UE using the redundancy version indicator;
The method described in C35.
[C51] The Scell suspension indicator includes a HARQ process number indicator in at least one DCI in the PDCCH;
further comprising modifying the behavior of the UE using the HARQ process number indicator;
The method described in C35.
[C52] The Scell dormancy indicator includes an antenna port indicator in at least one DCI in the PDCCH;
further comprising modifying behavior of the UE using the antenna port indicator;
The method described in C35.
[C53] the Scell pause indicator includes a demodulation reference signal (DMRS) sequence initialization indicator in at least one DCI in the PDCCH;
further comprising modifying the behavior of the UE using the DMRS sequence initialization indicator;
The method described in C35.
[C54] determining an application delay associated with the Scell dormancy indicator;
changing the behavior of the UE based on the Scell dormancy indicator during a time period associated with the application delay;
The method according to C35, further comprising:
[C55] determining that the applied delay is the time period during which the UE switches from a dormant bandwidth part to a non-pause bandwidth part;
The method according to C54, further comprising:
[C56] The method of C54, wherein the application delay is the same when the PDCCH schedules data or when the PDCCH does not schedule the data.
[C57] The PDCCH further comprises a DCI including the Scell pause indicator and a sounding reference signal (SRS) request field,
further comprising transmitting the SRS instead of the HARQ-ACK as an acknowledgment that the PDCCH has been detected by the UE;
The method described in C35.
[C58] the PDCCH includes a transmit power command (TPC) indicator;
adjusting transmit power of a scheduled physical uplink control channel (PUCCH) using the TPC indicator;
transmitting the PUCCH using the adjusted transmission power;
further comprising,
The method described in C35.
[C59] The method according to C58, wherein the PDCCH further comprises a DL DCI including the TPC indicator.
[C60] The method of C58, wherein the TPC indicator adjusts the transmit power of the PUCCH for a serving cell in response to the Scell dormancy indicator.
[C61] The PDCCH further comprises a UL DCI including the Scell suspension indicator and at least one DAI indicator,
further comprising determining the location of bits of the HARQ-ACK in a codebook using the at least one DAI field;
Sending the HARQ-ACK further comprises sending the HARQ-ACK in the codebook at the determined location.
The method described in C35.
[C62] The DCI is an uplink scheduling (UP) DCI, and the feedback timing information is the first of the slots between UL grant reception and UL data transmission in the DL indicated by a time domain resource allocation (TDRA) indicator. The method according to C39, indicating a delay by a number of 2.
[C63] The PDCCH further includes a UL DCI including the Scell suspension indicator,
receiving a second PDCCH including a DL DCI with a PUCCH resource indicator;
determining that the slot for the HARQ-ACK associated with the PDCCH including the UL DCI is the slot for the second HARD-ACK associated with the second PDCCH including the DL DCI; to do and
transmitting the HARQ-ACK in the resources indicated in the PUCCH resource indicator in the DL DCI and using the slot;
further comprising,
The method described in C35.
[C64] The PDCCH further includes a UL DCI including the Scell suspension indicator,
The method of C35, wherein transmitting the HARQ-ACK further comprises transmitting the HARQ-ACK in a resource indicated in at least one field in the UL DCI.
[C65] The PDCCH further comprises a DL or UL DCI including the Scell pause indicator and start and length indicator value (SLIV) information in a time domain resource allocation (TDRA) indicator;
further comprising determining the location of bits of the HARQ-ACK in a semi-static codebook using the SLIV information;
Sending the HARQ-ACK further comprises sending the HARQ-ACK in the semi-static codebook at the determined location.
The method described in C35.
[C66] The PDCCH further comprises a UL DCI including the Scell dormancy indicator and a channel state information (CSI) request field,
further comprising transmitting CSI instead of the HARQ-ACK as an acknowledgment that the PDCCH has been detected by the UE;
The method described in C35.
[C67] A non-transitory computer readable medium having a program code recorded thereon, the program code comprising:
A code for detecting a physical downlink control channel (PDCCH) in a user equipment (UE) with a secondary cell (Scell) dormancy indicator, wherein the Scell dormancy indicator is between a dormant state and a non-dormant state. wherein, in the dormant state, the UE is configured to operate at reduced power compared to the non-dormant state;
a code for transmitting a hybrid ARQ acknowledgment (HARQ-ACK) in response to the processor detecting the PDCCH;
A non-transitory computer-readable medium comprising:
[C68] The non-transitory computer-readable medium of C67, wherein the PDCCH further comprises downlink control information (DCI) including the Scell dormancy indicator.
[C69] The non-transitory computer-readable medium of C67, wherein the HARQ-ACK is a 1-bit ACK indicating that the UE has detected the PDCCH.
[C70] A code for generating a codebook including at least one bit indicating that the UE has detected the PDCCH with the Scell dormancy indicator;
a code for incorporating the codebook into the HARQ-ACK;
The non-transitory computer-readable medium of C67, further comprising:
[C71] The non-transitory computer-readable medium of C70, wherein the codebook is a dynamic codebook or a semi-static codebook.
[C72] The PDCCH further includes a DCI including the Scell pause indicator and feedback timing information,
code for determining a number of slots using the feedback timing information in the DCI;
a code for delaying the transmission of the HARQ-ACK by the number of slots with respect to the slot in which the PDCCH is detected;
further comprising,
C67.
[C73] The non-transitory computer-readable medium of C72, wherein the DCI is a downlink scheduling (DL) DCI and the feedback timing information is a PDSCH to HARQ feedback timing indicator.
[C74] The PDCCH further comprises a DL DCI including the Scell suspension indicator and a physical uplink control channel (PUCCH) resource indicator,
the code for transmitting the HARQ-ACK further comprises code for transmitting the HARQ-ACK in a resource indicated by the PUCCH resource indicator;
C67.
[C75] The PDCCH further comprises a DL DCI including the Scell suspension indicator and a downlink allocation index (DAI) field,
further comprising a code for determining a location of a bit of the HARQ-ACK in a codebook using the DAI field;
the code for transmitting the HARQ-ACK further comprises a code for transmitting the HARQ-ACK in the codebook at the determined location;
C67.
[C76] The PDCCH further includes a DCI including the Scell suspension indicator,
further comprising a code for determining, using a frequency domain resource allocation (FDRA) field in the DCI, that the PDCCH is associated with a Scell dormancy indicator and is not configured to schedule data;
C67.
[C77] The code for determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data includes resource allocation type 0 enabled and all bits in the FDRA The non-transitory computer-readable medium of C76, further comprising code for determining that is set to zero.
[C78] A code for determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data is configured with resource allocation type 0 and resource allocation type 1, and the code for determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data C76, further comprising code for determining that allocation type 0 is enabled, at least one of the bits in the FDRA is set to 0, and one bit in the FDRA is set to 1. Non-transitory computer-readable medium.
[C79] The code for determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data is configured such that resource allocation type 1 is enabled and all bits in the FDRA The non-transitory computer-readable medium of C76, further comprising code for determining that is set to one.
[C80] The code for determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data indicates that resource allocation type 1 is enabled and that one of the bits in the FDRA The non-transitory computer-readable medium of C76, further comprising code for determining that at least one bit is set to one and one bit in the FDRA is set to zero.
[C81] The Scell pause indicator includes a modulation and coding scheme field in at least one DCI in the PDCCH;
further comprising code for modifying behavior of the UE using the modulation and coding scheme fields;
C68.
[C82] The Scell suspension indicator includes a new data indicator in at least one DCI on the PDCCH;
further comprising code for modifying behavior of the UE using the new data indicator;
C68.
[C83] The Scell dormancy indicator includes a redundant version indicator in at least one DCI in the PDCCH;
further comprising code for modifying behavior of the UE using the redundancy version indicator;
C68.
[C84] The Scell dormancy indicator includes a HARQ process number indicator in at least one DCI in the PDCCH;
further comprising code for modifying behavior of the UE using the HARQ process number indicator;
C68.
[C85] the Scell dormancy indicator includes an antenna port indicator in at least one DCI in the PDCCH;
further comprising code for modifying behavior of the UE using the antenna port indicator;
C68.
[C86] The Scell pause indicator includes a demodulation reference signal (DMRS) sequence initialization indicator in at least one DCI in the PDCCH;
further comprising code for modifying behavior of the UE using the DMRS sequence initialization indicator;
C68.
[C87] Code for determining an application delay associated with the Scell dormant indicator;
code for changing the behavior of the UE based on the Scell dormancy indicator during a time period associated with the application delay;
The non-transitory computer-readable medium of C68, further comprising:
[C88] Code for determining that the applied delay is the period of time during which the UE switches from a dormant bandwidth part to a non-pause bandwidth part.
The non-transitory computer-readable medium of C87, further comprising:
[C89] The non-transitory computer-readable medium of C87, wherein the application delay is the same when the PDCCH schedules data or when the PDCCH does not schedule the data.
[C90] The PDCCH further comprises a DCI including the Scell pause indicator and a sounding reference signal (SRS) request field,
further comprising a code for transmitting the SRS instead of the HARQ-ACK as an acknowledgment that the PDCCH has been detected by the UE;
C68.
[C91] The PDCCH includes a transmit power command (TPC) indicator,
code for adjusting transmit power of a scheduled physical uplink control channel (PUCCH) using the TPC indicator;
a code for transmitting the PUCCH using the adjusted transmit power;
further comprising,
C68.
[C92] The non-transitory computer-readable medium of C91, wherein the PDCCH further comprises a DL DCI including the TPC indicator.
[C93] The non-transitory computer-readable medium of C91, wherein the TPC indicator adjusts the transmit power of the PUCCH for a serving cell in response to the Scell dormancy indicator.
[C94] The PDCCH further comprises a UL DCI including the Scell suspension indicator and at least one DAI indicator,
further comprising code for determining the location of bits of the HARQ-ACK in a codebook using the at least one DAI field;
transmitting the HARQ-ACK further comprises a code for transmitting the HARQ-ACK in the codebook at the determined location;
C68.
[C95] The DCI is an uplink scheduling (UP) DCI, and the feedback timing information is the first of the slots between UL grant reception and UL data transmission in the DL indicated by a time domain resource allocation (TDRA) indicator. The non-transitory computer-readable medium of claim C72 exhibiting a delay in number of two.
[C96] The PDCCH further comprises a UL DCI including the Scell suspension indicator,
code for receiving a second PDCCH including a DL DCI along with a PUCCH resource indicator;
determining that the slot for the HARQ-ACK associated with the PDCCH including the UL DCI is the slot for the second HARD-ACK associated with the second PDCCH including the DL DCI; and the code to
a code for transmitting the HARQ-ACK in the resources indicated in the PUCCH resource indicator in the DL DCI and using the slot;
further comprising;
C68.
[C97] The PDCCH further comprises a UL DCI including the Scell suspension indicator,
the code for transmitting the HARQ-ACK further comprises a code for transmitting the HARQ-ACK in a resource indicated in at least one field in the UL DCI;
C68.
[C98] The PDCCH further comprises a DL or UL DCI including the Scell dormancy indicator and start and length indicator value (SLIV) information in a time domain resource allocation (TDRA) indicator;
further comprising code for determining the location of bits of the HARQ-ACK in a semi-static codebook using the SLIV information;
the code for transmitting the HARQ-ACK further comprises code for transmitting the HARQ-ACK in the semi-static codebook at the determined location;
C68.
[C99] The PDCCH further comprises a UL DCI including the Scell dormancy indicator and a channel state information (CSI) request field,
further comprising a code for transmitting CSI instead of the HARQ-ACK as an acknowledgment that the PDCCH has been detected by the UE;
C68.
[C100] A user equipment (UE),
means for detecting a physical downlink control channel (PDCCH) along with a secondary cell (Scell) dormancy indicator, wherein the Scell dormancy indicator switches the UE between a dormant state and a non-dormant state; configured, wherein in the dormant state, the UE is configured to operate at reduced power compared to the non-dormant state;
means for the processor to transmit a hybrid ARQ acknowledgment (HARQ-ACK) in response to detecting the PDCCH;
A UE comprising:
[C101] The UE according to C100, wherein the PDCCH further comprises downlink control information (DCI) including the Scell dormancy indicator.
[C102] The UE according to C100, wherein the HARQ-ACK is a 1-bit ACK indicating that the UE has detected the PDCCH.
[C103] Means for generating a codebook including at least one bit indicating that the UE has detected the PDCCH with the Scell dormancy indicator;
means for incorporating the codebook into the HARQ-ACK;
The UE according to C100, further comprising:
[C104] The UE according to C103, wherein the codebook is a dynamic codebook or a semi-static codebook.
[C105] The PDCCH further includes a DCI including the Scell pause indicator and feedback timing information,
means for determining a number of slots using the feedback timing information in the DCI;
means for delaying the transmission of the HARQ-ACK by the number of slots with respect to the slot in which the PDCCH is detected;
further comprising;
UE described in C100.
[C106] The UE of C105, wherein the DCI is a downlink scheduling (DL) DCI and the feedback timing information is a PDSCH to HARQ feedback timing indicator.
[C107] The PDCCH further comprises a DL DCI including the Scell suspension indicator and a physical uplink control channel (PUCCH) resource indicator,
The means for transmitting the HARQ-ACK further comprises means for transmitting the HARQ-ACK in a resource indicated by the PUCCH resource indicator.
UE described in C100.
[C108] The PDCCH further comprises a DL DCI including the Scell dormancy indicator and a downlink allocation index (DAI) field,
further comprising means for determining a location of a bit of the HARQ-ACK in a codebook using the DAI field;
The means for transmitting the HARQ-ACK further comprises means for transmitting the HARQ-ACK in the codebook at the determined location.
UE described in C100.
[C109] The PDCCH further includes a DCI including the Scell suspension indicator,
further comprising means for determining, using a frequency domain resource allocation (FDRA) field in the DCI, that the PDCCH is associated with a Scell dormancy indicator and is not configured to schedule data;
UE described in C100.
[C110] The means for determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data includes resource allocation type 0 enabled and all The UE of C109, further comprising means for determining that the bit is set to 0.
[C111] The means for determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data is configured with resource allocation type 0 and resource allocation type 1; Recited in C109, further comprising means for determining that resource allocation type 0 is enabled, at least one of the bits in the FDRA is set to 0, and one bit in the FDRA is set to 1. UE.
[C112] The means for determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data includes resource allocation type 1 enabled and all The UE of C109, further comprising means for determining that the bit is set to 1.
[C113] The means for determining that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data is configured such that resource allocation type 1 is enabled and the means for determining that the PDCCH is associated with the Scell dormancy indicator is configured to The UE of C109, further comprising means for determining that at least one bit in the FDRA is set to 1 and one bit in the FDRA is set to 0.
[C114] The Scell pause indicator includes a modulation and coding scheme field in at least one DCI in the PDCCH;
further comprising means for modifying behavior of the UE using the modulation and coding scheme fields;
The UE described in C101.
[C115] The Scell suspension indicator includes a new data indicator in at least one DCI on the PDCCH;
further comprising means for modifying the behavior of the UE using the new data indicator;
The UE described in C101.
[C116] The Scell dormancy indicator includes a redundant version indicator in at least one DCI in the PDCCH;
further comprising means for modifying behavior of the UE using the redundancy version indicator;
The UE described in C101.
[C117] The Scell dormancy indicator includes a HARQ process number indicator in at least one DCI in the PDCCH;
further comprising means for modifying the behavior of the UE using the HARQ process number indicator;
The UE described in C101.
[C118] The Scell dormancy indicator includes an antenna port indicator in at least one DCI in the PDCCH;
further comprising means for modifying the behavior of the UE using the antenna port indicator;
The UE described in C101.
[C119] The Scell pause indicator includes a demodulation reference signal (DMRS) sequence initialization indicator in at least one DCI in the PDCCH;
further comprising means for modifying the behavior of the UE using the DMRS sequence initialization indicator;
The UE described in C101.
[C120] Means for determining an application delay associated with the Scell dormancy indicator; and means for changing behavior of the UE based on the Scell dormancy indicator during a time period associated with the application delay.
The UE according to C101, further comprising:
[C121] Means for determining that the applied delay is the time period during which the UE switches from a dormant bandwidth part to a non-pause bandwidth part.
The UE according to C120, further comprising:
[C122] The UE of C120, wherein the applied delay is the same when the PDCCH schedules data or when the PDCCH does not schedule the data.
[C123] The PDCCH further comprises a DCI including the Scell pause indicator and a sounding reference signal (SRS) request field,
further comprising means for transmitting the SRS instead of the HARQ-ACK as an acknowledgment that the PDCCH has been detected by the UE;
The UE described in C101.
[C124] The PDCCH includes a transmit power command (TPC) indicator,
means for adjusting transmit power of a scheduled physical uplink control channel (PUCCH) using the TPC indicator;
means for transmitting the PUCCH using the adjusted transmit power;
further comprising;
The UE described in C101.
[C125] The UE according to C124, wherein the PDCCH further includes a DL DCI including the TPC indicator.
[C126] The UE of C124, wherein the TPC indicator adjusts the transmit power of the PUCCH for a serving cell in response to the Scell dormancy indicator.
[C127] The PDCCH further comprises a UL DCI including the Scell suspension indicator and at least one DAI indicator,
further comprising means for determining the location of the bits of the HARQ-ACK in a codebook using the at least one DAI field;
transmitting the HARQ-ACK further comprises means for transmitting the HARQ-ACK in the codebook at the determined location;
The UE described in C101.
[C128] The DCI is an uplink scheduling (UP) DCI, and the feedback timing information is the first of a slot between UL grant reception and UL data transmission in the DL indicated by a time domain resource allocation (TDRA) indicator. The UE according to C105, exhibiting a delay by a number of 2.
[C129] The PDCCH further comprises a UL DCI including the Scell suspension indicator,
means for receiving a second PDCCH including a DL DCI along with a PUCCH resource indicator;
determining that the slot for the HARQ-ACK associated with the PDCCH including the UL DCI is the slot for the second HARD-ACK associated with the second PDCCH including the DL DCI; and the means to
means for transmitting the HARQ-ACK in resources indicated in the PUCCH resource indicator in the DL DCI and using the slot;
further comprising;
The UE described in C101.
[C130] The PDCCH further comprises a UL DCI including the Scell suspension indicator,
The means for transmitting the HARQ-ACK further comprises means for transmitting the HARQ-ACK in a resource indicated in at least one field in the UL DCI.
The UE described in C101.
[C131] The PDCCH further comprises a DL or UL DCI including the Scell dormancy indicator and start and length indicator value (SLIV) information in a time domain resource allocation (TDRA) indicator;
further comprising means for determining the location of bits of the HARQ-ACK in a semi-static codebook using the SLIV information;
the means for transmitting the HARQ-ACK further comprises means for transmitting the HARQ-ACK in the semi-static codebook at the determined location;
The UE described in C101.
[C132] The PDCCH further comprises a UL DCI including the Scell dormancy indicator and a channel state information (CSI) request field;
further comprising means for transmitting CSI in place of the HARQ-ACK as an acknowledgment that the PDCCH has been detected by the UE;
The UE described in C101.

Claims (15)

ユーザ機器(UE)であって、
2次セル(Scell)休止インジケーションフィールド中のScell休止インジケータとともに物理ダウンリンク制御チャネル(PDCCH)を検出することと、ここにおいて、前記Scell休止インジケータが、1つまたは複数のScellに適用され、休止状態と非休止状態との間で前記UEを切り替えるように構成され、ここにおいて、前記休止状態において、前記UEが、前記非休止状態と比較して低減された電力において動作するように構成され、前記PDCCHを検出することに応答して、前記UEが前記Scell休止インジケータとともに前記PDCCHを検出したことを示す少なくとも1ビットを含むコードブックを生成することと、前記コードブックをハイブリッドARQ肯定応答(HARQ-ACK)に組み込むことと
を行うように構成されたプロセッサと、
前記HARQ-ACKを送信するように構成されたトランシーバと
を備える、UE。
A user equipment (UE),
detecting a physical downlink control channel (PDCCH) with a Scell dormancy indicator in a secondary cell (Scell) dormancy indication field , wherein the Scell dormancy indicator is applied to one or more Scells; , configured to switch the UE between a dormant state and a non-dormant state, wherein in the dormant state, the UE is configured to operate at reduced power compared to the non-dormant state. generating a codebook, in response to detecting the PDCCH, including at least one bit indicating that the UE has detected the PDCCH with the Scell dormant indicator; Incorporating it into the response (HARQ-ACK)
a processor configured to:
and a transceiver configured to transmit the HARQ- ACK .
前記PDCCHが、前記Scell休止インジケータを含むダウンリンク制御情報(DCI)をさらに備える、請求項1に記載のUE。 2. The UE of claim 1, wherein the PDCCH further comprises downlink control information (DCI) including the Scell dormancy indicator. 前記HARQ-ACKは、前記UEが前記PDCCHを検出したことを示す1ビットACKである、請求項1に記載のUE。 The UE of claim 1, wherein the HARQ-ACK is a 1-bit ACK indicating that the UE has detected the PDCCH. 前記PDCCHが、前記Scell休止インジケータと前記HARQ-ACKを送信するためのフィードバックタイミング情報とを含むDCIをさらに備え、
前記プロセッサは、
前記DCI中の前記フィードバックタイミング情報を使用してスロットの数を決定することと、
前記PDCCHが検出されたスロットに対してスロットの前記数だけ前記HARQ-ACKの前記送信を遅延させることと
を行うようにさらに構成された、
請求項1に記載のUE。
The PDCCH further comprises a DCI including the Scell dormancy indicator and feedback timing information for transmitting the HARQ-ACK ,
The processor includes:
determining a number of slots using the feedback timing information in the DCI;
and delaying the transmission of the HARQ-ACK by the number of slots for the slot in which the PDCCH is detected.
UE according to claim 1.
前記DCIが、ダウンリンクスケジューリング(DL)DCIであり、前記フィードバックタイミング情報が、PDSCH対HARQフィードバックタイミングインジケータである、請求項に記載のUE。 2. The UE of claim 1 , wherein the DCI is a downlink scheduling (DL) DCI and the feedback timing information is a PDSCH to HARQ feedback timing indicator. 前記PDCCHが、前記Scell休止インジケータと物理アップリンク制御チャネル(PUCCH)リソースインジケータとを含むDL DCIをさらに備え、
前記HARQ-ACKを送信するために、前記トランシーバが、前記PUCCHリソースインジケータによって示されるリソース中で前記HARQ-ACKを送信するようにさらに構成された、
請求項1に記載のUE。
the PDCCH further comprises a DL DCI including the Scell dormancy indicator and a physical uplink control channel (PUCCH) resource indicator;
to transmit the HARQ-ACK, the transceiver is further configured to transmit the HARQ-ACK in a resource indicated by the PUCCH resource indicator;
UE according to claim 1.
前記PDCCHが、前記Scell休止インジケータとダウンリンク割当てインデックス(DAI)フィールドとを含むDL DCIをさらに備え、
前記プロセッサが、前記DAIフィールドを使用してコードブック中の前記HARQ-ACKのビットのロケーションを決定するようにさらに構成され、
前記HARQ-ACKを送信するために、前記トランシーバが、前記決定されたロケーションにおいて前記コードブック中で前記HARQ-ACKを送信するようにさらに構成された、
請求項1に記載のUE。
the PDCCH further comprises a DL DCI including the Scell dormancy indicator and a downlink allocation index (DAI) field;
the processor is further configured to use the DAI field to determine a location of a bit of the HARQ-ACK in a codebook;
to transmit the HARQ-ACK, the transceiver is further configured to transmit the HARQ-ACK in the codebook at the determined location;
UE according to claim 1.
前記PDCCHが、前記Scell休止インジケータを含むDCIをさらに備え、
前記プロセッサは、前記DCI中の周波数ドメインリソース割当て(FDRA)フィールドを使用して、前記PDCCHが、Scell休止インジケータに関連付けられており、データをスケジュールするように構成されないと決定するようにさらに構成された、請求項1に記載のUE。
The PDCCH further comprises a DCI including the Scell suspension indicator,
The processor is further configured to use a frequency domain resource allocation (FDRA) field in the DCI to determine that the PDCCH is associated with a Scell dormancy indicator and is not configured to schedule data. The UE according to claim 1.
前記PDCCHが、前記Scell休止インジケータに関連付けられており、前記データをスケジュールするように構成されないと決定するために、前記プロセッサは、
リソース割振りタイプ0が有効にされ、前記FDRA中のすべてのビットが0に設定されると決定する、または、
リソース割振りタイプ0とリソース割振りタイプ1とが構成され、前記リソース割振りタイプ0が有効にされ、前記FDRA中のビット中の少なくとも1ビットが0に設定され、前記FDRA中の1ビットが1に設定されると決定する、または、
リソース割振りタイプ1が有効にされ、前記FDRA中のすべてのビットが1に設定されると決定する、または、
リソース割振りタイプ1が有効にされ、前記FDRA中のビット中の少なくとも1ビットが1に設定され、前記FDRA中の1ビットが0に設定されると決定するようにさらに構成された、請求項に記載のUE。
In order to determine that the PDCCH is associated with the Scell dormancy indicator and is not configured to schedule the data, the processor:
determining that resource allocation type 0 is enabled and all bits in the FDRA are set to 0 , or
resource allocation type 0 and resource allocation type 1 are configured, the resource allocation type 0 is enabled, at least one of the bits in the FDRA is set to 0, and one bit in the FDRA is set to 1; determine that it will be done, or
determining that resource allocation type 1 is enabled and all bits in the FDRA are set to 1, or
9. The resource allocation type 1 is enabled and further configured to determine that at least one of the bits in the FDRA is set to one and one bit in the FDRA is set to zero. UE described in.
前記PDCCHが、前記PDCCHにおいて少なくとも1つのDCI中に変調およびコーディング方式フィールドをさらに含み、
前記プロセッサが、前記変調およびコーディング方式フィールドを使用して前記UEの挙動を修正するようにさらに構成された、
請求項1に記載のUE。
the PDCCH further comprises a modulation and coding scheme field in at least one DCI in the PDCCH;
the processor is further configured to use the modulation and coding scheme fields to modify behavior of the UE;
UE according to claim 1.
前記PDCCHが、前記PDCCHにおいて少なくとも1つのDCI中に新規データインジケータをさらに含み、
前記プロセッサが、前記新規データインジケータを使用して前記UEの挙動を修正するようにさらに構成された、
請求項1に記載のUE。
the PDCCH further includes a new data indicator in at least one DCI in the PDCCH;
the processor is further configured to use the new data indicator to modify the behavior of the UE;
UE according to claim 1.
前記プロセッサが、
前記Scell休止インジケータに関連付けられた適用遅延を決定することと、
前記適用遅延に関連付けられた時間期間中に前記Scell休止インジケータに基づいて前記UEの挙動を変更することと
を行うようにさらに構成された、請求項1に記載のUE。
The processor,
determining an application delay associated with the Scell dormancy indicator;
2. The UE of claim 1, further configured to: modify behavior of the UE based on the Scell dormancy indicator during a time period associated with the application delay.
前記プロセッサは、
前記適用遅延が、前記UEが休止帯域幅パートから非休止帯域幅パートに切り替わる前記時間期間であると決定する
ようにさらに構成された、請求項12に記載のUE。
The processor includes:
13. The UE of claim 12 , further configured to determine that the applied delay is the time period during which the UE switches from a dormant bandwidth part to a non-pause bandwidth part.
方法であって、
ユーザ機器(UE)において、2次セル(Scell)休止インジケーションフィールド中のScell休止インジケータとともに物理ダウンリンク制御チャネル(PDCCH)を検出することと、ここにおいて、前記Scell休止インジケータが、1つまたは複数のScellに適用され、休止状態と非休止状態との間で前記UEを切り替えるように構成され、ここにおいて、前記休止状態において、前記UEが、前記非休止状態と比較して低減された電力において動作するように構成された、
前記PDCCHを検出することに応答して、前記UEが前記Scell休止インジケータとともに前記PDCCHを検出したことを示す少なくとも1ビットを含むコードブックを生成することと、
前記コードブックをハイブリッドARQ肯定応答(HARQ-ACK)に組み込むことと、
前記HARQ-ACKを送信することと
を備える、方法。
A method,
detecting, in a user equipment (UE), a physical downlink control channel (PDCCH) with a Scell dormancy indicator in a secondary cell (Scell) dormancy indication field ; or applied to a plurality of Scells and configured to switch the UE between a dormant state and a non-dormant state, wherein in the dormant state the UE has a reduced state as compared to the non-dormant state. configured to operate in electric power;
In response to detecting the PDCCH, generating a codebook including at least one bit indicating that the UE has detected the PDCCH along with the Scell dormancy indicator;
incorporating the codebook into a hybrid ARQ acknowledgment (HARQ-ACK);
and transmitting the HARQ- ACK .
プログラムコードを記録した非一時的コンピュータ可読媒体であって、前記プログラムコードは、請求項14に記載の方法を実行するためのコードを備える、非一時的コンピュータ可読媒体。 15. A non-transitory computer-readable medium having program code recorded thereon, the program code comprising code for performing the method of claim 14.
JP2022524691A 2019-11-08 2020-11-06 SCell dormant indication on PDCCH Pending JP2023500454A (en)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201962933099P 2019-11-08 2019-11-08
US62/933,099 2019-11-08
US17/090,884 2020-11-05
US17/090,884 US20210143970A1 (en) 2019-11-08 2020-11-05 Scell dormancy indication by pdcch
PCT/US2020/059243 WO2021092273A1 (en) 2019-11-08 2020-11-06 Scell dormancy indication by pdcch

Publications (2)

Publication Number Publication Date
JP2023500454A JP2023500454A (en) 2023-01-06
JPWO2021092273A5 true JPWO2021092273A5 (en) 2023-10-19

Family

ID=75847673

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2022524691A Pending JP2023500454A (en) 2019-11-08 2020-11-06 SCell dormant indication on PDCCH

Country Status (8)

Country Link
US (1) US20210143970A1 (en)
EP (1) EP4055738A1 (en)
JP (1) JP2023500454A (en)
KR (1) KR20220097399A (en)
CN (1) CN114731225A (en)
BR (1) BR112022008034A2 (en)
TW (1) TW202135498A (en)
WO (1) WO2021092273A1 (en)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11611411B2 (en) * 2019-12-05 2023-03-21 Qualcomm Incorporated Downlink control information for dormancy indication and one-shot hybrid automatic repeat request feedback
US11838915B2 (en) * 2020-02-12 2023-12-05 Intel Corporation One-shot feedback and SCell dormancy behavior in 5G NR networks
US11985671B2 (en) * 2020-04-15 2024-05-14 Asustek Computer Inc. Method and apparatus for reducing power consumption for carrier aggregation in a wireless communication system
JP2023526092A (en) * 2020-05-21 2023-06-20 ノキア テクノロジーズ オサケユイチア Channel information report for idle bandwidth portion
US11838241B2 (en) 2021-08-05 2023-12-05 Nokia Technologies Oy HARQ-ACK bundling for type 1 codebook with multi-slot scheduling
KR20230062221A (en) * 2021-10-29 2023-05-09 삼성전자주식회사 Method and apparatus for multiple physical shared channel scheduling in wireless communciation systems
WO2023123241A1 (en) * 2021-12-30 2023-07-06 Oppo广东移动通信有限公司 Wireless communication method, terminal device, and network device
WO2024031028A1 (en) * 2022-08-04 2024-02-08 Intel Corporation Activation and deactivation of semi-persistent scheduling using multi-cell techniques

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101730656B1 (en) * 2009-11-23 2017-05-12 엘지전자 주식회사 Method and apparatus of performing contention based uplink transmission in wireless communication system
US20150189574A1 (en) * 2013-12-26 2015-07-02 Samsung Electronics Co., Ltd. Methods for dormant cell signaling for advanced cellular network
US10660032B2 (en) * 2016-04-13 2020-05-19 Qualcomm Incorporated Micro sleep indicator techniques in a wireless communication system
US10541785B2 (en) * 2016-07-18 2020-01-21 Samsung Electronics Co., Ltd. Carrier aggregation with variable transmission durations
CN109963296B (en) * 2017-12-22 2022-10-25 株式会社Kt Method and apparatus for controlling SCell status
WO2019157696A1 (en) * 2018-02-14 2019-08-22 Panasonic Intellectual Property Corporation Of America User equipment, base station and wireless communication method
US10952199B2 (en) * 2018-03-23 2021-03-16 Samsung Electronics Co., Ltd Method and apparatus for transmitting downlink control information in wireless communication system
CN112219432A (en) * 2018-04-04 2021-01-12 株式会社Ntt都科摩 User terminal and wireless communication method
US11177909B2 (en) * 2018-05-04 2021-11-16 Qualcomm Incorporated Methods and apparatus related to ACK/NACK feedback with multi-TRP transmissions
US11296849B2 (en) * 2018-11-02 2022-04-05 Lenovo (Singapore) Pte. Ltd. Method and apparatus for transmitting HARQ-ACK information

Similar Documents

Publication Publication Date Title
JP6559835B2 (en) Identifying modulation and coding schemes and channel quality indicators
JP2018529260A5 (en)
JP2016523035A5 (en)
JP7224312B2 (en) Method and apparatus for subframe configuration for wireless networks
JP2014533050A5 (en)
JP2017535131A5 (en)
JP2017528985A5 (en)
JP2016523031A5 (en)
JP2019510417A5 (en)
JP5847761B2 (en) Multi-carrier retransmission feedback
JP5607248B2 (en) Channel state information (CSI) feedback protocol for multi-user multiple-input multiple-output (MU-MIMO)
JP2021508202A5 (en)
JP5766804B2 (en) ACK / NACK transmission for multi-carrier operation
JP2018509105A5 (en)
JP5911966B2 (en) Method and apparatus for managing retransmission resources
JP2020517163A5 (en)
JP5275257B2 (en) Apparatus and method for uplink power control in wireless communications
JP5623638B2 (en) Limited duty cycle FDD system
JP2016506202A5 (en)
JP5394566B2 (en) Method and apparatus for multi-carrier control in a wireless communication system
JP2017511006A5 (en)
JP2016105608A5 (en)
EP1763155A1 (en) Communication method and system using time division duplex scheme and frequency division duplex scheme
TWI767820B (en) Method and computer program product and apparatus for re-transmitting wireless peer packet
JP2015523772A5 (en)