JPS6450682U - - Google Patents
Info
- Publication number
- JPS6450682U JPS6450682U JP1987147170U JP14717087U JPS6450682U JP S6450682 U JPS6450682 U JP S6450682U JP 1987147170 U JP1987147170 U JP 1987147170U JP 14717087 U JP14717087 U JP 14717087U JP S6450682 U JPS6450682 U JP S6450682U
- Authority
- JP
- Japan
- Prior art keywords
- switching
- coil
- circuit
- resistor
- series
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001629 suppression Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Dc-Dc Converters (AREA)
- Power Conversion In General (AREA)
- Electronic Switches (AREA)
Description
第1図:本考案の実施例に係るスイツチングレ
ギユレータの電気回路図、第2図:同レギユレー
タの各部における信号のタイムチヤート。 尚図面中、1:スイツチング回路、2:FET
、3:コイル、4:抵抗、5:並列回路。
ギユレータの電気回路図、第2図:同レギユレー
タの各部における信号のタイムチヤート。 尚図面中、1:スイツチング回路、2:FET
、3:コイル、4:抵抗、5:並列回路。
Claims (1)
- スイツチング用FETのソース端子にサージ抑
制用のコイルまたはコイルと抵抗の並列回路を直
列接続したことを特徴とするスイツチング電源用
スイツチング回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1987147170U JPS6450682U (ja) | 1987-09-26 | 1987-09-26 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1987147170U JPS6450682U (ja) | 1987-09-26 | 1987-09-26 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6450682U true JPS6450682U (ja) | 1989-03-29 |
Family
ID=31417330
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1987147170U Pending JPS6450682U (ja) | 1987-09-26 | 1987-09-26 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6450682U (ja) |
-
1987
- 1987-09-26 JP JP1987147170U patent/JPS6450682U/ja active Pending