JPS6430495U - - Google Patents
Info
- Publication number
- JPS6430495U JPS6430495U JP12411887U JP12411887U JPS6430495U JP S6430495 U JPS6430495 U JP S6430495U JP 12411887 U JP12411887 U JP 12411887U JP 12411887 U JP12411887 U JP 12411887U JP S6430495 U JPS6430495 U JP S6430495U
- Authority
- JP
- Japan
- Prior art keywords
- output
- time switch
- time
- manages
- outputting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Electric Clocks (AREA)
Description
図面はこの考案の一実施例を示し、第1図は電
子式タイムスイツチの表示状態を示す平面図、第
2図は電子式タイムスイツチの制御回路ブロツク
図、第3図は主出力のプログラム設定例を示すフ
ローチヤート、第4図は補助出力のプログラム設
定例を示すフローチヤート、第5図は電子式タイ
ムスイツチの出力設定状態を示す説明図である。 11……タイマ本体、21……CPU。
子式タイムスイツチの表示状態を示す平面図、第
2図は電子式タイムスイツチの制御回路ブロツク
図、第3図は主出力のプログラム設定例を示すフ
ローチヤート、第4図は補助出力のプログラム設
定例を示すフローチヤート、第5図は電子式タイ
ムスイツチの出力設定状態を示す説明図である。 11……タイマ本体、21……CPU。
Claims (1)
- 【実用新案登録請求の範囲】 特定の時刻を管理するタイマ信号に基づいて、
出力をON,OFF制御するタイムスイツチであ
つて、 前記出力に対して、設定された時間差を持つて
ON,OFF出力させる補助出力手段を備えた タイムスイツチ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12411887U JPS6430495U (ja) | 1987-08-12 | 1987-08-12 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12411887U JPS6430495U (ja) | 1987-08-12 | 1987-08-12 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6430495U true JPS6430495U (ja) | 1989-02-23 |
Family
ID=31373574
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12411887U Pending JPS6430495U (ja) | 1987-08-12 | 1987-08-12 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6430495U (ja) |
-
1987
- 1987-08-12 JP JP12411887U patent/JPS6430495U/ja active Pending