JPS63158033U - - Google Patents
Info
- Publication number
- JPS63158033U JPS63158033U JP5114487U JP5114487U JPS63158033U JP S63158033 U JPS63158033 U JP S63158033U JP 5114487 U JP5114487 U JP 5114487U JP 5114487 U JP5114487 U JP 5114487U JP S63158033 U JPS63158033 U JP S63158033U
- Authority
- JP
- Japan
- Prior art keywords
- attenuator
- amplifier
- circuit
- agc
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Control Of Amplification And Gain Control (AREA)
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
Description
第1図は本考案の実施例によるAGC制御回路
の回路構成を示すブロツク図、第2図は具体的な
回路構成の一例を示す回路図、第3図は従来のA
GC制御回路の回路図である。 1……アンテナ同調回路からの入力、2……ア
ツテネータ、3……増幅器、4……AGC回路、
6……Lo/Dx切換信号、9……AGC回路に
よる制御経。
の回路構成を示すブロツク図、第2図は具体的な
回路構成の一例を示す回路図、第3図は従来のA
GC制御回路の回路図である。 1……アンテナ同調回路からの入力、2……ア
ツテネータ、3……増幅器、4……AGC回路、
6……Lo/Dx切換信号、9……AGC回路に
よる制御経。
Claims (1)
- 増幅器への入力信号を減衰させるアツテネータ
と、増幅器の利得を制御するとともに前記アツテ
ネータの制御信号を与えるAGC回路とを有して
おり、AGC回路から増幅器とアツテネータとに
伸びる制御経路に、Lo/Dx切換信号の入力経
路が接続されて成る受信機におけるAGC制御回
路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5114487U JPH0438604Y2 (ja) | 1987-04-03 | 1987-04-03 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5114487U JPH0438604Y2 (ja) | 1987-04-03 | 1987-04-03 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS63158033U true JPS63158033U (ja) | 1988-10-17 |
JPH0438604Y2 JPH0438604Y2 (ja) | 1992-09-09 |
Family
ID=30875133
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5114487U Expired JPH0438604Y2 (ja) | 1987-04-03 | 1987-04-03 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0438604Y2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002533979A (ja) * | 1998-12-22 | 2002-10-08 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | モード選択する内部回路を有する多モードrf集積回路 |
-
1987
- 1987-04-03 JP JP5114487U patent/JPH0438604Y2/ja not_active Expired
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002533979A (ja) * | 1998-12-22 | 2002-10-08 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | モード選択する内部回路を有する多モードrf集積回路 |
Also Published As
Publication number | Publication date |
---|---|
JPH0438604Y2 (ja) | 1992-09-09 |