JPS6246214Y2 - - Google Patents

Info

Publication number
JPS6246214Y2
JPS6246214Y2 JP1980143603U JP14360380U JPS6246214Y2 JP S6246214 Y2 JPS6246214 Y2 JP S6246214Y2 JP 1980143603 U JP1980143603 U JP 1980143603U JP 14360380 U JP14360380 U JP 14360380U JP S6246214 Y2 JPS6246214 Y2 JP S6246214Y2
Authority
JP
Japan
Prior art keywords
terminal
time
signal
transistor
switching circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1980143603U
Other languages
Japanese (ja)
Other versions
JPS5765390U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1980143603U priority Critical patent/JPS6246214Y2/ja
Publication of JPS5765390U publication Critical patent/JPS5765390U/ja
Application granted granted Critical
Publication of JPS6246214Y2 publication Critical patent/JPS6246214Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【考案の詳細な説明】 本考案は、1チツプマイコンのように入・出力
を兼用した信号端子を有する装置において、切替
回路から信号が付与されていないことを示す第1
の状態、切替回路から信号が付与されていること
を示す第2の状態、切替回路からの信号を受付け
たこと、あるいはこれによりある動作が行なわれ
ていること、またはこれによりある動作が行なわ
れたことを示す第3の状態の3状態を切替えて表
示するようにしたマトリクス状の表示切替回路に
関するものである。
[Detailed Description of the Invention] The present invention provides a device that has a signal terminal that serves both input and output, such as a one-chip microcomputer, with a first
a second state indicating that a signal is being applied from the switching circuit, a state indicating that a signal from the switching circuit has been received, or that a certain action is being performed as a result of the reception, or a second state that indicates that a signal is being applied from the switching circuit; The present invention relates to a matrix-like display switching circuit that switches and displays three states, including a third state that indicates that something has happened.

1チツプマイコンなどにより被制御回路または
機能を予め設定されたタイマー時刻に動作させる
ような場合、タイマー時刻を設定し、そのタイマ
ー時刻に被制御回路または機能を動作または不動
作状態にすることが一般的である。したがつて、
タイマー時刻がすでに設定されているのかまたは
設定されていないのか、またタイマー時刻にもと
づいてある動作が行なわれているのかまたは行な
われたのかを、表示する必要がある。
When operating a controlled circuit or function at a preset timer time using a single-chip microcomputer, it is common to set the timer time and make the controlled circuit or function operate or deactivate at that timer time. It is true. Therefore,
It is necessary to display whether the timer time has already been set or not, and whether a certain action is being performed or has been performed based on the timer time.

本考案はこのような各状態を切替えて表示する
ためのマトリクス状の表示切替回路を提供するも
ので、以下図面にもとづいてその一実施例を説明
する。
The present invention provides a matrix-like display switching circuit for switching and displaying each of these states, and one embodiment thereof will be described below based on the drawings.

第1図において、1は1チツプマイコンのよう
な装置で、入・出力を兼用した信号端子X,Y,
Z,……を有すると共に、時分割信号を出力する
端子A,B,C,……を有する。表示切替回路
M1,M2,……、N1,N2,……は端子X,Y,
Z,……とA,B,C,……との間でマトリクス
状に接続される。例えば、表示切替回路M1は、
第1の電極(エミツタ電極)を接地したトランジ
スタ2の第2の電極(ベース電極)を抵抗3を介
して入・出力兼用信号端子Xに接続すると共に、
スイツチ4および逆流防止用ダイオード5を介し
て時分割信号出力端子Aに接続し、その第3の電
極(コレクタ電極)を抵抗6および発光ダイオー
ド7を介して時分割信号出力端子Aに接続した構
成となつている。
In Fig. 1, 1 is a device like a 1-chip microcomputer, and signal terminals X, Y, and
It has terminals A, B, C, . . . which output time-division signals. Display switching circuit
M 1 , M 2 , ..., N 1 , N 2 , ... are terminals X, Y,
Z, . . . and A, B, C, . . . are connected in a matrix. For example, the display switching circuit M1 is
The second electrode (base electrode) of the transistor 2 whose first electrode (emitter electrode) is grounded is connected to the input/output signal terminal X via the resistor 3,
A configuration in which the switch 4 and the backflow prevention diode 5 are connected to the time division signal output terminal A, and the third electrode (collector electrode) thereof is connected to the time division signal output terminal A through the resistor 6 and the light emitting diode 7. It is becoming.

このような回路構成において、時分割信号出力
端子A,B,C,……は、第2図に示すように、
順次T期間のみ信号を出力する。一方、入・出力
兼用信号端子X,Y,Z,……は各T期間におい
てT1期間では信号を入力し、T2期間では信号を
出力する。したがつて、t0時の初期状態では、表
示切替回路M1において例を挙げると、スイツチ
4はオフであり、端子Aからの信号がダイオード
5およびスイツチ4さらに端子Xを介して1チツ
プマイコン1のメモリ回路(図示省略)に入力さ
れずに、トランジスタ2はオフとなつて、発光ダ
イオード7は発光しない。
In such a circuit configuration, the time-division signal output terminals A, B, C, ..., as shown in FIG.
A signal is sequentially output only during T period. On the other hand, the input/output signal terminals X, Y, Z, . . . input signals during the T1 period and output signals during the T2 period in each T period. Therefore, in the initial state at time t0 , in the display switching circuit M1 , for example, switch 4 is off, and the signal from terminal A is transmitted via diode 5, switch 4, and terminal X to one chip microcomputer. 1 is not input to the memory circuit (not shown), the transistor 2 is turned off, and the light emitting diode 7 does not emit light.

次に、例えばt1時にスイツチ4をオフからオン
に切替えると、端子Aからの時分割信号はT1
間にダイオード5、スイツチ4および端子Xを介
して1チツプマイコン1に入力され、記憶され
る。このとき、端子Aからの時分割信号は抵抗3
を介してトランジスタ2のベース電極にも印加さ
れるので、端子A−発光ダイオード7−抵抗6−
トランジスタ2へと電流が流れ、発光ダイオード
7は発光する。
Next, for example, when switch 4 is switched from off to on at time t 1 , the time division signal from terminal A is input to one-chip microcomputer 1 through diode 5, switch 4, and terminal X during period T 1 , and is stored. Ru. At this time, the time division signal from terminal A is
It is also applied to the base electrode of transistor 2 via terminal A - light emitting diode 7 - resistor 6 -
A current flows to the transistor 2, and the light emitting diode 7 emits light.

さらに、1チツプマイコン1に当該信号が記憶
されている場合、1チツプマイコン1により被制
御回路または機能8が動作したときまたは動作し
ているときにはT′2期間にて示すように端子Xか
ら信号が出力されるので、トランジスタ2はオン
となり、同様に発光ダイオード7は端子Aからの
電流により発光する。
Furthermore, if the signal is stored in the 1-chip microcomputer 1, when the controlled circuit or function 8 is operated or is being operated by the 1-chip microcomputer 1, the signal is sent from the terminal X as shown in period T' 2 . Since this is output, the transistor 2 is turned on, and the light emitting diode 7 similarly emits light due to the current from the terminal A.

以上にて述べたように、本考案は簡単な構成に
より種々の状態を容易に切替えて、単一の表示素
子にて表示することができるという実用的かつ有
益なるものである。
As described above, the present invention is practical and useful in that it can easily switch between various states with a simple configuration and display on a single display element.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案の一実施例を示し、第2図は第
1図の要部波形図、図中、1は1チツプマイコ
ン、8は被制御回路または機能X,Y,Z,……
は入・出力兼用信号端子、A,B,C,……は時
分割信号出力端子である。
FIG. 1 shows an embodiment of the present invention, and FIG. 2 is a waveform diagram of the main parts of FIG. 1. In the figure, 1 is a 1-chip microcomputer, 8 is a controlled circuit or function
are input/output signal terminals, and A, B, C, . . . are time-division signal output terminals.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 第1の端子を接地したトランジスタの第2の端
子を入・出力端子を兼用した信号端子に接続する
と共にスイツチおよび逆流防止用ダイオードを介
して時分割信号を出力する時分割信号出力端子に
接続し、該トランジスタの第3の端子と該時分割
信号出力端子との間に発光ダイオードを接続して
なるマトリクス状の表示切替回路。
The second terminal of the transistor, whose first terminal is grounded, is connected to a signal terminal that also serves as an input/output terminal, and is also connected to a time-sharing signal output terminal that outputs a time-sharing signal via a switch and a reverse current prevention diode. , a matrix display switching circuit comprising a light emitting diode connected between the third terminal of the transistor and the time division signal output terminal.
JP1980143603U 1980-10-08 1980-10-08 Expired JPS6246214Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1980143603U JPS6246214Y2 (en) 1980-10-08 1980-10-08

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1980143603U JPS6246214Y2 (en) 1980-10-08 1980-10-08

Publications (2)

Publication Number Publication Date
JPS5765390U JPS5765390U (en) 1982-04-19
JPS6246214Y2 true JPS6246214Y2 (en) 1987-12-11

Family

ID=29503343

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1980143603U Expired JPS6246214Y2 (en) 1980-10-08 1980-10-08

Country Status (1)

Country Link
JP (1) JPS6246214Y2 (en)

Also Published As

Publication number Publication date
JPS5765390U (en) 1982-04-19

Similar Documents

Publication Publication Date Title
JPS6246214Y2 (en)
JPS6246215Y2 (en)
JPS6222953Y2 (en)
JPS6222952Y2 (en)
JPS5935479B2 (en) display device
KR890003597Y1 (en) Dubing circuit for video and audio signal
JPS6315774Y2 (en)
JPH049619Y2 (en)
JPS61133888U (en)
JPS5824882U (en) Illuminance switching device for display devices
JPS5863692U (en) Disaster prevention display device
JPH0341301U (en)
JPS605585U (en) display device
JPS6064525U (en) operating device
JPH0483652U (en)
JPS60158237U (en) input device
JPS611927U (en) Receive band switching circuit
JPS59133950U (en) Hot water temperature setting device for hot water appliances
JPH01156651U (en)
JPH0253630U (en)
JPS61140614U (en)
JPS6188338U (en)
JPH01117135U (en)
JPS6454424U (en)
JPS6262335U (en)