JPS62127965A - Schedule input device - Google Patents

Schedule input device

Info

Publication number
JPS62127965A
JPS62127965A JP60267773A JP26777385A JPS62127965A JP S62127965 A JPS62127965 A JP S62127965A JP 60267773 A JP60267773 A JP 60267773A JP 26777385 A JP26777385 A JP 26777385A JP S62127965 A JPS62127965 A JP S62127965A
Authority
JP
Japan
Prior art keywords
section
schedule
storage section
key
date
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60267773A
Other languages
Japanese (ja)
Inventor
Shigeru Iida
茂 飯田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP60267773A priority Critical patent/JPS62127965A/en
Publication of JPS62127965A publication Critical patent/JPS62127965A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To clear all registered data in a set section by one clear setting by providing both a means clearing a schedule at every date and a means clearing the schedule in the unit of consecutive sections. CONSTITUTION:In erasing a business trip schedule in the unit of consecutive sections registered in a schedule storage section 21 such as a schedule from '8:30 on the August 12th, 1985' to '16:00 on the August 16th', Key entries of 85'DATE', 8'DATE', 12'DATE', '-' 85'DATE', 8'DATE', 16'DATE', 'SCHEDULE' are executed at first, then the key input data are sent from a control section 12 to a display control section 27 and displayed on a display section 29. Then the data 'August 1985' is stored in a year/month data storage section 19, the data '12th' is stored in a date data storage section 18a, and the data '16th' is stored in a final date data storage section 18b. In operating a clear key succeedingly, the clear processing is executed.

Description

【発明の詳細な説明】 [発明の技術分野] 本発明は、キー入力により設定したスケジュールを電子
的に記憶するスケジュール入力装置に関する。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a schedule input device that electronically stores a schedule set by key input.

[従来技術とその問題点1 従来、使用者のスケジュールを記憶するスケジュール入
力装置として、例えば電卓にスケジュール機能を付加し
たスケジューラ−付電卓がある。
[Prior Art and its Problems 1] Conventionally, as a schedule input device for storing a user's schedule, there is, for example, a calculator with a scheduler, which is a calculator with a schedule function added thereto.

このようなスケジューラ−付電卓において、過去のスケ
ジュール等不要のスケジュールをクリアする場合、従来
では各日付毎に日付とクリアキーを操作しなければなら
ない。スケジュールをクリアする場合、例えば数日、週
単位など、ある区間を連続してクリアしたい場合も多く
あり、このような場合、従来のスケジュールクリア方法
では、キー操作回数が非常に多くなり、時間も掛かると
いう欠点があった。
In such a calculator with a scheduler, when clearing unnecessary schedules such as past schedules, conventionally, the date and clear key must be operated for each date. When clearing a schedule, there are many cases where you want to clear a certain section consecutively, such as for several days or weeks. It had the disadvantage of being expensive.

[発明の目的] 本発明は上記の点に鑑みてなされたもので、過去に登録
されたスケジュールをクリアする場合に、一連のキー操
作による1回のクリア設定だけで、設定範囲内に登録さ
れている全てのスケジュール内容をクリアすることがで
きるスケジュール入力装置を提供することを目的とする
[Object of the Invention] The present invention has been made in view of the above points, and when clearing a schedule registered in the past, it is possible to clear the schedule registered within the setting range by just one clear setting by a series of key operations. To provide a schedule input device capable of clearing all schedule contents.

[発明の要点コ 本発明は、各日付毎にスケジュールをクリアする手段と
、連続した区間単位でクリアする手段とを併せ持つこと
により、1回のクリア設定で設定区間内の全ての登録デ
ータのクリアを可能としたものである。
[Key Points of the Invention] The present invention has a means for clearing the schedule for each date and a means for clearing the schedule for each continuous section, thereby clearing all registered data within a set section with one clear setting. This made it possible.

[発明の実施例] 以下、図面を参照して本発明の一実施例を説明する。ま
ず、第1図により回路構成について説明する。同図にお
いて11はキー入力部で、置数キー1、ファンクション
キー2、アルファベット/カナキー3、日付を設定する
rDATEJキー4、時刻を設定するrTIMEjキー
5、区間を指定する「〜」キー6、スケジュールキー7
、登録キー8、クリアキー9を備えている。そして、上
記キー入力部11から入力されるデータは、制御部12
へ送られる。この制御部12は、例えば各種制御プログ
ラムを記憶しているROMにより構成されており、キー
入力部11あるいは終了判断部13からの終了信号に応
じて表示選択信号、登録キー信号、終了信号、入力デー
タ、登録信号、DATE信号、日付データ、「〜」キー
信号、年月データ等の各種制御信号を出力する。そして
、上記制御部12から出力される表示選択信号は表示選
択部14へ送られ、登録キー信号及び終了信号は、入力
データと共に入力データ記憶部15へ送られる。更に、
上記入力データは、午前・午後判断部16へ送られ、登
録信号は入力データ記憶部15及び午前・午後判断部1
6にデータ読出し信号として送られる。また、制御部1
2から出力される登録信号及びDATE信号は、オア回
路17を介して日付データ記憶部18a及び最終日付デ
ータ記憶部18t)へデータ書込み信号として送られ、
「〜」キー信号は最終日付データ記憶部18bG、:I
込み指令として送られる。更に年月データは、年月デー
タ記憶部19に送られて記憶される。また、制御部12
からは、キー入力部11からのキー入力データが後述す
る表示制御部27へ直接送られる。しかして、上記表示
選択部14は、制御部12からの指令に従ってスケジュ
ール記憶部21と、セットマーク記憶部22及びカレン
ダROM23とを選択的に指定する。上記セットマーク
記憶部22は、指定日の午前にスケジュールがある場合
は例えば「マ」のセットマークを記憶し、午後にスケジ
ュールがある場合は「ム」のセットマークを記憶するよ
うに構成されている。また、上記カレンダROM23に
は、複数年に亘る月別のカレンダ情報が予め記憶設定さ
れている。そして、上記入力データ記憶部15は、区間
開始の時間情報を記憶する時間情報1記憶エリア15a
、区間最終の時間情報を記憶する時間情報2記憶エリア
15bを備えており、制御部12からの登録キー信号に
より時間情報1記憶エリア15aの記憶データ、終了信
号により時間情報2記憶エリア15bの記憶データが読
出される。また、入力データ記憶部15は、制御部12
からの登録信号により記憶内容が読出され、スケジュー
ル記憶部21へ送られる。上記登録信号は、スケジュー
ル記憶部21及びセットマーク記憶部22に対するデー
タ書込みサイクルが終了する毎に制御部12から順次出
力される。そして、上記午前・午後判断部16は、入力
データが午前か午後かを判断し、その判断結果をセット
マーク記憶部22に出力する。また、日付データ記憶部
18aの記憶内容は、「+1」回路24及びアドレス指
定部25へ送られる。「+1」回路24は、日付データ
記憶部18aからのデータをr+IJI、て終了判断部
13及び日付データ記憶部18aへ出力する。上記終了
判断部13は、最終日付データ記憶部18bに設定され
た最終日付データと「+1」回路24から入力される日
付データとを比較して処理終了か否かを判断し、終了を
検出した時に終了信号を制御部12へ出力する。そして
、年月データ記憶部19に入力設定された年月データは
、アドレス指定部25及びカレンダアドレス指定部26
に送られる。アドレス指定部25は、日付データ記憶部
18aあるいは年月データ記憶部19の記憶データに従
ってスケジュール記憶部21及びセットマーク記憶部2
2のアドレスを指定し、カレンダアドレス指定部26は
年月データ記憶部19の記憶データに従ってカレンダR
OM23のアドレスを指定する。そして、上記スケジュ
ール記憶部21、セットマーク記憶部22、カレンダR
OM23の記憶データは、表示制御部27へ送られる。
[Embodiment of the Invention] Hereinafter, an embodiment of the present invention will be described with reference to the drawings. First, the circuit configuration will be explained with reference to FIG. In the figure, reference numeral 11 indicates a key input section, which includes a numeric key 1, a function key 2, an alphabet/kana key 3, an rDATEJ key 4 for setting the date, an rTIMEj key 5 for setting the time, a "~" key 6 for specifying an interval, Schedule key 7
, a registration key 8, and a clear key 9. The data inputted from the key input section 11 is transmitted to the control section 12.
sent to. The control unit 12 is configured with a ROM that stores various control programs, for example, and receives a display selection signal, a registration key signal, an end signal, and an input signal in response to a termination signal from the key input unit 11 or termination determination unit 13. It outputs various control signals such as data, registration signal, DATE signal, date data, "~" key signal, year and month data. The display selection signal output from the control section 12 is sent to the display selection section 14, and the registration key signal and end signal are sent to the input data storage section 15 together with the input data. Furthermore,
The above input data is sent to the morning/afternoon determination section 16, and the registration signal is sent to the input data storage section 15 and the morning/afternoon determination section 1.
6 as a data read signal. In addition, the control unit 1
The registration signal and DATE signal outputted from 2 are sent as data write signals to the date data storage section 18a and the final date data storage section 18t) via the OR circuit 17.
The "~" key signal is the final date data storage section 18bG, :I
Sent as an embedded command. Further, the year/month data is sent to the year/month data storage section 19 and stored therein. In addition, the control unit 12
From there, key input data from the key input section 11 is directly sent to a display control section 27, which will be described later. Accordingly, the display selection section 14 selectively specifies the schedule storage section 21, set mark storage section 22, and calendar ROM 23 in accordance with instructions from the control section 12. The set mark storage section 22 is configured to store, for example, a set mark of "ma" if there is a schedule in the morning of the designated day, and a set mark of "mu" if there is a schedule in the afternoon of the designated day. There is. Furthermore, the calendar ROM 23 stores in advance monthly calendar information for a plurality of years. The input data storage section 15 has a time information 1 storage area 15a that stores time information of the start of the section.
, a time information 2 storage area 15b for storing time information at the end of the section, the storage data in the time information 1 storage area 15a is changed by a registration key signal from the control unit 12, and the storage data in the time information 2 storage area 15b is changed by an end signal. Data is read. In addition, the input data storage section 15 is connected to the control section 12.
The stored contents are read out in response to a registration signal from the schedule storage section 21 and sent to the schedule storage section 21. The registration signal is sequentially outputted from the control section 12 every time a data write cycle to the schedule storage section 21 and the set mark storage section 22 is completed. Then, the morning/afternoon determination section 16 determines whether the input data is morning or afternoon, and outputs the determination result to the set mark storage section 22. Further, the stored contents of the date data storage section 18a are sent to the "+1" circuit 24 and the address designation section 25. The "+1" circuit 24 outputs the data from the date data storage section 18a as r+IJI to the end determination section 13 and the date data storage section 18a. The end determination section 13 compares the final date data set in the final date data storage section 18b with the date data inputted from the "+1" circuit 24, determines whether or not the processing is completed, and detects the end. At the same time, a termination signal is output to the control section 12. The year and month data input and set in the year and month data storage section 19 are stored in the address designation section 25 and the calendar address designation section 26.
sent to. The address designation section 25 operates the schedule storage section 21 and the set mark storage section 2 according to the data stored in the date data storage section 18a or the year/month data storage section 19.
2, and the calendar address designation section 26 specifies the calendar R according to the data stored in the year/month data storage section 19.
Specify the address of OM23. The schedule storage section 21, set mark storage section 22, calendar R
The data stored in the OM 23 is sent to the display control section 27 .

この表示制御部27は、上記スケジュール記憶部21、
カレンダROM23、セットマーク記憶部22の記憶デ
ータ、及び制御部12からのキー入力データを表示バッ
ファ28へ出力し、表示部29に表示する。
This display control section 27 includes the schedule storage section 21,
The data stored in the calendar ROM 23, the set mark storage section 22, and the key input data from the control section 12 are output to the display buffer 28 and displayed on the display section 29.

次に上記実施例の動作を説明する。まず、スケジュール
を登録する場合に動作について第2図のフローチャート
に従って説明する。例えばr1985年8月26日」に
「午後1=00 ミーティング」を登録する場合には、
次の(a)〜(c)のキー操作を行なう。
Next, the operation of the above embodiment will be explained. First, the operation when registering a schedule will be explained according to the flowchart of FIG. 2. For example, if you want to register "1:00 PM Meeting" on "August 26, 1985",
Perform the following key operations (a) to (c).

(a)  最初に 85 rDATEJ 8 rDATEJ26 rDAT
EJ  rスケジュール」のキー操作を行なう。このキ
ー操作により入力される年月日データr85J  r8
J  r26Jは、データが制御部12から表示制御部
2°7へ送られ、第4図(a)に示すように表示部29
において例えば左側に表示される。この場合、図示しな
いが曜日算出回路において、上記入力された年月日デー
タに基づいて指定日の曜日が求められ、表示部29に表
示される。また、上記年月データ「85年8月」は年月
データ記憶部19に記憶され、日付データ「26日」は
rDATEJキー4の操作信号により日付データ記憶部
18aに記憶される。
(a) First 85 rDATEJ 8 rDATEJ26 rDAT
Perform the key operations for "EJ r Schedule". Year, month, and date data entered by this key operation r85J r8
In J r26J, data is sent from the control unit 12 to the display control unit 2°7, and the display unit 29 is displayed as shown in FIG. 4(a).
For example, it is displayed on the left side. In this case, a day of the week calculation circuit (not shown) calculates the day of the week of the designated day based on the input date data and displays it on the display section 29. Further, the year/month data "August 1985" is stored in the year/month data storage section 19, and the date data "26th" is stored in the date data storage section 18a by the operation signal of the rDATEJ key 4.

(b)  次に 13 rT IMEJ 00 rT IMEJMEET
ING のキー操作を行なう。上記のキー操作により「13二0
0  MEETINGJが制御部12から表示制御部2
7に送られ、第4図(b)に示すように表示部29に表
示される。また、上記入力データr13:00  ME
ETINGJは、入力データ記憶部15に入力されて登
録されると共に、時刻データr13:OOJが午前・午
後判断部16に入力されて午前か午後かの判断がなされ
る。
(b) Next 13 rT IMEJ 00 rT IMEJMEET
Perform the ING key operation. With the above key operation, "1320" will be displayed.
0 MEETINGJ is sent from the control unit 12 to the display control unit 2.
7 and displayed on the display section 29 as shown in FIG. 4(b). Also, the above input data r13:00 ME
ETINGJ is input and registered in the input data storage unit 15, and time data r13:OOJ is input to the AM/PM determination unit 16 to determine whether it is AM or PM.

(C)  そして、最後に登録キー8を操作する。(C) Finally, operate the registration key 8.

上記登録キー8が操作されると、第2図に示す登録処理
動作が開始され、まず、ステップA1において「〜」キ
ー6が操作されているか否か判断される。この場合には
、「〜」キー〇が操作されていないのでステップA2に
進み、上記年月データ記憶部19及び日付データ記憶部
18aに記憶されているデータがアドレス指定部25に
送られ、このアドレス指定部25によりスケジュール記
憶部21及びセットマーク記憶部22のアドレスが指定
される。
When the registration key 8 is operated, the registration processing operation shown in FIG. 2 is started, and first, in step A1, it is determined whether or not the "~" key 6 is operated. In this case, since the "~" key 〇 has not been operated, the process proceeds to step A2, where the data stored in the year/month data storage section 19 and the date data storage section 18a is sent to the address specification section 25, The addresses of the schedule storage section 21 and the set mark storage section 22 are specified by the address specification section 25.

次いでステップA3に進み、入力データ記憶部15(時
間情報2記憶エリアISbを除く)に記憶されているデ
ータr13:00 〜IEETINGJが読出され、第
6図に示すようにスケジュール記憶部21の「8月26
日」の所に登録されると共に、午前・午後判断部16の
判断結果がセットマーク記憶部22へ送られ、その指定
アドレスに「午後」を示すセットマークが登録される。
Next, the process proceeds to step A3, where the data r13:00 to IEETINGJ stored in the input data storage section 15 (excluding the time information 2 storage area ISb) is read out, and as shown in FIG. month 26
At the same time, the determination result of the morning/afternoon determining section 16 is sent to the set mark storage section 22, and a set mark indicating "afternoon" is registered at the specified address.

また、年月データ記憶部19に記憶されているデータは
、カレンダアドレス指定部26へ送られ、このカレンダ
アドレス指定部26により、カレンダROM23のアド
レス、つまり、「85年8月」のカレンダに対するアド
レスが指定される。このとき表示選択部14は、制御部
12からの指令に基づきカレンダROM23及びセット
マーク記憶部22を選択しているので、カレンダROM
23から「85年8月」のカレンダが読出されると共に
、セットマーク記憶部22に設定されたセットマークが
読出され、表示制御部27へ送られる。この表示制御部
27は、カレンダROM23及びセットマーク記憶部2
2からのデータを表示バッファ28に出力し、第4図(
C)に示すように「85年8月」のカレンダを表示部2
9に表示する。
Further, the data stored in the year/month data storage section 19 is sent to the calendar address specification section 26, and the calendar address specification section 26 specifies the address of the calendar ROM 23, that is, the address for the calendar "August 1985". is specified. At this time, the display selection unit 14 selects the calendar ROM 23 and the set mark storage unit 22 based on the command from the control unit 12, so the display selection unit 14 selects the calendar ROM 23 and the set mark storage unit 22 based on the command from the control unit
The calendar for "August 1985" is read out from 23, and the set mark set in the set mark storage section 22 is read out and sent to the display control section 27. This display control section 27 includes a calendar ROM 23 and a set mark storage section 2.
2 is output to the display buffer 28, and the data from FIG.
As shown in C), the calendar for "August 1985" is displayed on display section 2.
Display on 9.

この場合、第4図(C)において、「ム」の表示がセッ
トマークであり、「26日」の午後にスケジュールが登
録されていることを示している。なお、午前のスケジュ
ールは「マ」のマークで表示される。
In this case, in FIG. 4(C), the "mu" display is a set mark, indicating that the schedule has been registered for the afternoon of the "26th". Note that the morning schedule is displayed with a "ma" mark.

次にN985年8月12日」のr8:30Jから「8月
16日」のr16:OOJまで出張することを登録する
場合について説明する。上記のスケジュールを登録する
場合、次の(a)〜(C)のキー操作を行なう。
Next, a case will be described in which a business trip is registered from r8:30J on "August 12, 1985" to r16:OOJ on "August 16, 2005." When registering the above schedule, the following key operations (a) to (C) are performed.

(a)  まず、最初に 85 rDATEJ 8 rDATEJl 2 rDA
TEJ  r〜J 85 rDATEJ8 F[)AT
Ej 16 r[)ATEj「スケジュール」 のキー操作を行なう。このキー操作により入力される年
月日データr85J  r8J  N2J〜r85J 
 r8J  [6」は、データが制御部12から表示制
御部27へ送られ、第5図(a)に示すように表示部2
9において左側に表示される。また、上記年月データに
おいて、 「85年8月」は年月データ記憶部19゜「12日」は
日付データ記憶部18a。
(a) First, 85 rDATEJ 8 rDATEJl 2 rDA
TEJ r~J 85 rDATEJ8 F[)AT
Ej 16 r[) ATEj "Schedule" key operation. Date data input by this key operation r85J r8J N2J~r85J
r8J [6], data is sent from the control unit 12 to the display control unit 27, and the data is sent to the display unit 2 as shown in FIG. 5(a).
9 is displayed on the left side. In addition, in the above month and year data, "August 1985" is stored in the year and month data storage section 19°, and "12th" is stored in the date data storage section 18a.

「16日」は最終日付データ記憶部18b。"16th" is the final date data storage section 18b.

に記憶される。この場合、最終日付データ記憶部18b
は、「〜」キー6の操作信号により、その後入力される
日付データ「16日」を記憶する。
is memorized. In this case, the final date data storage section 18b
stores the date data "16th" that will be input later in response to the operation signal of the "~" key 6.

(b)  次いで 8 [T IMEJ 30T IME  シュラチョウ
のキー操作を行なう。その復、カーソルキーにより第5
図(a)の「16日」の列カーソルを移動した後、 16 IT IMEJ 00 rT IMEJのキー操
作を行なう。このキー操作により表示部29には第5図
(b)に示すように「12日」の列にr8 : 30 
 シュラチョウ」のスケジュールが追加表示されると共
に、「16日」の列にr16:OOJの時刻が追加表示
される。また、上記のキー操作により、 r8:30Jが入力データ記憶部15の時間情報1記憶
エリア15a、 「シュラチョウ」が入力データ記憶部15、N6:OO
Jが入力データ記憶部15の時間情報2記憶エリア15
b 及び午前・午後判断部16 に記憶される。
(b) Next, perform the key operation of 8 [T IMEJ 30T IME Shurachō. Then, use the cursor keys to select the fifth
After moving the column cursor for "16th" in Figure (a), perform the following key operations: 16 IT IMEJ 00 rT IMEJ. With this key operation, the display section 29 displays r8:30 in the "12th" column as shown in FIG. 5(b).
The schedule for "Shuracho" is additionally displayed, and the time of r16:OOJ is additionally displayed in the "16th" column. In addition, by the above key operation, r8:30J is set to the time information 1 storage area 15a of the input data storage section 15, "Shuracho" is set to the input data storage section 15, and N6:OO
J is the time information 2 storage area 15 of the input data storage section 15
b and is stored in the morning/afternoon determination unit 16.

(C)  次に登録キー8を操作する。(C) Next, operate the registration key 8.

この登録キー8のキー操作により、第2図のフローチャ
ートに示す登録処理が実行される。まず、ステップA1
で「〜」キー6が操作されているか否か判断されるが、
この例では「〜」キー6が操作されているのでステップ
A4に進み、日付データ記憶部18a及び年月データ記
憶部19に記憶されているデータがアドレス指定部25
に読出され、スケジュール記憶部21及びセットマーク
記憶部22のアドレスが指定される。次いてでステップ
A5に進み、入力データ記憶部15の記憶データ(時間
情報2記憶エリア15bの記憶データを除く)をスケジ
ュール記憶部21に出力すると共に、午前・午後判断部
16からr8:30Jの時間情報に基づくデータをセッ
トマーク記憶部22に出力する。この場合、午前・午後
判断部16は、区間入力のときにおいて時刻データが午
前を示す場合は、午前のセットマークと共に午後のセッ
トマークも出力する。
By operating the registration key 8, the registration process shown in the flowchart of FIG. 2 is executed. First, step A1
It is determined whether the "~" key 6 is operated or not.
In this example, since the "~" key 6 has been operated, the process advances to step A4, and the data stored in the date data storage section 18a and the year/month data storage section 19 is transferred to the address specification section 25.
The addresses of the schedule storage section 21 and set mark storage section 22 are specified. Next, the process proceeds to step A5, in which the data stored in the input data storage section 15 (excluding the data stored in the time information 2 storage area 15b) is outputted to the schedule storage section 21, and at the same time, the data stored in the input data storage section 15 (excluding the data stored in the time information 2 storage area 15b) is outputted to the schedule storage section 21. Data based on the time information is output to the set mark storage section 22. In this case, if the time data indicates AM when inputting the section, the morning/afternoon determination unit 16 outputs the afternoon set mark as well as the morning set mark.

一方、日付データ記憶部18a内のデータは、ステップ
八6に示すように「+1」回路24を経て終了判断部1
3へ送られ、ステップA7において最終日付データ記憶
部18b内の日付データ(2) (最終日データ)との
一致が判断される。このステップA7において不一致と
判断された場合はステップ八8に進み、制御部12から
オア回路17を介して出力される登録信号に同期して上
記「+1」回路24の出力が日付データ記憶部18aに
書込まれる。
On the other hand, the data in the date data storage section 18a is passed through the "+1" circuit 24 to the end judgment section 1 as shown in step 86.
3, and in step A7 it is determined whether the data matches the date data (2) (last date data) in the final date data storage section 18b. If it is determined in step A7 that there is no match, the process proceeds to step 88, and in synchronization with the registration signal output from the control unit 12 via the OR circuit 17, the output of the "+1" circuit 24 is transferred to the date data storage unit 18a. written to.

そして、ステップ八〇に示すように上記日付データ記憶
部18a内の日付データがアドレス指定部25へ送られ
、その日付データに基づいてスケジュール記憶部21及
びセットマーク記憶部22のアドレスが指定される。そ
の後、ステップA10に進み、入力データ記憶部15の
記憶内容(時間情9181記憶エリア15a及び時間情
報2記憶エリア15k)の記憶内容を除く)がスケジュ
ール記憶部21へ送られると共に、午前・午後判断部1
6から出力される判断データがセットマーク記憶部22
へ送られ、上記アドレス指定部25により指定されてい
るアドレスに書込まれる。その後、ステップ八6に戻り
、日付データ記憶部18a内の記憶データ「+1」回路
24へ送られて「+1」され、終了判断部13及び日付
デ−タ記憶部18aへ送られる。そして、上記終了判断
部13から終了信号が出力されるまでは、同様の動作が
操返され、入力データ記憶部15の記憶内容がスケジュ
ール記憶部21に書込まれると共に及び午前・午後判断
部16の判断結果に従ってセットマーク記憶部22にセ
ットマークが記憶される。
Then, as shown in step 80, the date data in the date data storage section 18a is sent to the address specification section 25, and the addresses of the schedule storage section 21 and set mark storage section 22 are specified based on the date data. . Thereafter, the process proceeds to step A10, where the storage contents of the input data storage section 15 (excluding the storage contents of the time information 9181 storage area 15a and the time information 2 storage area 15k) are sent to the schedule storage section 21, and the morning/afternoon determination is made. Part 1
The judgment data output from 6 is stored in the set mark storage section 22.
and written to the address designated by the address designation section 25. Thereafter, the process returns to step 86, and the stored data is sent to the "+1" circuit 24 in the date data storage section 18a, incremented by "+1", and sent to the end determination section 13 and the date data storage section 18a. The same operation is repeated until the termination signal is output from the termination determination section 13, and the stored contents of the input data storage section 15 are written to the schedule storage section 21, and the morning/afternoon determination section 16 A set mark is stored in the set mark storage section 22 according to the determination result.

しかして、その後、終了判断部13から一致信号が出力
されると、ステップA7からステップA11に進み、日
付データ記憶部18aの内容が「+1」回路24により
「+1」されて日付データ記憶部18aに書込まれ、ス
テップA12において日付データ記憶部18a内の日付
データがアドレス指定部25へ送られ、その日付データ
に基づいてスケジュール記憶部21及びセットマーク記
憶部22のアドレスが指定される。そして、ステップA
13において、入力データ記憶部15(時間情報1記憶
エリア15aを除く)の記憶内容をスケジュール記憶部
21に出力すると共に、午前・午後判断部1Gの判断内
容をセットマーク記憶部22に出力し、アドレス指定部
25により指定されるアドレスに記憶させる。以上で登
録処理を終了し、スケジュール記憶部21には第6図に
示すように「85年8月12日」のr8:30Jから「
16日」のr16:OOJまで「シュラチョウ」のスケ
ジュールが登録される。
Thereafter, when a match signal is output from the end determination section 13, the process proceeds from step A7 to step A11, where the contents of the date data storage section 18a are incremented by "+1" by the "+1" circuit 24, and the date data storage section 18a is incremented by "+1" by the "+1" circuit 24. In step A12, the date data in the date data storage section 18a is sent to the address specification section 25, and the addresses of the schedule storage section 21 and set mark storage section 22 are specified based on the date data. And step A
13, outputs the storage contents of the input data storage section 15 (excluding the time information 1 storage area 15a) to the schedule storage section 21, and outputs the judgment contents of the morning/afternoon judgment section 1G to the set mark storage section 22, It is stored at the address specified by the address specifying section 25. This completes the registration process, and as shown in FIG.
The schedule for "Shuracho" will be registered until r16:OOJ on the 16th.

そして、上記の登録処理を終了すると、制御部12は表
示選択部14を介してセットマーク記憶部22及びカレ
ンダROM23を選択し、その記憶内容を表示制御部2
7へ出力させる。このときカレンダアドレス指定部2G
は、年月データ記憶部19の記憶内容に従ってカレンダ
ROM23のアドレスを指定し、「85年8月」のカレ
ンダを表示制御部27に出力させる。従って、表示制御
部27は、カレンダROM23及びセットマーク記憶部
22からの読出しデータを表示バッファ28に1込み、
第5図(C)に示すように「85年8月」のカレンダを
表示すると共に、スケジュール登録されている日を上記
したように「マ」及び「ム」のセットマークにより表示
する。この際、■午前、午後に別々に登録がある場合、
0時間入力がない場合、■区間セット入力された場合は
、各日付に対応させて「マ」及び「ム」を同時に点灯し
てその状態を示す表示する。
When the above registration process is completed, the control unit 12 selects the set mark storage unit 22 and the calendar ROM 23 via the display selection unit 14, and transfers the stored contents to the display control unit 23.
Output to 7. At this time, the calendar address specification section 2G
specifies the address of the calendar ROM 23 according to the storage contents of the year/month data storage section 19, and causes the display control section 27 to output a calendar for "August 1985." Therefore, the display control section 27 loads the read data from the calendar ROM 23 and the set mark storage section 22 into the display buffer 28, and
As shown in FIG. 5(C), the calendar for "August 1985" is displayed, and the days registered in the schedule are displayed using the set marks "Ma" and "Mu" as described above. At this time, if there are separate registrations in the morning and afternoon,
If there is no 0 hour input, (2) If a section set is input, "Ma" and "Mu" are lit simultaneously corresponding to each date to indicate the status.

次にスケジュール記憶部21及びセットマーク記憶部2
2に登録したスケジュールを消去する場合の動作につい
て説明する。例えばスケジュール記憶部21に上記のよ
うにして登録したN985年8月26日」の「午後i:
oo  ミーティング」を消去する場合には、 (a)  まず、 85 rDATTEJ 8 rDATEJ26 rDA
TEJ rスケジュール」のキー操作を行なう。このキ
ー操作により入力される年月日データr85J  r8
J r26Jは、データが制御部12から表示制御部2
7へ送られて表示部29に表示される。また、上記入力
された年月データ「85年8月」は、年月データ記憶部
19に記憶され、日付データ「26日」は日付データ記
憶部18aに記憶される。
Next, the schedule storage section 21 and the set mark storage section 2
The operation when deleting the registered schedule in step 2 will be explained. For example, “Afternoon i: August 26, N985” registered in the schedule storage unit 21 as described above:
oo Meeting”, (a) First, 85 rDATEJ 8 rDATEJ26 rDA
TEJ r Schedule" key operation. Year, month, and date data entered by this key operation r85J r8
In J r26J, data is transferred from the control unit 12 to the display control unit 2.
7 and displayed on the display section 29. Further, the input year/month data "August 1985" is stored in the year/month data storage section 19, and the date data "26th" is stored in the date data storage section 18a.

(b)  続いてクリアキー9をを操作する。上記のク
リアキーの操作により第3図のフローチャートに示すク
リア処理が行なわれる。まず、ステップB1において、
「〜」キー6が操作されたか否かを判断する。上記のよ
うに「〜」キー6が操作されていない場合は、ステップ
B2に進んで日付データ記憶部18aに記憶している日
付データをアドレス指定部25に出力し、その日付デー
タに基づいてスケジュール記憶部21及びセットマーク
記憶部22のアドレスを指定し、ステップB3において
スケジュール記憶部21及びセットマーク記憶部22の
上記指定アドレスの内容をクリアする。上記の処理によ
り、スケジュール記憶部21に登録されていたN985
年8月26日」の透は及びそれに対応するセットマーク
記憶部22の記憶内容がクリアされる。
(b) Next, operate the clear key 9. By operating the clear key described above, the clearing process shown in the flowchart of FIG. 3 is performed. First, in step B1,
It is determined whether the "~" key 6 has been operated. If the "~" key 6 is not operated as described above, the process proceeds to step B2, where the date data stored in the date data storage section 18a is output to the address specification section 25, and the schedule is scheduled based on the date data. The addresses of the storage section 21 and the set mark storage section 22 are designated, and in step B3, the contents of the schedule storage section 21 and the set mark storage section 22 at the designated addresses are cleared. Through the above process, N985 registered in the schedule storage unit 21
"August 26, 2015" and the corresponding storage contents of the set mark storage section 22 are cleared.

また、上記スケジュール記憶部21に登録した連続した
区間単位のスケジュール、すなわち、N985年8月1
2日の8:30Jから「8月16日の16:OOJまで
の出張のスケジュールを消去する場合には、 (a)  まず、登録時と同様にして第7図に示すよう
に 85 rDATEJ 8 rDATEJl 2 rDA
TEJ  r〜J 85 rDATEJ8 rDATE
j 16 rDATEJ「スケジュール」 のキー操作を行なう。上記のキー入力データは、制御部
12より表示制御部27に送られて第7図に示すように
表示部29に表示される。また、上記入力データにおい
て、 「85年8月」は年月データ記憶部19゜「12日」は
日付データ記憶部18a。
In addition, the schedule for consecutive sections registered in the schedule storage unit 21, that is, August 1, N985
If you want to delete the business trip schedule from 8:30J on the 2nd to 16:00J on August 16th, (a) First, in the same way as when registering, enter 85 rDATEJ 8 rDATEJl as shown in Figure 7. 2 rDA
TEJ r~J 85 rDATEJ8 rDATE
j 16 rDATEJ "Schedule" key operation. The above key input data is sent from the control section 12 to the display control section 27 and displayed on the display section 29 as shown in FIG. In the above input data, "August 1985" is stored in the year/month data storage section 19°, and "12th" is stored in the date data storage section 18a.

「16日」は最終日付データ記憶部18b、に記憶され
る。
"16th" is stored in the final date data storage section 18b.

(b)  続いてクリアキー9を操作する。(b) Next, operate the clear key 9.

上記のクリアキーの操作により第3図のフローチャート
に示すクリア処理が行なわれる。まず、ステップB1に
おいて、「〜」キー6が操作されたか否かを判断する。
By operating the clear key described above, the clearing process shown in the flowchart of FIG. 3 is performed. First, in step B1, it is determined whether the "~" key 6 has been operated.

上記第7図に示したように「〜」キー6が操作されてい
る場合は、ステップB1からステップB4に進み、アド
レス指定部25が日付データ記憶部18aの記憶データ
に基づいてスケジュール記憶部21及びセットマーク記
憶部22のアドレスを指定し、スケジュール記憶部21
及びセットマーク記憶部22の記憶内容をステップB5
においてクリアする。次いでステップB6に示すように
日付データ記憶部18a内の日付データを「+1」回路
24に出力してr+1JL、終了判断部13へ出力する
。この終了判断部13は、ステップB1に示すように「
+1」回路24の出力と最終日付データ内の最終日付デ
ータとを比較し、「+1」回路24の出力が最終日付デ
ータ記憶部18b内の最終日付データより大きくなった
時に終了信号を制御部12に出力する。終了判断部13
から終了信号が出力されない場合は、ステップB8に示
すようにr+1」回路24の出力を日付データ記憶部1
8aに書込み、その後、ステップB4に戻る。以下、終
了判断部13から終了信号が出力されるまで同様の動作
が繰返され、アドレス指定部25により指定されるスケ
ジュール記憶部21及びセットマーク記憶部22の記憶
内容が順次クリアされる。上記の処理によりスケジュー
ル記憶部21及びセットマーク記憶部22に登録されて
いた「85年8月12日」から「8月16」までのスケ
ジュールが全てクリアされると、ステップB7において
終了判断部13から終了信号が出力され、クリア処理を
終了する。
If the "~" key 6 is operated as shown in FIG. and the address of the set mark storage unit 22, and the schedule storage unit 21
and the storage contents of the set mark storage section 22 in step B5.
Clear in . Next, as shown in step B6, the date data in the date data storage section 18a is outputted to the "+1" circuit 24, r+1JL, and then outputted to the end determination section 13. This end determination unit 13, as shown in step B1,
The output of the "+1" circuit 24 is compared with the final date data in the final date data, and when the output of the "+1" circuit 24 becomes larger than the final date data in the final date data storage section 18b, a termination signal is sent to the control section 12. Output to. Termination determination unit 13
If the end signal is not output from the date data storage section 1, the output of the "r+1" circuit 24 is sent to the date data storage section 1 as shown in step B8.
8a, and then return to step B4. Thereafter, similar operations are repeated until the end determination section 13 outputs an end signal, and the stored contents of the schedule storage section 21 and set mark storage section 22 specified by the address specification section 25 are sequentially cleared. When all the schedules from "August 12, 1985" to "August 16" registered in the schedule storage unit 21 and set mark storage unit 22 are cleared by the above processing, the end determination unit 13 An end signal is output from , and the clearing process ends.

そして、上記クリア処理終了後、制御部12は表示選択
部14を介してセットマーク記憶部22及びカレンダR
OM23を選択する。この結果、表示部29には、第7
図(b)に示すように上記スケジュールを消去した後の
「85年8月」のカレンダが表示される。
After the above-mentioned clearing process is completed, the control section 12 selects the set mark storage section 22 and the calendar R via the display selection section 14.
Select OM23. As a result, the display section 29 displays the seventh
As shown in Figure (b), the calendar for "August 1985" after deleting the schedule is displayed.

[発明の効果1 以上詳記したように本発明によれば、各日付毎にスケジ
ュールをクリアする手段と、連続した区間皇位でクリア
する手段とを備えているので、過去に登録されたスケジ
ュールをクリアする場合に、一連のキー操作による1回
のクリア設定だけで、設定範囲内に登録されている全て
のスケジュール内容をクリアすることができ、クリア処
理を極めて簡単な操作で確実に行ない得るものである。
[Effect of the Invention 1 As detailed above, according to the present invention, since the present invention includes a means for clearing the schedule for each date and a means for clearing the schedule for consecutive intervals, it is possible to clear the schedule registered in the past. When clearing, all schedule contents registered within the setting range can be cleared with a single clear setting using a series of key operations, and the clearing process can be performed reliably with extremely simple operations. It is.

【図面の簡単な説明】[Brief explanation of drawings]

図面は本発明の一実施例を示すので、第1図は回路構成
を示すブロック図、第2図はスケジュール登録動作を示
すフローチャート、第3図はスケジュールクリア動作を
示す)O−チャート、第4図(a)〜(C)はスケジュ
ールを日付単位で登録する場合の表示状態を示す図、第
5図(a)〜(C)はスケジュールを連続した区間単位
で登録する場合の表示状態を示す図、第6図はスケジュ
ール記憶部のスケジュール記憶状態を示す図、第7図(
a)  (t))はスケジュールクリア時のキー操作及
びそれに対応する表示状態の変化を示す図である。 11・・・キー入力部、12・・・制御部、13・・・
終了判断部、14・・・表示選択部、15・・・入力デ
ータ記憶部、16・・・午前・午後判断部、18a・・
・日付データ記憶部、18b・・・最終日付データ記憶
部、19・・・年月データ記憶部、21・・・スケジュ
ール記憶部、22・・・セットマーク記憶部、23・・
・カレンダROM、24・・・「+1」回路、25・・
・アドレス指定部、26・・・カレンダアドレス指定部
、27・・・表示制御部、28・・・表示バッファ、2
9・・・表示部。 出願人代理人 弁理士 鈴 江 武 彦第3図 第4囚 第5図
The drawings show one embodiment of the present invention, so FIG. 1 is a block diagram showing the circuit configuration, FIG. 2 is a flowchart showing schedule registration operation, and FIG. 3 is a schedule clearing operation) O-chart. Figures (a) to (C) show the display state when the schedule is registered in units of dates, and Figures 5 (a) to (C) show the display states when the schedule is registered in consecutive section units. Figure 6 shows the schedule storage state of the schedule storage section, Figure 7 (
a) (t)) is a diagram showing a key operation when clearing a schedule and a corresponding change in display state. 11... Key input section, 12... Control section, 13...
End judgment section, 14... Display selection section, 15... Input data storage section, 16... Morning/afternoon judgment section, 18a...
- Date data storage section, 18b... Final date data storage section, 19... Year and month data storage section, 21... Schedule storage section, 22... Set mark storage section, 23...
・Calendar ROM, 24..."+1" circuit, 25...
-Address specification section, 26... Calendar address specification section, 27... Display control section, 28... Display buffer, 2
9...Display section. Applicant's Representative Patent Attorney Takehiko Suzue Figure 3 Figure 4 Prisoner Figure 5

Claims (1)

【特許請求の範囲】[Claims] 任意スケジュールを入力するキー入力部と、このキー入
力部に設けられた区間指定キー及び登録内容のクリアを
指示するクリアキーと、上記キー入力部により入力設定
されるスケジュールを記憶するスケジュール記憶部と、
このスケジュール記憶部の記憶内容及びキー入力データ
等を表示する表示部と、上記キー入力部の日付入力及び
クリアキーの操作に応じて上記スケジュール記憶部に登
録されているスケジュールを日付単位でクリアする手段
と、上記キー入力部の区間キーにより連続した区間に対
するクリア指定が行なわれた際に上記指定区間の最初か
ら最後までスケジュール記憶部のアドレスを順次指定し
てその記憶内容をクリアする手段とを具備したことを特
徴とするスケジュール入力装置。
A key input section for inputting an arbitrary schedule, a section designation key provided on this key input section and a clear key for instructing clearing of registered contents, and a schedule storage section for storing the schedule input and set by the key input section. ,
A display section that displays the contents stored in the schedule storage section and key input data, etc., and a display section that clears the schedule registered in the schedule storage section by date in response to date input in the key input section and operation of the clear key. and means for sequentially specifying addresses in the schedule storage section from the beginning to the end of the specified section to clear the stored contents when clearing is specified for consecutive sections using the section key of the key input section. A schedule input device comprising:
JP60267773A 1985-11-28 1985-11-28 Schedule input device Pending JPS62127965A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60267773A JPS62127965A (en) 1985-11-28 1985-11-28 Schedule input device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60267773A JPS62127965A (en) 1985-11-28 1985-11-28 Schedule input device

Publications (1)

Publication Number Publication Date
JPS62127965A true JPS62127965A (en) 1987-06-10

Family

ID=17449383

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60267773A Pending JPS62127965A (en) 1985-11-28 1985-11-28 Schedule input device

Country Status (1)

Country Link
JP (1) JPS62127965A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6413561U (en) * 1987-07-17 1989-01-24
JPH01290070A (en) * 1988-05-17 1989-11-21 Sharp Corp Electronic equipment for information processing

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6413561U (en) * 1987-07-17 1989-01-24
JPH01290070A (en) * 1988-05-17 1989-11-21 Sharp Corp Electronic equipment for information processing
JPH0654489B2 (en) * 1988-05-17 1994-07-20 シャープ株式会社 Information processing electronics

Similar Documents

Publication Publication Date Title
JP3534528B2 (en) Schedule management device
EP0213588A1 (en) Electronic schedule display apparatus
EP0803823B1 (en) Information processor with scheduling function
JPH01307690A (en) World timepiece
JPS62127965A (en) Schedule input device
JPS62143170A (en) Schedule input device
JPS62157962A (en) Schedule storing and displaying device
EP0395067A2 (en) Electronic display device for displaying calendar information
JP2002269057A (en) Method and device for displaying schedule, schedule display program, and medium where the same program is recorded
JPS62127964A (en) Schedule input device
JPH01306962A (en) Schedule management device
JP2984770B2 (en) Electronic clock
JPS62143169A (en) Schedule input device
JP2501512Y2 (en) Electronic scheduler
JPH0615313Y2 (en) Data storage device
JPH0214745B2 (en)
JP2596379B2 (en) Schedule output device
JP3849153B2 (en) Schedule input device and schedule input method
JPH0434477Y2 (en)
JPH01159763A (en) Electronic memorandum
JPS6314218A (en) Display device for compact electronic equipment
EP0261496A2 (en) Electronic memorandum
JPH0926939A (en) Display device
JPH0337760A (en) Electronic equipment
JPS5935459B2 (en) Day of the week setting method