JPS62102211U - - Google Patents
Info
- Publication number
- JPS62102211U JPS62102211U JP19365085U JP19365085U JPS62102211U JP S62102211 U JPS62102211 U JP S62102211U JP 19365085 U JP19365085 U JP 19365085U JP 19365085 U JP19365085 U JP 19365085U JP S62102211 U JPS62102211 U JP S62102211U
- Authority
- JP
- Japan
- Prior art keywords
- contact
- circuit
- electrical
- microcurrent
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000002265 prevention Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Keying Circuit Devices (AREA)
- Contacts (AREA)
Description
第1図は本考案の一実施例を示す構成図、第2
図は第1図のサーモスイツチの基本的構成の一例
を示す図である。 1……コントロールユニツト、3……サーモス
イツチ、4……電気抵抗、16,17……接点。
図は第1図のサーモスイツチの基本的構成の一例
を示す図である。 1……コントロールユニツト、3……サーモス
イツチ、4……電気抵抗、16,17……接点。
Claims (1)
- 微小電流で制御される電気回路に接続される開
閉接点において、前記開閉接点と前記電気回路と
の間に電気抵抗をブランチ接続し、前記開閉接点
の閉成時に、前記電気抵抗による電流と前記微小
電流との和電流が前記開閉接点に流れるように構
成したことを特徴とする電気接点の接触不良防止
回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19365085U JPS62102211U (ja) | 1985-12-17 | 1985-12-17 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19365085U JPS62102211U (ja) | 1985-12-17 | 1985-12-17 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62102211U true JPS62102211U (ja) | 1987-06-29 |
Family
ID=31149868
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19365085U Pending JPS62102211U (ja) | 1985-12-17 | 1985-12-17 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62102211U (ja) |
-
1985
- 1985-12-17 JP JP19365085U patent/JPS62102211U/ja active Pending