JPS6186973U - - Google Patents
Info
- Publication number
- JPS6186973U JPS6186973U JP17274484U JP17274484U JPS6186973U JP S6186973 U JPS6186973 U JP S6186973U JP 17274484 U JP17274484 U JP 17274484U JP 17274484 U JP17274484 U JP 17274484U JP S6186973 U JPS6186973 U JP S6186973U
- Authority
- JP
- Japan
- Prior art keywords
- chip carrier
- protrusion
- hole
- soldered
- mounting structure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
Description
第1図は本考案の一実施例の分解状態における
斜視図、第2図は本考案の実施例のチツプキヤリ
ア実装状態での側面図である。 1…チツプキヤリア本体、2…チツプキヤリア
外部電極、3…突起、4…回路配線基板、5…穴
、6…回路パターン。
斜視図、第2図は本考案の実施例のチツプキヤリ
ア実装状態での側面図である。 1…チツプキヤリア本体、2…チツプキヤリア
外部電極、3…突起、4…回路配線基板、5…穴
、6…回路パターン。
Claims (1)
- 回路配線基板にチツプキヤリアを搭載し半田付
けする実装構造において、チツプキヤリア本体の
搭載面側に少なくとも2個以上の突起を設け、前
記基板には前記突起が挿入される穴を設け、前記
突起を前記穴に挿入して位置決めし半田付けるよ
うにしたことを特徴とするチツプキヤリア実装構
造。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17274484U JPS6186973U (ja) | 1984-11-14 | 1984-11-14 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17274484U JPS6186973U (ja) | 1984-11-14 | 1984-11-14 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6186973U true JPS6186973U (ja) | 1986-06-07 |
Family
ID=30730405
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17274484U Pending JPS6186973U (ja) | 1984-11-14 | 1984-11-14 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6186973U (ja) |
-
1984
- 1984-11-14 JP JP17274484U patent/JPS6186973U/ja active Pending