JPS6139822U - チヤタリング防止回路 - Google Patents
チヤタリング防止回路Info
- Publication number
- JPS6139822U JPS6139822U JP12612484U JP12612484U JPS6139822U JP S6139822 U JPS6139822 U JP S6139822U JP 12612484 U JP12612484 U JP 12612484U JP 12612484 U JP12612484 U JP 12612484U JP S6139822 U JPS6139822 U JP S6139822U
- Authority
- JP
- Japan
- Prior art keywords
- time
- prevention circuit
- chattering prevention
- predetermined time
- output signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Keying Circuit Devices (AREA)
- Manipulation Of Pulses (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【図面の簡単な説明】
第1図はこの考案の一実施画によるチヤタリング防止回
路の構成を示すブロック図、第2図イ,口,ハは同実施
例の動作を説明するためのタイミングチャート、第3図
は従来の接点信号発信器1と信号受信機竺2との接続関
係を示すブロック図、第4図は従来のチヤタリング除去
回蕗の構成を示すブロック図である。 9,12av 13a・・・・・・プルアップ抵抗、
10・・・・・・シュミット回路、11・・・・・・ア
ンドゲート、4L2,13・・・・・・単安定マルチバ
イブレーク、R1,R2・・・・・・抵抗、C1,C2
・・・・・・コンデンサ。
路の構成を示すブロック図、第2図イ,口,ハは同実施
例の動作を説明するためのタイミングチャート、第3図
は従来の接点信号発信器1と信号受信機竺2との接続関
係を示すブロック図、第4図は従来のチヤタリング除去
回蕗の構成を示すブロック図である。 9,12av 13a・・・・・・プルアップ抵抗、
10・・・・・・シュミット回路、11・・・・・・ア
ンドゲート、4L2,13・・・・・・単安定マルチバ
イブレーク、R1,R2・・・・・・抵抗、C1,C2
・・・・・・コンデンサ。
Claims (1)
- 外部から入力される接点信号がアクティブとなった時点
から時定数回路によって定まる所定時間が経過した後出
力信号をアクティブとすると共に、前記所定時間内に再
度前記接点信号がアクティブとなった時は、その時点を
基準として前記所定時間が経過した後前記出力信号をア
クティブとするパルス信号発生手段と、前記パルス信号
発生′手段の出力信号と前記接点信号との論理積をとる
ゲート回路とを具備することを特徴とするチャタリング
防止回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12612484U JPS6139822U (ja) | 1984-08-20 | 1984-08-20 | チヤタリング防止回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12612484U JPS6139822U (ja) | 1984-08-20 | 1984-08-20 | チヤタリング防止回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6139822U true JPS6139822U (ja) | 1986-03-13 |
Family
ID=30684807
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12612484U Pending JPS6139822U (ja) | 1984-08-20 | 1984-08-20 | チヤタリング防止回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6139822U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011049070A (ja) * | 2009-08-27 | 2011-03-10 | Fujitsu Component Ltd | 制御装置 |
-
1984
- 1984-08-20 JP JP12612484U patent/JPS6139822U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011049070A (ja) * | 2009-08-27 | 2011-03-10 | Fujitsu Component Ltd | 制御装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6139822U (ja) | チヤタリング防止回路 | |
JPS5920732U (ja) | タイマ回路 | |
JPS6032735U (ja) | タイマ | |
JPS5843721U (ja) | チャタリング防止回路 | |
JPS59147249U (ja) | マイクロプロセツサ暴走監視回路 | |
JPS593447U (ja) | 超音波パルススイツチ | |
JPS5819554U (ja) | 電話回線における着信検出回路 | |
JPS59122689U (ja) | 音響停止回路 | |
JPS61334U (ja) | トライステ−トゲ−ト素子チツプ | |
JPS59118036U (ja) | デ−タ入力回路 | |
JPS6022056U (ja) | ボ−ダス装置 | |
JPS6098957U (ja) | 遠方監視制御装置 | |
JPS5810092U (ja) | 時計の曜日指定機能付アラ−ム回路 | |
JPS60116501U (ja) | 制御信号切換回路 | |
JPS6125626U (ja) | Cpuのリセツト回路 | |
JPS6013535U (ja) | デ−タ−写し込み制御装置 | |
JPS5835425U (ja) | 変速機構 | |
JPS59137620U (ja) | レベル制御回路 | |
JPS58149829U (ja) | 時間制限付カウンタ回路 | |
JPS59165027U (ja) | マイクロコンピユ−タのリセツト回路 | |
JPS6047358U (ja) | 非同期通信装置のエラ−通知回路 | |
JPS5958894U (ja) | 火災警報装置試験回路 | |
JPS6128096U (ja) | アラ−ム時計 | |
JPS6074342U (ja) | キ−入力部におけるプルアツプ抵抗制御回路 | |
JPS5853428U (ja) | チヤタリング除去回路 |