JPS6115847U - デイエンフアシス回路 - Google Patents
デイエンフアシス回路Info
- Publication number
- JPS6115847U JPS6115847U JP9840384U JP9840384U JPS6115847U JP S6115847 U JPS6115847 U JP S6115847U JP 9840384 U JP9840384 U JP 9840384U JP 9840384 U JP9840384 U JP 9840384U JP S6115847 U JPS6115847 U JP S6115847U
- Authority
- JP
- Japan
- Prior art keywords
- emphasis circuit
- day emphasis
- transistor
- day
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Filters And Equalizers (AREA)
- Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【図面の簡単な説明】
第1図は本考案の実施例の電気回路図、第2図はその周
波数特性を示す線図、第3図は本考案の別の実施例の電
気回路図、第4図はその周波数特性を示す線図である。 aは入力端子、bは出力端子、R1〜R5は抵抗、Cは
コンデンサ、Qはトランジスタ、Sはスイッチ、Dはダ
イオードである。
波数特性を示す線図、第3図は本考案の別の実施例の電
気回路図、第4図はその周波数特性を示す線図である。 aは入力端子、bは出力端子、R1〜R5は抵抗、Cは
コンデンサ、Qはトランジスタ、Sはスイッチ、Dはダ
イオードである。
Claims (1)
- FMS線mのデイエンファシス回路において、一端が出
力端子に接続されると共に抵抗を介して入力端子に接続
されたコンデンサの他端と接地間にトランジスタが接続
され、且つ該トランジスタをオン、オフする制御手段を
具備したことを特徴一とするデイエンファシス回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9840384U JPS6115847U (ja) | 1984-06-29 | 1984-06-29 | デイエンフアシス回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9840384U JPS6115847U (ja) | 1984-06-29 | 1984-06-29 | デイエンフアシス回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6115847U true JPS6115847U (ja) | 1986-01-29 |
Family
ID=30657945
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9840384U Pending JPS6115847U (ja) | 1984-06-29 | 1984-06-29 | デイエンフアシス回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6115847U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62269407A (ja) * | 1986-05-16 | 1987-11-21 | Sony Corp | フイルタ装置 |
-
1984
- 1984-06-29 JP JP9840384U patent/JPS6115847U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62269407A (ja) * | 1986-05-16 | 1987-11-21 | Sony Corp | フイルタ装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6115847U (ja) | デイエンフアシス回路 | |
JPS5843032U (ja) | フイルタ回路 | |
JPS599619U (ja) | 増幅回路 | |
JPS6135444U (ja) | 制御極付半導体デバイスの縦続回路 | |
JPS60192516U (ja) | 電子機器 | |
JPS6079819U (ja) | 負荷電流制限回路 | |
JPS6025227U (ja) | 低域フイルタ | |
JPS60169919U (ja) | ミユ−テイング回路 | |
JPS6122147U (ja) | D/dコンバ−タの保護回路 | |
JPS59144932U (ja) | ブロツキング発振回路 | |
JPS6066126U (ja) | リセツト回路 | |
JPS6072039U (ja) | リセツト回路 | |
JPS5868723U (ja) | 周波数特性回路 | |
JPS5984916U (ja) | 周波数特性調整回路 | |
JPS5876219U (ja) | 周波数特性可変回路 | |
JPS5811330U (ja) | 波形整形回路 | |
JPS58149798U (ja) | マイクロホン装置 | |
JPS5961452U (ja) | リレ−駆動回路 | |
JPS60163850U (ja) | 送受信装置 | |
JPS5991032U (ja) | エンフアシス回路 | |
JPS5984915U (ja) | 周波数特性調整回路 | |
JPS599642U (ja) | タイマ回路 | |
JPS59174611U (ja) | 定電圧電源回路 | |
JPS5811334U (ja) | アナログスイツチ回路 | |
JPS59127343U (ja) | ゲ−ト回路 |