JPS61149420U - - Google Patents
Info
- Publication number
- JPS61149420U JPS61149420U JP3171185U JP3171185U JPS61149420U JP S61149420 U JPS61149420 U JP S61149420U JP 3171185 U JP3171185 U JP 3171185U JP 3171185 U JP3171185 U JP 3171185U JP S61149420 U JPS61149420 U JP S61149420U
- Authority
- JP
- Japan
- Prior art keywords
- pin diode
- gain control
- control circuit
- resistor
- adjusts
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 6
Landscapes
- Attenuators (AREA)
- Control Of Amplification And Gain Control (AREA)
Description
第1図は、本考案の利得制御回路の一実施例の
回路図であり、第2図は、第1図に示した利得制
御回路の入力信号レベル対抵抗値特性を示す図で
あり、第3図は、第一般的なチユーナのブロツク
回路図であり、第4図は、チユーナで要請される
入力信号レベル対減衰量特性を示す図であり、第
5図は、従来のIF自動利得制御回路の回路図で
ある。 10:入力端、12:ピンダイオード、14:
出力端、20:オペアンプ、23:抵抗器。
回路図であり、第2図は、第1図に示した利得制
御回路の入力信号レベル対抵抗値特性を示す図で
あり、第3図は、第一般的なチユーナのブロツク
回路図であり、第4図は、チユーナで要請される
入力信号レベル対減衰量特性を示す図であり、第
5図は、従来のIF自動利得制御回路の回路図で
ある。 10:入力端、12:ピンダイオード、14:
出力端、20:オペアンプ、23:抵抗器。
Claims (1)
- 信号経路にピンダイオードを介装し、このピン
ダイオードに与えるバイアス電流を調整して信号
の減衰量を調整する利得制御回路において、前記
ピンダイオードと並列に抵抗器が接続されている
ことを特徴とした利得制御回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3171185U JPS61149420U (ja) | 1985-03-05 | 1985-03-05 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3171185U JPS61149420U (ja) | 1985-03-05 | 1985-03-05 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61149420U true JPS61149420U (ja) | 1986-09-16 |
Family
ID=30532561
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3171185U Pending JPS61149420U (ja) | 1985-03-05 | 1985-03-05 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61149420U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0277927U (ja) * | 1988-11-30 | 1990-06-14 |
-
1985
- 1985-03-05 JP JP3171185U patent/JPS61149420U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0277927U (ja) * | 1988-11-30 | 1990-06-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS61149420U (ja) | ||
JPS6022016U (ja) | 自動電力制御回路 | |
JPS6140030U (ja) | 可変減衰器 | |
JPS60112132U (ja) | 受信装置 | |
JPS6349658U (ja) | ||
JPS599619U (ja) | 増幅回路 | |
JPS59114619U (ja) | ゲイン可変機能付増幅回路 | |
JPS6193859U (ja) | ||
JPS6374817U (ja) | ||
JPS6271916U (ja) | ||
JPH01117118U (ja) | ||
JPS6258922U (ja) | ||
JPS62124658U (ja) | ||
JPH0223112U (ja) | ||
JPS60145727U (ja) | 自動利得制御回路 | |
JPS59119624U (ja) | 電圧制限回路 | |
JPH0398520U (ja) | ||
JPS60150814U (ja) | Agc回路 | |
JPS61147414U (ja) | ||
JPS6267354U (ja) | ||
JPS60184312U (ja) | 演算増幅回路 | |
JPS61162173U (ja) | ||
JPS615014U (ja) | 動作レベル最適化制御回路 | |
JPS62161420U (ja) | ||
JPS6161482U (ja) |