JPS61149349U - - Google Patents
Info
- Publication number
- JPS61149349U JPS61149349U JP3220085U JP3220085U JPS61149349U JP S61149349 U JPS61149349 U JP S61149349U JP 3220085 U JP3220085 U JP 3220085U JP 3220085 U JP3220085 U JP 3220085U JP S61149349 U JPS61149349 U JP S61149349U
- Authority
- JP
- Japan
- Prior art keywords
- integrated circuit
- hybrid integrated
- circuit board
- terminal
- terminal pin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Lead Frames For Integrated Circuits (AREA)
Description
第2図a,b,cは、従来の混成集積回路の端
子ピンの取り付けの一例を示す。第1図a,b,
cは、本考案の混成集積回路の端子ピンの取り付
けの一実施例を示す。 1:混成集積回路基板、2:端子ピン、3:端
子ピン2と取り付け面を反転した端子ピン。
子ピンの取り付けの一例を示す。第1図a,b,
cは、本考案の混成集積回路の端子ピンの取り付
けの一実施例を示す。 1:混成集積回路基板、2:端子ピン、3:端
子ピン2と取り付け面を反転した端子ピン。
Claims (1)
- 混成集積回路基板と、該混成集積回路基板の一
辺の同一方向に取り付けられた端子ピンにおいて
、該端子ピンの1本または複数本の端子ピンを該
混成集積回路基板に取り付けられた他の端子ピン
と取り付ける辺及び方向を同じくし、取り付ける
面のみを反転して取り付けたことを特徴とした混
成集積回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3220085U JPS61149349U (ja) | 1985-03-08 | 1985-03-08 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3220085U JPS61149349U (ja) | 1985-03-08 | 1985-03-08 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61149349U true JPS61149349U (ja) | 1986-09-16 |
Family
ID=30533497
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3220085U Pending JPS61149349U (ja) | 1985-03-08 | 1985-03-08 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61149349U (ja) |
-
1985
- 1985-03-08 JP JP3220085U patent/JPS61149349U/ja active Pending