JPS61123444U - - Google Patents
Info
- Publication number
- JPS61123444U JPS61123444U JP641185U JP641185U JPS61123444U JP S61123444 U JPS61123444 U JP S61123444U JP 641185 U JP641185 U JP 641185U JP 641185 U JP641185 U JP 641185U JP S61123444 U JPS61123444 U JP S61123444U
- Authority
- JP
- Japan
- Prior art keywords
- delay time
- time setting
- setting circuit
- resistor
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Relay Circuits (AREA)
Description
第1図は本考案による一実施例のデイレーリレ
ーの回路構成図、第2図は従来のデイレーリレー
の回路構成図である。 1……入力電圧、2……整流器、3……SCR
、4……ソレノイドコイル、5,6,7,8……
抵抗、9,10……コンデンサ、11……PUT
、12……リレー接点、13……ツエナーダイオ
ード。
ーの回路構成図、第2図は従来のデイレーリレー
の回路構成図である。 1……入力電圧、2……整流器、3……SCR
、4……ソレノイドコイル、5,6,7,8……
抵抗、9,10……コンデンサ、11……PUT
、12……リレー接点、13……ツエナーダイオ
ード。
Claims (1)
- 遅延時間設定回路と、ソレノイドコイルを具備
するデイレーリレーにおいて、抵抗、コンデンサ
、PUTから構成される前記遅延時間設定回路と
並列にツエナーダイオードを接続したことを特徴
とするデイレーリレー。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP641185U JPS61123444U (ja) | 1985-01-21 | 1985-01-21 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP641185U JPS61123444U (ja) | 1985-01-21 | 1985-01-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61123444U true JPS61123444U (ja) | 1986-08-04 |
Family
ID=30483824
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP641185U Pending JPS61123444U (ja) | 1985-01-21 | 1985-01-21 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61123444U (ja) |
-
1985
- 1985-01-21 JP JP641185U patent/JPS61123444U/ja active Pending