JPS61120932U - - Google Patents
Info
- Publication number
- JPS61120932U JPS61120932U JP96485U JP96485U JPS61120932U JP S61120932 U JPS61120932 U JP S61120932U JP 96485 U JP96485 U JP 96485U JP 96485 U JP96485 U JP 96485U JP S61120932 U JPS61120932 U JP S61120932U
- Authority
- JP
- Japan
- Prior art keywords
- power
- data processing
- performing arithmetic
- processing device
- output section
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Power Sources (AREA)
Description
第1図は本考案による電源装置の一実施例にお
ける回路図、第2図イは本考案による電源装置の
正面図、第2図ロは第2図イの背面図である。 1……プラグ(電源入力部)、2……電源スイ
ツチ、4……電源出力部、7……電源オフ不可検
知回路、Ra,Sa……リレー。
ける回路図、第2図イは本考案による電源装置の
正面図、第2図ロは第2図イの背面図である。 1……プラグ(電源入力部)、2……電源スイ
ツチ、4……電源出力部、7……電源オフ不可検
知回路、Ra,Sa……リレー。
Claims (1)
- データ処理装置に接続されて電源を供給するた
めの装置であつて、電源入力部と、電源出力部と
、前記接続されたデータ処理装置が演算処理をし
ていることを検知する手段と、前記検知手段によ
り前記データ処理装置が演算処理をしている間前
記電源入力部と電源出力部を短絡する手段を有す
ることを特徴とする電源装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP96485U JPS61120932U (ja) | 1985-01-10 | 1985-01-10 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP96485U JPS61120932U (ja) | 1985-01-10 | 1985-01-10 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61120932U true JPS61120932U (ja) | 1986-07-30 |
Family
ID=30473278
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP96485U Pending JPS61120932U (ja) | 1985-01-10 | 1985-01-10 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61120932U (ja) |
-
1985
- 1985-01-10 JP JP96485U patent/JPS61120932U/ja active Pending