JPS6089177A - Image pickup element - Google Patents
Image pickup elementInfo
- Publication number
- JPS6089177A JPS6089177A JP58197752A JP19775283A JPS6089177A JP S6089177 A JPS6089177 A JP S6089177A JP 58197752 A JP58197752 A JP 58197752A JP 19775283 A JP19775283 A JP 19775283A JP S6089177 A JPS6089177 A JP S6089177A
- Authority
- JP
- Japan
- Prior art keywords
- image pickup
- section
- electrode
- transfer
- rows
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000007599 discharging Methods 0.000 abstract description 2
- 238000005036 potential barrier Methods 0.000 abstract description 2
- 238000003384 imaging method Methods 0.000 description 33
- 238000010586 diagram Methods 0.000 description 19
- 238000005215 recombination Methods 0.000 description 11
- 230000006798 recombination Effects 0.000 description 11
- 238000000926 separation method Methods 0.000 description 8
- 238000000034 method Methods 0.000 description 6
- 239000000969 carrier Substances 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 238000009825 accumulation Methods 0.000 description 3
- 238000001444 catalytic combustion detection Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/148—Charge coupled imagers
- H01L27/14868—CCD or CID colour imagers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/148—Charge coupled imagers
- H01L27/14887—Blooming suppression
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N23/00—Cameras or camera modules comprising electronic image sensors; Control thereof
- H04N23/80—Camera processing pipelines; Components thereof
- H04N23/84—Camera processing pipelines; Components thereof for processing colour signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/10—Circuitry of solid-state image sensors [SSIS]; Control thereof for transforming different wavelengths into image signals
- H04N25/11—Arrangement of colour filter arrays [CFA]; Filter mosaics
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
- H04N25/62—Detection or reduction of noise due to excess charges produced by the exposure, e.g. smear, blooming, ghost image, crosstalk or leakage between pixels
- H04N25/621—Detection or reduction of noise due to excess charges produced by the exposure, e.g. smear, blooming, ghost image, crosstalk or leakage between pixels for the control of blooming
- H04N25/622—Detection or reduction of noise due to excess charges produced by the exposure, e.g. smear, blooming, ghost image, crosstalk or leakage between pixels for the control of blooming by controlling anti-blooming drains
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/72—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors using frame transfer [FT]
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Electromagnetism (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Abstract
Description
【発明の詳細な説明】
(技術分野)
本発明はプルーミングが起きに<<、高解像度の映像信
号を得られる撮像素子に関する。DETAILED DESCRIPTION OF THE INVENTION (Technical Field) The present invention relates to an image sensor that can obtain a high-resolution video signal even though pluming occurs.
(従来技術)
COD等の電荷転送型の固体撮像素子において、一部分
に強い光が照射されると、発生した電荷が周囲の素子に
まであふれ出し、画面上の広い領域にわたシ画像を破壊
してしまうプルーミングと呼ばれる現象がある。従来、
このようなプルーミング抑制のために行われている方法
として、フレーム転送形CODにおいては、あふれ出し
た電荷を吸収するためにアンチプルーミングゲート及び
アンチプルーミングドレインを設ける方法が用いられて
いた。(Prior art) When a part of a charge transfer type solid-state image sensor such as a COD is irradiated with strong light, the generated charge overflows to the surrounding elements and destroys the image over a wide area on the screen. There is a phenomenon called pluming that causes Conventionally,
As a method used to suppress such pluming, in the frame transfer type COD, a method has been used in which an anti-pluming gate and an anti-pluming drain are provided to absorb overflowing charges.
第1図(aL (b)は、このようなフレーム転送型C
ODにおいて水平方向の各画素の境界にアンチプルーミ
ングドレインを設けた従来例におけるCODの構造及び
ポテンシャルウェルの構造をあられした図である。Figure 1 (aL (b) shows such a frame transfer type C
FIG. 2 is a diagram showing the structure of a COD and the structure of a potential well in a conventional example in which an anti-pluming drain is provided at the border of each pixel in the horizontal direction in the OD.
図中、画素211a〜211dの間には、アンチプルー
ミングゲー)212a〜212C及びアンチプルーミン
グドレイン213a〜213Cが設けられている。第1
図(b)において、斜線の領域は蓄積電荷をあられして
いる。強い光がこの固体撮像素子に入射し、電荷が大量
に発生した場合には、電荷はアンチプルーミングゲート
部212a〜212Cを越えてアンチプルーミングドレ
イン部213a〜213Cに流入し、この結果プルーミ
ングによる画像の乱れは最小になる。In the figure, anti-pluming gates 212a-212C and anti-pluming drains 213a-213C are provided between pixels 211a-211d. 1st
In the diagram (b), the shaded area shows accumulated charges. When strong light is incident on this solid-state image sensor and a large amount of charge is generated, the charge flows into the anti-pluming drain sections 213a-213C over the anti-pluming gate sections 212a to 212C, and as a result, the charges are caused by pluming. Image disturbance is minimized.
しかし、第1図示の従来例では、画面の太きさを同一と
して水平画素数を増しだ場合に、アンチプルーミング部
の占める面積がこれに伴って増加することから画素数が
制限されてしまうという欠点を有している。まだ、アン
チプルーミングゲート部及びアンチプルーミングドレイ
ン部に入射した光は有効な出力とならないだめ、光の利
用効率が低下し、感度が低下してしまうという欠点も有
していた。However, in the conventional example shown in Figure 1, when the number of horizontal pixels is increased while keeping the screen thickness the same, the area occupied by the anti-plooming portion increases accordingly, which limits the number of pixels. It has the following drawbacks. However, there is still a drawback that the light incident on the anti-pluming gate section and the anti-pluming drain section cannot be used as an effective output, resulting in a decrease in light utilization efficiency and a decrease in sensitivity.
以上のような欠点を改善した従来例を第2図に示す。第
2図は、例えば特開昭54−24530号公報に示され
ている方法であるが、画素の境界に単なるチャンネルス
トップ部114と、アンチプルーミング部とが交互に設
けられている。FIG. 2 shows a conventional example that has improved the above-mentioned drawbacks. FIG. 2 shows a method shown in, for example, Japanese Unexamined Patent Publication No. 54-24530, in which simple channel stop sections 114 and anti-pluming sections are alternately provided at the boundaries of pixels.
然し本公知例では、第1図の従来例で存在していた欠点
は若干軽減されている反面、新たな欠点も生じるもので
ある。その1つは、画像の検出位置が不等間隔サンプリ
ングとなるため、得られる輝度信号にモアレ(画像の高
域成分の低域への折返し)が生じることである。第2の
欠点は、フレーム転送型CCDと組合せて良好なカラー
画働検出が行えるとされているR(赤)−G(緑)−B
(青)あるいはR(赤)−G(綱−Cy(シアン)のス
トライプ型フィルターを用いたときに、水平方向の周期
構造が6画素毎になり、非常に低い周波数成分が生じて
しまうことである。このため、あまシ細かい構造を持た
ない被写体に対してもモアレを生じ、その結果、得られ
る画像の質が低下してしまう。However, in this known example, although the drawbacks that existed in the conventional example shown in FIG. 1 are somewhat alleviated, new drawbacks also arise. One of them is that since the image detection positions are sampled at irregular intervals, moiré (folding of high-frequency components of the image into low-frequency components) occurs in the obtained luminance signal. The second drawback is that the R (red)-G (green)-B
When using a (blue) or R (red)-G (coat)-Cy (cyan) stripe type filter, the horizontal periodic structure becomes every 6 pixels, resulting in very low frequency components. For this reason, moiré occurs even in objects that do not have a fine structure, resulting in a decrease in the quality of the obtained image.
(目的)
本発明の目的は上述のような従来技術の欠点を解決し得
る撮像素子を提供する事にある。(Objective) An object of the present invention is to provide an image sensor capable of solving the above-mentioned drawbacks of the prior art.
本発明の更なる目的はプルーミングが発生しに<<、又
解像度の高い撮像素子を提供する事にある。A further object of the present invention is to provide an image sensor that does not cause pluming and has high resolution.
(実施例) 以下実施例に基づき本発明の詳細な説明する。(Example) The present invention will be described in detail below based on Examples.
第3図(a)は本発明の撮像素子6の構成例を示す図、
第3図(b)はその電極配置図で図中1は撮像部、2は
バッファ一手段としてのバッファ一部、3は蓄積部、4
は読み出し手段としてのCOD構造のレフトレジスター
、5は出力アンプである。撮像部以外は遮光されている
。FIG. 3(a) is a diagram showing an example of the configuration of the image sensor 6 of the present invention,
FIG. 3(b) is a diagram of the electrode arrangement. In the figure, 1 is an imaging section, 2 is a part of a buffer as a means of buffering, 3 is an accumulation section, and 4
5 is a left register with a COD structure as a reading means, and 5 is an output amplifier. Everything other than the imaging section is shielded from light.
撮像部1は転送機能を有する水平方向に配置された転送
手段としての複数のラインセンサー101〜103から
成り、半導体基板上に絶縁層を介して設けられた転送電
極30によシ各うインセンサー内の電荷は同時に図中左
方向に転送される。The imaging unit 1 consists of a plurality of line sensors 101 to 103 as transfer means arranged in the horizontal direction and having a transfer function. The charges within are simultaneously transferred to the left in the figure.
又、各ラインセンサーは本実施例では光電変換機能を有
する複数の画素を行方向に配列した構造となっており、
従って撮像部はこれらの画素を行及び列状にマ) IJ
クス配置した構成となっている。尚、本実施例では各画
素はそれ自身が転送手段を構成しているが画素と転送手
段とは別々に構成されるものであっても良い。尚、図で
は画素は4行6列にマ) IJクス配置されている。In addition, each line sensor in this embodiment has a structure in which a plurality of pixels having a photoelectric conversion function are arranged in the row direction.
Therefore, the imaging unit maps these pixels in rows and columns.
The structure is arranged in a square arrangement. In this embodiment, each pixel itself constitutes a transfer means, but the pixel and the transfer means may be constructed separately. In the figure, the pixels are arranged in a matrix of 4 rows and 6 columns.
又、各ラインセンサーはチャンネル・ストップC8によ
り隔離されている。又、複数の画素より成るラインセン
サーの2行につき1つの割合でラインセンサー間にオー
バー書70−・ドレイン112,113が設けられてい
る。各オーバー070−・トレインはラインセンt−ノ
長手方向に沿って配置されている。Each line sensor is also isolated by a channel stop C8. Further, an overwrite 70 and drains 112 and 113 are provided between the line sensors at a rate of one for every two rows of the line sensor consisting of a plurality of pixels. Each over-train is arranged along the longitudinal direction of the line center.
又、各オーバー・フロー・ドレイン112゜113は共
にドレイン電源vDK接続されている。Further, each overflow drain 112 and 113 are both connected to the drain power supply VDK.
又、オーバー070−・ドレインを挾むチャンネルスト
ップは過剰電荷がドレインに流出し得る程度のポテンシ
ャルバリア構造となっている。In addition, the channel stop sandwiching the over 070-drain has a potential barrier structure that allows excess charge to flow out to the drain.
バッファ一部2は撮像部1と同数の時間軸変換用のライ
ン状CCD104〜107から成り、ライン状の各CO
Dは本実施例では夫々3ビツトの容量を有している。又
、バッファ一部2におけるライン状の各CODの電荷は
転送電極31〜33によp同時に1ピツトずつ図中左方
向に水平転送される。The buffer part 2 consists of the same number of linear CCDs 104 to 107 for time axis conversion as the imaging part 1, and each linear CCD
In this embodiment, each D has a capacity of 3 bits. Further, the charges of each line-shaped COD in the buffer part 2 are horizontally transferred to the transfer electrodes 31 to 33 one pit at a time to the left in the figure.
蓄積部3は撮像部lと同数の水平配置されたライン状C
CD 108〜111から成り、ライン状の各CODの
電極は転送電極34〜37によシ夫々独立に図中左方向
に水平転送される。The storage section 3 has the same number of horizontally arranged linear C as the imaging section 1.
It consists of CDs 108 to 111, and the electrodes of each line-shaped COD are horizontally transferred to the left in the figure by transfer electrodes 34 to 37, respectively.
38はシフトレジスター4内の電荷を図中下方向に垂直
転送する為の転送電極である。38 is a transfer electrode for vertically transferring the charges in the shift register 4 downward in the figure.
尚、本実施例では単相駆動方式のCOD構造の例で示し
である。In this embodiment, an example of a single-phase drive type COD structure is shown.
又、各転送電極に対しハイレベルの電圧を印加したとき
に基板内のポテンシャルレベルは電極下方が電子から見
て相対的に低くなり、ウェルが形成され、各電極下に電
荷が集められるよう構成されている。In addition, when a high-level voltage is applied to each transfer electrode, the potential level in the substrate becomes relatively low below the electrodes when viewed from the electrons, forming a well and collecting charges under each electrode. has been done.
又、転送電極に印加する電圧をローレベルにすると今度
は各転送電極の左隣りの、又は下側の隣シの電極に覆わ
れていない領域に相対的にポテンシャルウェルが形成さ
れ、それまで転送電極下に集められていた電荷は左方向
又は下方向に転送されるよう構成されている。Also, when the voltage applied to the transfer electrodes is set to a low level, a potential well is formed relative to the area not covered by the adjacent left or lower adjacent electrode of each transfer electrode, and the transfer up to that point is The structure is such that the charge collected under the electrode is transferred to the left or downward.
又、φ1〜φ。は電極30〜38に夫々印加されるクロ
ック信号を示す。Also, φ1 to φ. denotes a clock signal applied to electrodes 30-38, respectively.
撮像部lの表面には第4図示のような例えば垂直方向の
ストライプ状カラーフィルターを有する色分離フィルタ
ーCFが配置されている。A color separation filter CF having, for example, vertical striped color filters as shown in FIG. 4 is disposed on the surface of the imaging section l.
この色分離フィルターはB(青)、G(緑)、R(赤)
のストライプ状のカラーフィルターがこの順序で水平方
向に3本ずつの周期で繰シ返し配列された構造を有して
いる。尚、このような水平方向の繰り返しパターンを有
するストライプ状色分離フィルターだけでなく垂直方向
についても色フィルタの繰り返しパターンを有するモザ
イク状色分離フィルターを用いても良い。This color separation filter is B (blue), G (green), and R (red).
It has a structure in which striped color filters are repeatedly arranged in this order in the horizontal direction at a period of three. In addition to such a striped color separation filter having a repeating pattern in the horizontal direction, a mosaic color separation filter having a repeating pattern of color filters in the vertical direction may also be used.
第5図は本発明の撮像素子を用いだ撮像装置の構成例を
示す図であシ、被写体からの光は撮像光学系7、赤外カ
ットフィルター8、色分離フィルターCFを介して撮像
素子6に結像される。11はクロックジェネレータであ
シ、第6図示のような各種クロックパルスφ1〜φ、を
形成する。クロックジェネレータ11の出力はドライバ
ー10にお4て適宜増巾されてから撮像素子6に供給さ
れる。このクロックジェネレータ11及びドライバー1
0によって、駆動手段が形成されている。これによシ後
述する如ぐ撮像素子6からは点順次化されたカラー信号
が出力される。この点順次カラー信号はサンプル・ホー
ルト回路12によりデユーティ−・レシオを高め、次い
で行なわれる各色毎のサンプル・ボールドを容易にする
。FIG. 5 is a diagram showing an example of the configuration of an imaging device using the imaging device of the present invention. Light from a subject passes through an imaging optical system 7, an infrared cut filter 8, and a color separation filter CF to the imaging device 6. is imaged. A clock generator 11 generates various clock pulses φ1 to φ as shown in FIG. The output of the clock generator 11 is appropriately amplified by the driver 10 and then supplied to the image sensor 6. This clock generator 11 and driver 1
0 forms the drive means. As a result, a dot-sequential color signal is outputted from the image pickup device 6, which will be described later. This dot-sequential color signal increases the duty ratio by the sample and hold circuit 12 to facilitate subsequent sample bolding for each color.
13〜15は上述の各色毎のサンプル・ボールドをする
為のサンプル・ホールド回路であって、点順次カラー信
号をカラーフィルターの色線シ返し周期に応じた周期で
、かっ色毎の位相でサンプリングを行なう。13 to 15 are sample/hold circuits for performing the above-mentioned sample/bold for each color, which samples the dot-sequential color signal at a period corresponding to the color line reversal period of the color filter and at a phase for each dark color. Do the following.
16〜19は夫々LPFであってLPF16は例えば3
MHz程度のカット・オフを有し、LPF17〜19
は例えば500 KHz程度(7)、+17ツトーオフ
を有する。20〜23はプロセス回路であって夫々LP
F16〜19を経た信号に対し、黒レベルクランプ、γ
補正、ホワイトクリップl APC等の各種補正を施す
。16 to 19 are LPFs, and LPF 16 is, for example, 3.
Has a cutoff of about MHz, LPF 17 to 19
has, for example, around 500 KHz (7) and a +17 toe-off. 20 to 23 are process circuits, each with an LP
Black level clamp, γ
Perform various corrections such as correction, white clip l APC, etc.
24はマトリクス回路であってプロセス回路20〜23
を介して得られたY、B、G、Hの各信号から例えばY
、R−Y、l3−Yの輝度信号及び色差信号を形成する
。24 is a matrix circuit, which includes process circuits 20 to 23;
For example, from the Y, B, G, and H signals obtained through
, R-Y, l3-Y luminance signals and color difference signals are formed.
25ij工yコーダーであって上記輝度信号及び色差信
号を用いてNTSC信号のような標準テレビジョン信号
を形成する。25はこの標準テレビジョン信号を記録す
る為の記録装置である0
次に第6図を用いて第5図示のドライバー10゜クロッ
クジェネレーター11の出方例を説明すると共に第3図
示構成の動作につき説明する。The 25ij encoder uses the luminance signal and color difference signal to form a standard television signal such as an NTSC signal. 25 is a recording device for recording this standard television signal.Next, using FIG. 6, an example of how the driver 10° clock generator 11 shown in FIG. explain.
第6図中VSは標準テレビジョン信号の垂直走査期間、
VBLKは垂直ブランキング期間であシ、クロックジェ
ネレータ11は高速のクロックパルスφ1を上記ブラン
キング期間vBLK内に供給する事により、それ以前に
撮像部1内において蓄積されていた電荷を第1図中左方
向に水平転送し、バッファ一部2を介して蓄積部3に一
時蓄積させる。この水平転送は前述した如く各電極に加
える電圧を一旦ハイレベルにした後ローレベルに立下げ
る毎に1ビット分ずつ行なわれる。In Fig. 6, VS is the vertical scanning period of the standard television signal.
VBLK is a vertical blanking period, and by supplying a high-speed clock pulse φ1 during the blanking period vBLK, the clock generator 11 discharges the charges previously accumulated in the imaging unit 1 as shown in FIG. The data is horizontally transferred to the left and temporarily stored in the storage unit 3 via the buffer part 2. As described above, this horizontal transfer is performed for one bit each time the voltage applied to each electrode is once set to high level and then lowered to low level.
従って第3図示の如く水平6ビツト×垂直4ビツトの画
素を有する撮像部の場合、バッファ部が3ビツトあるの
でφ、とじて9ビツトのクロックパルスを供給すれば1
画面分の転送が達成される。Therefore, in the case of an imaging section having pixels of 6 horizontal bits x 4 vertical bits as shown in Figure 3, the buffer section has 3 bits, so φ, and if a 9-bit clock pulse is supplied, 1
Transfer of one screen is achieved.
又、本実施例ではクロックジェネレータ11によυ撮像
部1内の電荷を蓄積部3に一旦移すにあたり、水平転送
の為の期間VBLKO中で時刻t、〜t3及び時刻t4
〜ts、ts〜t、の間は転送動作を停止させるように
している0
又、本実施例では色分離フィルターC8の水平方向の色
線シ返し周期に応じた周期即ち3ビツト毎に転送動作を
間欠的に停止させている。In addition, in this embodiment, when the clock generator 11 temporarily transfers the charges in the υ imaging unit 1 to the storage unit 3, the clock generator 11 transfers the charges in the υ imaging unit 1 to the storage unit 3 at times t, ~t3 and t4 during the period VBLKO for horizontal transfer.
The transfer operation is stopped between ~ts and ts~t0.In addition, in this embodiment, the transfer operation is performed at a period corresponding to the horizontal color line reversal period of the color separation filter C8, that is, every 3 bits. is stopped intermittently.
従って例えば第1図中■において蓄積されていたR(赤
)に対応する信号は→■→■−寸■の位置に順次転送さ
れた後、との■の位置で相対的に長い期間停止される。Therefore, for example, the signal corresponding to R (red) accumulated at ■ in Fig. 1 is sequentially transferred to the position →■→■−dimension■, and then stopped for a relatively long period at the position ■. Ru.
その後、再び→■→■→■の位置に転送され、更に→■
→■→Oの位置に順次転送されて行く。このように水平
転送中においても同色フィルターの位置に電荷が留まる
時間が相対的に長くなり、異なる色フィルターの位置に
電荷が留まる時間が相対的に短かくなるので、転送期間
中に電荷が異なる色フィルターの下を通過する際に形成
される異なる色に対応した電荷が減少する。従って撮像
部の各ラインセンサの転送方向に対し垂直な方向に所定
の周期の色線シ返しパターンを含む撮像装置において転
送中の混色が生じに<<、色再現性を高める事ができる
。After that, it is transferred again to the →■→■→■ position, and then →■
→■→The data are sequentially transferred to the O position. In this way, even during horizontal transfer, the time the charges stay at the same color filter position becomes relatively long, and the time the charges stay at the different color filter positions becomes relatively short, so the charges differ during the transfer period. Charges corresponding to different colors formed when passing under a color filter are reduced. Therefore, color reproducibility can be improved even if color mixing occurs during transfer in an image pickup device that includes a color line repeating pattern with a predetermined period in a direction perpendicular to the transfer direction of each line sensor of the image pickup section.
又、本実施例においてはバッファ部2を設け、この間欠
的な転送停止状態を含むパルスφ、を所定中の遅延した
パルスφ2〜φ4によって徐々に停止期間の短いパルス
になるよう時間軸変換しているので蓄積部3では比較的
周波数の低いパルスφ、〜φ、によって撮像部1からの
電荷を受け取る事ができる。従って蓄積部は各ライン状
CODを独立に駆動する為にその2/’を造が複雑とな
っておシ、転送効率が若干落ちる場合があるが、このバ
ッファ部2を設ける事によシ蓄積部を高速駆動させる必
要がなくなり、転送効率を維持する事ができる。このよ
うにして蓄積部3において期間VBLKに比較的低速で
蓄積された電荷は次いで時刻L?〜tsの1水平期間に
パルスφ、を供給すると共にパルスφ。を供給する事に
よって第1行が読み出され、次いで時刻t8〜.。の1
水平期間にパルスφ。及びパルスφ、を供給する事によ
シ第2行が読み出され、以下同様にして撮像部lで形成
された1画面分の信号が順次1ラインずつ読み出される
。尚、パルスφ、は常時高速で供給されている。尚、こ
の実施例に示しだように、本発明では撮像部1内に電荷
排出部としてのオーバー・フロー・ドレインを水平方向
に設けると共に、撮像部の電荷を水平転送するようにし
ているので、水平方向の解像度に全く影響を与えない。Further, in this embodiment, a buffer unit 2 is provided, and the time axis is converted so that the pulse φ, which includes the intermittent transfer stop state, is gradually converted into a pulse with a shorter stop period using predetermined delayed pulses φ2 to φ4. Therefore, the storage section 3 can receive charges from the imaging section 1 using relatively low frequency pulses φ, .about.φ. Therefore, since the storage section drives each line-shaped COD independently, the structure becomes complicated and the transfer efficiency may drop slightly, but by providing this buffer section 2, the storage section becomes more complicated. There is no need to drive the unit at high speed, and transfer efficiency can be maintained. The charges accumulated in the accumulation section 3 at a relatively low speed during the period VBLK in this way are then stored at time L? A pulse φ is supplied during one horizontal period of ~ts, and a pulse φ is supplied. The first row is read by supplying , and then from time t8 to . . 1
Pulse φ in the horizontal period. By supplying pulses φ and φ, the second row is read out, and in the same manner, one screen worth of signals formed by the imaging unit l are sequentially read out one line at a time. Note that the pulse φ is always supplied at high speed. As shown in this embodiment, in the present invention, an overflow drain as a charge discharge section is provided in the imaging section 1 in the horizontal direction, and the charges in the imaging section are horizontally transferred. Does not affect horizontal resolution at all.
又、画素ピッチに悪影響を与える事がないのでモアレな
発生するおそれが少ない。Furthermore, since it does not adversely affect the pixel pitch, there is little possibility of moiré occurring.
又、複数の画素から成る行の2つにつき1つの割合で電
荷排出部を設けているので有効受光面積の減少も比較的
小さく抑える事ができる。Furthermore, since one charge discharge section is provided for every two rows of pixels, the reduction in the effective light receiving area can be kept relatively small.
又、歩留シ向上にも有効である。尚、垂直方向の解像度
は標準TV方式においては水平走査線数による制限があ
るので問題はない。It is also effective in improving yield. Note that there is no problem with the resolution in the vertical direction because it is limited by the number of horizontal scanning lines in the standard TV system.
次に第7図(a)は本発明の撮像素子を用いた撮像装置
の第2実施例を示す図、又同図(b)はそのタイミング
チャートであシ、本実施例は第3図示の撮像素子におけ
るバッファ部を省略する事によシ構造をよシ簡単化した
ものである。Next, FIG. 7(a) is a diagram showing a second embodiment of an imaging device using the imaging device of the present invention, and FIG. 7(b) is a timing chart thereof. The structure is simplified by omitting the buffer section in the image sensor.
図中第3〜第6図と同じ符番のものは同じ要素を示す。In the drawings, the same reference numerals as in FIGS. 3 to 6 indicate the same elements.
39は撮像素子を駆動する為のドライバー、40はクロ
ックジェネレータであり、39.40によp駆動手段が
形成される。第5図(a)に示す如く本実施例ではバッ
ファ部2が省略されているので構造がよシ簡単となシ、
歩留シの向上を図る事ができる。又、112,113は
電荷排出部としてのオーバーフロードレインであシ、水
平方向に設けられ撮像部1の複数の画素から成る行の2
つにつき1つの割合で設けられている。又、ドレイン1
14〜117は全てドレイン電源VDに接続されている
。又、本実施例でも撮像部1上には第2図示のフィルタ
ーCFが配置されている。39 is a driver for driving the image sensor, 40 is a clock generator, and 39 and 40 form p driving means. As shown in FIG. 5(a), in this embodiment, the buffer section 2 is omitted, so the structure is much simpler.
Yield can be improved. Further, 112 and 113 are overflow drains serving as charge discharging sections, which are provided in the horizontal direction and are connected to two rows of a plurality of pixels of the imaging section 1.
One for each. Also, drain 1
14 to 117 are all connected to the drain power supply VD. Also in this embodiment, the filter CF shown in the second diagram is arranged on the imaging section 1.
次に第7図(b)に示すタイミングチャートを用いて本
実施例のクロックジェネレーター40の動作につき説明
する。Next, the operation of the clock generator 40 of this embodiment will be explained using the timing chart shown in FIG. 7(b).
時刻t12〜t16の期間vBLKにおいて撮像部1内
の各ラインセンサーの電荷は6個のパルスφ1〜φ、に
より蓄積部3の対応するライン状CODに水平転送され
る。この時、本実施例では時刻1,3〜七、4、時刻t
15〜t16において間欠的に転送を停止させているの
で第1実施例と同様混色が発生しにくい。しかも本実施
例では水平転送に要するパルスが少なくて済み、又、バ
ッファ部2を駆動する為のパルスも省略されるのでクロ
ックジェネレータ回路40の構成が簡単となる。尚、時
刻t16までに撮像部1の電荷は蓄積部3に蓄積されて
いるので、時刻tl?〜tillの垂直走査期間にかけ
てクロックジェネレータ回路4oにょシ第6図示の実施
例と同様の読み出しを行なう為ノハルスφ、〜φ8を供
給する。又、パルスφ。During the period vBLK from time t12 to time t16, the charges of each line sensor in the imaging section 1 are horizontally transferred to the corresponding line-shaped COD of the storage section 3 by six pulses φ1 to φ. At this time, in this embodiment, time 1, 3 to 7, 4, time t
Since the transfer is intermittently stopped between t15 and t16, color mixing is less likely to occur as in the first embodiment. Moreover, in this embodiment, fewer pulses are required for horizontal transfer, and the pulses for driving the buffer section 2 are also omitted, so the configuration of the clock generator circuit 40 is simplified. Incidentally, since the charge of the imaging unit 1 has been accumulated in the storage unit 3 by time t16, the time tl? During the vertical scanning period of .about.till, the clock generator circuit 4o is supplied with signals .phi. and .phi.8 in order to perform reading similar to the embodiment shown in FIG. Also, pulse φ.
は図示はしてないかやはシ常時高速のパルスとして供給
されている。(not shown) is constantly supplied as a high-speed pulse.
次に第8図は本発明の撮像素子の第3実施例を示す図で
、この実施例は第3図(a)、(b)又は第7図(a)
の撮像部1の電極構成に変更を加えたものである○この
実施例では撮像部は複数の水平ラインセンサーを垂直方
向に配列した構成である点は第3図(a) y (b)
s第7図(a)の構成と同じであるが、各水平ライン
センサーを夫々独立した転送電極によ逆駆動するように
した点が第1の特徴である。即ち、114〜117は夫
々水平ラインセンサーであり、118〜121は夫々ラ
インセンサー114〜117の水平転送を行なう為の電
極であり、各電極118〜121は互いに独立した電圧
が供給される。又、図中左下がシの斜線部C8はチャン
ネルストップである。Next, FIG. 8 is a diagram showing a third embodiment of the image sensor of the present invention, and this embodiment is shown in FIG. 3(a), (b) or FIG. 7(a).
This is a modification of the electrode configuration of the imaging unit 1 in this embodiment. In this embodiment, the imaging unit has a configuration in which a plurality of horizontal line sensors are arranged in the vertical direction.
The structure is the same as that shown in FIG. 7(a), but the first feature is that each horizontal line sensor is reversely driven by an independent transfer electrode. That is, 114 to 117 are horizontal line sensors, respectively, 118 to 121 are electrodes for horizontal transfer of the line sensors 114 to 117, and voltages independent of each other are supplied to each electrode 118 to 121. Also, the shaded area C8 at the bottom left of the figure is a channel stop.
父、図示の14造は特開昭55−11394号公報に示
されるような仮想電極(virtual electr
ode )を用いた単相駆動方式によって説明したもの
であシ、VB、VWは夫々仮想電極部であって予め定め
られた固定のポテンシャルレベルを有スる。電子から見
たポテンシャルレベルはVBの方がvWよシ高くなって
いる。又、CB、CWはやはシ夫々予め定められたポテ
ンシャルレベルを有する可変ポテンシャル領域部である
が、この可変ボテンシャル部は転送電極下にあってこの
電極に印加される電位のローレベル、ノ蔦イレベルに応
じてそのポテンシャルレベルカ夫々上下する。尚、その
場合であっても電子からみたポテンシャルレベルはCB
の方がCWよシ高い。父、転送電極にハイレベルの電圧
を印加した状態ではCB領領域方がVW領領域シポテン
シャルが低い。又、転送電極にローレベルの電圧を印加
した状態ではVB領領域方がCW領領域シポテンシャル
が低い。従って各転送電極に最初ローレベルを印加した
状態では電荷は各セルのVW領領域集められており、転
送電極にノ・イレベルを印加すると各セルの電荷は図中
左方のCW領領域転送され、次いで電極への電圧を再び
ローレベルとすると、左l1l)のセルのVW領領域転
送される。The 14 structure shown in the figure is a virtual electrode as shown in Japanese Unexamined Patent Publication No. 11394/1983.
The explanation has been made based on a single-phase drive method using a single-phase drive system (VB and VW), and VB and VW are virtual electrode portions each having a predetermined fixed potential level. The potential level seen from the electron is higher in VB than in vW. Also, CB and CW are variable potential regions each having a predetermined potential level, but this variable potential region is located under the transfer electrode and is at a low level of the potential applied to this electrode. The potential level increases or decreases depending on the current level. Even in that case, the potential level seen from the electron is CB
CW is more expensive. In a state where a high level voltage is applied to the transfer electrode, the potential of the CB region is lower than that of the VW region. Furthermore, when a low-level voltage is applied to the transfer electrode, the potential of the VB region is lower than that of the CW region. Therefore, when a low level is first applied to each transfer electrode, the charge is collected in the VW region of each cell, and when a low level is applied to the transfer electrode, the charge in each cell is transferred to the CW region on the left side of the figure. Then, when the voltage to the electrode is set to low level again, the VW area of the left cell (l1l) is transferred.
本実施例では前述のように転送電極に印加する電圧をロ
ーレベルとしている間或いは、ハイレベルからローレベ
ルにした際にVW領領域集められた電荷の内のVB領領
域ポテンシャルレベルを越えるものは電荷排出部として
のオーバーフロードレイン112,113に流れ込み排
出される。従ってプルーミングは完全に解決される。In this embodiment, as described above, while the voltage applied to the transfer electrode is at a low level or when it is changed from a high level to a low level, any of the charges collected in the VW region that exceeds the potential level of the VB region The charge flows into overflow drains 112 and 113, which serve as charge discharge sections, and is discharged. Pluming is therefore completely resolved.
又、本実施例では隣接する画素の行につき各画素が水平
方向に偽画素分ずれているので解像度を向上する事がで
きる。Furthermore, in this embodiment, since each pixel in adjacent pixel rows is shifted horizontally by a false pixel amount, resolution can be improved.
次に第9図は本発明の撮像素子の第4実施例を示す図で
、第3図(a) 、(b)又は第7図(a)の撮像部1
の電極イ1ケ成に変更を加えたものである。この実施例
でも撮像部は複数の水平ラインセンサーを垂直方向に配
列し、各水平ラインセンサーを夫々電気的に独立な転送
電極により駆動するようにした点は第3実施例と同様で
ある。Next, FIG. 9 is a diagram showing a fourth embodiment of the image sensor of the present invention, in which the imaging section 1 of FIG. 3(a), (b) or FIG. 7(a) is shown.
This is a modification of the electrode configuration. This embodiment is also similar to the third embodiment in that the imaging section has a plurality of horizontal line sensors arranged in the vertical direction, and each horizontal line sensor is driven by an electrically independent transfer electrode.
本実施例では複数の画素から成る行の2本に1つの割合
で電荷排出部として電荷再結合電極を設けた点に特徴を
有する。This embodiment is characterized in that a charge recombination electrode is provided as a charge discharge portion in every two rows of a plurality of pixels.
図中第7図と同じ符番のものは同じ要素を示す。又、図
中右上シの斜線部C8はチャンネルストップを示し、右
下シの斜線部118〜121は各水平ラインセンサーの
転送電極を示し、ABは電荷再結合電極を示す。各電極
AB下には各ラインセンサーのVW領域下の電荷が入p
込めるよう構成された領域A B Wが設けられている
。In the figure, the same reference numerals as in FIG. 7 indicate the same elements. Further, a hatched area C8 in the upper right corner of the figure indicates a channel stop, hatched areas 118 to 121 in the lower right corner indicate transfer electrodes of each horizontal line sensor, and AB indicates a charge recombination electrode. The charge under the VW area of each line sensor enters under each electrode AB.
There is provided an area A B W configured to contain the area A B W .
各領域ABWは電極ABに印加する電圧により基板内部
のポテンシャルレベルが第10図のように変化する。即
ち、第10図はこの電極ABの電圧と半導体基板内部の
ポテンシャルの状態を半導体基板306の厚さ方向につ
いて示した図で、図のように大きなノ・イレベルの電極
電圧V、に対しではポテンシャル・ウェルは浅りナシ、
過剰キャリアは絶縁層305との界面において多数キャ
リアと再結合する。In each region ABW, the potential level inside the substrate changes as shown in FIG. 10 depending on the voltage applied to the electrode AB. That is, FIG. 10 is a diagram showing the state of the voltage of this electrode AB and the potential inside the semiconductor substrate in the thickness direction of the semiconductor substrate 306.・The well is not shallow,
Excess carriers recombine with majority carriers at the interface with the insulating layer 305.
一方、ローレベルの電極電圧−■1においてはアキュム
レー7ヨン状態となり、界面周辺に多数キャリアが集−
ib易くなυ、例えばチャネル・ストップC8から多数
キャリアが供給される。On the other hand, at a low level electrode voltage -1, an accumulation state occurs and majority carriers gather around the interface.
The majority carrier is supplied from the channel stop C8, for example, from the channel stop C8.
従って例えば電極118〜121に電圧−■1を印加す
る事によってバリアを形成しVW領領域電荷を集めた状
態で、電極ABK電圧−V1とV、とを交互に印加する
事により、電極P、下に蓄積される少数キャリアは所定
量以下に制限される。Therefore, for example, by applying the voltage -1 to the electrodes 118 to 121 to form a barrier and collecting the charges in the VW area, by alternately applying the voltages -V1 and V to the electrodes ABK, the electrode P, Minority carriers accumulated below are limited to a predetermined amount or less.
このように本実施例では電荷排出部として電荷再結合電
極を用い、しかも、この電極は画素の2行に1つの割合
で行の間に設けられているのでラインセンサーの転送効
率に影響を与える事がない。In this example, a charge recombination electrode is used as a charge discharge part, and since this electrode is provided between every two rows of pixels, it affects the transfer efficiency of the line sensor. There's nothing wrong.
又、水平解像度にも影響を与えない。Also, it does not affect horizontal resolution.
又、第3実施例と同様水平ライン毎に各画素の位置が的
画素分水平方向にずれているので解像度を更に高める事
ができる。Further, as in the third embodiment, since the position of each pixel is shifted in the horizontal direction by a target pixel for each horizontal line, the resolution can be further improved.
又、電荷再結合を行なう為にはこの再結合領域として成
る程度の面積が必要となるが、本実施例では水平ライン
センサー間のスペースに再結合領域ABWを設けている
ので、充分な再結合効率を得る事ができる。又、VW領
領域隣接して作る事も容易にできる。しかも、本実施例
では再結合領域をVW領領域は重ならない隣の部分に設
けているから電荷再結合電極を転送電極と同一の製造プ
ロセスによって作る事ができ歩留りの向上に役立つ。In addition, in order to perform charge recombination, an area large enough to serve as the recombination region is required, but in this embodiment, the recombination region ABW is provided in the space between the horizontal line sensors, so that sufficient recombination can be achieved. You can gain efficiency. Also, it can be easily made adjacent to the VW area. Moreover, in this embodiment, since the recombination region is provided in an adjacent portion where the VW region does not overlap, the charge recombination electrode can be manufactured by the same manufacturing process as the transfer electrode, which is useful for improving the yield.
(効果)
以上説明した如く本発明の撮像素子は行及び列状に配置
された複数の画素と、2本の行につき1本の割合で行方
向に沿って配置面された電荷排出部と、前記各画素の電
荷を水平転送する転送手段と、該転送手段を介した電荷
を読み出す為の読み出し手段とを有するよう構成されて
いるから、従来の撮像素子のように水平解像度を犠牲に
する事なくプルーミングが防止できる。(Effects) As explained above, the image sensor of the present invention includes a plurality of pixels arranged in rows and columns, a charge discharge part arranged along the row direction at a ratio of one for every two rows, Since it is configured to have a transfer means for horizontally transferring the charge of each pixel and a readout means for reading out the charge via the transfer means, there is no need to sacrifice horizontal resolution as in conventional image pickup devices. Pluming can be prevented.
又、水平方向の画素のピッチを一定にできるのでモアレ
も発生しにくい。Furthermore, since the pitch of pixels in the horizontal direction can be made constant, moiré is less likely to occur.
第1図(a)、 (b)は従来の撮像素子の第1の例を
示す図で、(a)は平面模式図、(b)はボテン/ヤル
図、第2図(a)、 (b)は従来の撮像素子の第2の
例を示す図で、(a)は平面図、(b)はポテンシャル
図、第3図(a)は本発明の撮像素子の第1実施例の構
成を示す図、第3図(b)はその電極図、第4図は色分
離フィルターの一例を示す図、第5図は第3図示の撮像
素子を用いた撮像装置の第1実施例を示す図、第6図は
第5図示撮像装置のタイミングチャート、第7図(a)
は本発明のtH象素子の第2実施例を示す図、第7図(
b)はその駆動タイミングチャート、第8図は本発明の
1#i、像素子の第3実施例図、第9図は同第4実施f
1j図、第10図は第9図示実施例の電荷再結合特性を
説明する図である。
100〜103・・転送手段としてのラインセンサー、
1゛・・撮像部、 CF・”・色分離フィルター、10
゜39・・・ドライバー、11.40はクロックジェネ
レータで、10と11.39と40により夫々駆動手段
が構成される。3・・・蓄積部、4・・・読み出し部s
112+ 113・・・電荷排出部としての、+−−
ノく一フロードレイン、 AB・・・電荷排出部として
の電荷再結合電極0FIGS. 1(a) and 1(b) are diagrams showing a first example of a conventional image sensor, in which (a) is a schematic plan view, (b) is a button/circle diagram, and FIGS. 2(a), ( b) is a diagram showing a second example of a conventional image sensor, in which (a) is a plan view, (b) is a potential diagram, and FIG. 3 (a) is a configuration of the first embodiment of the image sensor of the present invention. FIG. 3(b) is a diagram showing its electrodes, FIG. 4 is a diagram showing an example of a color separation filter, and FIG. 5 is a first embodiment of an imaging device using the imaging device shown in FIG. 3. FIG. 6 is a timing chart of the imaging device shown in FIG. 5, and FIG. 7(a)
Figure 7 shows a second embodiment of the tH quadrant element of the present invention.
b) is a drive timing chart thereof, FIG. 8 is a diagram of the third embodiment of the image element 1#i of the present invention, and FIG. 9 is a diagram of the fourth embodiment f of the same.
FIG. 1j and FIG. 10 are diagrams for explaining the charge recombination characteristics of the embodiment shown in FIG. 100-103...Line sensor as a transfer means,
1゛・Imaging unit, CF・”・Color separation filter, 10
39...driver, 11.40 is a clock generator, and 10, 11.39, and 40 constitute driving means, respectively. 3...Storage section, 4...Readout section s
112+ 113...+-- as a charge discharge part
Nokuichi flow drain, AB...Charge recombination electrode 0 as a charge discharge part
Claims (1)
1本の割合で行方向に沿って配置された電荷排出部と、
前記各画素の電荷を水平転送する転送手段と、該転送手
段を介した電荷を読み出す為の読み出し手段とを有する
撮像素子。a plurality of pixels arranged in rows and columns; a charge discharge section arranged along the row direction at a ratio of one for every two rows;
An image pickup device comprising a transfer means for horizontally transferring the charge of each pixel, and a readout means for reading out the charge via the transfer means.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58197752A JPS6089177A (en) | 1983-10-21 | 1983-10-21 | Image pickup element |
DE3437561A DE3437561A1 (en) | 1983-10-13 | 1984-10-12 | Image pick-up device |
US07/382,026 US4910588A (en) | 1983-10-13 | 1989-07-19 | Image pick-up apparatus with high resolution and anti-bloom characteristics |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58197752A JPS6089177A (en) | 1983-10-21 | 1983-10-21 | Image pickup element |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6089177A true JPS6089177A (en) | 1985-05-20 |
Family
ID=16379754
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58197752A Pending JPS6089177A (en) | 1983-10-13 | 1983-10-21 | Image pickup element |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6089177A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62154881A (en) * | 1985-12-26 | 1987-07-09 | Nec Corp | Solid-state image pickup device |
JPS63105578A (en) * | 1986-10-22 | 1988-05-10 | Nec Corp | Solid-state image pickup element and its driving method |
-
1983
- 1983-10-21 JP JP58197752A patent/JPS6089177A/en active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62154881A (en) * | 1985-12-26 | 1987-07-09 | Nec Corp | Solid-state image pickup device |
JPS63105578A (en) * | 1986-10-22 | 1988-05-10 | Nec Corp | Solid-state image pickup element and its driving method |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7002630B1 (en) | Method of driving solid-state imaging device, solid-state imaging device and camera | |
US7995122B2 (en) | Solid-state image capturing device, smear charge removing method and digital still camera using the same | |
US20100328510A1 (en) | Image pickup device and image pickup system | |
JPS6115475A (en) | Image pickup element and image pickup device | |
US4641183A (en) | Image pick-up apparatus | |
JP2525781B2 (en) | Driving method for solid-state imaging device | |
US4910588A (en) | Image pick-up apparatus with high resolution and anti-bloom characteristics | |
US7199826B2 (en) | Thin-out drive method for CCD image sensor | |
JP2001238134A (en) | Solid-state imaging device, driving method therefor and camera system | |
JPH05137072A (en) | Solid-state image pickup device | |
KR20070105274A (en) | Solid-state imaging device and method for driving the same, camera | |
US6778215B1 (en) | Driving method of solid-state image pickup device and image pickup system | |
EP1782619A1 (en) | Image sensor for still or video photography | |
JP3317248B2 (en) | Solid-state imaging device | |
JP2007110496A (en) | Control circuit of solid-state imaging element and driving method of solid-state imaging element | |
EP0088134B1 (en) | Solid state image pickup device | |
US4764814A (en) | Solid-state imaging device with reset pulse selector | |
JPS6089177A (en) | Image pickup element | |
US6785027B1 (en) | Method for driving a CCD solid-state imaging device | |
JP2002185870A (en) | Solid-state image pickup element | |
JP3509184B2 (en) | Driving method of solid-state imaging device | |
EP0668691A1 (en) | Charge coupled imaging device and camera provided with such an imaging device | |
JP2002151673A (en) | Solid-state image pickup element | |
US5283633A (en) | Solid state image pickup device in which picture elements of green are generated in vertical charge transfer paths | |
JPS59122085A (en) | Solid-state image pickup element |