JPS6050554U - 時分割多重伝送システムの端末器出力回路 - Google Patents
時分割多重伝送システムの端末器出力回路Info
- Publication number
- JPS6050554U JPS6050554U JP14255083U JP14255083U JPS6050554U JP S6050554 U JPS6050554 U JP S6050554U JP 14255083 U JP14255083 U JP 14255083U JP 14255083 U JP14255083 U JP 14255083U JP S6050554 U JPS6050554 U JP S6050554U
- Authority
- JP
- Japan
- Prior art keywords
- output
- time
- transmission system
- division multiplex
- multiplex transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Time-Division Multiplex Systems (AREA)
- Small-Scale Networks (AREA)
- Selective Calling Equipment (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は一般的な時分割多重伝送システムの基本概略構
成図、第2図は同上の端末器の概略構成図、第3図は本
考案の第1の実施例の回路図、第4図は同上の信号処理
回路内のクロック切替え回路の回路図、第5図a、 b
は夫々従来例の場合の動作と第3図実施例の場合の動作
のタイムチャート、第6図は本考案の第2の実施例の回
路図、第7図a、 b、 cは夫々従来例の場合の動作
と第3図実施例の場合の設定時間が短いとき及び長いと
きの動作のタイムチャートであり、1は親機、3は端末
器、4は負荷である。
成図、第2図は同上の端末器の概略構成図、第3図は本
考案の第1の実施例の回路図、第4図は同上の信号処理
回路内のクロック切替え回路の回路図、第5図a、 b
は夫々従来例の場合の動作と第3図実施例の場合の動作
のタイムチャート、第6図は本考案の第2の実施例の回
路図、第7図a、 b、 cは夫々従来例の場合の動作
と第3図実施例の場合の設定時間が短いとき及び長いと
きの動作のタイムチャートであり、1は親機、3は端末
器、4は負荷である。
Claims (2)
- (1)1台の親機と複数台の端末器とを有し、親機より
各端末器を個別にアクセスしてこのアクセスされた端末
器を介して外部装置を制御・監視するようにした時分割
多重伝送システムにおいて、制御動作を完了するのに長
時間を要するような負荷を有する端末器に、この負荷を
制御すべき出力が生じたことを検出する手段と、この検
出手段の出力にてこの端末器の信号処理回路部のクロッ
クを停止するごとにより上記負荷の制御用の出力端を出
力状態に維持するクロック停止手段とを設けて成る時分
割多重伝送システムの端末器出力回路。 - (2)実用新案登録請求の範囲第1項記載の時分割多重
伝送システムの端末器出力回路において、制御出力の一
部を入力し親機側から任意に時間設定できるようにした
時間設定手段を設け、この時間設定手段出力により前記
クロック停止手段によるクロック停止時間を制御するこ
とにより制御出力端の出力維持時間を親機側から設定で
きるようにしたもの。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP14255083U JPS6050554U (ja) | 1983-09-14 | 1983-09-14 | 時分割多重伝送システムの端末器出力回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP14255083U JPS6050554U (ja) | 1983-09-14 | 1983-09-14 | 時分割多重伝送システムの端末器出力回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS6050554U true JPS6050554U (ja) | 1985-04-09 |
Family
ID=30318486
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP14255083U Pending JPS6050554U (ja) | 1983-09-14 | 1983-09-14 | 時分割多重伝送システムの端末器出力回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6050554U (ja) |
-
1983
- 1983-09-14 JP JP14255083U patent/JPS6050554U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS6050554U (ja) | 時分割多重伝送システムの端末器出力回路 | |
| JPS58123656U (ja) | 電話機 | |
| JPS6066140U (ja) | アンテナ共用装置 | |
| JPS6025006U (ja) | 負荷集中制御装置 | |
| JPS5815204U (ja) | ステツプ・シ−ケンス制御装置 | |
| JPS58115844U (ja) | 時分割多重伝送制御システム | |
| JPS6095738U (ja) | システムオ−デイオのフアンクシヨン切換回路 | |
| JPS5996611U (ja) | ダイレクトメモリアクセス方式 | |
| JPS60170801U (ja) | 制御系の切換装置 | |
| JPS6119857U (ja) | 出力ポ−ト制御回路 | |
| JPS59162158U (ja) | 連続鋳造機の制御装置 | |
| JPS58118849U (ja) | 遠隔制御装置 | |
| JPS6142158U (ja) | 時分割多重回線制御装置 | |
| JPS6077149U (ja) | 信号伝送システム | |
| JPS58113189U (ja) | 警報装置 | |
| JPS58129714U (ja) | 入力信号選択回路 | |
| JPS614233U (ja) | 画像メモリ・アクセス装置 | |
| JPS58132480U (ja) | 時分割多重遠隔制御システム | |
| JPS60120393U (ja) | タイマ−装置 | |
| JPS5928728U (ja) | 入力チエツク回路 | |
| JPS6050585U (ja) | 多重伝送システムの端末器 | |
| JPS6082857U (ja) | 制御用端末装置 | |
| JPS6050555U (ja) | 多重伝送システムの端末器 | |
| JPS5811385U (ja) | 時分割多重遠隔制御装置 | |
| JPS6273274U (ja) |